JP2892958B2 - Wafer - Google Patents

Wafer

Info

Publication number
JP2892958B2
JP2892958B2 JP7003782A JP378295A JP2892958B2 JP 2892958 B2 JP2892958 B2 JP 2892958B2 JP 7003782 A JP7003782 A JP 7003782A JP 378295 A JP378295 A JP 378295A JP 2892958 B2 JP2892958 B2 JP 2892958B2
Authority
JP
Japan
Prior art keywords
wafer
chamfering
chamfered
orientation flat
outline
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP7003782A
Other languages
Japanese (ja)
Other versions
JPH07201693A (en
Inventor
央 前島
弘 西塚
進 小森谷
悦郎 江頭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP7003782A priority Critical patent/JP2892958B2/en
Publication of JPH07201693A publication Critical patent/JPH07201693A/en
Application granted granted Critical
Publication of JP2892958B2 publication Critical patent/JP2892958B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Mechanical Treatment Of Semiconductor (AREA)

Description

【発明の詳細な説明】 【0001】 【産業上の利用分野】本発明はウエハ特に、ウエハの外
形線と切り欠き部との接合部のチッピング等の不良を防
止することのできる半導体ウエハに関するものである。 【0002】 【従来の技術】一般に、トランジスタ,集積回路(I
C)および大規模集積回路(LSI)の如き半導体装置
の製造において、シリコン(Si)等の半導体材料より
なるウェハに対し、拡散,レジスト塗布,エッチング,
蒸着等の処理を施こす場合、ウェハの表面に微少なゴミ
やチッピング片等の異物が付着すると、ウェハ表面にス
クラッチ傷が付いたり、膜厚の不均一あるいは搬送不良
等の不良発生原因となってしまう。 【0003】このような異物の発生の原因は種々のもの
があるが、その1つとして、たとえばウェハの搬送時に
ウェハの外周部が何らかの搬送機構と衝突したりあるい
はウェハどうしが接触することによりそのウェハ外周部
自体の一部が欠損を生じることが知られており、その欠
損によるチッピング片は異物としてウェハ表面に付着し
て各種不良を引き起こす。そこで、従来、この種のウェ
ハ外周部の欠損を防止するため、ウェハ外周部の両主表
面を機械的または化学的手段により面取りすることが提
案されている。 【0004】 【発明が解決しようとする課題】しかしながら、このよ
うにウェハ外周部の両主表面の面取りを行なうだけでは
ウェハのチッピングを未だ完全に防止することができな
い。 【0005】そこで、本発明者等がそのようなチッピン
グの原因追及のために鋭意研究を重ねた結果、次のよう
な重大な事実が判明した。すなわち、ウェハには一般に
その結晶軸方向を示しかつ位置決めを行なうために一部
を直線状に切り取って、オリエンテーションフラット
(主フラット)と呼ばれるフラット部を形成することが
行なわれる。ところが、このようなフラット部の形成に
より、該フラット部とウェハの外形線との接合部に鋭角
的屈曲部が形成されてしまう。その結果、この接合部が
チッピングを起こし易く、ウェハの搬送時に該接合部が
エアベアリングのガイドに衝突したり、他のウェハと接
触したりすることにより、該接合部が欠損してチッピン
グ片を生じることになるものである。 【0006】又、ウエハの位置決め用として、上記のよ
うに直線状に切り取る以外に、ウエハの一部に曲線状の
切欠き部を設ける場合も、ウエハの外形線と該切り欠き
部との接合部に鋭角的屈曲部が形成され、上記と同様な
問題が発生する。 【0007】特に、本発明は、曲線状の切り欠き部を用
いるウエハを対象とするもので有り、したがって、本発
明の目的は、ウエハ外形線と曲線状の切り欠き部との接
合部のチッピングによる異物の発生およびその他の各種
不良の発生を防止することのできるウエハを提供するこ
とにある。 【0008】 【課題を解決するための手段】本願において開示される
発明のうち代表的なものの概要を簡単に説明すれば、下
記のとおりである。 【0009】すなわち、ウエハの外形線と曲線状の切り
欠き部との接合部が平面形状において、及び厚さ方向の
形状において面取り加工され、上記接合部が半導体ウエ
ハの主面及び主面に対し平行な面内において曲線状とな
っている半導体ウエハとするものである。 【0010】 【作用】上記した手段によれば、ウエハの外形線と曲線
状の切り欠き部との接合部が平面形状において、及び厚
さ方向の形状において面取り加工されているため上記接
合部の平面形状のみならず厚さ方向の形状にも鋭角的角
部または屈曲部が存在せず、上記接合部はチッピングを
起こさない。従って、チッピングによる異物の発生およ
びその他の各種不良の発生を防止することができる。 【0011】 【実施例】以下、本発明を、図面に示す実施例にしたが
って詳細に説明する。 【0012】図1及び図2は本発明によるウェハの一実
施例を示すもので、図1はその平面図、図2は拡大断面
図である。 【0013】本実施例のウェハ1はたとえばシリコン
(Si)の単結晶スライスすることにより作られた円形
形状を有し、その一部分は結晶軸の方向を示しかつ各種
処理におけるウェハ1の位置決めを行うための位置決め
用除去部として主フラットすなわちオリエンテーション
フラット(O.F.)2が直線状に切断形成されてい
る。 また、ウェハ1の外周部3は図2からわかるよう
にたとえば円弧状に面取りされている。この面取りによ
りウェハ外周部の欠損を防ぎ、ウェハ外周部でのチッピ
ングを防止している。 【0014】さらに、この実施例におけるウェハ1は前
記オリエンテーションフラット2の両端と該ウェハ1の
外形線との接合部4において二点鎖線で示す角部領域を
実線で示す円弧状に面取りされ、この接合部4の角部領
域がウェハ1の各種処理中にチッピングを起こし、欠損
によるチッピング片として異物を発生すること等の不良
を防止するよう構成されている。すなわち、図1の実施
例における接合部4の面取り領域5は二点鎖線とで囲ま
れた領域であり、この面取り領域5の内縁はウェハ1の
外形線とオリエンテーションフラット2とに内接する共
通内接円の円弧により画定されている。 【0015】この接合部4の円弧状の面取りを行なう場
合、面取り領域5の好ましい面取り範囲は次のように決
定され、それについて図3に関し詳細に説明する。 【0016】図3において、ウェハ1の半径はRであ
り、その中心はO1とする。この中心O1からオリエンテ
ーションフラット2までの距離をyとし、O1からオリ
エンテーションフラット2に垂線を下ろすと、その交点
Pはオリエンテーションフラット2の中間点であり、該
オリエンテーションフラット2の面取り加工前の全長の
半分すなわち点Pから該オリエンテーションフラット2
とウェハ1の外形線との接合部4までの距離はbとす
る。 【0017】オリエンテーションフラット2の長さおよ
びウェハ1の厚さとウェハの直径との関係はミラーウェ
ハ(鏡面ウェハ)状態で表1に示すようになることがS
EMI規格において定められている。 【0018】 【表1】【0019】一方、オリエンテーションフラット2を利
用してウェハ1の位置合せを行なう必要上、オリエンテ
ーションフラット2には正確な位置合せのために最低限
有していなければならないフラット部の長さがあり、そ
の長さの半分をaとすると、長さaは点Pから共通内接
円とオリエンテーションフラット2との内接点i1まで
の距離である。符号6は位置合せ用のローラであるが、
位置合せ手段としてはそれ以外に光電変換素子等を用い
てもよい。 【0020】また、共通内接円とウェハ1の外形線との
内接点はi2とすると、共通内接円の中心O2はウェハ1
の中心O1と内接点i2を結ぶ直線状にあり、この直線と
直線O1Pとの角度はθで表わされる。 【0021】したがって、ウェハ1の外形線およびオリ
エンテーションフラット2の両方に内接する共通内接円
の半径rは次のようにして求められる。 【0022】まず、ローラ6による位置合せのために最
低限有していなければならない長さ、すなわちオリエン
テーションフラット2の面取り加工されないフラット部
の長さa(a=Pi2)は 【0023】 【数1】 【0024】次に、ウェハ1の中心O1からオリエンテ
ーションフラット2への垂直O1Pの長さyは 【0025】 【数2】 【0026】また、直角三角形O1P4より、y2=R2
−b2であるから、 【0027】 【数3】 【0028】(数2)式に(数3)式を代入すると、 【0029】 【数4】 【0030】(数1)式より 【0031】 【数5】 【0032】sin2θ+cos2θ=1より、(数
4),(数5)式から 【0033】 【数6】 【0034】(数6)式を整理すると、 【0035】 【数7】 【0036】したがって、本実施例においては、ウェハ
1の外形線とオリエンテーションフラット2との接合領
域における面取り領域5は図2に斜線で示すように、
(数7)式の半径rの共通内接円の円弧またはそれより
も外側の領域内であれば、どのような半径の円弧に沿っ
て面取り加工してもよい。 【0037】すなわち、ウェハ1の外形線およびオリエ
ンテーションフラット2の両方との共通内接円の半径r
は次式に示す範囲内であればよく、この半径rの範囲内
で円弧状に面取り加工すればよい。 【0038】 【数8】 【0039】その結果、本実施例によれば、ウェハ1の
外形線とオリエンテーションフラット2との接合領域に
は、鋭角的な角部または屈曲部が全く存在しないので、
この接合領域がウェハ1の搬送時にたとえばエアベアリ
ングのガイドに衝突したり、他のウェハと接触したりす
ることにより欠損してチッピング片を発生することを防
止できる。また、このようなチッピング片の発生による
異物不良の他に、搬送時に鋭角的角部がエアベアリング
のガイド等に引っ掛ることによる搬送不良、さらにレジ
スト塗布時に鋭角的角部で気流が乱れることによりレジ
ストの膜厚が部分的にばらつくことによるレジスト膜厚
不良等の不良を著しく低減することができ、大径のウェ
ハにとって特に好適である。 【0040】図4は本発明によるウェハの他の1つの実
施例を示す平面図である。 【0041】この実施例においては、ウェハ1の外形線
とオリエンテーションフラット2との接合領域を斜線で
示す面取り領域5の範囲内で直線的に面取り加工する。
この場合、面取り領域5の最大面取り範囲は、図3に関
して前記したように、ウェハ1の外形線およびオリエン
テーションフラット2の両方との共通内接円の内接点i
1とi2とを結ぶ直線により画定される。この共通内接円
の半径rは前記(数8)式に示すものと同じ範囲内で選
択できる。 【0042】本実施例の場合にも、ウェハ1の外形線と
オリエンテーションフラット2との接合部4における鋭
角的角部または屈曲部がなくなるので、チッピング片の
発生による異物不良、搬送不良、レジスト膜厚不良等を
大巾に低減できる。 【0043】なお、本発明による面取り加工は前記実施
例の円弧状または直線状の他、様々な曲線形状または多
角形状等、鋭角的角部をなくすことのできるものであれ
ば、どのような面取り形状にもすることができる。ま
た、本発明は前記した主フラットすなわちオリエンテー
ションフラットの他に、副フラットすなわち第2フラッ
トを設ける場合にも適用できる。すなわち、この場合に
は、図5に示すようにオリエンテーションフラット2の
両端とウェハ1の外形線との接合領域の面取り領域5を
面取り加工すると共に、第2フラット7の両端とウェハ
1の外形線との接合領域も5aで示す範囲の如く、第2
フラット7およびウェハ1の外形線の両方と内接する共
通内接円の円弧または内接点どうしを結ぶ直線に沿って
あるいはその外側の領域において面取り加工する。 【0044】さらに、オリエンテーションフラット2お
よび第2フラツト7の如きフラット部以外に、図5に符
号8で例示するように曲線状の位置決め用切欠きをウエ
ハ1に形成する場合にも本発明を適用することができ
る。すなわち、この場合、位置決め用切欠き8の両端と
ウエハ1の外形線との接合領域を、5bで示す範囲の如
く、該位置決め用切欠き8およびウエハ1の外形線の両
方に内接する共通内接円の円弧に沿ってあるいはその外
側の領域において面取り加工すればよい 【0045】本発明の面取り加工はオリエンテーション
フラット2の形成と同時に行なってもよく、あるいは外
周部3の厚さ方向の面取り加工と同時に行なってもよ
く、このような同時的面取り加工は作業効率的に非常に
良好であるが、別々に面取り加工してもよい。勿論、本
発明はウェハ1の外周部3の厚さ方向の面取り加工は必
ずしも必要とするものではない。 【0046】なお、本発明により面取り加工を行なう場
合に用いることのできる装置としては様々なものが考え
られるが、図6〜図8にその一例を示す。 【0047】図6の面取り装置はいわゆる形状倣い型の
もので、直線溝9を持つ砥石8を回転させながら水平方
向および垂直方向に移動させて面取り加工を行ない、ま
たウェハ1の外周部3の厚さ方向の面取り加工も行なう
ことができる。 【0048】図7の面取り装置はいわゆる形状転写型の
もので、ウェハ1の外周部3の厚さ方向の面取り形状に
合せた湾曲溝11を有する砥石10を回転させながら水
平方向に移動させることにより、ウェハ1の外周部3を
図2に示す如く面取り加工する他、図3〜図5に示す面
取り領域5,5a,5bも面取り加工することができ
る。 【0049】このように、図6および図7の面取り装置
は面取り領域5,5a,5bの面取り加工およびウェハ
1の外周部3の面取り加工のいずれも行なうことができ
るので、これらの機械的面取り加工は別々に行なっても
よいが、同時に行なうのが効率的である。 【0050】また、図8の面取り装置は化学的に面取り
加工を行なうもので、多数のウェハ1を回転指持体12
に挟んでエッチング槽13内のエッチング液14中に沈
め、回転指持体12と共に回転させながらエッチング液
14でウェハ1の外周部のエッチングを行なう。この場
合には、面取り領域5,5a,5bのみの面取り加工を
行なうためにはウェハ1の他の外周部をエッチング液1
4に触れないようマスクする必要があるが、面取り領域
5,5a,5bを予め機械的研削で面取り加工した後、
エッチング液で外周部全体の角部を厚さ方向に化学的に
面取り加工してもよい。図8の場合はウェハ1に対する
機械的衝撃を軽減できる。 【0051】なお、本発明はシリコン(Si)よりなる
ウェハに限らず、ゲルマニウム(Ge)、あるいはガリ
ウム・砒素(GaAs),ガリウム・ガーネットの如き
各種化合物半導体材料よりなるウェハにも適用できる。 【0052】 【発明の効果】以上説明したように、本発明によれば、
ウェハの位置決め用切欠き部とウェハの外形線との接合
部に鋭角的角部または屈曲部が存在しないので、ウェハ
のチッピングによる異物不良,搬送不良,レジスト膜厚
不良の如き、鋭角的角部または屈曲部の存在に起因する
不良を著しく低減できる。
Description: BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a wafer, and more particularly, to a semiconductor wafer capable of preventing defects such as chipping at a joint between a contour of a wafer and a notch. It is. 2. Description of the Related Art Generally, transistors and integrated circuits (I
C) and in the manufacture of semiconductor devices such as large-scale integrated circuits (LSI), a wafer made of a semiconductor material such as silicon (Si) is diffused, coated with resist, etched,
When performing processing such as vapor deposition, if foreign matter such as minute dust and chipping pieces adhere to the surface of the wafer, it may cause scratches on the surface of the wafer, cause unevenness in film thickness, or cause defects such as defective conveyance. Would. There are various causes for the generation of such foreign matter. One of the causes is that, for example, when the outer peripheral portion of the wafer collides with some transport mechanism or the wafers come into contact with each other when the wafer is transported. It is known that a part of the outer peripheral portion of the wafer itself is deficient, and chipping pieces resulting from the deficiency adhere to the surface of the wafer as foreign matters and cause various defects. Therefore, conventionally, in order to prevent such a defect in the outer peripheral portion of the wafer, it has been proposed to chamfer both main surfaces of the outer peripheral portion of the wafer by mechanical or chemical means. However, chipping of the wafer cannot be completely prevented by only chamfering both main surfaces of the outer peripheral portion of the wafer. The inventors of the present invention have conducted intensive studies to investigate the cause of such chipping, and as a result, the following important facts have been found. That is, in general, a flat portion called an orientation flat (main flat) is formed on a wafer by cutting a part of the wafer straight to indicate its crystal axis direction and perform positioning. However, due to the formation of such a flat portion, an acute-angled bent portion is formed at a junction between the flat portion and the outline of the wafer. As a result, the bonded portion is liable to cause chipping, and when the wafer is transferred, the bonded portion collides with the guide of the air bearing or comes into contact with another wafer, so that the bonded portion is lost and the chipping piece is lost. Is what will happen. [0006] In addition to the linear cutting as described above for positioning the wafer, a curved notch may be provided in a part of the wafer. A sharp bend is formed in the portion, causing the same problem as described above. [0007] In particular, the present invention is directed to a wafer using a curved notch, and accordingly, an object of the present invention is to provide chipping at a joint between a wafer outline and a curved notch. It is an object of the present invention to provide a wafer capable of preventing generation of foreign matter and other various defects due to the above. [0008] The outline of a typical invention among the inventions disclosed in the present application will be briefly described as follows. That is, the joint between the outer shape line of the wafer and the curved notch is chamfered in a planar shape and in a thickness direction, and the joint is formed with respect to the main surface and the main surface of the semiconductor wafer. The semiconductor wafer has a curved shape in a parallel plane. According to the above-mentioned means, since the joint between the outer shape line of the wafer and the curved notch is chamfered in a planar shape and in a thickness direction, the joint of the above-mentioned joint is formed. There are no sharp corners or bends not only in the planar shape but also in the thickness direction, and the above-mentioned joint does not cause chipping. Therefore, it is possible to prevent the generation of foreign matter and other various defects due to chipping. DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below in detail with reference to the embodiments shown in the drawings. FIGS. 1 and 2 show an embodiment of a wafer according to the present invention. FIG. 1 is a plan view thereof, and FIG. 2 is an enlarged sectional view. The wafer 1 of this embodiment has a circular shape formed by, for example, slicing a single crystal of silicon (Si), a part of which shows the direction of the crystal axis and positions the wafer 1 in various processes. A main flat, that is, an orientation flat (OF) 2 is cut and formed in a straight line as a positioning removing section for the positioning. The outer peripheral portion 3 of the wafer 1 is chamfered, for example, in an arc shape as can be seen from FIG. This chamfering prevents the outer peripheral portion of the wafer from being damaged, and prevents chipping at the outer peripheral portion of the wafer. Further, the wafer 1 in this embodiment is chamfered into an arc shape shown by a solid line at the joint 4 between the both ends of the orientation flat 2 and the outline of the wafer 1 and shown by a solid line. The corner area of the joint 4 is configured to prevent chipping during various processes of the wafer 1 and to prevent defects such as generation of foreign matter as chipping pieces due to chipping. That is, the chamfered region 5 of the joint 4 in the embodiment of FIG. 1 is a region surrounded by a two-dot chain line, and the inner edge of the chamfered region 5 has a common inner shape inscribed in the outer shape of the wafer 1 and the orientation flat 2. It is defined by the arc of the tangent circle. When performing the arc-shaped chamfering of the joint portion 4, a preferable chamfering range of the chamfered area 5 is determined as follows, which will be described in detail with reference to FIG. In FIG. 3, the radius of the wafer 1 is R and its center is O 1 . When the distance from the center O 1 to the orientation flat 2 is y, and a perpendicular line is dropped from the O 1 to the orientation flat 2, the intersection P is an intermediate point of the orientation flat 2, and the total length of the orientation flat 2 before chamfering is performed. From the point P, the orientation flat 2
The distance between the bonding portion 4 and the outer line of the wafer 1 is b. The relationship between the length of the orientation flat 2 and the thickness of the wafer 1 and the diameter of the wafer is as shown in Table 1 in a mirror wafer (mirror wafer) state.
It is defined in the EMI standard. [Table 1] On the other hand, since it is necessary to align the wafer 1 using the orientation flat 2, the orientation flat 2 has a minimum length of a flat portion that must be provided for accurate alignment. Assuming that a half of the length is a, the length a is the distance from the point P to the inner contact point i 1 between the common inscribed circle and the orientation flat 2. Reference numeral 6 denotes a roller for alignment,
Alternatively, a photoelectric conversion element or the like may be used as the positioning means. If the inner contact point between the common inscribed circle and the outline of the wafer 1 is i 2 , the center O 2 of the common inscribed circle is the wafer 1
Located straight line connecting the center O 1 and the inner contact i 2 of the angle between the straight line and the straight line O 1 P is represented by theta. Accordingly, the radius r of the common inscribed circle inscribed in both the outline of the wafer 1 and the orientation flat 2 is obtained as follows. First, the minimum length required for alignment by the roller 6, that is, the length a (a = Pi 2 ) of the flat portion of the orientation flat 2 that is not chamfered is represented by the following equation. 1) Next, the length y of the vertical O 1 P from the center O 1 of the wafer 1 to the orientation flat 2 is given by: From the right triangle O 1 P4, y 2 = R 2
Since −b 2 , By substituting equation (3) into equation (2), the following equation is obtained. From the equation (1), the following equation is obtained. From sin 2 θ + cos 2 θ = 1, from the equations (4) and (5), the following equation is obtained. When the equation (6) is rearranged, the following equation is obtained. Therefore, in the present embodiment, the chamfered area 5 in the joining area between the outline of the wafer 1 and the orientation flat 2 is, as shown in FIG.
The chamfering may be performed along an arc of any radius as long as it is within the arc of the common inscribed circle having the radius r in the equation (7) or a region outside the arc. That is, the radius r of a common inscribed circle with both the outline of the wafer 1 and the orientation flat 2
May be within the range shown by the following equation, and the chamfering may be performed in an arc shape within the range of the radius r. (Equation 8) As a result, according to this embodiment, no sharp corners or bends are present in the joining region between the outer shape of the wafer 1 and the orientation flat 2, so that
For example, it is possible to prevent the bonding area from colliding with, for example, a guide of an air bearing or coming into contact with another wafer when the wafer 1 is transferred, thereby preventing chipping pieces from being lost. Also, in addition to the foreign matter defect due to the generation of such chipping pieces, the conveyance failure due to the sharp corner portion being caught by the guide of the air bearing at the time of conveyance, and further, the air flow is disturbed at the sharp corner portion at the time of resist coating. It is possible to remarkably reduce defects such as poor resist film thickness due to partial variation in resist film thickness, which is particularly suitable for large-diameter wafers. FIG. 4 is a plan view showing another embodiment of the wafer according to the present invention. In this embodiment, the joining area between the outline of the wafer 1 and the orientation flat 2 is straightly chamfered within a chamfered area 5 indicated by oblique lines.
In this case, the maximum chamfered area of the chamfered area 5 is, as described above with reference to FIG. 3, the inner contact point i of the common inscribed circle with both the outline of the wafer 1 and the orientation flat 2.
Defined by a straight line connecting the 1 and i 2. The radius r of the common inscribed circle can be selected within the same range as shown in the above equation (8). Also in this embodiment, since there are no sharp corners or bent portions at the joint 4 between the outline of the wafer 1 and the orientation flat 2, foreign matter defects due to the generation of chipping pieces, defective conveyance, and resist film. Thickness defects can be greatly reduced. The chamfering according to the present invention is not limited to the arc-shaped or straight-line shape of the above-described embodiment, but may be any curve-shaped or polygon-shaped chamfered shape as long as it can eliminate sharp corners. It can also be shaped. Further, the present invention can be applied to a case where a sub-flat, that is, a second flat is provided in addition to the main flat, that is, the orientation flat. That is, in this case, as shown in FIG. 5, the chamfering region 5 of the joining region between the both ends of the orientation flat 2 and the outline of the wafer 1 is chamfered, and both ends of the second flat 7 and the outline of the wafer 1 are formed. Is also in the second region as in the range indicated by 5a.
Chamfering is performed along an arc of a common inscribed circle that inscribes both the flat 7 and the outline of the wafer 1 or a straight line connecting the internal contacts or in a region outside the same. Further, in addition to the flat portions such as the orientation flat 2 and the second flat 7, the present invention can be applied to a case where a curved positioning notch is formed in the wafer 1 as exemplified by reference numeral 8 in FIG. can do. That is, in this case, the joint area between the both ends of the positioning notch 8 and the outline of the wafer 1 is set to a common area inscribed in both the positioning notch 8 and the outline of the wafer 1 as shown by a range 5b. The chamfering may be performed along the arc of the tangent circle or in an area outside the arc. The chamfering of the present invention may be performed simultaneously with the formation of the orientation flat 2 or the chamfering in the thickness direction of the outer peripheral portion 3. The simultaneous chamfering may be performed at the same time, and such simultaneous chamfering is very good in work efficiency, but may be chamfered separately. Of course, the present invention does not necessarily require chamfering in the thickness direction of the outer peripheral portion 3 of the wafer 1. Various apparatuses can be used for chamfering according to the present invention. FIGS. 6 to 8 show examples. The chamfering apparatus shown in FIG. 6 is of a so-called shape-following type, in which a grindstone 8 having a straight groove 9 is rotated and moved in the horizontal and vertical directions to perform chamfering. Chamfering in the thickness direction can also be performed. The chamfering apparatus shown in FIG. 7 is of a so-called shape transfer type, in which a grindstone 10 having a curved groove 11 conforming to the chamfered shape in the thickness direction of the outer peripheral portion 3 of the wafer 1 is horizontally moved while rotating. Accordingly, in addition to chamfering the outer peripheral portion 3 of the wafer 1 as shown in FIG. 2, the chamfering regions 5, 5a and 5b shown in FIGS. 3 to 5 can also be chamfered. As described above, the chamfering apparatus shown in FIGS. 6 and 7 can perform both the chamfering of the chamfered areas 5, 5a and 5b and the chamfering of the outer peripheral portion 3 of the wafer 1. The processing may be performed separately, but it is efficient to perform the processing simultaneously. The chamfering apparatus shown in FIG. 8 is for performing chamfering chemically.
The wafer 1 is immersed in an etching solution 14 in an etching bath 13, and the outer periphery of the wafer 1 is etched with the etching solution 14 while rotating together with the rotating finger support 12. In this case, in order to perform the chamfering processing only on the chamfered regions 5, 5a, 5b, the other outer peripheral portion of the wafer 1 is etched with an etching solution 1
It is necessary to mask so as not to touch 4, but after chamfering the chamfered areas 5, 5a, 5b by mechanical grinding in advance,
The entire outer corner may be chemically chamfered in the thickness direction with an etchant. In the case of FIG. 8, the mechanical impact on the wafer 1 can be reduced. The present invention can be applied not only to a wafer made of silicon (Si) but also to a wafer made of various compound semiconductor materials such as germanium (Ge) or gallium arsenide (GaAs) or gallium garnet. As described above, according to the present invention,
Since there are no sharp corners or bends at the junction between the wafer positioning notch and the outer shape of the wafer, sharp corners such as foreign matter failure, transport failure, and resist film thickness failure due to wafer chipping. Alternatively, defects caused by the presence of the bent portion can be significantly reduced.

【図面の簡単な説明】 【図1】本発明によるウェハの一実施例の平面図。 【図2】図1のウェハの拡大断面図。 【図3】図1のウェハにおける面取り領域の決定につい
て説明するための平面図。 【図4】本発明によるウェハの他の1つの実施例の平面
図。 【図5】本発明のさらに他の実施例を示す平面図。 【図6】本発明によるウェハの加工方法を実施するため
に使用できる面取り装置の例を示す図。 【図7】本発明によるウェハの加工方法を実施するため
に使用できる面取り装置の例を示す図。 【図8】本発明によるウェハの加工方法を実施するため
に使用できる面取り装置の例を示す図。 【符号の説明】 1…ウェハ、2…オリエンテーションフラット、3…外
周部、4…面取り加工前のウェハの外形線とオリエンテ
ーションフラットとの接合部、5,5a,5b…面取り
領域、6…位置決め用のローラ、7…第2フラット、8
…位置決め用切欠き。
BRIEF DESCRIPTION OF THE DRAWINGS FIG. 1 is a plan view of an embodiment of a wafer according to the present invention. FIG. 2 is an enlarged sectional view of the wafer of FIG. FIG. 3 is a plan view for explaining determination of a chamfer region in the wafer of FIG. 1; FIG. 4 is a plan view of another embodiment of the wafer according to the present invention. FIG. 5 is a plan view showing still another embodiment of the present invention. FIG. 6 is a diagram showing an example of a chamfering apparatus that can be used to carry out the wafer processing method according to the present invention. FIG. 7 is a diagram showing an example of a chamfering apparatus that can be used to carry out the wafer processing method according to the present invention. FIG. 8 is a diagram showing an example of a chamfering apparatus that can be used to carry out the wafer processing method according to the present invention. [Description of Signs] 1 ... Wafer, 2 ... Orientation flat, 3 ... Outer periphery, 4 ... Joint portion between outer shape line of wafer before chamfering and orientation flat, 5,5a, 5b ... Chamfer area, 6 ... Positioning Roller, 7 ... 2nd flat, 8
… Notches for positioning.

───────────────────────────────────────────────────── フロントページの続き (72)発明者 小森谷 進 東京都小平市上水本町1450番地 株式会 社日立製作所武蔵工場内 (72)発明者 江頭 悦郎 山梨県中巨摩郡竜王町西八幡(無番地) 株式会社日立製作所武蔵工場甲府分工場 内 (56)参考文献 特開 昭58−23430(JP,A) 特開 昭53−111277(JP,A) 特開 昭56−13728(JP,A)   ────────────────────────────────────────────────── ─── Continuation of front page    (72) Inventor Susumu Komoriya               1450 Josui Honcho, Kodaira City, Tokyo Stock Association               Inside the Musashi Plant of Hitachi, Ltd. (72) Inventor Eshiro Egashira               Nishi-Hachiman, Ryuo-cho, Nakakoma-gun, Yamanashi (No address)               Hitachi, Ltd. Musashi Plant Kofu Branch Plant               Inside                (56) References JP-A-58-23430 (JP, A)                 JP-A-53-111277 (JP, A)                 JP-A-56-13728 (JP, A)

Claims (1)

(57)【特許請求の範囲】 1.半導体ウエハの外形線と該ウエハの外形に対する
線状の切り欠き部との接合部が平面形状において、及び
厚さ方向の形状において面取り加工され、上記接合部が
半導体ウエハの主面及び主面に対し平行な面内において
曲線状となっていることを特徴とする半導体ウエハ。 2.面取り加工は、前記ウエハの外形線および前記曲線
状の切り欠き部の共通内接円に沿ってまたはそれよりも
外側の領域において曲線状に行われていることを特徴と
する請求項1記載の半導体ウエハ。
(57) [Claims] Song for outline and contour of the wafer of semiconductor wafers
The joint with the linear cutout is chamfered in a planar shape and in the thickness direction, and the joint is curved in a plane parallel to the main surface and the main surface of the semiconductor wafer. A semiconductor wafer. 2. The chamfering is performed by using the outline of the wafer and the curve.
2. The semiconductor wafer according to claim 1, wherein the semiconductor wafer is formed in a curved shape along a common inscribed circle of the cutout portion or in a region outside the common inscribed circle.
JP7003782A 1995-01-13 1995-01-13 Wafer Expired - Lifetime JP2892958B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7003782A JP2892958B2 (en) 1995-01-13 1995-01-13 Wafer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7003782A JP2892958B2 (en) 1995-01-13 1995-01-13 Wafer

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP22258292A Division JPH0777187B2 (en) 1992-08-21 1992-08-21 Wafer

Publications (2)

Publication Number Publication Date
JPH07201693A JPH07201693A (en) 1995-08-04
JP2892958B2 true JP2892958B2 (en) 1999-05-17

Family

ID=11566764

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7003782A Expired - Lifetime JP2892958B2 (en) 1995-01-13 1995-01-13 Wafer

Country Status (1)

Country Link
JP (1) JP2892958B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114150286A (en) * 2021-08-18 2022-03-08 重庆佳禾光电科技有限公司 Film coating monitoring sheet and preparation method thereof

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5823430A (en) * 1981-08-04 1983-02-12 Nec Kyushu Ltd Semiconductor wafer

Also Published As

Publication number Publication date
JPH07201693A (en) 1995-08-04

Similar Documents

Publication Publication Date Title
JPH0624199B2 (en) Wafer processing method
KR100756083B1 (en) Removable Cover for Protecting a Reticle, Apparatus Including and Method of Using the Same
US6614507B2 (en) Apparatus for removing photoresist edge beads from thin film substrates
CN106933026B (en) Photomask, photomask substrate, method for manufacturing photomask substrate, photomask blank, and method for manufacturing display device
US5230747A (en) Wafer having chamfered bend portions in the joint regions between the contour of the wafer and the cut-away portion of the wafer
JP2892959B2 (en) Wafer processing method
US5279992A (en) Method of producing a wafer having a curved notch
JPH08293476A (en) Semiconductor wafer and photomask and manufacture of semiconductor integrated circuit device
JP3205468B2 (en) Processing apparatus and exposure apparatus having wafer chuck
JP2892958B2 (en) Wafer
JPH08203988A (en) Fixer of material to be treated
JPH0777187B2 (en) Wafer
US6010951A (en) Dual side fabricated semiconductor wafer
JPH07201692A (en) Wafer
JPH0230159A (en) Substrate sucking device
JPH03171138A (en) Glass substrate for electronic device
JPH11219923A (en) Semiconductor wafer and manufacture of the same, and manufacture of semiconductor device
JPS59134825A (en) Semiconductor device and semiconductor wafer therefor
JP2001135557A (en) Chemical compound semiconductor wafer
JP3170692B2 (en) Sprocket for transporting base sheet
JPH04284629A (en) Manufacture of semiconductor substrate
JP2001196333A (en) Semiconductor wafer with off-angle
JPS607120A (en) Method for positioning semiconductor wafer
WO2022115223A1 (en) Carrier mechanism for cleaning and handling
JP2002052448A (en) Semiconductor wafer and its machining method