JPH07162749A - Video system controller - Google Patents

Video system controller

Info

Publication number
JPH07162749A
JPH07162749A JP33937793A JP33937793A JPH07162749A JP H07162749 A JPH07162749 A JP H07162749A JP 33937793 A JP33937793 A JP 33937793A JP 33937793 A JP33937793 A JP 33937793A JP H07162749 A JPH07162749 A JP H07162749A
Authority
JP
Japan
Prior art keywords
video
unit
input
bus
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP33937793A
Other languages
Japanese (ja)
Other versions
JP3278516B2 (en
Inventor
Toshiya Matsuda
俊哉 松田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Denshi KK
Original Assignee
Hitachi Denshi KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Denshi KK filed Critical Hitachi Denshi KK
Priority to JP33937793A priority Critical patent/JP3278516B2/en
Publication of JPH07162749A publication Critical patent/JPH07162749A/en
Application granted granted Critical
Publication of JP3278516B2 publication Critical patent/JP3278516B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Closed-Circuit Television Systems (AREA)

Abstract

PURPOSE:To widely comply with the request of a user and to save manpower for the preparation and work of a wiring diagram by preparing a mother board composed of the video bus and the system bus which are necessary for the control of the maximum numbers of TV camera and TV monitor which are possible to be used at present and in the future and the number of TV monitor. CONSTITUTION:In the mother board 13 within a controller, a system bus 9 and a video bus 8 are provided. When each unit 1 to 3 is mounted on a controller, the connector for connection with the mother board 13 provided on the prescribed location of each unit 1 to 3 and the corresponded connector provided on the mother board 13 are coupled, and the system bus 9 and the video bus 8 are connected between each unit, respectively. Therefore, input/output signals can be controlled via the mother board 13 by the control signal from a CPU unit 1. Thus, only if several kinds of motherboards 13 are prepared, a controller which is capable of complying with the request of the user can be constituted in short time.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明はテレビジョンカメラの出
力その他の映像信号を用いた各種の監視,情報等のビデ
オシステムの制御装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a control device of a video system for various kinds of monitoring and information using the output of a television camera and other video signals.

【0002】[0002]

【従来の技術】従来のビデオシステム制御装置において
は,制御装置背面に設置した映像信号の入力コネクタに
入力した映像信号を,制御装置内に内蔵する映像切換基
板に入力するために,装置の背面コネクタと,映像切換
基板との間をケーブルで接続している。また,映像切換
基板で選択された映像信号を外部に出力するため,映像
切換基板と映像出力コネクタとの間もケーブルで接続し
ている。入出力基板を内蔵する場合も入出力基板と入出
力コネクタ間を配線している。一方,ビデオシステム制
御装置は,ユーザの要求に応じて種々のものを構成する
必要がある。例えば,TVカメラの台数,TVモニタの
台数は勿論のこと,どのTVカメラの映像をどのTVモ
ニタに映すか等は,ユーザの要求で大きく変わる。
2. Description of the Related Art In a conventional video system control device, a video signal input to a video signal input connector installed on the rear face of the control device is input to a video switching board incorporated in the control device so that the video signal is input to the rear face of the device. A cable is connected between the connector and the video switching board. Also, in order to output the video signal selected on the video switching board to the outside, a cable is also connected between the video switching board and the video output connector. Even when the I / O board is built-in, the wiring is provided between the I / O board and the I / O connector. On the other hand, the video system control device needs to be configured in various ways according to the user's request. For example, not only the number of TV cameras and the number of TV monitors, but also which TV camera the image of which TV camera is displayed on, etc. are greatly changed depending on the user's request.

【0003】[0003]

【発明が解決しようとする課題】従って,ユーザの要求
でビデオシステム制御装置を作成しようとすると,ビデ
オバス,システムバスの本数は勿論のこと映像入力ユニ
ットや映像出力ユニットとの接続も変更する必要があ
り,注文仕様とならざるを得ず,そのため,設計製作に
時間がかかることは勿論のことコスト高にならざるを得
なかった。本発明の目的は,上記の問題を解決し,ユー
ザの要求に即応出来ると共に,装置内の配線図,組配指
示書等の作成及び,組配作業等を省略し,作業の迅速
化,省力化を図ることができるビデオシステム制御装置
を提供することにある。
Therefore, in order to create a video system controller according to a user's request, it is necessary to change not only the number of video buses and system buses but also the connection with the video input unit and the video output unit. However, there is no choice but to make it a custom specification, which inevitably increases the cost as well as the time required for designing and manufacturing. The object of the present invention is to solve the above problems and to meet the user's request promptly, and to speed up the work and save labor by omitting the creation of wiring diagrams, assembly instructions, etc. in the device and assembly work. An object of the present invention is to provide a video system control device that can be realized.

【0004】[0004]

【課題を解決するための手段】本発明によるビデオシス
テム制御装置の特徴は,全てのユーザの要求に応えられ
るように,マザーボード方式を採用したことである。す
なわち,現在及び将来の使用可能な最大数のTVカメラ
の台数とTVモニタの台数の制御に必要なビデオバス,
システムバスからなるマザーボードを作成する。そし
て,映像入力ユニット,映像出力ユニットにそれぞれ映
像入力用,映像出力用のコネクタを設けるとともに,映
像入出力ユニット間を専用のビデオバスで接続されるよ
うにする。また,同時にマイクロコンピュータで各種の
入出力の制御を行うための入出力ユニットに直接コネク
タを装備する。CPUのメモリにはマザーボード上のビ
デオバス,システムバスと映像入力ユニットと映像出力
ユニットとが適宜切換え接続できるように前もって接続
状態を記憶したテーブルを準備し,ユーザの要求に応じ
てTVカメラとTVモニタを映像入力ユニットと映像出
力ユニットを介してマザーボードに接続するよう上記C
PUのメモリテーブルから読出し,接続を実行する。
A feature of the video system controller according to the present invention is that it adopts a motherboard system so as to meet the demands of all users. That is, the video bus required for controlling the maximum number of TV cameras and TV monitors that can be used now and in the future,
Create a motherboard consisting of a system bus. The video input unit and the video output unit are provided with video input and video output connectors, respectively, and the video input / output units are connected by a dedicated video bus. At the same time, a connector is directly installed on the input / output unit for controlling various input / output by the microcomputer. A table storing connection states is prepared in advance in the memory of the CPU so that the video bus on the motherboard, the system bus, the video input unit and the video output unit can be switched and connected appropriately, and the TV camera and the TV can be provided according to the user's request. Connect the monitor to the motherboard via the video input unit and the video output unit as above C
Reads from the PU memory table and executes connection.

【0005】[0005]

【作用】本発明によるとユーザの要求に幅広く対応出来
ると共にビデオシステム制御装置を構成する際の配線
図,組配指示書等の作成,組配作業等を省略することが
出来る。
According to the present invention, it is possible to meet a wide range of user's demands, and it is possible to omit the wiring diagram, the preparation of assembly instructions, the assembly operation, etc. when the video system controller is constructed.

【0006】[0006]

【実施例】以下,図面を参照して本発明の実施例を説明
する。図1は本発明の全体構成を示すブロック図であ
る。図において,例えば映像信号がTVカメラT1〜T4
(例えば4台)より出力されるものとすると,TVカメ
ラT1〜T4より出力された映像信号は映像入力ユニット
2に設けられた映像入力用コネクタ41〜44を通りマ
トリックススイッチャ部6に入力される。CPUユニッ
ト1により,システムバス9を介して映像入力ユニット
2のマトリックススイッチャ制御回路7でマトリックス
スイッチャを制御することによりマトリックススイッチ
ャ部6に入力された映像信号をCPUユニットで選択さ
れたビデオバス8に出力する。映像出力ユニット3で
は,ビデオバス8に出力された映像信号はバッファアン
プ10を通して映像出力用コネクタ51〜53に出力さ
れ,例えば表示装置としてのTVモニタM1〜M3(例え
ば3台)に表示される。本実施例ではTVカメラ4台,
TVモニタ3台が接続された状態を示しているが,図1
ではTVカメラ6台,TVモニタ6台までが同一のマザ
ーボードで,単にマイクロコンピュータ1の入力を変え
るだけで,マイクロコンピュータ1上のメモリテーブル
から接続情報を読出し,必要なTVカメラとTVモニタ
の接続が任意に可能になる。
Embodiments of the present invention will be described below with reference to the drawings. FIG. 1 is a block diagram showing the overall configuration of the present invention. In the figure, for example, the video signals are TV cameras T 1 to T 4
If the video signals are output from (for example, four), the video signals output from the TV cameras T 1 to T 4 are input to the matrix switcher unit 6 through the video input connectors 41 to 44 provided in the video input unit 2. To be done. By controlling the matrix switcher by the matrix switcher control circuit 7 of the video input unit 2 via the system bus 9 by the CPU unit 1, the video signal input to the matrix switcher unit 6 is sent to the video bus 8 selected by the CPU unit. Output. In the video output unit 3, the video signal output to the video bus 8 is output to the video output connectors 51 to 53 through the buffer amplifier 10 and displayed on, for example, TV monitors M 1 to M 3 (for example, 3 units) as display devices. To be done. In this embodiment, four TV cameras,
The figure shows a state in which three TV monitors are connected.
Then, up to 6 TV cameras and 6 TV monitors are on the same motherboard, and by simply changing the input of the microcomputer 1, the connection information is read from the memory table on the microcomputer 1 and the required TV camera and TV monitor are connected. Will be possible arbitrarily.

【0007】制御装置内のマザーボードにはシステムバ
スとビデオバスが設けられるが,各ユニットを制御装置
に装着した場合,図2に示すように各ユニットの所定の
位置に設けられたマザーボードとの接続用コネクタ14
aと,マザーボード13に設けられた対応するコネクタ
14bとが結合し,システムバス9,ビデオバス8が各
ユニット間でそれぞれ接続されるように構成されてい
る。なお,15は入力または出力用コネクタとする。し
たがって,CPUユニット1からの制御信号により,マ
ザーボード13を介して上記のように入出力信号の制御
を行うことができる。この場合,ビデオバスのバスライ
ンを6本,映像入力ユニットの入力数を6chとすると
6:6の制御装置となる。映像入力ユニットを複数枚使
用することにより12:6,18:6のように任意の映
像入力に対応することも出来る。また,図3に示すよう
に映像入力ユニット,映像出力ユニット以外のユニッ
ト,たとえば接点入力ユニット16,接点出力ユニット
17等を,システムバス9上に接続することで,マイク
ロコンピュータによる映像信号以外の信号も制御可能と
なる。なお,18は入力コネクタ,19は出力コネクタ
である。
A system bus and a video bus are provided on the motherboard in the control device. When each unit is mounted on the control device, the connection to the motherboard provided at a predetermined position of each unit as shown in FIG. Connector 14
a and a corresponding connector 14b provided on the mother board 13 are coupled to each other, so that the system bus 9 and the video bus 8 are connected between the respective units. Reference numeral 15 is an input or output connector. Therefore, the control signals from the CPU unit 1 can control the input / output signals via the motherboard 13 as described above. In this case, if the number of video bus lines is 6 and the number of inputs of the video input unit is 6 ch, the control device becomes 6: 6. By using a plurality of video input units, it is possible to support arbitrary video input such as 12: 6 and 18: 6. Further, as shown in FIG. 3, by connecting a unit other than the video input unit and the video output unit, for example, the contact input unit 16 and the contact output unit 17 on the system bus 9, signals other than the video signal by the microcomputer are connected. Can also be controlled. In addition, 18 is an input connector and 19 is an output connector.

【0008】[0008]

【発明の効果】本発明によれば,1種類又は数種類のマ
ザーボードを用意するだけで,全てのユーザの要求に応
えることの可能なビデオシステム制御装置が短時間に構
成でき,共通のマザーボードが使用できるのでコストが
極めて安くできる。1種類のマザーボードでは大規模の
ものと小規模のものとでは対応が難しい場合があるの
で,例えば2,3種類のマザーボードを用意すれば,よ
り効率的である。
According to the present invention, a video system controller capable of meeting the needs of all users can be constructed in a short time by preparing one or several kinds of motherboards, and a common motherboard is used. Because it can, the cost can be extremely low. Since it may be difficult for one type of motherboard to correspond to a large-scaled one and a small-scaled one, it is more efficient if two or three types of motherboards are prepared.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の全体構成を示すブロック図である。FIG. 1 is a block diagram showing an overall configuration of the present invention.

【図2】ビデオバス,システムバスをマザーボードで構
成した場合の実施例を示す構成図である。
FIG. 2 is a configuration diagram showing an embodiment in which a video bus and a system bus are configured by a mother board.

【図3】システムバスに他の入出力ユニットを接続した
場合の実施例を示す構成図である。
FIG. 3 is a configuration diagram showing an embodiment when another input / output unit is connected to the system bus.

【符号の説明】[Explanation of symbols]

1 CPUユニット 2 映像入力ユニット 3 映像出力ユニット 6 マトリックススイッチャ部 7 制御回路 8 ビデオバス 9 システムバス 10 バッファアンプ 13 マザーボード 14a,14b ユニットとマザーボードの接続用コネ
クタ 41〜44 映像入力用コネクタ 51〜53 映像出力用コネクタ T1〜T4 TVカメラ M1〜M3 TVモニタ
1 CPU Unit 2 Video Input Unit 3 Video Output Unit 6 Matrix Switcher Section 7 Control Circuit 8 Video Bus 9 System Bus 10 Buffer Amplifier 13 Motherboard 14a, 14b Connector for Unit and Motherboard Connection 41-44 Video Input Connector 51-53 Video Output connector T 1 to T 4 TV camera M 1 to M 3 TV monitor

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】 テレビジョンカメラの出力その他の映像
信号を用いた監視,情報等のシステム(以下,ビデオシ
ステムという)の制御装置であって,制御用マイクロコ
ンピュータ,映像入力ユニット及び映像出力ユニットを
備えるものにおいて,マイクロコンピュータの制御信号
路(以下,システムバスという)と映像信号の伝送路
(以下,ビデオバスという)からなるマザーボードを備
え,上記映像入力ユニット,映像出力ユニットはそれぞ
れ映像入力用,映像出力用のコネクタを装備していると
ともに,ユニット装着時,上記映像入力ユニットは上記
マザーボード上の所望の上記ビデオバス及び上記システ
ムバスと,上記映像出力ユニットは上記マザーボード上
の所望の上記ビデオバスと,上記制御用マイクロコンピ
ュータの入力情報に基づいて,それぞれ接続されるよう
に構成したことを特徴とするビデオシステム制御装置。
1. A control device for a system for monitoring, information and the like using an output of a television camera and other video signals (hereinafter referred to as a video system), comprising a control microcomputer, a video input unit and a video output unit. In the provision, a motherboard comprising a control signal path (hereinafter referred to as a system bus) of a microcomputer and a video signal transmission path (hereinafter referred to as a video bus) is provided, and the video input unit and the video output unit are respectively for video input, In addition to being equipped with a connector for video output, when the unit is mounted, the video input unit is the desired video bus and the system bus on the motherboard, and the video output unit is the desired video bus on the motherboard. And the input information of the control microcomputer described above. A video system control device characterized by being configured so that they are respectively connected.
【請求項2】 請求項1のビデオシステム制御装置にお
いて,システムバスにその他の入出力ユニットを接続
し,その入出力ユニットに直接入出力用のコネクタを装
備することを特徴とするビデオシステム制御装置。
2. The video system controller according to claim 1, wherein another input / output unit is connected to the system bus, and the input / output unit is directly equipped with a connector for input / output. .
JP33937793A 1993-12-03 1993-12-03 Video system controller Expired - Fee Related JP3278516B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP33937793A JP3278516B2 (en) 1993-12-03 1993-12-03 Video system controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP33937793A JP3278516B2 (en) 1993-12-03 1993-12-03 Video system controller

Publications (2)

Publication Number Publication Date
JPH07162749A true JPH07162749A (en) 1995-06-23
JP3278516B2 JP3278516B2 (en) 2002-04-30

Family

ID=18326893

Family Applications (1)

Application Number Title Priority Date Filing Date
JP33937793A Expired - Fee Related JP3278516B2 (en) 1993-12-03 1993-12-03 Video system controller

Country Status (1)

Country Link
JP (1) JP3278516B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010501138A (en) * 2006-08-15 2010-01-14 センサーマティック・エレクトロニクス・コーポレーション Controller for video matrix switching system

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010501138A (en) * 2006-08-15 2010-01-14 センサーマティック・エレクトロニクス・コーポレーション Controller for video matrix switching system

Also Published As

Publication number Publication date
JP3278516B2 (en) 2002-04-30

Similar Documents

Publication Publication Date Title
US5608884A (en) Commonly housed multiple processor type computing system and method of manufacturing the same
US7139861B2 (en) Input/output unit access switching system and method
CA2100700A1 (en) Multi-Media Computer Architecture
US20060104289A1 (en) Multiplexed computer peripheral connection switching interface
US20070116067A1 (en) Serial multiplexer module for server management
JPH11328100A (en) Digital signal processor
JPH07162749A (en) Video system controller
CN213276461U (en) Double-circuit server mainboard and server
KR100370965B1 (en) Cell server of a hot-swap type
JPS60207918A (en) Programmable controller
JPH11328104A (en) Digital signal processor
JPH02121049A (en) Input/output device
KR200249797Y1 (en) Cell server of a hot-swap type
JPS60126786A (en) Printer with interface switching function
JP2000298462A (en) Display device with video signal distribution function
JP3375180B2 (en) Integrated circuit chip mounting structure
JPH07104840B2 (en) Backup method for distributed system
KR0165229B1 (en) Real time processing system having vsb interfacing graphic board
JP2592664B2 (en) Control device
JPS62204467A (en) Floppy disk driving device
US20060268940A1 (en) Apparatus for extending a serial port interface
JPS6227849A (en) Terminal controller
JP2000132286A (en) Data processor
JPH11328086A (en) Digital signal processor
JPH01296364A (en) Expansion system

Legal Events

Date Code Title Description
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080215

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090215

Year of fee payment: 7

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 8

Free format text: PAYMENT UNTIL: 20100215

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 8

Free format text: PAYMENT UNTIL: 20100215

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 9

Free format text: PAYMENT UNTIL: 20110215

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 10

Free format text: PAYMENT UNTIL: 20120215

LAPS Cancellation because of no payment of annual fees