JPH07118008B2 - 画像変形方法と画像変形装置 - Google Patents

画像変形方法と画像変形装置

Info

Publication number
JPH07118008B2
JPH07118008B2 JP1213398A JP21339889A JPH07118008B2 JP H07118008 B2 JPH07118008 B2 JP H07118008B2 JP 1213398 A JP1213398 A JP 1213398A JP 21339889 A JP21339889 A JP 21339889A JP H07118008 B2 JPH07118008 B2 JP H07118008B2
Authority
JP
Japan
Prior art keywords
register
mode
constant
selection information
table memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP1213398A
Other languages
English (en)
Other versions
JPH0375971A (ja
Inventor
一夫 梶本
知之 野々村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1213398A priority Critical patent/JPH07118008B2/ja
Publication of JPH0375971A publication Critical patent/JPH0375971A/ja
Publication of JPH07118008B2 publication Critical patent/JPH07118008B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Editing Of Facsimile Originals (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Image Processing (AREA)
  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 産業上の利用分野 本発明はパーソナルコンピュータなどの画面上で入力画
像の変形を行なわせるための画像変形方法及びその装置
に関するものである。
従来の技術 入力された画像をパーソナルコンピュータ上で高速に変
形する処理は、文字などと画像の合成において重要な処
理の一つである。
従来の画像変形装置の例として特開平1−26989号のよ
うなものが存在する。この従来例のブロック図を第8図
に示す。第8図において801・802はそれぞれ1より大き
い自然数を格納する定数レジスタA及び定数レジスタ
B、803・804はそれぞれモードレジスタA及びモードレ
ジスタBであり、805は定数レジスタA801の値をMとす
ると、モードレジスタA803に応じて、入力画像の1/M倍
の縮小もしくは(M−1)/M倍の縮小もしくは等倍のい
ずれかを実行する縮小手段A、806は定数レジスタB802
の値をNとすると、モードレジスタB804に応じて、入力
画像の1/N倍の縮小もしくは(N−1)/N倍の縮小もし
くは等倍のいずれかを実行する縮小手段Bである。この
装置においては縮小手段A805の処理後に縮小手段B806の
処理が実行されるように、これらを逐次的に接続した縮
小回路となっている。
この装置において、定数レジスタA801、モードレジスタ
A803、定数レジスタB802、モードレジスタB804に適当な
値を設定することにより入力画像の縮小を行なうことが
できる。例えば、縮小手段A805について定数レジスタA8
01に14を設定し、モードレジスタA803において(M−
1)/M倍の縮小を選択させ、また縮小手段B806について
定数レジスタB802に8を設定し、モードレジスタB804に
おいて(N−1)/N倍の縮小を選択させると、縮小手段
Aを通ることにより入力画像は13/14倍に縮小され、そ
の結果が縮小手段Bを通ることによりさらに7/8倍に縮
小される。つまり合成倍率として(13/14)*(7/8)=
13/16倍の縮小画像が変形結果として得られる。入力画
像の大きさが幅640ドット*高さ480ドットであった場
合、変形結果は幅520ドット*高さ390ドットとなる。以
上のようにこの画像変形装置は簡単な回路構成にもかか
わらず、パラメータを各レジスタに設定することによっ
て様々な変形を実現できる。
発明が解決しようとする課題 入力画像を変形させる場合、結果として得られるべき画
像の幅や高さ、あるいは変形倍率を入力値として与えた
いことがよくある。この時、従来の画像変形方法及びそ
の装置は、簡単な回路構成である反面、実現できる変形
後の画像の大きさや倍率に規則がなく、画像の幅のドッ
ト数や縮小倍率から各レジスタに設定する最適値を高速
に見つけることが難しかった。
本発明はかかる点に鑑み、簡単な回路構成でかつ画像の
幅や高さ、あるいは変形倍率を与えることによって、そ
の値に最適な変形を実現できる画像変形方法およびその
装置を提供することを目的としている。
課題を解決するための手段 上記の目的を達成するために、本発明の第1の画像変形
方法は、1より大きい自然数を格納する定数レジスタA
及び定数レジスタBと、モードレジスタA及びモードレ
ジスタBと、前記定数レジスタAの値をMとすると、前
記モードレジスタAに設定されるモードに応じ、入力画
像の1/M倍の縮小もしくは(M−1)/M倍の縮小もしく
は等倍のいずれかを実行する縮小手段Aと、前記定数レ
ジスタBの値をNとすると、前記モードレジスタBに設
定されるモードに応じて、入力画像の1/N倍の縮小もし
くは(N−1)/N倍の縮小もしくは等倍のいずれかを実
行する縮小手段Bとを備え、前記縮小手段Aの処理後に
前記縮小手段Bの処理が実行されるように、前記縮小手
段Aと前記縮小手段Bを逐次的に接続した画像変形装置
において、前記定数レジスタAに設定される定数A・前
記モードレジスタAに設定されるモードA・前記定数レ
ジスタBに設定される定数B・前記モードレジスタBに
設定されるモードBを一組とする制御値表が書き込まれ
る制御値表メモリと、前記制御値表メモリ中の一組を選
択する選択情報をその内容としてもつ幅選択情報表が書
き込まれる幅選択情報表メモリとを用い、縮小目標の画
像の幅を表わす入力幅情報から前記幅選択情報表メモリ
中の一つの選択情報を検索する幅選択情報表メモリ検索
ステップと、前記副選択情報表メモリ検索ステップによ
って検索された選択情報から前記制御値表メモリ中の一
組を検索する制御値表メモリ検索ステップと、前記制御
値表メモリ検索ステップにより検索された組の定数Aを
前記定数レジスタAに、モードAを前記モードレジスタ
Aに、定数Bを前記定数レジスタBに、モードBを前記
モードレジスタBに設定するレジスタ設定ステップとを
実行する。
また本発明の第2の画像変形方法は、第1の画像変形方
法の幅選択情報表メモリの代わりに倍率選択情報表が書
き込まれる倍率選択情報表メモリを用い、幅選択情報表
メモリ検索ステップの代わりに、縮小倍率の分母・分子
からなる入力倍率情報から倍率選択情報表メモリ中の一
つの選択情報を検索する倍率選択情報表メモリ検索ステ
ップを用いる。
また本発明の第3の画像変形方法は、1より大きい自然
数を格納する定数レジスタA、定数レジスタB、定数レ
ジスタC及び定数レジスタDと、モードレジスタA、モ
ードレジスタB、モードレジスタC及びモードレジスタ
Dと、前記定数レジスタAの値をMとすると、前記モー
ドレジスタAに設定されるモードに応じ、入力画像の幅
方向について1/M倍の縮小もしくは(M−1)/M倍の縮
小もしくは等倍のいずれかを実行する縮小手段Aと、前
記定数レジスタBの値をNとすると、前記モードレジス
タBに設定されるモードに応じて、前記縮小手段A適用
後の画像の幅方向について1/N倍の縮小もしくは(N−
1)/N倍の縮小もしくは等倍のいずれかを実行する縮小
手段Bと、前記定数レジスタCの値をPとすると、前記
モードレジスタCに設定されるモードに応じて、入力画
像の高さ方向について1/P倍の縮小もしくは(P−1)/
P倍の縮小もしくは等倍のいずれかを実行する縮小手段
Cと、前記定数レジスタDの値をQとすると、前記モー
ドレジスタDに設定されるモードに応じて、前記縮小手
段C適用後の画像の高さ方向について1/Q倍の縮小もし
くは(Q−1)/Q倍の縮小もしくは等倍のいずれかを実
行する縮小手段Dとを備える画像変形装置において、前
記定数レジスタAに設定される定数A・前記モードレジ
スタAに設定されるモードA・前記定数レジスタBに設
定される定数B・前記モードレジスタBに設定されるモ
ードBを一組とする幅制御値表が書き込まれる幅制御値
表メモリと、前記幅制御値表メモリ中の一組を選択する
幅選択情報をその内容としてもつ幅選択情報表が書き込
まれる幅選択情報表メモリとを用い、縮小目標の画像の
幅を表わす入力幅情報から前記幅選択情報表メモリ中の
一つの幅選択情報を検索する幅選択情報表メモリ検索ス
テップと、前記幅選択情報表メモリ検索ステップによっ
て検索された幅選択情報から前記幅制御値表メモリ中の
一組を検索する幅制御値表メモリ検索ステップと、前記
幅制御値表メモリ検索ステップにより検索された組の定
数Aを前記定数レジスタAに、モードAを前記モードレ
ジスタAに、定数Bを前記定数レジスタBに、モードB
を前記モードレジスタBに設定する幅方向レジスタ設定
ステップと、前記定数レジスタCに設定される定数C・
前記モードレジスタCに設定されるモードC・前記設定
レジスタDに設定される定数D・前記モードレジスタD
に設定されるモードDを一組とする高さ制御値表が書き
込まれる高さ制御値表メモリと、前記高さ制御値表メモ
リ中の一組を選択する高さ選択情報をその内容としても
つ高さ選択情報表が書き込まれる高さ選択情報表メモリ
とを用い、縮小目標の画像の高さを表わす入力高さ情報
から前記高さ選択情報表メモリ中の一つの高さ選択情報
を検索する高さ選択情報表メモリ検索ステップと、前記
高さ選択情報表メモリ検索ステップによって検索された
高さ選択情報から前記高さ制御値表メモリ中の一組を検
索する高さ制御値表メモリ検索ステップと、前記高さ制
御値表メモリ検索ステップにより検索された組の定数C
を前記定数レジスタCに、モードCを前記モードレジス
タCに、定数Dを前記定数レジスタDに、モードDを前
記モードレジスタDに設定する高さ方向レジスタ設定ス
テップとを実行する。
作用 本発明における第1の画像変形方法は前記した構成によ
り、縮小目標の画像の幅を表わす入力幅情報を入力する
と、入力幅情報から幅選択情報表メモリ検索ステップに
より幅選択情報表中の一つの選択情報が検索される。こ
の選択情報から制御値表メモリ検索ステップにより制御
値表メモリ中の一組が検索され、レジスタ設定ステップ
によって検索された一組中の定数Aが定数レジスタA
に、モードAがモードレジスタAに、定数Bが定数レジ
スタBに、モードBがモードレジスタBに設定される。
そして、縮小手段Aにおいて、定数レジスタAの値をM
とすると、モードレジスタAに設定されるモードに応
じ、入力画像の1/M倍の縮小もしくは(M−1)/M倍の
縮小もしくは等倍のいずれかが実行され、縮小手段Bに
おいて、定数レジスタBの値をNとすると、モードレジ
スタBに設定されるモードに応じて、さらに1/N倍の縮
小もしくは(N−1)/N倍の縮小もしくは等倍のいずれ
かが実行されることにより、入力幅情報に対し最適な幅
を持つ画像が変形結果として得られる。
本発明における第2の画像変形方法は前記した構成によ
り、縮小目標の画像の元の画像に対する縮小倍率の分子
・分母からなる入力倍率情報を入力すると、入力倍率情
報から倍率選択情報表メモリ検索ステップにより倍率選
択情報表メモリ中の一つの選択情報が検索される。この
選択情報から制御値表メモリ検索ステップにより制御値
表中の一組が検索され、レジスタ設定ステップによって
検索された一組中の定数Aが定数レジスタAに、モード
AがモードレジスタAに、定数Bが定数レジスタBに、
モードBがモードレジスタBに設定される。そして、縮
小手段Aにおいて、定数レジスタAの値をMとすると、
モードレジスタAに設定されるモードに応じ、入力画像
の1/M倍の縮小もしくは(M−1)/M倍の縮小もしくは
等倍のいずれかが実行され、縮小手段Bにおいて、定数
レジスタBの値をNとすると、モードレジスタBに設定
されるモードに応じて、さらに1/N倍の縮小もしくは
(N−1)/N倍の縮小もしくは等倍のいずれかが実行さ
れることにより、入力倍率情報に対し最適な倍率を持つ
画像が変形結果として得られる。
本発明における第3の画像変形方法は前述した構成によ
り、縮小目標の画像の幅・高さを入力すると、まず幅か
ら幅選択情報表メモリ検索ステップにより幅選択情報表
メモリ中の一つの幅選択情報が検索される。この幅選択
情報から幅制御値表メモリ検索ステップにより幅制御値
表メモリ中の一組が検索され、幅方向レジスタ設定ステ
ップによって検索された一組中の定数Aが定数レジスタ
Aに、モードAがモードレジスタAに、定数Bが定数レ
ジスタBに、モードBがモードレジスタBに設定され
る。そして、縮小手段Aにおいて、定数レジスタAの値
をMとすると、モードレジスタAに設定されるモードに
応じて、入力画像の幅方向について1/M倍の縮小もしく
は(M−1)/M倍の縮小もしくは等倍のいずれかが実行
され、縮小手段Bにおいて、定数レジスタBの値をNと
すると、モードレジスタBに設定されるモードに応じ
て、さらに1/N倍の縮小もしくは(N−1)/N倍の縮小
もしくは等倍のいずれかが実行される。また、高さから
高さ選択情報表メモリ検索ステップにより高さ選択情報
表メモリ中の一つの高さ選択情報が検索される。この高
さ選択情報から高さ制御値表メモリ検索ステップにより
高さ制御値表メモリ中の一組が検索され、高さ方向レジ
スタ設定ステップによって検索された一組中の定数Cが
定数レジスタCに、モードCがモードレジスタCに、定
数Dが定数レジスタDに、モードDがモードレジスタD
に設定される。そして、縮小手段Cにおいて、定数レジ
スタCと値をPとすると、モードレジスタCに設定され
るモードに応じて、入力画像の高さ方向について1/P倍
の縮小もしくは(P−1)/P倍の縮小もしくは等倍のい
ずれかが実行され、縮小手段Dにおいて、定数レジスタ
Dの値をQとすると、モードレジスタDに設定されるモ
ードに応じて、さらに1/Q倍の縮小もしくは(Q−1)/
Q倍の縮小もしくは等倍のいずれかが実行されることに
より、入力された幅と高さに対し最適な幅と高さを持つ
画像が変形結果として得られる。
実施例 第1図は本発明の第一実施例の画像変形装置を構成する
ブロック図である。
第1図において、101・102はそれぞれ1より大きい自然
数を格納する定数レジスタA及び定数レジスタB、103
・104はそれぞれモードレジスタA及びモードレジスタ
B、105は前記定数レジスタA101の値をMとすると、前
記モードレジスタA103に応じて、入力画像の1/M倍の縮
小もしくは(M−1)/M倍の縮小もしくは等倍のいずれ
かを実行する縮小手段A、106は前記定数レジスタB102
の値をNとすると、前記モードレジスタB104に応じて、
縮小手段A105の処理を経た画像の1/N倍の縮小もしくは
(N−1)/N倍の縮小もしくは等倍のいずれかを実行す
る縮小手段Bである。また、107は縮小目標の画像の幅
からなる入力幅情報から各レジスタに設定する値を見つ
けて設定する、幅指定レジスタ設定回路である。この幅
指定レジスタ設定回路107は図示していないが、定数レ
ジスタA101に設定される定数A・モードレジスタA103に
設定されるモードA・定数レジスタB102に設定される定
数B・モードレジスタB104に設定されるモードBを一組
とする表が書き込まれる制御値表メモリと、前記制御値
表メモリ中の一組を選択する選択情報をその内容として
もつ幅選択情報表メモリと、縮小目標の画像の幅を表わ
す入力幅情報から前記幅選択情報表メモリ中の一つの選
択情報を検索する幅選択情報表メモリ検索手段と、前記
幅選択情報表メモリ検索手段によって検索された選択情
報から前記制御値表メモリ中の一組を検索する制御値表
メモリ検索手段と、前記制御値表メモリ検索手段により
検索された組の定数Aを定数レジスタA101に、モードA
をモードレジスタA103に、定数Bを定数レジスタB102
に、モードBをモードレジスタB104に設定するレジスタ
設定手段とからなる。
以下の説明では仮に入力画像の大きさを幅640ドット*
高さ480ドットであるとし、定数A、Bとしては最大16
までとする。
第2図は幅指定レジスタ設定回路107中の制御値表メモ
リに記憶される制御値表である。第2図において、201
は組番号、202は定数レジスタA101に設定される定数
A、203はモードレジスタA103に設定されるモードA、2
04は定数レジスタB102に設定される定数B、205はモー
ドレジスタB104に設定されるモードBである。また、20
6は各組の値を各レジスタに設定した場合に得られる縮
小画像幅である。
第3図は幅指定レジスタ設定回路107中の幅選択情報表
メモリに記憶される幅選択情報表である。301は幅選択
情報番号、302は検索されるべき制御値表の組番号201で
ある。
第4図は幅指定レジスタ設定回路107において入力幅情
報からレジスタに値が設定されるまでを示すフローチャ
ートである。そのアルゴリズムを説明する。
(401)入力幅情報pに4を加え、さらに8で整数除算
し、その結果から4を減じた値をqとする。
(402)幅選択情報表のq番目の幅選択情報番号を検索
し、対応する制御値表の組番号をrに設定する。
(403)制御値表のr番目の組番号を検索し、対応する
定数A、モードA、定数B、モードBを得る。
(404)得られた定数A、モードA、定数B、モードB
をそれぞれ定数レジスタA101、モードレジスタA103、定
数レジスタB102、モードレジスタB104に設定する。
(おわり) 例えば入力幅情報が350ドットであった場合、対応する
幅選択情報番号qは(350+4)/8−4=40となり、第
3図の幅選択情報表の40番目が検索される。その結果、
対応する組番号rは33となる。第2図の制御値表の33番
目の各値は、定数A=3、モードA:(M−1)/M倍、定
数B=6、モードB:(N−1)/N倍となり、結果として
得られる縮小画像幅は356ドットであるので良い近似値
となっている。
第5図は本発明における第2の実施例の画像変形装置を
構成するブロック図である。
第5図において、501・502はそれぞれ1より大きい自然
数を格納する定数レジスタA及び定数レジスタB、503
・504はそれぞれモードレジスタA及びモードレジスタ
B、505は前記定数レジスタA501の値をMとすると、前
記モードレジスタA503に応じて、入力画像の1/M倍の縮
小もしくは(M−1)/M倍の縮小もしくは等倍のいずれ
かを実行する縮小手段A、506は前記定数レジスタB502
の値をNとすると、前記モードレジスタB504に応じて、
縮小手段A505の処理を経た画像の1/N倍の縮小もしくは
(N−1)/N倍の縮小もしくは等倍のいずれかを実行す
る縮小手段Bである。また、507は縮小倍率の分母X・
分子Yからなる入力倍率情報から各レジスタに設定する
値を見つけて設定する、倍率指定レジスタ設定回路であ
る。この倍率指定レジスタ設定回路507は図示していな
いが、定数レジスタA501に設定される定数A・モードレ
ジスタA503に設定されるモードA・定数レジスタB502に
設定される定数B・モードレジスタB504に設定されるモ
ードBを一組とする表が書き込まれる制御値表メモリ
と、前記制御値表メモリ中の一組を選択する選択情報を
その内容としてもつ倍率選択情報表メモリと、縮小目標
の画像の倍率を表わす入力倍率情報から前記倍率選択情
報表メモリ中の一つの選択情報を検索する倍率選択情報
表メモリ検索手段と、前記倍率選択情報表メモリ検索手
段によって検索された選択情報から前記制御値表メモリ
中の一組を検索する制御値表メモリ検索手段と、前記制
御値表メモリ検索手段により検索された組の定数Aを定
数レジスタA501に、モードAをモードレジスタA503に、
定数Bを定数レジスタB502に、モードBをモードレジス
タB504に設定するレジスタ設定手段とからなる。
この本発明の第2実施例において使用する制御値表は第
一実施例のものと同じ第2図のものである。
第6図は倍率指定レジスタ設定回路507中の倍率選択情
報表メモリに記憶される倍率選択情報表である。601は
倍率選択情報番号、602は検索されるべき制御値表の組
番号201である。
第7図は倍率指定レジスタ設定回路507において入力倍
率情報からレジスタに値が設定されるまでを示すフロー
チャートである。そのアルゴリズムを説明する。
(701)入力倍率情報の分母Xから2を減じた値とXか
ら1を減じた値を乗じ、その結果を2で整数除算し、さ
らに分子Yを加えた値をqとする。
(702)倍率選択情報表のq番目の倍率選択情報番号を
検索し、対応する制御値表の組番号をrに設定する。
(703)制御値表のr番目の組番号を検索し、対応する
定数A、モードA、定数B、モードBを得る。
(704)得られた定数A、モードA、定数B、モードB
をそれぞれ定数レジスタA101、モードレジスタA103、定
数レジスタB102、モードレジスタB104に設定する。
(おわり) 例えば縮小倍率が10/11であった場合、対応する倍率選
択情報番号qは(11−2)*(11−1)/2+10=55とな
り、第6図の倍率選択情報表の55番目が検索される。そ
の結果、対応する組番号rは62となる。第2図の制御値
表の62番目の各値は、定数A=1、モードA:等倍、定数
B=11、モードB:(N−1)/N倍となり、結果として得
られる縮小倍率は10/11倍であるので良い近似値となっ
ている。
なお、本実施例においては定数A、Bについて16までの
制限を設けたが、これが別の値であっても制御値表を対
応させることによって本発明は実現可能であり、入力画
像の大きさが他の値であっても、本発明は実現可能であ
る。
また、縮小回路を幅方向と高さ方向に独立して設けるこ
とにより、縦横比可変の変形も容易に実現できる。
さらに、レジスタ設定手段での実現内容はハードウェア
によっても各表をメモリ中に保存し検索手段を設けるこ
とにより容易に実現可能である。
発明の効果 以上説明したように、本発明によれば簡単な回路構成で
かつ画像の幅や高さ、あるいは変形倍率を与えることに
よって、その値に最適な変形を実現できる画像変形方法
およびその装置を提供することができる。以上のことか
ら、その実用的価値は大きい。
【図面の簡単な説明】 第1図は本発明の画像変形装置の第一実施例のブロック
図、第2図、第3図および第4図は同実施例の動作説明
図、第5図は本発明の画像変形装置の第二実施例のブロ
ック図、第6図および第7図は同実施例の動作説明図、
第8図は従来の画像変形装置のブロック図である。 101……定数レジスタA、102……定数レジスタB、103
……モードレジスタA、104……モードレジスタB、105
……縮小手段A、106……縮小手段B、107……幅指定レ
ジスタ設定回路、501……定数レジスタA、502……定数
レジスタB、503……モードレジスタA、504……モード
レジスタB、505……縮小手段A、506……縮小手段B、
507……倍率指定レジスタ設定回路。

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】1より大きい自然数を格納する定数レジス
    タA及び定数レジスタBと、モードレジスタA及びモー
    ドレジスタBと、前記定数レジスタAの値をMとする
    と、前記モードレジスタAに設定されるモードに応じ、
    入力画像の1/M倍の縮小もしくは(M−1)/M倍の縮小
    もしくは等倍のいずれかを実行する縮小手段Aと、前記
    定数レジスタBの値をNとすると、前記モードレジスタ
    Bに設定されるモードに応じて、入力画像の1/N倍の縮
    小もしくは(N−1)/N倍の縮小もしくは等倍のいずれ
    かを実行する縮小手段Bとを備え、前記縮小手段Aの処
    理後に前記縮小手段Bの処理が実行されるように、前記
    縮小手段Aと前記縮小手段Bを逐次的に接続した画像変
    形装置において、前記定数レジスタAに設定される定数
    A・前記モードレジスタAに設定されるモードA・前記
    定数レジスタBに設定される定数B・前記モードレジス
    タBに設定されるモードBを一組とする制御値表が書き
    込まれる制御値表メモリと、前記制御値表メモリ中の一
    組を選択する選択情報をその内容としてもつ幅選択情報
    表が書き込まれる幅選択情報表メモリとを用い、縮小目
    標の画像の幅を表わす入力幅情報から前記幅選択情報表
    メモリ中の一つの選択情報を検索する幅選択情報表メモ
    リ検索ステップと、前記副選択情報表メモリ検索ステッ
    プによって検索された選択情報から前記制御値表メモリ
    中の一組を検索する制御値表メモリ検索ステップと、前
    記制御値表メモリ検索ステップにより検索された組の定
    数Aを前記定数レジスタAに、モードAを前記モードレ
    ジスタAに、定数Bを前記定数レジスタBに、モードB
    を前記モードレジスタBに設定するレジスタ設定ステッ
    プとを実行することを特徴とする画像変形方法。
  2. 【請求項2】幅選択情報表メモリの代わりに制御値表の
    一組を選択する選択情報をその内容としてもつ倍率選択
    情報表が書き込まれる倍率選択情報表メモリを用い、幅
    選択情報表メモリ検索ステップの代わりに、縮小倍率の
    分母・分子からなる入力倍率情報から倍率選択情報表メ
    モリ中の一つの選択情報を検索する倍率選択情報表メモ
    リ検索ステップを用いたことを特徴とする請求項1記載
    の画像変形方法。
  3. 【請求項3】1より大きい自然数を格納する定数レジス
    タA、定数レジスタB、定数レジスタC及び定数レジス
    タDと、モードレジスタA、モードレジスタB、モード
    レジスタC及びモードレジスタDと、前記定数レジスタ
    Aの値をMとすると、前記モードレジスタAに設定され
    るモードに応じ、入力画像の幅方向について1/M倍の縮
    小もしくは(M−1)/M倍の縮小もしくは等倍のいずれ
    かを実行する縮小手段Aと、前記定数レジスタBの値を
    Nとすると、前記モードレジスタBに設定されるモード
    に応じて、前記縮小手段A適用後の画像の幅方向につい
    て1/N倍の縮小もしくは(N−1)/N倍の縮小もしくは
    等倍のいずれかを実行する縮小手段Bと、前記定数レジ
    スタCの値をPとすると、前記モードレジスタCに設定
    されるモードに応じて、入力画像の高さ方向について1/
    P倍の縮小もしくは(P−1)/P倍の縮小もしくは等倍
    のいずれかを実行する縮小手段Cと、前記定数レジスタ
    Dの値をQとすると、前記モードレジスタDに設定され
    るモードに応じて、前記縮小手段C適用後の画像の高さ
    方向について1/Q倍の縮小もしくは(Q−1)/Q倍の縮
    小もしくは等倍のいずれかを実行する縮小手段Dとを備
    える画像変形装置において、前記定数レジスタAに設定
    される定数A・前記モードレジスタAに設定されるモー
    ドA・前記定数レジスタBに設定される定数B・前記モ
    ードレジスタBに設定されるモードBを一組とする幅制
    御値表が書き込まれる幅制御値表メモリと、前記幅制御
    値表メモリ中の一組を選択する幅選択情報をその内容と
    してもつ幅選択情報表が書き込まれる幅選択情報表メモ
    リとを用い、縮小目標の画像の幅を表わす入力幅情報か
    ら前記幅選択情報表メモリ中の一つの幅選択情報を検索
    する幅選択情報表メモリ検索ステップと、前記幅選択情
    報表メモリ検索ステップによって検索された幅選択情報
    から前記幅制御値表メモリ中の一組を検索する幅制御値
    表メモリ検索ステップと、前記幅制御値表メモリ検索ス
    テップにより検索された組の定数Aを前記定数レジスタ
    Aに、モードAを前記モードレジスタAに、定数Bを前
    記定数レジスタBに、モードBを前記モードレジスタB
    に設定する幅方向レジスタ設定ステップと、前記定数レ
    ジスタCに設定される定数C・前記モードレジスタCに
    設定されるモードC・前記モードレジスタDに設定され
    る定数D・前記モードレジスタDに設定されるモードD
    を一組とする高さ制御値表が書き込まれる高さ制御値表
    メモリと、前記高さ制御値表メモリ中の一組を選択する
    高さ選択情報をその内容としてもつ高さ選択情報表が書
    き込まれる高さ選択情報表メモリとを用い、縮小目標の
    画像の高さを表わす入力高さ情報から前記高さ選択情報
    表メモリ中の一つの高さ選択情報を検索する高さ選択情
    報表メモリ検索ステップと、前記高さ選択情報表メモリ
    検索ステップによって検索された高さ選択情報から前記
    高さ制御値表メモリ中の一組を検索する高さ制御値表メ
    モリ検索ステップと、前記高さ制御値表メモリ検索ステ
    ップにより検索された組の定数Cを前記定数レジスタC
    に、モードCを前記モードレジスタCに、定数Dを前記
    定数レジスタDに、モードDを前記モードレジスタDに
    設定する高さ方向レジスタ設定ステップとを実行するこ
    とを特徴とする画像変形方法。
  4. 【請求項4】1より大きい自然数を格納する定数レジス
    タA及び定数レジスタBと、モードレジスタA及びモー
    ドレジスタBと、前記定数レジスタAの値をMとする
    と、前記モードレジスタAに設定されるモードに応じ、
    入力画像の1/M倍の縮小もしくは(M−1)/M倍の縮小
    もしくは等倍のいずれかを実行する縮小手段Aと、前記
    定数レジスタBの値をNとすると、前記モードレジスタ
    Bに設定されるモードに応じて、入力画像の1/N倍の縮
    小もしくは(N−1)/N倍の縮小もしくは等倍のいずれ
    かを実行する縮小手段Bとを有し、前記縮小手段Aの処
    理後に前記縮小手段Bの処理が実行されるように、前記
    縮小手段Aと前記縮小手段Bを逐次的に接続してなる縮
    小回路と、 前記定数レジスタAに設定される定数A・前記モードレ
    ジスタAに設定されるモードA・前記定数レジスタBに
    設定される定数B・前記モードレジスタBに設定される
    モードBを一組とする表が書き込まれる制御値表メモリ
    と、前記制御値表メモリ中の一組を選択する選択情報を
    その内容としてもつ幅選択情報表メモリと、縮小目標の
    画像の幅を表わす入力幅情報から前記幅選択情報表メモ
    リ中の一つの選択情報を検索する幅選択情報表メモリ検
    索手段と、前記幅選択情報表メモリ検索手段によって検
    索された選択情報から前記制御値表メモリ中の一組を検
    索する制御値表メモリ検索手段と、前記制御値表メモリ
    検索手段により検索された組の定数Aを前記定数レジス
    タAに、モードAを前記モードレジスタAに、定数Bを
    前記定数レジスタBに、モードBを前記モードレジスタ
    Bに設定するレジスタ設定手段とからなる設定手段を備
    えたことを特徴とする画像変形装置。
  5. 【請求項5】幅選択情報表メモリの代わりに制御値表中
    の一組を選択する選択情報をその内容としてもつ倍率選
    択情報表メモリを用い、幅選択情報表メモリ検索手段の
    代わりに、縮小倍率の分母・分子からなる入力倍率情報
    から倍率選択情報表メモリ中の一つの選択情報を検索す
    る倍率選択情報表メモリ検索手段を用いたことを特徴と
    する請求項4記載の画像変形装置。
  6. 【請求項6】1より大きい自然数を格納する定数レジス
    タA、定数レジスタB、定数レジスタC及び定数レジス
    タDと、モードレジスタA、モードレジスタB、モード
    レジスタC及びモードレジスタDと、前記定数レジスタ
    Aの値をMとすると、前記モードレジスタAに設定され
    るモードに応じ、入力画像の幅方向について1/M倍の縮
    小もしくは(M−1)/M倍の縮小もしくは等倍のいずれ
    かを実行する縮小手段Aと、前記定数レジスタBの値を
    Nとすると、前記モードレジスタBに設定されるモード
    に応じて、前記縮小手段A適用後の画像の幅方向につい
    て1/N倍の縮小もしくは(N−1)/N倍の縮小もしくは
    等倍のいずれかを実行する縮小手段Bと、前記定数レジ
    スタCの値をPとすると、前記モードレジスタCに設定
    されるモードに応じて、入力画像の高さ方向について1/
    P倍の縮小もしくは(P−1)/P倍の縮小もしくは等倍
    のいずれかを実行する縮小手段Cと、前記定数レジスタ
    Dの値をQとすると、前記モードレジスタDに設定され
    るモードに応じて、前記縮小手段C適用後の画像の高さ
    方向について1/Q倍の縮小もしくは(Q−1)/Q倍の縮
    小もしくは等倍のいずれかを実行する縮小手段Dと、前
    記定数レジスタAに設定される定数A・前記モードレジ
    スタAに設定されるモードA・前記定数レジスタBに設
    定される定数B・前記モードレジスタBに設定されるモ
    ードBを一組とする表が書き込まれる幅制御値表メモリ
    と、前記幅制御値表メモリ中の一組を選択する幅選択情
    報をその内容としてもつ幅選択情報表メモリと、縮小目
    標の画像の幅を表わす入力幅情報から前記幅選択情報表
    メモリ中の一つの幅選択情報を検索する幅選択情報表メ
    モリ検索手段と、前記幅選択情報表メモリ検索手段によ
    って検索された幅選択情報から前記幅制御値表メモリ中
    の一組を検索する幅制御値表メモリ検索手段と、前記幅
    制御値表メモリ検索手段により検索された組の定数Aを
    前記定数レジスタAに、モードAを前記モードレジスタ
    Aに、定数Bを前記定数レジスタBに、モードBを前記
    モードレジスタBに設定する幅方向レジスタ設定手段
    と、前記定数レジスタCに設定される定数C・前記モー
    ドレジスタCに設定されるモードC・前記定数レジスタ
    Dに設定される定数D・前記モードレジスタDに設定さ
    れるモードDを一組とする表が書き込まれる高さ制御値
    表メモリと、前記高さ制御値表メモリ中の一組を選択す
    る高さ選択情報をその内容としてもつ高さ選択情報表メ
    モリと、縮小目標の画像の高さを表わす入力高さ情報か
    ら前記高さ選択情報表メモリ中の一つの高さ選択情報を
    検索する高さ選択情報表メモリ検索手段と、前記高さ選
    択情報表メモリ検索手段によって検索された高さ選択情
    報から前記高さ制御値表メモリ中の一組を検索する高さ
    制御値表メモリ検索手段と、前記高さ制御値表メモリ検
    索手段により検索された組の定数Cを前記定数レジスタ
    Cに、モードCを前記モードレジスタCに、定数Dを前
    記定数レジスタDに、モードDを前記モードレジスタD
    に設定する高さ方向レジスタ設定手段とからなることを
    特徴とする画像変形装置。
JP1213398A 1989-08-18 1989-08-18 画像変形方法と画像変形装置 Expired - Lifetime JPH07118008B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1213398A JPH07118008B2 (ja) 1989-08-18 1989-08-18 画像変形方法と画像変形装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1213398A JPH07118008B2 (ja) 1989-08-18 1989-08-18 画像変形方法と画像変形装置

Publications (2)

Publication Number Publication Date
JPH0375971A JPH0375971A (ja) 1991-03-29
JPH07118008B2 true JPH07118008B2 (ja) 1995-12-18

Family

ID=16638553

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1213398A Expired - Lifetime JPH07118008B2 (ja) 1989-08-18 1989-08-18 画像変形方法と画像変形装置

Country Status (1)

Country Link
JP (1) JPH07118008B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006093074A1 (ja) 2005-03-01 2006-09-08 Matsushita Electric Industrial Co., Ltd. 電子表示媒体および電子表示媒体に用いられる画面表示制御方法
JP5228305B2 (ja) 2006-09-08 2013-07-03 ソニー株式会社 表示装置、表示方法
JP5418093B2 (ja) 2009-09-11 2014-02-19 ソニー株式会社 表示装置および制御方法

Also Published As

Publication number Publication date
JPH0375971A (ja) 1991-03-29

Similar Documents

Publication Publication Date Title
US4477878A (en) Discrete Fourier transform with non-tumbled output
EP0438991B1 (en) Address processor for a signal processor
JPH07118008B2 (ja) 画像変形方法と画像変形装置
JPH06223117A (ja) 検索解収束方法
JPS62271178A (ja) 画像情報検索方式
JP3394781B2 (ja) トランスフォームを生成する方法および装置
KR0142262B1 (ko) 자동 고휘도 압축회로
JPH05266092A (ja) 画像検索装置およびそのブラウジング表示方法
US6774952B1 (en) Bandwidth management
JPH08107512A (ja) 画像の鮮鋭度調整方法
KR0151523B1 (ko) 디지탈 오디오 디코더에 있어서 데이터 연산처리 속도 개선회로
JPH01149185A (ja) 画像処理方法
JPH06197222A (ja) 画像処理装置
JP2887038B2 (ja) 除算処理装置
JP3109816B2 (ja) アドレス生成装置
JPS6079473A (ja) 画像の拡大縮小装置
JPH064581A (ja) 電子ファイリングシステムにおけるページめくり方式
JP2738247B2 (ja) マルチルック処理方法およびその装置
JPH04322385A (ja) ラインメモリ制御回路
JPH06168323A (ja) 画像データ縮小表示装置
JPH06301595A (ja) 画像メモリのアドレス発生装置
JPH04266146A (ja) 演算方法
JPH06149666A (ja) データ圧縮装置
JPH05183735A (ja) 画像変換方法および装置
JPH0581352A (ja) 電子フアイリング装置の検索処理装置