JPH0710513Y2 - プリント基板 - Google Patents

プリント基板

Info

Publication number
JPH0710513Y2
JPH0710513Y2 JP14018489U JP14018489U JPH0710513Y2 JP H0710513 Y2 JPH0710513 Y2 JP H0710513Y2 JP 14018489 U JP14018489 U JP 14018489U JP 14018489 U JP14018489 U JP 14018489U JP H0710513 Y2 JPH0710513 Y2 JP H0710513Y2
Authority
JP
Japan
Prior art keywords
land
pattern
microcomputer
circuit board
printed circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP14018489U
Other languages
English (en)
Other versions
JPH0379467U (ja
Inventor
温夫 山根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Denso Ten Ltd
Original Assignee
Denso Ten Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Denso Ten Ltd filed Critical Denso Ten Ltd
Priority to JP14018489U priority Critical patent/JPH0710513Y2/ja
Publication of JPH0379467U publication Critical patent/JPH0379467U/ja
Application granted granted Critical
Publication of JPH0710513Y2 publication Critical patent/JPH0710513Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Structure Of Printed Boards (AREA)

Description

【考案の詳細な説明】 〔概要〕 本考案はプリント基板におけるパターンに関し、第1の
レベルが与えられる第1のパターンと、 第2のレベルが与えられる第2のパターンと、 第1のパターンまたは第2のパターンの一方が接続部品
によって接続されることで、前記第1または第2のレベ
ルの一方が選択的に与えられる第3のパターンとを備え
たプリント基板において、 前記第1及び第2のパターンは、前記接続部品の一端が
接続される第1及び第2のランドをそれぞれ有し、 また第3のパターンは、第1のランド或いは第2のラン
ドの一方に接続されている接続部品の他端が接続される
第3のランドを具備することで、第3のパターンに設け
られる接続部品の接続用ランドの数を削減し、もって実
装密度を向上させることが可能なプリント基板に関す
る。
〔産業上の利用分野〕
本考案は2値設定用パターンを有するプリント基板に関
する。
〔従来の技術〕
従来よりマイクロコンピュータ(以下、マイコンと称す
る)の所定の入力ポートに対して“H"/“L"の2値信号
の内のいずれかの信号を与えておき、マイコンがリセッ
ト状態から非リセット状態になったときにその入力ポー
トに与えられる信号(電位)に応じてマイコンの動作や
演算用の定数等を切り換えるようにしたマイコンシステ
ムがある。
このようなマイコンシステムを構成するプリント基板3
においては、第4図に示すようにマイコン1の電源端子
Vccへ電源電位が与えられ、且つランド11を有するパタ
ーン10と、マイコン1のアース端子GNDにアース電位が
与えられ、且つランド21を有するパターン20と、マイコ
ン1における定数設定用の入力ポートPに接続され、且
つランド31,32とを有するパターン2とが設けられてい
る。そして、ランド11とランド31或いはランド21とラン
ド32との間を接続部品である抵抗40又は41を選択的に接
続することで、電源電位或いは接地電位のいずれかがパ
ターン2を介してマイコン1のポートPに与えられる。
尚、第4図において便宜上抵抗40,41の両方を示してい
るが、実際には抵抗40,41の一方が接続されている。
〔考案が解決しようとする課題〕
このような従来技術においてはランド11とランド31或い
はランド21とランド32との間を抵抗40又は41によって選
択的に接続するようにしているため、ランド31,32が基
板3上を占める面積が多く、他の部品等の実装密度を向
上させる妨げになるという問題がある。
本考案はこのような問題点を解決するものである。
〔課題を解決するための手段〕
このような問題点を解決するために本考案は、第1のレ
ベルが与えられる第1のパターンと、 第2のレベルが与えられる第2のパターンと、 第1のパターンまたは第2のパターンの一方が接続部品
によって接続されることで、前記第1または第2のレベ
ルの一方が選択的に与えられる第3のパターンとを備え
たプリント基板において、 前記第1及び第2のパターンは、前記接続部品の一端が
接続される第1及び第2のランドをそれぞれ有し、 また第3のパターンは、第1のランド或いは第2のラン
ドの一方に接続されている接続部品の他端が選択的に接
続される第3のランドを具備することを特徴とするもの
である。
〔作用〕 第3のパターンは第1又は第2のパターンの一方のみが
接続され、それらの両方が同時に第3のパターンに接続
されることはない。従って、本考案では第3のパターン
に対して接続部品を搭載する第3のランドを設け、第1
のランド或いは第2のランドの一方に一端が接続されて
いる接続部品の他端を、第3のランドに対して選択的に
接続するようにする。
〔考案の実施例〕
以下、図面を用いて本考案の実施例を説明する。第1図
は本考案の実施例を示す平面図であり、第4図と同等の
部分には同一符号を付してある。
第1図において注目すべきは、プリント基板3上のマイ
コン1の入力ポートPに接続されているパターン2に、
第4図に示したランド31,32に代わってランド30が設け
られている点である。
このランド30には一つの抵抗が接続可能であり、抵抗40
と破線で示している抵抗41とを同時に接続することはで
きないが、パターン2には電源電位あるいはアース電位
のいずれか一方が供給されればよく、抵抗40,41の両方
をランド30に接続する必要はないので、問題はない。
尚、ランド11,21,30の位置関係は第1図に示すようにラ
ンド11,21とがランド30を挟んで1直線上に並ぶように
配置しても良く、また、第2図に示すようにランド11と
ランド21とがランド30に対して異なる直線上に配置して
も良い。
更に、第3図に示すようにランド11とランド30との間に
ランド21を設けても良い。この場合、抵抗40のリード線
42を実線で示すようにランド21に接続するか、或いは破
線で示すようにランド11に接続するかによってパターン
2へ与えられる電位を設定でき、抵抗40の実装位置は何
ら変化しないため、抵抗が実装されうる面積が第1図,
第2図に示す実施例に比べて半分になり、その分実装密
度を向上させることが可能になる。
〔考案の効果〕
以上、詳細に説明したように本考案によれば、第3のパ
ターンと第1のパターン又は第2のパターンとを接続す
る接続部品を選択的に接続するようにしたため、第3の
パターンに設けられる接続部品の接続用ランドの数が削
減でき、もって実装密度を向上させることが可能とな
る。
【図面の簡単な説明】
第1図は本考案の実施例を示す平面図、第2図及び第3
図は本考案の他の実施例を示す平面図、第4図は従来の
プリント基板を示す平面図である。 図中、3:プリント基板、2,10,20:パターン、11,21,30:
ランド、40,41:抵抗

Claims (1)

    【実用新案登録請求の範囲】
  1. 【請求項1】第1のレベルが与えられる第1のパターン
    と、 第2のレベルが与えられる第2のパターンと、 第1のパターンまたは第2のパターンの一方が接続部品
    によって接続されることで、前記第1または第2のレベ
    ルの一方が選択的に与えられる第3のパターンとを備え
    たプリント基板において、 前記第1及び第2のパターンは、前記接続部品の一端が
    接続される第1及び第2のランドをそれぞれ有し、 また第3のパターンは、第1のランド或いは第2のラン
    ドの一方に接続されている接続部品の他端が接続される
    第3のランドを具備することを特徴とするプリント基
    板。
JP14018489U 1989-12-04 1989-12-04 プリント基板 Expired - Lifetime JPH0710513Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14018489U JPH0710513Y2 (ja) 1989-12-04 1989-12-04 プリント基板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14018489U JPH0710513Y2 (ja) 1989-12-04 1989-12-04 プリント基板

Publications (2)

Publication Number Publication Date
JPH0379467U JPH0379467U (ja) 1991-08-13
JPH0710513Y2 true JPH0710513Y2 (ja) 1995-03-08

Family

ID=31687177

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14018489U Expired - Lifetime JPH0710513Y2 (ja) 1989-12-04 1989-12-04 プリント基板

Country Status (1)

Country Link
JP (1) JPH0710513Y2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140054959A1 (en) * 2012-08-23 2014-02-27 Sumitomo Wiring Systems, Ltd. Vehicle control circuit board

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20140054959A1 (en) * 2012-08-23 2014-02-27 Sumitomo Wiring Systems, Ltd. Vehicle control circuit board

Also Published As

Publication number Publication date
JPH0379467U (ja) 1991-08-13

Similar Documents

Publication Publication Date Title
JPH0710513Y2 (ja) プリント基板
US5266747A (en) Minimum footprint reconfigurable input/output circuit
JPH09283872A (ja) プリント基板
JPH057780Y2 (ja)
JP2857823B2 (ja) 回路基板に対する電子部品の実装構造
JP2527361Y2 (ja) サーマルヘッドアレイの導線接続構造
JP2510466Y2 (ja) 高密度実装構造
JPH0353603A (ja) 入力バッファ回路
JPS6346596B2 (ja)
JPS63147355A (ja) 半導体パツケ−ジ
JPS5923703U (ja) 抵抗印刷配線板
JP2000332371A (ja) プリント基板
JPH0386460U (ja)
JPS58109275U (ja) 混成集積回路
JPH02194692A (ja) 回路基板装置
JPS6359376U (ja)
JPS6078162U (ja) プリント基板
JPS60109301U (ja) 可変抵抗器の抵抗基板
JPS59195703U (ja) 可変抵抗器の接続装置
JPS60103863U (ja) プリント板
JPS58150857U (ja) 印刷配線基板
JPS5877073U (ja) 印刷配線板
JPS59151402U (ja) 膜半導体集積回路
JPS5827905U (ja) 混成集積回路基板
JPS63213990A (ja) 混成集積回路基板