JPH06342813A - Field effect transistor - Google Patents

Field effect transistor

Info

Publication number
JPH06342813A
JPH06342813A JP5154527A JP15452793A JPH06342813A JP H06342813 A JPH06342813 A JP H06342813A JP 5154527 A JP5154527 A JP 5154527A JP 15452793 A JP15452793 A JP 15452793A JP H06342813 A JPH06342813 A JP H06342813A
Authority
JP
Japan
Prior art keywords
electrode
gate
semiconductor substrate
out region
lead
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5154527A
Other languages
Japanese (ja)
Inventor
Makoto Takano
真 鷹野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Eneos Corp
Original Assignee
Japan Energy Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Energy Corp filed Critical Japan Energy Corp
Priority to JP5154527A priority Critical patent/JPH06342813A/en
Publication of JPH06342813A publication Critical patent/JPH06342813A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To provide electrode construction for a field effect transistor capable of providing a larger output power even in the case of a small-area semiconductor substrate. CONSTITUTION:Three drain electrodes 60 are connected to a drain drawing-out region 70 provided in the vicinity of the output-side side 12 of a semiconductor substrate 10 on the opposite side to the input-side edge 11. Four source electrode 50 are connected to a rear electrode on the rear of the semiconductor substrate 10 through a via hole 51, and grounded. A first group of electrode fingers 33 are connected to the gate drawing-out region 20 through a first gate bus 35 provided with width smaller than that of the gate drawing-out region 20 on the side opposite to the input-side edge 11 of the gate drawing-out region 20, and a second group 34 of electrode fingers are provided through a second gate bus 36 in an area of the input-side edge 11 on the semiconductor substrate where the gate drawing-out region 20 is not provided. Accordingly, it becomes possible to obtain larger gate electrode width on the semiconductor substrate and raise output power.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、くし型構造を有する高
周波電力増幅用の電界効果トランジスタの構造に関す
る。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a structure of a field effect transistor for high frequency power amplification having a comb structure.

【0002】[0002]

【従来の技術】GaAs電界効果トランジスタの出力電
力は、そのゲート幅に比例するため、数ワット以上の出
力電力を得るためには、通常10mm以上ゲート幅が必
要となる。このような長いゲート幅を得るために、ゲー
ト電極を複数の電極指に分割し、それらを並列に接続し
たくし型構造とよばれる平面構造が用いられている。
2. Description of the Related Art Since the output power of a GaAs field effect transistor is proportional to its gate width, a gate width of 10 mm or more is usually required to obtain an output power of several watts or more. In order to obtain such a long gate width, a planar structure called a comb structure in which a gate electrode is divided into a plurality of electrode fingers and connected in parallel is used.

【0003】くし型構造を用いたGaAs電界効果トラ
ンジスタの平面構造の一例を図1に示す。半導体基板1
0上の入力側辺11の近傍に信号入力のためのゲート引
き出し領域20が設けられている。ショットキー接合を
形成するゲート電極30は、イオン注入により形成され
た活性領域40上に同じ長さの複数の電極指31に分か
れて設けられている。電極指31の長さは、高周波特性
に影響を与えない長さに限定されている。電極指31
は、ゲート引き出し領域20側でゲートバス32により
ゲート引き出し領域20に接続されている。
FIG. 1 shows an example of a planar structure of a GaAs field effect transistor using a comb structure. Semiconductor substrate 1
A gate lead-out region 20 for inputting a signal is provided in the vicinity of the input side 11 above 0. The gate electrode 30 forming a Schottky junction is provided separately on a plurality of electrode fingers 31 of the same length on an active region 40 formed by ion implantation. The length of the electrode finger 31 is limited to a length that does not affect the high frequency characteristics. Electrode finger 31
Are connected to the gate lead-out region 20 by the gate bus 32 on the gate lead-out region 20 side.

【0004】ソース電極50、ドレイン電極60は、活
性領域40上でゲート電極指31をそれぞれはさむよう
に設けられている。信号を出力するドレイン電極60
は、出力側辺12の近傍に設けられたドレイン引き出し
領域70に接続されている。ソース電極50は、ビアホ
ール51を介して半導体基板10の裏面に接続され、接
地されている。なお、半導体基板10の表面にソース引
き出し領域を設けて、空中配線(エアーブリッジ)など
の多層配線により接続することもある。
The source electrode 50 and the drain electrode 60 are provided on the active region 40 so as to sandwich the gate electrode finger 31 therebetween. Drain electrode 60 that outputs a signal
Are connected to a drain lead region 70 provided near the output side 12. The source electrode 50 is connected to the back surface of the semiconductor substrate 10 via the via hole 51 and is grounded. In addition, a source lead-out region may be provided on the surface of the semiconductor substrate 10 and may be connected by a multilayer wiring such as an aerial wiring (air bridge).

【0005】[0005]

【発明が解決しようとする課題】このようなくし型構造
により、少ない半導体基板の面積(チップ面積)におい
て、ある程度の出力電力を得ることができるが、その出
力電力は充分ではない。このため、半導体基板の面積に
ほぼ比例する電界効果トランジスタの製造コストをこれ
まで以上に低減することは困難であった。特に、基板コ
スト、そしてウエハプロセスコストの高いGaAs基板
を用いた半導体装置では、製造コストを低減するため、
より狭い半導体基板から従来以上の出力電力を得ること
が望まれていた。
With such a comb structure, it is possible to obtain a certain amount of output power with a small semiconductor substrate area (chip area), but the output power is not sufficient. Therefore, it is difficult to further reduce the manufacturing cost of the field effect transistor, which is almost proportional to the area of the semiconductor substrate. In particular, in the semiconductor device using the GaAs substrate, which has high substrate cost and wafer process cost, in order to reduce the manufacturing cost,
It has been desired to obtain more output power than ever before from a narrower semiconductor substrate.

【0006】本発明は上記の課題を解決したもので、本
発明の目的は、狭い半導体基板の面積においてもより大
きな出力電力を得ることが可能な電界効果トランジスタ
の電極構成を提供することにある。
The present invention has solved the above problems, and an object of the present invention is to provide an electrode structure of a field effect transistor capable of obtaining a larger output power even in a small area of a semiconductor substrate. .

【0007】[0007]

【課題を解決するための手段及び作用】本発明は、上記
課題を解決するために、矩形の半導体基板、および該半
導体基板の一主面上に設けられたゲート電極、ドレイン
電極、ソース電極、並びに前記ゲート電極および前記ド
レイン電極にそれぞれ接続された複数の引き出し領域を
含む電界効果トランジスタにおいて、(a)一方の前記
引き出し領域が、前記半導体基板の一辺の近傍にその辺
の長さよりも狭い幅で設けられており、(b)他方の前
記引き出し領域が、前記一辺に対向する前記半導体基板
の他辺の近傍に設けられており、(c)前記ゲート電極
が、前記一辺に対してほぼ垂直方向に伸び、前記一方の
引き出し領域から前記他辺の間に延在する複数の電極指
から構成される第1の電極指群と、前記一方の引き出し
領域が設けられていない前記一辺の近傍から前記他辺の
間に延在する複数の電極指から構成される第2の電極指
群とを含んでおり、(d)前記ソース電極およびドレイ
ン電極が、前記ゲート電極指に隣接してそれぞれ設けら
れていることを要旨とする。
In order to solve the above problems, the present invention provides a rectangular semiconductor substrate and a gate electrode, a drain electrode, a source electrode provided on one main surface of the semiconductor substrate, And a field effect transistor including a plurality of lead-out regions respectively connected to the gate electrode and the drain electrode, wherein (a) one of the lead-out regions is near one side of the semiconductor substrate and has a width narrower than the length of the side. (B) the other lead-out region is provided near the other side of the semiconductor substrate facing the one side, and (c) the gate electrode is substantially perpendicular to the one side. A first electrode finger group formed of a plurality of electrode fingers extending in the direction from one of the lead regions to the other side, and the one lead region. A second electrode finger group composed of a plurality of electrode fingers extending from the vicinity of the one side to the other side, and (d) the source electrode and the drain electrode are the gate electrode fingers. The gist is that they are provided adjacent to each other.

【0008】前記半導体基板がGaAsなどの化合物半
導体からなり、また、前記ソース電極が貫通孔(ビアホ
ール)を介して導出されることが望ましい。
It is preferable that the semiconductor substrate is made of a compound semiconductor such as GaAs, and the source electrode is led out through a through hole (via hole).

【0009】[0009]

【作用及び効果】上記構成を用いると、半導体基板の一
辺の近傍における引き出し領域が設けられていない領域
にもゲート電極を構成する電極指を配設することができ
るので、同一の半導体基板上により長いゲート電極幅を
得ることができる。したがって、同一の半導体基板上に
より出力電力の大きな電界効果トランジスタを構成する
ことができ、製造コストが低減され、素子の小型化が可
能となる。
With the above structure, the electrode fingers forming the gate electrode can be arranged in a region near one side of the semiconductor substrate where the lead-out region is not provided. A long gate electrode width can be obtained. Therefore, a field effect transistor having a large output power can be formed on the same semiconductor substrate, the manufacturing cost can be reduced, and the element can be downsized.

【0010】特に、マイクロ波以上の周波数で用いられ
るGaAsなどの化合物半導体を用いた電界効果トラン
ジスタにおいて、素子の小型化により高周波特性が向上
し、製造コストをより低減することが可能となる。
In particular, in a field effect transistor using a compound semiconductor such as GaAs which is used at a frequency higher than microwaves, the miniaturization of the element improves the high frequency characteristics and further reduces the manufacturing cost.

【0011】[0011]

【実施例】本発明の実施例であるGaAs電界効果トラ
ンジスタをその平面図である図2から図4に基いて説明
する。図2から図4において図1における部材等と同一
ないし均等なものは、図1と同一符号をもって示し、重
複した説明は省略する。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A GaAs field effect transistor which is an embodiment of the present invention will be described with reference to FIGS. 2 to 4 which are plan views thereof. 2 to 4, the same or equivalent members as those in FIG. 1 are denoted by the same reference numerals as those in FIG. 1, and duplicate description will be omitted.

【0012】第1の実施例を図2に示す。半絶縁性Ga
Asからなる半導体基板10上の入力側辺11の近傍に
信号入力のためのAuGe/Ni/Auの連続蒸着によ
り形成された金属層からなるゲート引き出し領域20が
設けられている。ゲート引き出し領域20の大きさはワ
イヤボンディングのために必要な最小限の大きさであ
り、入力側辺11の長さの半分以下のの幅である。蒸着
により形成されたTi金属層からなるゲート電極30
は、2本の短い第1の電極指33からなる第1の電極指
群と、4本の長い第2の電極指34からなる第2の電極
指群とから構成されている。ゲート長0.8μmの電極
指33、34は、ほぼ信号の入出力方向(入力側辺11
に垂直な方向)に沿って延在している。第1の電極指群
は、ゲート引き出し領域20の入力側辺11と対向する
側にゲート引き出し領域20よりも狭い幅で設けられた
第1のゲートバス35を介して、また、第2の電極指群
は、半導体基板10上の入力側辺11のゲート引き出し
領域20が設けられていない範囲に設けられた第2のゲ
ートバス36を介してゲート引き出し領域20に接続さ
れている。なお、第1のおよび第2のゲートバス35、
36は、蒸着により形成されたMo/Au金属層からな
り、第1のおよび第2の電極指33、34は、Siをイ
オン注入して形成した活性領域40上に配設されてい
る。
The first embodiment is shown in FIG. Semi-insulating Ga
In the vicinity of the input side 11 on the semiconductor substrate 10 made of As, a gate lead-out region 20 made of a metal layer formed by continuous vapor deposition of AuGe / Ni / Au for signal input is provided. The size of the gate lead-out region 20 is the minimum size necessary for wire bonding, and is a width that is less than half the length of the input side 11. Gate electrode 30 made of Ti metal layer formed by vapor deposition
Is composed of a first electrode finger group consisting of two short first electrode fingers 33 and a second electrode finger group consisting of four long second electrode fingers 34. The electrode fingers 33 and 34 having a gate length of 0.8 μm are almost in the signal input / output direction (input side 11
Direction perpendicular to the). The first electrode finger group is provided with the second electrode through the first gate bus 35 provided on the side of the gate lead-out region 20 facing the input side 11 with a width narrower than that of the gate lead-out region 20. The finger group is connected to the gate lead-out region 20 via a second gate bus 36 provided in a region of the input side 11 on the semiconductor substrate 10 where the gate lead-out region 20 is not provided. The first and second gate buses 35,
Reference numeral 36 denotes a Mo / Au metal layer formed by vapor deposition, and the first and second electrode fingers 33 and 34 are arranged on an active region 40 formed by ion implantation of Si.

【0013】ソース電極50、ドレイン電極60は、活
性領域40上で帯状にゲート電極指33、34をそれぞ
れはさむように設けられている。3本のドレイン電極6
0は、半導体基板10上の入力側辺11の反対側の出力
側辺12の近傍に設けられたドレイン引き出し領域70
に接続されている。4本のソース電極50は、ビアホー
ル51を介して半導体基板10の裏面の裏面電極に接続
され、接地される。なお、ソース電極50、ドレイン電
極60およびドレイン引き出し領域70は、AuGe/
Ni/Auの連続蒸着により形成された金属層からな
り、ゲート引き出し領域20と同時に形成される。
The source electrode 50 and the drain electrode 60 are provided on the active region 40 so as to sandwich the gate electrode fingers 33 and 34, respectively. 3 drain electrodes 6
0 is a drain lead region 70 provided in the vicinity of the output side 12 on the opposite side of the input side 11 on the semiconductor substrate 10.
It is connected to the. The four source electrodes 50 are connected to the back surface electrodes on the back surface of the semiconductor substrate 10 via the via holes 51 and are grounded. The source electrode 50, the drain electrode 60, and the drain extraction region 70 are made of AuGe /
It is composed of a metal layer formed by continuous vapor deposition of Ni / Au, and is formed simultaneously with the gate lead-out region 20.

【0014】この第1の実施例によれば、半導体基板1
0の入力側辺11近傍におけるゲート引き出し領域20
が設けられていない領域に第1のゲート電極指よりも長
い第2のゲート電極指の部分を配設することができるの
で、半導体基板10上により長いゲート電極幅を得るこ
とができ、出力電力を高めることができる。
According to this first embodiment, the semiconductor substrate 1
Gate lead-out region 20 near input side 11 of 0
Since the portion of the second gate electrode finger, which is longer than the first gate electrode finger, can be arranged in the region where the gate electrode is not provided, a longer gate electrode width can be obtained on the semiconductor substrate 10, and the output power can be increased. Can be increased.

【0015】次に、第2の実施例を図3に示す。第1の
実施例との相違点として、ゲート引き出し領域20が、
半導体基板10上の入力側辺11の中央部の配置され、
長い第2の電極指34からなる第2の電極指群がゲート
引き出し領域20の両側の領域に分割して設けられ、そ
れにともない第2のゲートバス36もゲート引き出し領
域20の両側の領域に分割して設けられている。そのほ
かの構成は、第1の実施例と同様である。
Next, a second embodiment is shown in FIG. As a difference from the first embodiment, the gate extraction region 20 is
The central portion of the input side 11 on the semiconductor substrate 10 is arranged,
A second electrode finger group consisting of long second electrode fingers 34 is divided into regions on both sides of the gate lead-out region 20, and accordingly, the second gate bus 36 is also divided into regions on both sides of the gate lead-out region 20. Is provided. The other structure is similar to that of the first embodiment.

【0016】この第2の実施例によれば、第1の実施例
と同様により長いゲート電極幅を得ることができるとと
もに、半導体基板10の幅が比較的広い場合にも、ゲー
ト引き出し領域20から第2のゲート電極指34までの
距離が長くならないので、高周波特性の劣化を防ぐこと
ができる。
According to the second embodiment, a longer gate electrode width can be obtained as in the first embodiment, and even if the width of the semiconductor substrate 10 is relatively wide, the gate lead-out region 20 can be removed. Since the distance to the second gate electrode finger 34 does not become long, deterioration of high frequency characteristics can be prevented.

【0017】さらに、第3の実施例を図4に示す。第1
の実施例との相違点は、出力側辺12の近傍に設けられ
たドレイン引き出し領域70がワイヤボンディングのた
めに必要な最小限の大きさであり、出力側辺12の長さ
のほぼ半分の幅である。このため、半導体基板10の出
力側辺12近傍におけるドレイン引き出し領域70が設
けられていない領域にも第1のまたは第2のゲート電極
指33、34の一部分を配設することができるので、第
1の実施例よりもさらに半導体基板10上により長いゲ
ート電極幅を得ることができ、出力電力を高めることが
できる。加えて、ドレイン引き出し領域70がゲート引
き出し領域20とは逆の側辺近傍に設けられているの
で、ゲート引き出し領域20からゲート電極指33、3
4までの距離とドレイン電極60からドレイン引き出し
領域70までの距離を均一化できるため、高周波特性の
劣化を防ぐことができる。
Furthermore, a third embodiment is shown in FIG. First
The difference from the above embodiment is that the drain lead-out region 70 provided in the vicinity of the output side 12 is the minimum size required for wire bonding, and is about half the length of the output side 12. Width. Therefore, a part of the first or second gate electrode finger 33 or 34 can be arranged in a region in the vicinity of the output side 12 of the semiconductor substrate 10 where the drain extraction region 70 is not provided. It is possible to obtain a longer gate electrode width on the semiconductor substrate 10 than in the first embodiment, and it is possible to increase the output power. In addition, since the drain lead-out region 70 is provided in the vicinity of the side opposite to the gate lead-out region 20, the gate lead-out region 20 extends to the gate electrode fingers 33, 3.
4 and the distance from the drain electrode 60 to the drain extraction region 70 can be made uniform, so that deterioration of high frequency characteristics can be prevented.

【0018】なお、以上の実施例では、ソース電極50
は、ビアホール51を介して半導体基板10の裏面の裏
面電極に接続されているが、半導体基板10の表面上に
ソース引き出し領域を設けて、エアーブリッジなどを介
して接続してもよい。第1のおよび第2のゲートバス3
5、36を介してゲート電極指33、34を接続してい
るが、ゲートバスが一つでも、また、直接ゲート引き出
し領域20に接続されていてもよい。ソース電極、ドレ
イン電極、ゲート電極指の長さ、幅、本数、構成材料な
どは、適宜選択しうる。
In the above embodiment, the source electrode 50 is used.
Is connected to the back surface electrode of the back surface of the semiconductor substrate 10 via the via hole 51, but a source extraction region may be provided on the front surface of the semiconductor substrate 10 and may be connected via an air bridge or the like. First and second gate bus 3
Although the gate electrode fingers 33 and 34 are connected via 5 and 36, one gate bus may be connected or the gate electrode region 33 may be directly connected to the gate lead-out region 20. The length, width, number, constituent materials and the like of the source electrode, the drain electrode and the gate electrode finger can be appropriately selected.

【図面の簡単な説明】[Brief description of drawings]

【図1】従来技術によるくし型構造を用いた電界効果ト
ランジスタの構造を示す平面図である。
FIG. 1 is a plan view showing a structure of a field effect transistor using a comb structure according to a conventional technique.

【図2】本発明の第1の実施例による電界効果トランジ
スタの構造を示す平面図である。
FIG. 2 is a plan view showing the structure of the field effect transistor according to the first embodiment of the present invention.

【図3】本発明の第2の実施例による電界効果トランジ
スタの構造を示す平面図である。
FIG. 3 is a plan view showing the structure of a field effect transistor according to a second embodiment of the present invention.

【図4】本発明の第3の実施例による電界効果トランジ
スタの構造を示す平面図である。
FIG. 4 is a plan view showing the structure of a field effect transistor according to a third embodiment of the present invention.

【符号の説明】[Explanation of symbols]

10 半導体基板 11 入力側辺 12 出力側辺 20 ゲート引き出し領域 30 ゲート電極 33 第1の電極指 34 第2の電極指 35 第1のゲートバス 36 第2のゲートバス 40 活性層 50 ソース電極 51 ビアホール 60 ドレイン電極 70 ドレイン引き出し領域 10 semiconductor substrate 11 input side 12 output side 20 gate extraction region 30 gate electrode 33 first electrode finger 34 second electrode finger 35 first gate bus 36 second gate bus 40 active layer 50 source electrode 51 via hole 60 drain electrode 70 drain extraction region

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】 矩形の半導体基板、および該半導体基板
の一主面上に設けられたゲート電極、ドレイン電極、ソ
ース電極、並びに前記ゲート電極および前記ドレイン電
極にそれぞれ接続された複数の引き出し領域を含む電界
効果トランジスタにおいて、(a)一方の前記引き出し
領域が、前記半導体基板の一辺の近傍にその辺の長さよ
りも狭い幅で設けられており、(b)他方の前記引き出
し領域が、前記一辺に対向する前記半導体基板の他辺の
近傍に設けられており、(c)前記ゲート電極が、前記
一辺に対してほぼ垂直方向に伸び、前記一方の引き出し
領域から前記他辺の間に延在する複数の電極指から構成
される第1の電極指群と、前記一方の引き出し領域が設
けられていない前記一辺の近傍から前記他辺の間に延在
する複数の電極指から構成される第2の電極指群とを含
んでおり、(d)前記ソース電極およびドレイン電極
が、前記ゲート電極指に隣接してそれぞれ設けられてい
ることを特徴とする電界効果トランジスタ。
1. A rectangular semiconductor substrate, a gate electrode, a drain electrode, a source electrode provided on one main surface of the semiconductor substrate, and a plurality of lead regions respectively connected to the gate electrode and the drain electrode. In the field effect transistor including: (a) one of the extraction regions is provided in the vicinity of one side of the semiconductor substrate with a width narrower than the length of the side, and (b) the other extraction region is formed on the one side. And (c) the gate electrode extends in a direction substantially perpendicular to the one side and extends from the one lead region to the other side. A first electrode finger group composed of a plurality of electrode fingers, and a plurality of electrode fingers extending from the vicinity of the one side where the one lead-out region is not provided to the other side. And a second electrode finger group constituted by (d) the source electrode and the drain electrode are provided adjacent to the gate electrode finger, respectively.
JP5154527A 1993-06-02 1993-06-02 Field effect transistor Pending JPH06342813A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5154527A JPH06342813A (en) 1993-06-02 1993-06-02 Field effect transistor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5154527A JPH06342813A (en) 1993-06-02 1993-06-02 Field effect transistor

Publications (1)

Publication Number Publication Date
JPH06342813A true JPH06342813A (en) 1994-12-13

Family

ID=15586211

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5154527A Pending JPH06342813A (en) 1993-06-02 1993-06-02 Field effect transistor

Country Status (1)

Country Link
JP (1) JPH06342813A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006229218A (en) * 2005-01-31 2006-08-31 Interuniv Micro Electronica Centrum Vzw Method for manufacturing semiconductor device and resulting device
WO2022215319A1 (en) * 2021-04-05 2022-10-13 ソニーセミコンダクタソリューションズ株式会社 Semiconductor device

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006229218A (en) * 2005-01-31 2006-08-31 Interuniv Micro Electronica Centrum Vzw Method for manufacturing semiconductor device and resulting device
WO2022215319A1 (en) * 2021-04-05 2022-10-13 ソニーセミコンダクタソリューションズ株式会社 Semiconductor device

Similar Documents

Publication Publication Date Title
US6020613A (en) Field effect transistor array including resistive interconnections
US6900482B2 (en) Semiconductor device having divided active regions with comb-teeth electrodes thereon
US5652452A (en) Semiconductor device with pluralities of gate electrodes
JP2001028425A (en) Semiconductor device and manufacture thereof
EP0494625B1 (en) Semiconductor device for improving high-frequency characteristics and avoiding chip cracking
JPH06342813A (en) Field effect transistor
KR20200062938A (en) Semiconductor device having stacked field effect transistors
JP2504503B2 (en) Semiconductor element
JP2576773B2 (en) Multi-finger field effect transistor
JPH0729918A (en) High frequency field-effect transistor
US5021844A (en) Semiconductor device
JPS63202974A (en) Semiconductor device
JP3171155B2 (en) Semiconductor device and manufacturing method thereof
JPH02264477A (en) Semiconductor integrated circuit device
JPH05251478A (en) Semiconductor device
JPH01173761A (en) High-frequency transistor
JPH09232334A (en) Compound semiconductor
JPH0786308A (en) Field effect transistor
JPS61172376A (en) Semiconductor device
JPH04196543A (en) Field-effect transistor
JP2919159B2 (en) GaAs Schottky barrier field effect transistor and method of manufacturing the same
JP3038819B2 (en) High power GaAs semiconductor device
JP3499394B2 (en) Microwave integrated circuit
JP3091317B2 (en) Semiconductor device and manufacturing method thereof
JPH06140629A (en) Manufacture of field-effect transistor