JPH06151348A - Manufacture of semiconductor device - Google Patents

Manufacture of semiconductor device

Info

Publication number
JPH06151348A
JPH06151348A JP31771192A JP31771192A JPH06151348A JP H06151348 A JPH06151348 A JP H06151348A JP 31771192 A JP31771192 A JP 31771192A JP 31771192 A JP31771192 A JP 31771192A JP H06151348 A JPH06151348 A JP H06151348A
Authority
JP
Japan
Prior art keywords
implanted
depth
semiconductor device
junction
manufacturing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP31771192A
Other languages
Japanese (ja)
Inventor
Kenichi Ogata
賢一 尾方
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP31771192A priority Critical patent/JPH06151348A/en
Publication of JPH06151348A publication Critical patent/JPH06151348A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To easily optimize an implantation condition and to easily obtain a shallow junction which is excellent in an electric characteristic. CONSTITUTION:Si<+> is implanted into a substrate 1, and an amorphous layer 2 is formed down to a depth of about 0.15mum from the surface of the substrate 1. Then, after B<+> (boron) as impurities has been implanted, Si<+> is then implanted. Then, the amorphous layer 2 is formed continuously down to a depth of about 0.3mum from the surface. When a heat treatment is executed at this time, the amorphous layer 2 is crystallized and a p-type region 3 is formed down to a depth of about 0.15mum from the surface. Consequently, the depth of a p-n junction in the n-type substrate 1 and the p-type region 3 becomes 0.15mum from the surface. A secondary defect 4 caused by an annealing operation is at a position of 0.3mum from the surface, and the secondary defect 4 appears only in a sufficiently deep position twice as deep as the junction depth.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】本発明は、半導体に不純物を導入
して活性化する半導体装置の製造方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method of manufacturing a semiconductor device in which an impurity is introduced into a semiconductor to activate it.

【0002】[0002]

【従来の技術】イオン注入は、半導体に不純物を導入す
る技術として、例えばLSIやMOSデバイス等の製造
に広く用いられている。イオン注入は、目的とする不純
物元素をイオン化し、さらに10〜数100keVのエ
ネルギーに加速して、半導体基板に打込む技術であり、
不純物の濃度を0.1ppmから10%までの広い範囲
にわたって精密に制御することができ、熱拡散法による
ドーピングと異なり、熱平衡状態を経ない物理的過程を
利用することにより、種々の利点を有している。
2. Description of the Related Art Ion implantation is widely used as a technique for introducing impurities into semiconductors, for example, in the manufacture of LSI and MOS devices. Ion implantation is a technique of ionizing a target impurity element, further accelerating it to an energy of 10 to several 100 keV, and implanting it into a semiconductor substrate.
The impurity concentration can be precisely controlled over a wide range from 0.1 ppm to 10%, and unlike the thermal diffusion method, by utilizing a physical process that does not go through a thermal equilibrium state, various advantages can be obtained. is doing.

【0003】ところで、イオンを半導体結晶に注入する
と、結晶原子によって周囲を囲まれた所謂チャネルが形
成されるため、イオンがこのチャネル軸に平行に入射し
た場合には、結晶原子と衝突することなく深い位置まで
深入するチャネリング現象が生ずる。このようなイオ
ン,すなわち不純物原子注入時のチャネリングを抑える
ため、従来では、Si注入によるプリアモルファス化を
行なっていた。
By the way, when ions are injected into a semiconductor crystal, a so-called channel surrounded by the crystal atoms is formed. Therefore, when the ions enter parallel to the channel axis, they do not collide with the crystal atoms. A channeling phenomenon of deeply entering occurs. In order to suppress the channeling at the time of implanting such ions, that is, impurity atoms, in the past, a pre-amorphization was performed by implanting Si.

【0004】[0004]

【発明が解決しようとする課題】しかしながら、不純物
原子注入時のチャネリングを抑えるためのアモルファス
化は、As(ヒ素)イオン・インプラント(IMPLA
NT)の状態,すなわちAsイオン注入直後の状態では
効果はあるが、その後の活性化のための熱処理時に、ア
モルファス層の再結晶化に伴う2次欠陥の発生等の問題
が生じ、電気特性に悪影響をもたらすという問題があっ
た。
However, the amorphization for suppressing the channeling at the time of implanting impurity atoms is performed by using an As (arsenic) ion implant (IMPLA).
(NT) state, that is, the state immediately after As ion implantation, is effective, but during the subsequent heat treatment for activation, problems such as the generation of secondary defects due to recrystallization of the amorphous layer occur, and the electrical characteristics There was a problem that it had an adverse effect.

【0005】例えば、Si注入によるプリアモルファス
化の場合、熱処理を加えると注入時のアモルファス/結
晶界面に高密度の2次欠陥が発生し、この欠陥層が接合
付近に生じると、接合リーク電流が増大してしまう。こ
の防止策として、Siの注入を高エネルギー(150k
eV程度以上)で行ない、欠陥層を接合界面よりも十分
に深くする方法が考えられる。しかし、この場合、半導
体層の表面付近はアモルファス化されないためにチャネ
リングが起こり、また再結晶化が基板側と表面側との両
方から進行し、その結合界面には新たな欠陥層が誘起さ
れてしまう。
For example, in the case of pre-amorphization by Si implantation, when heat treatment is applied, high density secondary defects are generated at the amorphous / crystalline interface at the time of implantation, and when this defect layer is generated near the junction, junction leakage current is generated. It will increase. As a preventive measure, Si implantation is performed with high energy (150 k
A method of making the defect layer sufficiently deeper than the junction interface is conceivable. However, in this case, channeling occurs because the vicinity of the surface of the semiconductor layer is not amorphized, and recrystallization proceeds from both the substrate side and the surface side, and a new defect layer is induced at the bonding interface. I will end up.

【0006】これを解決するためには、半導体のアモル
ファス層の分布を活性化時の再結晶化を考慮し制御する
必要がある。その手段として、不純物原子(B(ボロ
ン))の注入前に、Siの注入によるプリアモルファス
化を、高エネルギーで行なう注入と低エネルギーで行な
う注入との2回に分けて行なう方法が考えられている。
すなわち、高エネルギーでの注入によりアモルファス/
結晶界面を十分深い領域に形成し、また、低エネルギー
での注入により、表面のアモルファス化を図り表面付近
のチャネリングおよび再結晶化を防止することを意図し
ている。
In order to solve this, it is necessary to control the distribution of the amorphous layer of the semiconductor in consideration of recrystallization during activation. As a means therefor, a method of performing preamorphization by implanting Si before implanting impurity atoms (B (boron)) is divided into two steps: implantation with high energy and implantation with low energy. There is.
That is, by injection with high energy, amorphous /
It is intended to form a crystal interface in a sufficiently deep region and to make the surface amorphous by injection with low energy to prevent channeling and recrystallization near the surface.

【0007】しかしながら、この方法では、Siの2回
の注入によるアモルファス化が不純物の注入プロファイ
ルに直接影響するため、注入条件の設定等が複雑化する
という欠点がある。また、この方法は、プリアモルファ
ス化には効果的であるが、As注入のように、注入する
不純物自身の作用で形成されるアモルファス層の再結晶
化を制御することは極めて困難であり、従って、その応
用範囲は限られたものになるという欠点があった。
However, this method has a drawback that the setting of the implantation conditions and the like becomes complicated because the amorphization by the two implantations of Si directly affects the implantation profile of the impurities. Although this method is effective for preamorphization, it is extremely difficult to control recrystallization of the amorphous layer formed by the action of the implanted impurities themselves, as in the case of As implantation. However, there was a drawback that its application range was limited.

【0008】本発明は、上述したような従来の問題を解
決し、注入条件の最適化を容易に行なうことができ、電
気特性の優れた浅い接合を容易に得ることの可能な半導
体装置の製造方法を提供することを目的としている。
The present invention solves the above-mentioned conventional problems, facilitates optimization of implantation conditions, and manufactures a semiconductor device capable of easily obtaining a shallow junction having excellent electric characteristics. It is intended to provide a way.

【0009】[0009]

【課題を解決するための手段】上記目的を達成するため
に、本発明は、不純物原子注入後に、半導体層のアモル
ファス層領域を変化させることを目的として、イオン注
入を行ない、しかる後に熱処理を施すことを特徴として
いる。
In order to achieve the above-mentioned object, according to the present invention, ion implantation is carried out for the purpose of changing an amorphous layer region of a semiconductor layer after implantation of impurity atoms, and then heat treatment is carried out. It is characterized by that.

【0010】すなわち、本発明の第1の製造例では、半
導体層に不純物イオンを注入して活性化するに際し、不
純物イオンの注入後、SiあるいはGeのイオン注入を
少なくとも1回行なって(適用ドーズ量範囲はSiの場
合には、1×1015〜1×1016cm-2であり、Geの
場合には、1×1014〜1×1015cm-2である)、半
導体層をアモルファス化した後に熱処理を加えるように
している。この第1の製造例によれば、BF2,As等
の質量の大きなイオンを注入した際に生じる半導体層の
アモルファス化に起因する問題を解決し、かつ、注入条
件の最適化を容易に行なうことができる。
That is, in the first manufacturing example of the present invention, when implanting and activating impurity ions into the semiconductor layer, Si or Ge ions are implanted at least once after the implantation of the impurity ions (applied dose). (The amount range is 1 × 10 15 to 1 × 10 16 cm −2 in the case of Si, and 1 × 10 14 to 1 × 10 15 cm −2 in the case of Ge), and the semiconductor layer is amorphous. The heat treatment is applied after the material has been turned into. According to the first manufacturing example, the problem caused by the amorphization of the semiconductor layer that occurs when ions with a large mass such as BF 2 and As are implanted are solved, and the implantation conditions are easily optimized. be able to.

【0011】また、本発明の第2の製造例では、半導体
層に不純物イオンを注入して活性化するに際し、不純物
イオンの注入前および注入後に、SiあるいはGeのイ
オン注入を少なくとも1回づつ行ない(SiあるいはG
eの適用ドーズ量範囲は第1の製造例の場合と同一)、
半導体層をアモルファス化した後に熱処理を加えるよう
にしている。この第2の製造例によれば、プリアモルフ
ァス化に起因する問題を解決し、かつ、注入条件の最適
化を容易に行なうことができる。
Further, in the second manufacturing example of the present invention, when impurity ions are implanted into the semiconductor layer to be activated, Si or Ge ion implantation is performed at least once before and after the impurity ion implantation. (Si or G
The applicable dose range of e is the same as in the case of the first manufacturing example),
Heat treatment is applied after the semiconductor layer is made amorphous. According to the second manufacturing example, the problem caused by the preamorphization can be solved and the implantation condition can be easily optimized.

【0012】上記の加工方法は、半導体デバイス,例え
ば、MOSトランジスタのソース・ドレインの形成に適
用することができ、これを適用してソース・ドレインを
形成すると、電気特性の優れた浅い接合を形成すること
が可能となる。
The above-described processing method can be applied to the formation of the source / drain of a semiconductor device, for example, a MOS transistor. When this is applied to form the source / drain, a shallow junction having excellent electrical characteristics is formed. It becomes possible to do.

【0013】また、上記の加工方法を適用して、例えば
MOSデバイスのチャンネル領域を形成することもで
き、この場合には、電気特性の優れたチャンネル領域を
形成することが可能である。
Further, the above-mentioned processing method can be applied to form a channel region of, for example, a MOS device. In this case, a channel region having excellent electric characteristics can be formed.

【0014】[0014]

【実施例】以下、本発明の一実施例を図面に基づいて説
明する。図1(a)乃至(d)は、本発明に係る半導体
装置の製造方法の一実施例を示す図である。なお、図1
の製造工程例では、Si注入によるプリアモルファス化
と組み合わせて本発明を適用した場合が示されている。
先づ、図1(a)に示すように、濃度1×1017cm-3
のn型半導体基板1中にSi+を注入エネルギー70k
eV、ドース量1×1015cm-2で注入する。これによ
り、半導体基板1の表面から0.15μm程度の深さま
でアモルファス層2が形成される。次いで、図1(b)
に示すように、図1(a)の層2中にp型不純物として
のB+(ボロン)をエネルギー10keV、ドース量5
×1014cm-2で注入する。しかる後、図1(c)に示
すように、Si+を注入エネルギー150keV、1×
1015cm-2で注入すると、アモルファス層2は表面か
ら0.3μm程度の深さまで連続して形成される。ここ
で、1000℃の温度で10秒間、ランプアニール(窒
素雰囲気中)の熱処理を施すと、図1(d)に示すよう
に、アモルファス層2は結晶化され、表面から0.15
μm程度の深さまでがp型領域3となる。従って、n型
基板1とこのp型領域3とのpn接合の深さは表面から
0.15μmとなる。また、アニールにより生じる2次
欠陥4は表面から0.3μmの位置となり、2次欠陥4
は、接合深さよりも2倍の深さの十分に深い位置にしか
現われない。従って、2次欠陥による接合リーク電流を
著しく低減でき、接合リーク電流の無い浅い接合を実現
できる。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. 1A to 1D are views showing an embodiment of a method for manufacturing a semiconductor device according to the present invention. Note that FIG.
In the example of the manufacturing process of 1), the case where the present invention is applied in combination with the preamorphization by Si implantation is shown.
First, as shown in FIG. 1A, the concentration is 1 × 10 17 cm −3.
Injecting Si + into the n-type semiconductor substrate 1 of 70 k
Implant with eV and a dose of 1 × 10 15 cm -2 . As a result, the amorphous layer 2 is formed to a depth of about 0.15 μm from the surface of the semiconductor substrate 1. Then, FIG. 1 (b)
As shown in FIG. 1B, B + (boron) as a p-type impurity has an energy of 10 keV and a dose of 5 in the layer 2 of FIG.
Inject at × 10 14 cm -2 . Then, as shown in FIG. 1C, Si + implantation energy is 150 keV, 1 ×
When implanted at 10 15 cm -2 , the amorphous layer 2 is continuously formed to a depth of about 0.3 μm from the surface. Here, when a heat treatment of lamp annealing (in a nitrogen atmosphere) is performed at a temperature of 1000 ° C. for 10 seconds, the amorphous layer 2 is crystallized and 0.15 from the surface as shown in FIG.
The p-type region 3 extends to a depth of about μm. Therefore, the depth of the pn junction between the n-type substrate 1 and the p-type region 3 is 0.15 μm from the surface. Further, the secondary defect 4 generated by annealing is located at a position of 0.3 μm from the surface, and the secondary defect 4
Appears only at a sufficiently deep position that is twice as deep as the junction depth. Therefore, the junction leakage current due to the secondary defect can be significantly reduced, and a shallow junction with no junction leakage current can be realized.

【0015】なお、上記製造工程と比較するため、図2
(a)乃至(c)に示すように、図1(c)の工程を省
いて、半導体装置を作製した。すなわち、、図2
(a),(b)に示すように、図1(a),(b)と全
く同じ条件,工程で、アモルファス層2中にB+(ボロ
ン)を注入した後、すぐに、1000℃の温度で10秒
間、ランプアニール(窒素雰囲気中)の熱処理を施し
た。この結果、図2(c)に示すように、表面から0.
15μmの深さまでがp型領域3となり、pn接合の深
さは表面から0.15μmとなる一方で、2次欠陥4も
表面から0.15μm付近の位置に生じてしまう。この
ように、図1(c)に示す工程を省いた場合には、接合
界面と2次欠陥位置とが表面から0.15μm付近で重
なるので、この2次欠陥によって、接合リーク電流が急
激に増大してしまう。従って、図1(c)に示す工程,
すなわち、不純物原子(B+)を注入後のSiのイオン
注入工程が非常に重要であることがわかる。
For comparison with the above manufacturing process, FIG.
As shown in FIGS. 1A to 1C, the semiconductor device was manufactured by omitting the step of FIG. That is, FIG.
As shown in (a) and (b), B + (boron) was implanted into the amorphous layer 2 under the same conditions and steps as in FIGS. Heat treatment of lamp annealing (in a nitrogen atmosphere) was performed at a temperature of 10 seconds. As a result, as shown in FIG.
The p-type region 3 is formed up to a depth of 15 μm, and the depth of the pn junction is 0.15 μm from the surface, while the secondary defect 4 also occurs at a position near 0.15 μm from the surface. As described above, when the step shown in FIG. 1C is omitted, the junction interface and the secondary defect position overlap with each other in the vicinity of 0.15 μm from the surface, and thus the secondary defect causes the junction leakage current to be rapidly increased. It will increase. Therefore, the process shown in FIG.
That is, it is understood that the Si ion implantation step after implanting the impurity atoms (B + ) is very important.

【0016】上述の実施例では、Siのイオン注入を行
なったが、SiのかわりにGeを用いても、同様の効果
を得ることができる。また、接合リーク電流は、前述の
ように、例えば、MOSデバイスのソース・ドレインと
基板とのpn接合において、またチャネル領域において
しばしば問題となる。従って、ソース・ドレイン,ある
いはチャネル領域の形成に図1(a)乃至(d)の工程
を適用することにより、これらの領域における接合リー
ク電流の問題を回避することができる。特に、ソース・
ドレインの形成に適用される場合には、電気特性の優れ
た浅いpn接合を形成することができる。また、チャネ
ル領域の形成に適用される場合には、電気特性の優れた
チャネル領域を形成することができる。
Although Si ions are implanted in the above-mentioned embodiment, the same effect can be obtained by using Ge instead of Si. In addition, as described above, the junction leakage current is often a problem, for example, in the pn junction between the source / drain of the MOS device and the substrate and in the channel region. Therefore, by applying the steps of FIGS. 1A to 1D to the formation of the source / drain or the channel region, the problem of the junction leak current in these regions can be avoided. Especially the source
When applied to the formation of a drain, a shallow pn junction having excellent electric characteristics can be formed. When applied to the formation of the channel region, the channel region having excellent electric characteristics can be formed.

【0017】[0017]

【発明の効果】以上に説明したように、請求項1,請求
項3記載の発明によれば、半導体層に不純物イオンを注
入して活性化するに際し、不純物イオンの注入後、Si
あるいはGeのイオン注入を少なくとも1回行なって半
導体層をアモルファス化した後に熱処理を加えるように
しているので、BF2,As等の質量の大きなイオンを
注入した際に生じる半導体層のアモルファス化に起因す
る問題を解決し、かつ、注入条件の最適化を容易に行な
うことができる。
As described above, according to the first and third aspects of the present invention, when impurity ions are implanted into a semiconductor layer for activation, Si is not implanted after the impurity ions are implanted.
Alternatively, since Ge is ion-implanted at least once to amorphize the semiconductor layer and then heat treatment is applied, it is caused by the amorphization of the semiconductor layer that occurs when ions with a large mass such as BF 2 and As are implanted. It is possible to solve the above problem and easily optimize the implantation conditions.

【0018】また、請求項2,請求項3記載の発明によ
れば、半導体層に不純物イオンを注入して活性化するに
際し、不純物イオンの注入前および注入後に、Siある
いはGeのイオン注入を少なくとも1回づつ行ない、半
導体層をアモルファス化した後に熱処理を加えるように
しているので、プリアモルファス化に起因する問題を解
決し、かつ、注入条件の最適化を容易に行なうことがで
きる。
According to the second and third aspects of the invention, when implanting and activating the impurity ions into the semiconductor layer, at least Si or Ge ion implantation is performed before and after the impurity ion implantation. Since the heat treatment is performed once after the semiconductor layer is made amorphous, the problem caused by the preamorphization can be solved and the implantation conditions can be easily optimized.

【0019】また、請求項4記載の発明によれば、請求
項2記載の方法を用いてMOSデバイスのソース・ドレ
インを形成するようにしているので、電気特性の優れた
浅い接合を形成することができる。
Further, according to the invention of claim 4, since the source / drain of the MOS device is formed by using the method of claim 2, a shallow junction having excellent electric characteristics can be formed. You can

【0020】また、請求項5記載の発明によれば、請求
項2記載の方法を用いてMOSデバイスのチャンネル領
域を形成するようにしているので、電気特性の優れたチ
ャンネル領域を形成することができる。
According to the fifth aspect of the invention, since the channel region of the MOS device is formed by using the method of the second aspect, it is possible to form the channel region having excellent electric characteristics. it can.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明に係る半導体装置の製造工程例を示す図
である。
FIG. 1 is a diagram showing an example of a manufacturing process of a semiconductor device according to the present invention.

【図2】図1に示す半導体装置の製造工程例と比較する
ための製造工程例を示す図である。
FIG. 2 is a diagram showing an example of a manufacturing process for comparison with the example of a manufacturing process of the semiconductor device shown in FIG.

【符号の説明】[Explanation of symbols]

1 n型半導体基板 2 アモルファス層 3 p型領域 4 2次欠陥 1 n-type semiconductor substrate 2 amorphous layer 3 p-type region 4 secondary defect

Claims (5)

【特許請求の範囲】[Claims] 【請求項1】 半導体層に不純物イオンを注入して活性
化するに際し、不純物イオンの注入後、SiあるいはG
eのイオン注入を少なくとも1回行なって、半導体層を
アモルファス化し、しかる後に熱処理を施すことを特徴
とする半導体装置の製造方法。
1. When implanting and activating impurity ions into a semiconductor layer, Si or G is implanted after the impurity ions are implanted.
A method for manufacturing a semiconductor device, which comprises performing ion implantation of e at least once to amorphize the semiconductor layer, and then performing heat treatment.
【請求項2】 半導体層に不純物イオンを注入して活性
化するに際し、不純物イオンの注入前及び注入後に、S
iあるいはGeのイオン注入を少なくとも1回行なっ
て、半導体層をアモルファス化し、しかる後に熱処理を
施すことを特徴とする半導体装置の製造方法。
2. When implanting and activating impurity ions into a semiconductor layer, before and after implanting impurity ions, S
A method of manufacturing a semiconductor device, which comprises performing ion implantation of i or Ge at least once to amorphize the semiconductor layer, and then performing heat treatment.
【請求項3】 請求項1または請求項2記載の半導体装
置の製造方法において、前記イオン注入の適用ドーズ量
範囲は、Siの場合には、1×1015〜1×1016cm
-2であり、Geの場合には、1×1014〜1×1015
-2であることを特徴とする半導体装置の製造方法。
3. The method of manufacturing a semiconductor device according to claim 1, wherein the applicable dose range of the ion implantation is 1 × 10 15 to 1 × 10 16 cm in the case of Si.
-2 , and in the case of Ge, 1 × 10 14 to 1 × 10 15 c
A method of manufacturing a semiconductor device, wherein the semiconductor device is m −2 .
【請求項4】 請求項2記載の方法を用いて、MOSデ
バイスのソース・ドレインを形成することを特徴とする
半導体装置の製造方法。
4. A method of manufacturing a semiconductor device, comprising forming a source / drain of a MOS device by using the method according to claim 2.
【請求項5】 請求項2記載の方法を用いて、MOSデ
バイスのチャネル領域を形成することを特徴とする半導
体装置の製造方法。
5. A method of manufacturing a semiconductor device, comprising forming a channel region of a MOS device by using the method according to claim 2.
JP31771192A 1992-11-02 1992-11-02 Manufacture of semiconductor device Pending JPH06151348A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP31771192A JPH06151348A (en) 1992-11-02 1992-11-02 Manufacture of semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP31771192A JPH06151348A (en) 1992-11-02 1992-11-02 Manufacture of semiconductor device

Publications (1)

Publication Number Publication Date
JPH06151348A true JPH06151348A (en) 1994-05-31

Family

ID=18091184

Family Applications (1)

Application Number Title Priority Date Filing Date
JP31771192A Pending JPH06151348A (en) 1992-11-02 1992-11-02 Manufacture of semiconductor device

Country Status (1)

Country Link
JP (1) JPH06151348A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5654210A (en) * 1994-09-13 1997-08-05 Lsi Logic Corporation Process for making group IV semiconductor substrate treated with one or more group IV elements to form one or more barrier regions capable of inhibiting migration of dopant materials in substrate
US5858864A (en) * 1994-09-13 1999-01-12 Lsi Logic Corporation Process for making group IV semiconductor substrate treated with one or more group IV elements to form barrier region capable of inhibiting migration of dopant materials in substrate
US7135423B2 (en) 2002-05-09 2006-11-14 Varian Semiconductor Equipment Associates, Inc Methods for forming low resistivity, ultrashallow junctions with low damage

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5654210A (en) * 1994-09-13 1997-08-05 Lsi Logic Corporation Process for making group IV semiconductor substrate treated with one or more group IV elements to form one or more barrier regions capable of inhibiting migration of dopant materials in substrate
US5858864A (en) * 1994-09-13 1999-01-12 Lsi Logic Corporation Process for making group IV semiconductor substrate treated with one or more group IV elements to form barrier region capable of inhibiting migration of dopant materials in substrate
US7135423B2 (en) 2002-05-09 2006-11-14 Varian Semiconductor Equipment Associates, Inc Methods for forming low resistivity, ultrashallow junctions with low damage

Similar Documents

Publication Publication Date Title
KR100305623B1 (en) Fabrication method of semiconductor device using ion implantation
US8187959B2 (en) Semiconductor substrate with solid phase epitaxial regrowth with reduced junction leakage and method of producing same
US5254484A (en) Method for recrystallization of preamorphized semiconductor surfaces zones
US6682980B2 (en) Fabrication of abrupt ultra-shallow junctions using angled PAI and fluorine implant
KR100926390B1 (en) Method of forming ultra shallow junctions
US6008099A (en) Fabrication process employing a single dopant implant for formation of a drain extension region and a drain region of an LDD MOSFET using enhanced lateral diffusion
US6013566A (en) Method of forming a doped region in a semiconductor substrate
US6074937A (en) End-of-range damage suppression for ultra-shallow junction formation
US6063682A (en) Ultra-shallow p-type junction having reduced sheet resistance and method for producing shallow junctions
US7105427B1 (en) Method for shallow dopant distribution
US20070232033A1 (en) Method for forming ultra-shallow high quality junctions by a combination of solid phase epitaxy and laser annealing
US7091097B1 (en) End-of-range defect minimization in semiconductor device
US6459141B2 (en) Method and apparatus for suppressing the channeling effect in high energy deep well implantation
JPH06151348A (en) Manufacture of semiconductor device
US7022577B2 (en) Method of forming ultra shallow junctions
KR100212010B1 (en) Method for fabricating transistor of semiconductor device
JP2700320B2 (en) Method for manufacturing semiconductor device
US6806147B1 (en) Method and apparatus for suppressing the channeling effect in high energy deep well implantation
JPH0677247A (en) Formation of semiconductor device
KR19990059071A (en) Manufacturing Method of Semiconductor Device
KR100671594B1 (en) Method of manufacturing a transistor having a shallow junction in a semiconductor device
JP2781989B2 (en) Method for manufacturing semiconductor device
JPH03265131A (en) Manufacture of semiconductor device
JPH1041240A (en) Semiconductor device and its manufacture
JPH04196525A (en) Manufacture of semiconductor device