JPH0535220A - 液晶駆動回路 - Google Patents

液晶駆動回路

Info

Publication number
JPH0535220A
JPH0535220A JP19217291A JP19217291A JPH0535220A JP H0535220 A JPH0535220 A JP H0535220A JP 19217291 A JP19217291 A JP 19217291A JP 19217291 A JP19217291 A JP 19217291A JP H0535220 A JPH0535220 A JP H0535220A
Authority
JP
Japan
Prior art keywords
liquid crystal
circuit
voltage
reference voltage
reference voltages
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP19217291A
Other languages
English (en)
Other versions
JP3633633B2 (ja
Inventor
Tadashi Saito
斉藤正
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP19217291A priority Critical patent/JP3633633B2/ja
Publication of JPH0535220A publication Critical patent/JPH0535220A/ja
Application granted granted Critical
Publication of JP3633633B2 publication Critical patent/JP3633633B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

(57)【要約】 【目的】 基準電圧の入力が少なくてすむ液晶駆動回路
を提供する。 【構成】 k個の基準電圧Vr1〜Vrkを与えることによ
り、m個(m>k)の基準電圧Vr11 、Vr12 、…、V
r(k-1)l を発生する基準電圧回路41を備え、m階調表
示を行う液晶駆動回路に対しm個の基準電圧を与える構
成とする。 【効果】 基準電圧入力端子数が少なくてよくなり、特
に、テープキャリヤパッケージへの実装性が向上する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、アクティブマトリクス
液晶パネルを駆動する液晶駆動回路に利用する。
【0002】
【従来の技術】アクティブマトリクス液晶パネルは、複
数のソースドライバIC(集積回路)と複数のゲートド
ライバICによって駆動される。また、階調表示を行う
には階調に相当するディジタル入力と階調に相当する複
数の電圧を出力するソースドライバICによって液晶パ
ネルを駆動する。
【0003】図5は従来の液晶駆動回路の一例を示すブ
ロック構成図で、ソースドライバICの駆動回路を示
す。画像信号入力端子2により入力された画像信号は、
クロックパルス入力端子1に加えられたクロックパルス
により、n段のシフトレジスタ10a〜10nに転送さ
れ、次に、ラッチパルス入力端子3に加えられたラッチ
パルスにより、a〜n段のシフトレジスタ10a〜10
nに接続されたラッチ11a〜11nにそれぞれ転送さ
れる。
【0004】a〜n段のラッチ11a〜11nに保持さ
れた画像信号は、a〜n段のラッチ11a〜11nに接
続されたセレクタ12a〜12nに入力される。a〜n
段のセレクタ23a〜23nの出力は、対応した段の液
晶駆動電圧出力端子18a〜18nに接続されている出
力トランジスタQ1a〜Qma、Q1b〜Qmb、…、Q1n〜Q
mnのセレクタ23a〜23nの出力に対応したどれか一
つの出力トランジスタ、例えば、a段ならQ1a〜Q1n
うちの一つの出力トランジスタを「オン」にする。
【0005】出力トランジスタQ1a〜Qmnはそれぞれ基
準電圧端子201〜20mに接続され、セレクタ23a
〜23nの出力信号は、ラッチ11a〜11nに保持さ
れている階調に対応した画像信号により出力されるた
め、駆動電圧出力端子18a〜18nには、a〜nの各
段の階調表示に必要な基準電圧入力端子201〜20m
に加えられた基準電圧を出力することができる。
【0006】また、階調数mの数は8以上、段数nの数
は100以上のソースドライバICが一般的であり、m
個の基準電圧を液晶駆動回路に供給している。
【0007】
【発明が解決しようとする課題】前述した従来の液晶駆
動回路では、液晶の階調表示をするために必要な基準電
圧を階調数mだけ与えなければならない。ところで、液
晶駆動回路はテープキャリヤチップなどの方法によっ
て、液晶パネルに接続される。この場合、液晶駆動回路
の出力数nが多くなってもテープキャリヤチップによっ
て液晶パネルに直接接続されるが、基準電圧を与える信
号線は、液晶パネルとコントロール回路を引き回さなけ
ればならない。
【0008】階調表示のための階調数の数が多くなる
と、この基準電圧の引き回し線の数が多くなる。テープ
キャリヤチップによる方法では、出力部のピッチは細か
くできるが、コントロール信号線はハンダ付をするため
ピッチを荒くしなければならず、基準電圧を供給するた
めの信号線が多くなるとテープキャリヤチップの大きさ
が大きくなってしまう。また、階調数分の基準電圧を与
える信号線を液晶パネルからコントロール部まで引き回
すのも装置を煩雑にするなど実装が困難となる欠点があ
った。
【0009】本発明の目的は、前記の欠点を除去するこ
とにより、より少ない基準電圧を供給するだけで階調数
の多い液晶駆動回路を実現でき、実装性を向上できる液
晶駆動回路を提供することにある。
【0010】
【課題を解決するための手段】本発明は、階調表示を行
うための複数m個の基準電圧と、入力される画像信号に
応じて前記複数m個の基準電圧の中から一つを選択して
駆動電圧として出力する駆動回路とを備えた液晶駆動回
路において、前記複数m個の基準電圧を、k個(k<
m)の基準電圧から抵抗の分圧比によって発生する基準
電圧回路を備えたことを特徴とする。
【0011】また、本発明は、前記駆動回路で選択され
た基準電圧を所定の増幅度で増幅して駆動電圧として出
力する複数の出力バッファを備えたことを特徴とする。
【0012】また、本発明は、前記抵抗はシリコン基板
上に形成された抵抗であることが好ましい。
【0013】また、本発明は、前記k個の基準電圧は液
晶の透過率の印加電圧特性に対応して消費電力が小にな
るように設定されてものであることが好ましい。
【0014】
【作用】基準電圧回路は、階調数mよりも小さいk個の
基準電圧を与えることにより、抵抗分割によりm個の基
準電圧を発生し、駆動回路に供給する。
【0015】従って、外部基準電圧入力端子数が少なく
なり、テープキャリヤパッケージへの実装性を向上させ
ることが可能となる。
【0016】また、基準電圧回路で用いる抵抗としては
シリコン基板に形成される拡散抵抗でよく、k個の基準
電圧を、液晶の透過率の印加電圧特性に応じて、例え
ば、印加電圧により透過率の変化しない領域には、外部
から与えた基準電圧がそのまま出力される形とすること
により、抵抗による消費電力を小さくすることができ
る。
【0017】さらに、駆動回路に出力バッファを付加す
ることにより、出力トランジスタの「オン」抵抗を大に
することができ、これにより分割抵抗も大きくできるよ
うになり、その消費電力を小さくできるようになる。
【0018】
【実施例】以下、本発明の実施例について図面を参照し
て説明する。
【0019】図1は本発明の実施例の基準電圧回路を示
す回路図である。
【0020】本実施例の基準電圧回路41は、本発明の
特徴とするところの、入力したk個の基準電圧Vr1〜V
rkをシリコン基板上につくられた抵抗R11、R12、…、
1(l-1)、…、R(k-1)1、…R(k-1)(l-1)により、(k
−1)×l個の基準電圧Vr11 〜Vr(k-1)l を発生する
構成となっている。
【0021】入力したk個の基準電圧は、例えば、基準
電圧Vr1とVr2とは、抵抗R11、R12、…、R1(l-1)
より、基準電圧Vr11 、Vr12 、…、Vr1(l-1) に分割
され、同様にして、基準電圧Vr(k-1)とVrkとは、基準
電圧Vr(k-1)1 、…、Vr(k-1)l に分割される。
【0022】比較的大きな消費電力を発生する抵抗をシ
リコン基板上に構成するためには拡散抵抗を使う。拡散
抵抗はその抵抗とシリコン基板との電圧差によってその
抵抗値が変化する。
【0023】一般に液晶の階調電圧値のステップ幅は1
6階調でも約100mV程度を小さい。従って、入力す
るk個の基準電圧の差は小さいため、入力した基準電圧
を拡散抵抗によって分割しても、抵抗どうしの電圧差が
小さいため、拡散抵抗とシリコン基板との電圧依存性が
あっても基準電圧の変動やばらつきはあまり大きくなく
構成できる。
【0024】さらに、液晶パネルに駆動するのに必要な
基準電圧は液晶に加える電圧を交番させなければならな
い。これは図4のような液晶の透過率の印加電圧特性に
よるものである。しかし、階調を表示するため正確な電
圧を必要とするのは、図4のa〜a′およびb〜b′の
部分のみである。基準電圧回路41では、入力する基準
電圧Vr1、…、Vrkを図4の電圧にうまく合わせて選択
すれば効率的に使える。例えば、a〜bの部分には、図
1に示す回路図のVr2およびVr3を選択すれば、大きな
消費電力を低減することができる。
【0025】図2は基準電圧回路41を用いた液晶駆動
回路の第一実施例を示すブロック構成図である。本第一
実施例は、図5に示した従来の駆動回路40と、図1に
示した本発明の特徴とするところの基準電圧回路41と
を備えている。ここで、図1中の(k−1)lは図5中
のmに相当する。従来、基準電圧はm個液晶駆動回路に
供給しなければならなかったが、本第一実施例では1/
l個の基準電圧の供給数でよい。
【0026】図3は基準電圧発生回路41を用いた液晶
駆動回路の第二実施例を示すブロック構成図である。本
第二実施例は、図1の第一実施例にさらに、本発明の特
徴とするところの、出力バッファ30a〜30nを含む
出力回路42を付加したものである。なお、31a〜3
1nは駆動電圧出力端子、ならびに32a〜32nは駆
動電圧入力端子である。
【0027】液晶パネルの負荷は100pF〜200p
F程度であるため、図2の第一実施例では、出力トラン
ジスタQ1a〜Qmnを低「オン」抵抗にしなければなら
ず、そのため、基準電圧回路41の抵抗、R11、R12
…、R(k-1)(l-1)の抵抗値を低くしなければならず、消
費電力も大きくなる。ところが、本第二実施例の出力バ
ッファ30a〜30nにより負荷を駆動するため、出力
トランジスタQ1a〜Qmnは出力バッファ30a〜30n
の入力容量を駆動するための「オン」抵抗でよい。従っ
て、抵抗R11、R12、…、R(k-1)(l-1)の抵抗値を大き
く設計でき消費電力をそれほど増加させないですむ利点
がある。
【0028】
【発明の効果】以上説明したように、本発明は、液晶パ
ネルの階調表示を行うための階調に対応したm個の基準
電圧を、シリコン基板上の抵抗によりmより小さいk個
の基準電圧を入力することによって得られるため、従来
の液晶駆動回路のように多数の基準電圧を入力する必要
がなく、液晶駆動回路をテープキャリヤパッケージに容
易に接続することができ、また、本発明による液晶駆動
回路は、コントロール部と液晶パネル部との配線接続も
容易にすることができるなど、実装性を向上できる効果
がある。
【図面の簡単な説明】
【図1】本発明の実施例の基準電圧回路を示す回路図。
【図2】基準電圧回路を用いた本発明の第一実施例を示
すブロック構成図。
【図3】基準電圧回路を用いた本発明の第二実施例を示
すブロック構成図。
【図4】液晶の透過率の印加電圧特性例を示す図。
【図5】従来例を示すブロック構成図。
【符号の説明】
1 クロック入力端子 2 画像信号入力端子 3 ラッチパルス入力端子 10a〜10n シフトレジスタ 11a〜11n ラッチ 18a〜18n、31a〜31n 駆動電圧出力端子 201〜20m 基準電圧入力端子 30a〜30n 出力バッファ 32a〜32n 駆動電圧入力端子 Q1a〜Qmn 出力トランジスタ R11、R12、…、R(k-1)(l-1) 抵抗 Vr1〜Vrk、Vr11 、Vr12 、…、Vr(k-1)l 基準
電圧

Claims (4)

    【特許請求の範囲】
  1. 【請求項1】 階調表示を行うための複数m個の基準電
    圧と、入力される画像信号に応じて前記複数m個の基準
    電圧の中から一つを選択して駆動電圧として出力する駆
    動回路とを備えた液晶駆動回路において、 前記複数m個の基準電圧を、k個(k<m)の基準電圧
    から抵抗の分圧比によって発生する基準電圧回路を備え
    たことを特徴とする液晶駆動回路
  2. 【請求項2】 請求項1に記載の液晶駆動回路におい
    て、 前記駆動回路で選択された基準電圧を所定の増幅度で増
    幅して駆動電圧として出力する複数の出力バッファを備
    えたことを特徴とする液晶駆動回路。
  3. 【請求項3】 前記抵抗はシリコン基板上に形成された
    抵抗である請求項1または請求項2に記載の液晶駆動回
    路。
  4. 【請求項4】 前記k個の基準電圧は液晶の透過率の印
    加電圧特性に対応して消費電力が小になるように設定さ
    れたものである請求項1または請求項2に記載の液晶駆
    動回路。
JP19217291A 1991-07-31 1991-07-31 液晶駆動回路およびソースドライバic Expired - Lifetime JP3633633B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19217291A JP3633633B2 (ja) 1991-07-31 1991-07-31 液晶駆動回路およびソースドライバic

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19217291A JP3633633B2 (ja) 1991-07-31 1991-07-31 液晶駆動回路およびソースドライバic

Publications (2)

Publication Number Publication Date
JPH0535220A true JPH0535220A (ja) 1993-02-12
JP3633633B2 JP3633633B2 (ja) 2005-03-30

Family

ID=16286883

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19217291A Expired - Lifetime JP3633633B2 (ja) 1991-07-31 1991-07-31 液晶駆動回路およびソースドライバic

Country Status (1)

Country Link
JP (1) JP3633633B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5999158A (en) * 1996-04-10 1999-12-07 Fujitsu Limited Display device, drive circuit for the display device, and method of driving the display device
WO2001045079A1 (fr) * 1999-12-16 2001-06-21 Matsushita Electric Industrial Co., Ltd. Pilote de cristaux liquides, circuit integre a semi-conducteurs, circuit tampon pour tension de reference et commande de ces dispositifs

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5999158A (en) * 1996-04-10 1999-12-07 Fujitsu Limited Display device, drive circuit for the display device, and method of driving the display device
WO2001045079A1 (fr) * 1999-12-16 2001-06-21 Matsushita Electric Industrial Co., Ltd. Pilote de cristaux liquides, circuit integre a semi-conducteurs, circuit tampon pour tension de reference et commande de ces dispositifs
JP2001175226A (ja) * 1999-12-16 2001-06-29 Matsushita Electric Ind Co Ltd 液晶駆動回路,半導体集積回路装置,基準電圧バッファ回路及びその制御方法
EP1244090A1 (en) * 1999-12-16 2002-09-25 Matsushita Electric Industrial Co., Ltd. Liquid crystal drive circuit, semiconductor integrated circuit device, reference voltage buffer circuit, and method for controlling the same
KR100695604B1 (ko) * 1999-12-16 2007-03-14 마츠시타 덴끼 산교 가부시키가이샤 액정구동회로, 반도체집적회로장치, 기준전압 버퍼회로 및그 제어방법
CN1324555C (zh) * 1999-12-16 2007-07-04 松下电器产业株式会社 液晶驱动电路和半导体集成电路
EP1244090A4 (en) * 1999-12-16 2008-08-27 Matsushita Electric Ind Co Ltd LIQUID CRYSTAL PILOT, SEMICONDUCTOR INTEGRATED CIRCUIT, BUFFER CIRCUIT FOR REFERENCE VOLTAGE AND CONTROL OF THESE DEVICES
US7474306B2 (en) 1999-12-16 2009-01-06 Panasonic Corporation Display panel including a plurality of drivers having common wires each for providing reference voltage

Also Published As

Publication number Publication date
JP3633633B2 (ja) 2005-03-30

Similar Documents

Publication Publication Date Title
US8223099B2 (en) Display and circuit for driving a display
KR100354204B1 (ko) 전압 공급 장치 및 그것을 사용한 반도체 장치, 전기 광학장치 및 전자 기기
KR101126487B1 (ko) 액정표시장치의 데이터 구동 장치 및 방법
US5532718A (en) Semiconductor integrated circuit device
US20080012816A1 (en) Shift register and display apparatus including the same
US6326913B1 (en) Interpolating digital to analog converter and TFT-LCD source driver using the same
US6888526B2 (en) Voltage supplying device, and semiconductor device, electro-optical device and electronic instrument using the same
KR100355312B1 (ko) 표시용 구동장치 및 이를 사용한 액정모듈
US7248243B2 (en) Level shifter circuit and display device provided therewith
US20030179174A1 (en) Shift register and display apparatus using same
JPH10240204A (ja) Lcdソースドライバー
JPH07183774A (ja) 出力バッファ回路、入力バッファ回路、および入出力バッファ回路
JPH11184424A (ja) 特定用途向け半導体の外部表示装置
KR19980070572A (ko) 액정 디스플레이 패널을 구동시키기 위한 액정 구동 회로
JPH10260664A (ja) 液晶駆動回路とこれを用いた液晶装置
JP3405333B2 (ja) 電圧供給装置並びにそれを用いた半導体装置、電気光学装置及び電子機器
US7102611B2 (en) Chip-on-glass type liquid crystal display
JP3166668B2 (ja) 液晶表示装置
US6970161B2 (en) Drive circuit and display unit for driving a display device and portable equipment
JP3633633B2 (ja) 液晶駆動回路およびソースドライバic
US8514159B2 (en) Liquid crystal drive device
KR20060136090A (ko) 감마전압 발생회로 및 이를 포함하는 액정표시장치
JPH06208337A (ja) 液晶駆動回路
JP5354899B2 (ja) 表示パネルのデータ線駆動回路、ドライバ回路、表示装置
KR20080087539A (ko) 데이터 구동장치, 이를 갖는 표시장치 및 데이터구동장치의 구동방법

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041105

A61 First payment of annual fees (during grant procedure)

Effective date: 20041221

Free format text: JAPANESE INTERMEDIATE CODE: A61

R150 Certificate of patent (=grant) or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080107

Year of fee payment: 3

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090107

Year of fee payment: 4

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100107

Year of fee payment: 5

FPAY Renewal fee payment (prs date is renewal date of database)

Year of fee payment: 6

Free format text: PAYMENT UNTIL: 20110107

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110107

Year of fee payment: 6

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110107

Year of fee payment: 6

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110107

Year of fee payment: 6

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120107

Year of fee payment: 7

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120107

Year of fee payment: 7