JPH0526915A - Frequency determining device - Google Patents

Frequency determining device

Info

Publication number
JPH0526915A
JPH0526915A JP20343391A JP20343391A JPH0526915A JP H0526915 A JPH0526915 A JP H0526915A JP 20343391 A JP20343391 A JP 20343391A JP 20343391 A JP20343391 A JP 20343391A JP H0526915 A JPH0526915 A JP H0526915A
Authority
JP
Japan
Prior art keywords
voltage
frequency
pass filter
oscillator
sampling
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20343391A
Other languages
Japanese (ja)
Inventor
Yasushi Adachi
靖史 安達
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP20343391A priority Critical patent/JPH0526915A/en
Publication of JPH0526915A publication Critical patent/JPH0526915A/en
Pending legal-status Critical Current

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

PURPOSE:To enable estimation of a sampling frequency of an input signal by a method wherein a DC voltage obtained by smoothing a phase error voltage by a low-pass filter is compared with a reference voltage. CONSTITUTION:A phase comparator 1, a low-pass filter 2 and a variable frequency oscillator 3 constitute a phase synchronizing circuit (PLL), and a clock generated by the oscillator 3 and a sampling frequency of an input signal are made proportional with each other by an operation of PLL. Three kinds of sampling frequencies of 32kHz, 44.1kHz and 48kHz are used generally and therefore it is judged which kind of frequency is used. When oscillation frequencies are denoted by f1, f2 and f3, they are in the relationship of f1<f2<f3, and when control voltages in the oscillator 3 are denoted by V1, V2 and V3, the relationship of V1<V2<V3 is obtained. An output of the low-pass filter 2 is connected onto the noninverted input sides of voltage comparators 5 and 6, reference voltage sources 7 and 8 are connected onto the inverted input sides respectively and, voltage values thereof being denoted by VR1 and VR2, the relationships of V1<VR1<V2 and V2<VR2<V3 are set. Then outputs 9 and 10 for the sampling frequency are obtained. The kind of the sampling frequency can be decided easily from values of the outputs.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【産業上の利用分野】この発明は周波数判定装置に関
し、特に日本電子機械工業会規格CP−340で制定さ
れたディジタルオーディオインタフェース信号を受信す
る装置に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a frequency judging device, and more particularly to a device for receiving a digital audio interface signal established by the Japan Electronic Machinery Manufacturers Association Standard CP-340.

【0002】[0002]

【従来の技術】まず、従来の技術について説明する前に
ディジタルオーディオインタフェース規格について説明
する。図3は規格制定されたディジタルオーディオイン
タフェースの信号伝送フォーマットを示す図である。図
に示すように1標本化周期は、Lチャンネル,Rチャン
ネルの2サブフレームからなり、さらにその1サブフレ
ームは32ビットの信号で構成されており、このうち、
チャンネルステータス用に1サブフレーム当たり1ビッ
トが割り当てられている。
2. Description of the Related Art First, a digital audio interface standard will be described before describing conventional techniques. FIG. 3 is a diagram showing a signal transmission format of a standardized digital audio interface. As shown in the figure, one sampling period consists of two subframes of L channel and R channel, and one subframe is composed of a 32-bit signal.
One bit is allocated per subframe for channel status.

【0003】ワードは192フレーム分のデータで構成
され、オーディオサンプルワード長,オーディオチャネ
ル数,標本化周波数,コピー禁止の有無などの情報が伝
送される。伝送されてきた信号の標本化周波数は本来な
らチャンネルステータス情報から受信側で判断できる
が、本規格制定前に製造された製品ではチャンネルステ
ータス情報中に標本化周波数の情報が伝送されていない
こともあるので、この場合は受信している信号の標本化
周期を測定し、標本化周波数を得る方が確実となる。
A word is composed of data for 192 frames, and information such as the audio sample word length, the number of audio channels, the sampling frequency, and the presence or absence of copy inhibition is transmitted. Originally, the sampling frequency of the transmitted signal can be judged on the receiving side from the channel status information, but in the products manufactured before the establishment of this standard, the sampling frequency information may not be transmitted in the channel status information. Therefore, in this case, it is more reliable to measure the sampling period of the signal being received and obtain the sampling frequency.

【0004】図4は、上記のように受信信号の標本化周
期を測定することにより、標本化周波数を得る手段を有
する従来の周波数判定装置のブロック回路構成図であ
り、図において、1は位相比較器、2は低域通過フィル
タ、3は電圧制御型の可変周波数発振器、4はディジタ
ルオーディオインタフェース変調信号(以下入力信号と
称す)が入力される端子、11は周波数測定回路、12
は基準クロック源、13は周波数判定出力端子である。
FIG. 4 is a block circuit configuration diagram of a conventional frequency determining apparatus having a means for obtaining a sampling frequency by measuring the sampling period of the received signal as described above. In the figure, 1 is a phase. Comparator, 2 is a low-pass filter, 3 is a voltage-controlled variable frequency oscillator, 4 is a terminal to which a digital audio interface modulation signal (hereinafter referred to as input signal) is input, 11 is a frequency measuring circuit, 12
Is a reference clock source, and 13 is a frequency determination output terminal.

【0005】次に動作について説明する。位相比較器1
では入力信号と、可変周波数発振器3で発生したクロッ
クの位相を比較し、位相差を誤差電圧として出力する。
実際には、入力信号は通常のクロックとは異なり、デー
タの内容によって周期が常に変化しているので可変周波
数発振器3で発生したクロックと直接位相比較を行うこ
とができないため、入力信号中に一定期間毎に含まれる
同期信号を検出し、同期信号の繰り返し周期とその周期
に相応するまで分周した可変周波数発振器3のクロック
の位相とを比較するのが一般的である。
Next, the operation will be described. Phase comparator 1
Then, the input signal and the phase of the clock generated by the variable frequency oscillator 3 are compared, and the phase difference is output as an error voltage.
Actually, the input signal is different from the normal clock, and the cycle is constantly changing depending on the content of the data. Therefore, it is not possible to directly compare the phase with the clock generated by the variable frequency oscillator 3, so that the input signal is fixed. It is general to detect the synchronization signal included in each period and compare the repetition period of the synchronization signal with the phase of the clock of the variable frequency oscillator 3 that has been divided until it corresponds to the period.

【0006】こうして得られた位相誤差電圧は低域通過
フィルタ2で平滑され、直流電圧として可変周波数発振
器3に与えられる。可変周波数発振器3は与えられた直
流電圧値に応じた周波数のクロックを発生し、可変周波
数発振器3のクロックが入力信号より遅れている場合に
可変周波数発振器3の発振周波数を上げるように系の極
性を決定すれば、位相比較器1,低域通過フィルタ2,
可変周波数発振器3よりフェーズロックドループ(以下
PLLと称す)が構成され、可変周波数発振器3で発生
したクロックは入力信号に同期し、入力信号の復調やデ
ータの処理に用いられる。
The phase error voltage thus obtained is smoothed by the low pass filter 2 and given to the variable frequency oscillator 3 as a DC voltage. The variable frequency oscillator 3 generates a clock having a frequency according to a given DC voltage value, and when the clock of the variable frequency oscillator 3 is behind the input signal, the system frequency is increased so as to increase the oscillation frequency of the variable frequency oscillator 3. Is determined, the phase comparator 1, the low pass filter 2,
The variable frequency oscillator 3 constitutes a phase-locked loop (hereinafter referred to as PLL), and the clock generated by the variable frequency oscillator 3 is synchronized with the input signal and used for demodulating the input signal and processing data.

【0007】一方、入力信号を構成しているフレームの
周期は標本化周期と同一であり、また、PLLで入力信
号と同期している可変周波数発振器3で発生したクロッ
クは標本化周波数に比例した周波数であるので、このク
ロックの周波数を計測すれば入力信号の標本化周波数が
推定できる。
On the other hand, the cycle of the frame forming the input signal is the same as the sampling cycle, and the clock generated by the variable frequency oscillator 3 synchronized with the input signal in the PLL is proportional to the sampling frequency. Since it is a frequency, the sampling frequency of the input signal can be estimated by measuring the frequency of this clock.

【0008】可変周波数発振器3で発生した被測定クロ
ックの周波数の計測手段として、通常、基準クロック1
2を用いる。図5はこの周波数計測の際、周波数判定装
置として用いられる周波数測定回路11における、被測
定クロックと基準クロック12との関係を示した図であ
り、周波数測定回路11では、被測定クロックの繰り返
し周期中に入る基準クロック12の数を計測する。
As a means for measuring the frequency of the clock to be measured generated by the variable frequency oscillator 3, the reference clock 1 is usually used.
2 is used. FIG. 5 is a diagram showing the relationship between the clock to be measured and the reference clock 12 in the frequency measuring circuit 11 used as a frequency determining device during the frequency measurement. In the frequency measuring circuit 11, the repetition cycle of the clock to be measured is shown. The number of reference clocks 12 that enter is measured.

【0009】図6は従来の周波数判定装置に用いられる
周波数測定回路11のブロック構成図であり、図におい
て、21はエッジ検出回路、22はカウンタ、23はカ
ウント数判定回路、12は基準クロック源、13は周波
数判定出力端子である。
FIG. 6 is a block diagram of a frequency measuring circuit 11 used in a conventional frequency judging device. In the figure, 21 is an edge detecting circuit, 22 is a counter, 23 is a count number judging circuit, and 12 is a reference clock source. , 13 are frequency judgment output terminals.

【0010】エッジ検出回路21では、可変周波数発振
器3で発生した被測定クロックのエッジを検出し、リセ
ットパルスをカウンタ22へ供給する。カウンタ22の
クロック端子には基準クロック源12が接続されてお
り、被測定クロックのエッジからエッジまで基準クロッ
ク数のカウントを繰り返す。カウント数判定回路では被
測定クロックのエッジでカウンタ22がリセットされる
寸前のカウント値を保持し、カウント数の大きさにより
被測定クロックの周波数を推定し、その結果を端子13
に出力する。
The edge detection circuit 21 detects an edge of the clock to be measured generated in the variable frequency oscillator 3 and supplies a reset pulse to the counter 22. The reference clock source 12 is connected to the clock terminal of the counter 22, and the counting of the reference clock number is repeated from edge to edge of the clock to be measured. The count number determination circuit holds the count value just before the counter 22 is reset at the edge of the clock under measurement, estimates the frequency of the clock under measurement according to the size of the count number, and outputs the result to the terminal 13
Output to.

【0011】[0011]

【発明が解決しようとする課題】従来の周波数判定装置
は以上のように構成されているので、周波数測定のため
に基準クロック源が必要で、かつカウンタ等の規模の大
きな回路が必要であるなどの問題点があった。
Since the conventional frequency determination device is constructed as described above, a reference clock source is required for frequency measurement, and a large-scale circuit such as a counter is required. There was a problem.

【0012】この発明は上記のような問題点を解消する
ためになされたもので、基準クロックを必要とせず、比
較的規模の小さい回路の周波数判定装置を得ることを目
的とする。
The present invention has been made to solve the above problems, and an object of the present invention is to obtain a frequency determining device for a circuit having a relatively small scale, which does not require a reference clock.

【0013】[0013]

【課題を解決するための手段】この発明に係る周波数判
定装置は、基準電圧と電圧制御型可変周波数発振器を制
御する制御電圧とを比較する電圧比較手段を備え、該電
圧比較手段の一方の入力は基準電圧源に接続し、他方の
入力は上記低域通過フィルタの出力に接続するものであ
る。
A frequency determination device according to the present invention comprises voltage comparison means for comparing a reference voltage with a control voltage for controlling a voltage controlled variable frequency oscillator, and one input of the voltage comparison means. Is connected to a reference voltage source and the other input is connected to the output of the low pass filter.

【0014】[0014]

【作用】この発明における周波数判定装置は、位相誤差
電圧を低域通過フィルタで平滑して得た直流電圧と基準
電圧とを比較することにより、入力信号の標本化周波数
を推定することができる。
The frequency determining device according to the present invention can estimate the sampling frequency of the input signal by comparing the DC voltage obtained by smoothing the phase error voltage with the low pass filter and the reference voltage.

【0015】[0015]

【実施例】以下、この発明の一実施例を図について説明
する。図1はこの発明の一実施例による周波数判定装置
のブロック回路構成図であり、図において5,6は電圧
比較器、7,8はそれぞれVR1,VR2の電圧値をとる基
準電圧源、9,10はそれぞれ電圧比較器5,6の出力
であり、PLLを構成している位相比較器1,低域通過
フィルタ2,可変周波数発振器3は従来のものと同じ構
成である。電圧比較器5及び6の一方の入力は低域通過
フィルタ2の出力に接続され、他の一方の入力はそれぞ
れ基準電圧源7,8に接続されている。
DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. FIG. 1 is a block circuit configuration diagram of a frequency determination device according to an embodiment of the present invention. In the figure, 5 and 6 are voltage comparators, 7 and 8 are reference voltage sources that take voltage values of V R1 and V R2 , respectively. Reference numerals 9 and 10 denote the outputs of the voltage comparators 5 and 6, respectively, and the phase comparator 1, the low-pass filter 2 and the variable frequency oscillator 3 that constitute the PLL have the same configuration as the conventional one. One input of the voltage comparators 5 and 6 is connected to the output of the low pass filter 2, and the other input is connected to the reference voltage sources 7 and 8, respectively.

【0016】また、図2は電圧制御型の可変周波数発振
器3の制御電圧に対する発振周波数の特性の一例を示す
図である。
FIG. 2 is a diagram showing an example of the characteristic of the oscillation frequency with respect to the control voltage of the voltage controlled variable frequency oscillator 3.

【0017】次にこの実施例の動作について説明する。
PLLの作用により、可変周波数発振器3が発生するク
ロックと入力信号の標本化周波数が比例関係になること
は従来例の動作と同じである。
Next, the operation of this embodiment will be described.
It is the same as the operation of the conventional example that the clock generated by the variable frequency oscillator 3 and the sampling frequency of the input signal have a proportional relationship due to the action of the PLL.

【0018】ディジタルオーディオ機器に使用される標
本化周波数は通常、32kHz,44.1kHz,48
kHzの3種であり、入力信号の標本化周波数の判定は
このうちいずれであるかだけを判断すればよい。
Sampling frequencies used in digital audio equipment are typically 32 kHz, 44.1 kHz, 48 kHz.
There are three types of kHz, and the sampling frequency of the input signal need only be determined.

【0019】可変周波数発振器3が発生するクロックの
発振周波数と入力信号の標本化周波数は比例するので、
入力信号の標本化周波数が32kHz,44.1kH
z,48kHzのときの発振周波数をf1 ,f2 ,f3
とすると、 f1 =K×32kHz f2 =K×44.1kHz f3 =K×48kHz (Kは比例定数) となり、図3に示したように、f1 <f2 <f3 なる大
小関係であり、それらのときの可変周波数発振器3の制
御電圧をV1 ,V2 ,V3 とすると、V1 <V2 <V3
の関係が得られる。
Since the oscillation frequency of the clock generated by the variable frequency oscillator 3 is proportional to the sampling frequency of the input signal,
Sampling frequency of input signal is 32kHz, 44.1kHz
The oscillation frequencies at z and 48 kHz are f 1 , f 2 , and f 3
Then, f 1 = K × 32 kHz f 2 = K × 44.1 kHz f 3 = K × 48 kHz (K is a proportional constant), and as shown in FIG. 3, f 1 <f 2 <f 3 If the control voltages of the variable frequency oscillator 3 at those times are V 1 , V 2 and V 3 , then V 1 <V 2 <V 3
Can be obtained.

【0020】今、電圧比較器5,6の非反転入力側にそ
れぞれ、低域通過フィルタ2の出力、すなわち可変周波
数発振器3を制御する制御電圧を接続し、また、反転入
力側にはそれぞれ基準電圧源7,8が接続し、基準電圧
源7,8の電圧値をVR1,VR2としたとき、 V1 <VR1<V2 2 <VR2<V3 の関係に設定されているとすると、入力信号の標本化周
波数に対して出力9,10は、 入力信号標本化周波数 出力9 出力10 32kHz L L 44.1kHz H L 48kHz H H が得られる。この出力により、標本化周波数が32kH
z,44.1kHz,48kHzのいずれであるかが判
断できるので、基準クロック源やカウンタを用いず、デ
ィジタルオーディオインタフェース変調信号の標本化周
波数を判定することができる。
Now, the output of the low-pass filter 2, that is, the control voltage for controlling the variable frequency oscillator 3 is connected to the non-inverting input sides of the voltage comparators 5 and 6, respectively, and the reference voltage is provided to the inverting input sides, respectively. When the voltage sources 7 and 8 are connected and the voltage values of the reference voltage sources 7 and 8 are V R1 and V R2 , the relations of V 1 <V R1 <V 2 V 2 <V R2 <V 3 are set. If so, the outputs 9 and 10 with respect to the sampling frequency of the input signal are the input signal sampling frequency output 9 and the output 10 32 kHz L L 44.1 kHz H L 48 kHz H H. With this output, the sampling frequency is 32 kHz.
Since it can be determined which of z, 44.1 kHz and 48 kHz, the sampling frequency of the digital audio interface modulation signal can be determined without using the reference clock source or the counter.

【0021】なお、上記実施例では、入力信号の標本化
周波数が、通常オーディオ機器で使用される3種類の標
本化周波数のいずれである場合について説明したが、別
の機器において、通常使用される標本化周波数が2種類
あるいは4種類の場合は、それぞれ、1つあるいは3つ
の電圧比較器を使用すれば、同様の効果が得られる。
In the above embodiment, the case where the sampling frequency of the input signal is one of the three kinds of sampling frequencies normally used in audio equipment has been described, but it is normally used in another equipment. When there are two or four sampling frequencies, the same effect can be obtained by using one or three voltage comparators, respectively.

【0022】[0022]

【発明の効果】以上のように、この発明に係る周波数判
定装置によれば、可変周波数発振器を制御する制御電圧
と基準電圧とを電圧比較器で比較することにより、入力
信号の標本化周波数を判定するようにしたので、基準ク
ロック源およびカウンタが不要で、装置の規模を小さく
できる効果がある。
As described above, according to the frequency determining apparatus of the present invention, the sampling frequency of the input signal is determined by comparing the control voltage for controlling the variable frequency oscillator and the reference voltage with the voltage comparator. Since the determination is made, the reference clock source and the counter are not required, and the size of the device can be reduced.

【図面の簡単な説明】[Brief description of drawings]

【図1】この発明の一実施例による周波数判定装置のブ
ロック構成を示すブロック回路構成図である。
FIG. 1 is a block circuit configuration diagram showing a block configuration of a frequency determination device according to an embodiment of the present invention.

【図2】電圧制御型の可変周波数発振器の制御電圧対発
振周波数特性の一例を示す図である。
FIG. 2 is a diagram showing an example of control voltage vs. oscillation frequency characteristics of a voltage controlled variable frequency oscillator.

【図3】規格制定されたディジタルオーディオインタフ
ェースのフォーマットを示す図である。
FIG. 3 is a diagram showing a format of a standardized digital audio interface.

【図4】従来の周波数判定装置のブロック構成を示すブ
ロック回路構成図である。
FIG. 4 is a block circuit configuration diagram showing a block configuration of a conventional frequency determination device.

【図5】従来の周波数判定装置に用いられる周波数測定
回路の被測定クロックと基準クロックの関係を示す図で
ある。
FIG. 5 is a diagram showing a relationship between a clock under measurement and a reference clock of a frequency measurement circuit used in a conventional frequency determination device.

【図6】従来の周波数判定装置に用いられる周波数測定
回路のブロック構成を示すブロック回路構成図である。
FIG. 6 is a block circuit configuration diagram showing a block configuration of a frequency measurement circuit used in a conventional frequency determination device.

【符号の説明】[Explanation of symbols]

1 位相比較器 2 低域通過フィルタ 3 電圧制御型可変周波数発振器 5 電圧比較器 6 電圧比較器 7 基準電圧源 8 基準電圧源 1 Phase Comparator 2 Low Pass Filter 3 Voltage Controlled Variable Frequency Oscillator 5 Voltage Comparator 6 Voltage Comparator 7 Reference Voltage Source 8 Reference Voltage Source

Claims (1)

【特許請求の範囲】 【請求項1】 位相比較器と電圧制御型可変周波数発振
器と低域通過フィルタとからなるフェーズロックドルー
プ回路を備え、 規格化されたディジタルオーディオインタフェース変調
信号の標本化周波数を判定する周波数判定装置におい
て、 基準電圧と、電圧制御型可変周波数発振器を制御する制
御電圧とを比較する電圧比較手段を少なくとも1つ備
え、 該電圧比較手段の一方の入力には基準電圧源を接続し、
他方の入力には上記低域通過フィルタの出力を接続した
ことを特徴とする周波数判定装置。
Claim: What is claimed is: 1. A phase locked loop circuit comprising a phase comparator, a voltage controlled variable frequency oscillator, and a low-pass filter is provided, and a sampling frequency of a standardized digital audio interface modulation signal is obtained. A frequency determining device for determining includes at least one voltage comparing means for comparing a reference voltage with a control voltage for controlling a voltage controlled variable frequency oscillator, and a reference voltage source is connected to one input of the voltage comparing means. Then
A frequency determination device characterized in that the output of the low-pass filter is connected to the other input.
JP20343391A 1991-07-17 1991-07-17 Frequency determining device Pending JPH0526915A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20343391A JPH0526915A (en) 1991-07-17 1991-07-17 Frequency determining device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20343391A JPH0526915A (en) 1991-07-17 1991-07-17 Frequency determining device

Publications (1)

Publication Number Publication Date
JPH0526915A true JPH0526915A (en) 1993-02-05

Family

ID=16474013

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20343391A Pending JPH0526915A (en) 1991-07-17 1991-07-17 Frequency determining device

Country Status (1)

Country Link
JP (1) JPH0526915A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008098790A (en) * 2006-10-10 2008-04-24 Hitachi Ltd Oscillation device and frequency detection device
CN104483547A (en) * 2014-11-27 2015-04-01 广东电网有限责任公司电力科学研究院 Method and system for filtering power signal

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008098790A (en) * 2006-10-10 2008-04-24 Hitachi Ltd Oscillation device and frequency detection device
CN104483547A (en) * 2014-11-27 2015-04-01 广东电网有限责任公司电力科学研究院 Method and system for filtering power signal

Similar Documents

Publication Publication Date Title
US7184449B2 (en) Cycle synchronization between interconnected sub-networks
JPH06188870A (en) Clock regenerator
US5003557A (en) Apparatus for receiving digital signal
KR970025148A (en) Error Detection Circuit of System Time Clock for MPEG System Decoder
US4722004A (en) Video signal discriminating apparatus
JP2000232343A (en) Method and device for measuring signal quality of digital information transmission system
JPH0526915A (en) Frequency determining device
CN115918027B (en) Data transmission circuit and communication device
JP3708900B2 (en) Jitter measuring instrument
JP2545108B2 (en) Line monitor circuit
JP2522398B2 (en) Phase control device
JPH10247954A (en) Clock extract circuit
JPH1188449A (en) Ask demodulating device
JPH01265740A (en) Bit synchronization system
JPH04271634A (en) Interface circuit and phase locked loop used therefor
JPS63109610A (en) Synchronization establishment detecting method for pll circuit
JP2531570Y2 (en) Error detector
JP2721691B2 (en) Horizontal period identification device
JPH04372237A (en) Digital phase synchronization circuit
JPH08130534A (en) Data transmission adaptive system and data transmitter provided with the system
JPS6086968A (en) Detecting circuit of frequency accuracy
JPS6198038A (en) Synchronous detection system
JPS6386921A (en) Reproducing circuit
JPH10290218A (en) Receiver
JPH04119737A (en) Data demodulation circuit