JPH0476871A - 磁気ディスク装置のサーボパルス発生回路 - Google Patents
磁気ディスク装置のサーボパルス発生回路Info
- Publication number
- JPH0476871A JPH0476871A JP19175190A JP19175190A JPH0476871A JP H0476871 A JPH0476871 A JP H0476871A JP 19175190 A JP19175190 A JP 19175190A JP 19175190 A JP19175190 A JP 19175190A JP H0476871 A JPH0476871 A JP H0476871A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- output signal
- automatic gain
- gain control
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000010355 oscillation Effects 0.000 claims abstract description 29
- 238000006243 chemical reaction Methods 0.000 claims abstract description 25
- 230000001360 synchronised effect Effects 0.000 claims description 20
- 238000001514 detection method Methods 0.000 claims description 15
- 230000003321 amplification Effects 0.000 claims 1
- 238000003199 nucleic acid amplification method Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
Landscapes
- Moving Of The Head To Find And Align With The Track (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明は、磁気ディスク装置の電源投入時に、磁気ディ
スクから読出したサーボ信号からサーボパルスを発生す
るための磁気ディスク装置のサーボパルス発生回路に関
する。
スクから読出したサーボ信号からサーボパルスを発生す
るための磁気ディスク装置のサーボパルス発生回路に関
する。
磁気ディスク装置の電源投入時に、磁気ディスクから読
出したサーボ信号からサーボパルスを発生するための従
来の磁気ディスク装置のサーボパルス発生回路は、磁気
ディスク装置の電源を投入すると、あらかじめ決められ
ているテークを制御用のマイクロコンピュータによって
デジタルアナログ変換回路に入力してその結果として基
準電圧を得、磁気ディスクから読出したサーボ信号を自
動利得制御増幅回路(オートマチックゲインコントロー
ル増幅回路)によって増幅された信号から位相同期発振
回路から送られてくるタイミング信号によってピーク電
圧を検出し、このピーク電圧と基*1圧との差を自動利
得制御電圧としてオートマチックゲインコントロール増
幅回路に入力し、オートマチックゲインコントロール増
@回路の出力信号をコンパレータ回路に入力することに
よってサーボパルスを発生している。
出したサーボ信号からサーボパルスを発生するための従
来の磁気ディスク装置のサーボパルス発生回路は、磁気
ディスク装置の電源を投入すると、あらかじめ決められ
ているテークを制御用のマイクロコンピュータによって
デジタルアナログ変換回路に入力してその結果として基
準電圧を得、磁気ディスクから読出したサーボ信号を自
動利得制御増幅回路(オートマチックゲインコントロー
ル増幅回路)によって増幅された信号から位相同期発振
回路から送られてくるタイミング信号によってピーク電
圧を検出し、このピーク電圧と基*1圧との差を自動利
得制御電圧としてオートマチックゲインコントロール増
幅回路に入力し、オートマチックゲインコントロール増
@回路の出力信号をコンパレータ回路に入力することに
よってサーボパルスを発生している。
上述したような従来の磁気ディスク装置のサーボパルス
発生回路は、磁気ディスク装置の電源を投入しなときは
位相同期発振回路の位相同期動作が完了していないため
、ピーク電圧を検出するタイミングが規定通りではなく
、また入力したサーボ信号のレベルも一定でないため、
デジタルアナログ変換回路からの基準電圧が常時最適な
値を保つことができない。このためオートマチックゲイ
ンコントロール増幅回路の自動利得制御電圧が不規則な
値となり、オートマチックゲインコントロール増幅回路
の出力が大きくなりすぎたり小さくなりすぎたりするた
め、コンパレータ回路によって正しいサーボパルスを発
生することが不可能になり、位相同期発振回路が位相同
期を行うことができなくなるという欠点がある。
発生回路は、磁気ディスク装置の電源を投入しなときは
位相同期発振回路の位相同期動作が完了していないため
、ピーク電圧を検出するタイミングが規定通りではなく
、また入力したサーボ信号のレベルも一定でないため、
デジタルアナログ変換回路からの基準電圧が常時最適な
値を保つことができない。このためオートマチックゲイ
ンコントロール増幅回路の自動利得制御電圧が不規則な
値となり、オートマチックゲインコントロール増幅回路
の出力が大きくなりすぎたり小さくなりすぎたりするた
め、コンパレータ回路によって正しいサーボパルスを発
生することが不可能になり、位相同期発振回路が位相同
期を行うことができなくなるという欠点がある。
本発明が解決しようとする課題、換言すれば本発明の目
的は、上述のような従来の磁気ディスク装置のサーボパ
ルス発生回路の欠点を解消して、位相同期発振回路の位
相同期動作が完了していないためにピーク電圧を検出す
るタイミングが規定通りでないとき、または入力したサ
ーボ信号のレベルが一定でないとき、デジタルアナログ
変換回路からの基準電圧が常時最適な値を保持できるよ
うにして、オートマチックゲインコントロール増幅回路
の自動利得制御電圧が適切な値となり、オートマチック
ゲインコントロール増@回路の出力が大きくなりすぎた
り小さくなりすぎたりしないようにして、コンパレータ
回路によって正しいサーボパルスを発生することが可能
なサーボパルス発生回路を提供することにある。
的は、上述のような従来の磁気ディスク装置のサーボパ
ルス発生回路の欠点を解消して、位相同期発振回路の位
相同期動作が完了していないためにピーク電圧を検出す
るタイミングが規定通りでないとき、または入力したサ
ーボ信号のレベルが一定でないとき、デジタルアナログ
変換回路からの基準電圧が常時最適な値を保持できるよ
うにして、オートマチックゲインコントロール増幅回路
の自動利得制御電圧が適切な値となり、オートマチック
ゲインコントロール増@回路の出力が大きくなりすぎた
り小さくなりすぎたりしないようにして、コンパレータ
回路によって正しいサーボパルスを発生することが可能
なサーボパルス発生回路を提供することにある。
本発明の磁気ディスク装置のサーボパルス発生回路は、
電圧によって利得を制御可能な自動利得制御増幅回路と
、前記自動利得制御増幅回路の出力信号の振幅が一定値
以上になったときハイレベルとなるロジック信号を出力
するコンパレータ回路と、前記コンパレータ回路の出力
信号と位相同期を行う位相同期発振回路と、前記自動利
得制御増幅回路の出力信号の振幅のピーク値を前記位相
同期発振回路の出力信号によって検出するピーク検出回
路と、ロジックデータによって出力信号の電圧を制御可
能なデジタルアナログ変換回路と、前記ピーク検出回路
からの出力信号と前記デジタルアナログ変換回路の出力
信号の電子の差を前記自動利得制御増幅回路に制al電
圧として出力する演算増幅回路と、前記位相同期発振回
路の位相同期動作の開始から終了までの時間を監視する
タイマー回路と、前記デジタルアナログ変換回路と前記
位相同期発振回路と前記タイマー回路の動作を制御する
マイクロコンピュータとを備えている。
電圧によって利得を制御可能な自動利得制御増幅回路と
、前記自動利得制御増幅回路の出力信号の振幅が一定値
以上になったときハイレベルとなるロジック信号を出力
するコンパレータ回路と、前記コンパレータ回路の出力
信号と位相同期を行う位相同期発振回路と、前記自動利
得制御増幅回路の出力信号の振幅のピーク値を前記位相
同期発振回路の出力信号によって検出するピーク検出回
路と、ロジックデータによって出力信号の電圧を制御可
能なデジタルアナログ変換回路と、前記ピーク検出回路
からの出力信号と前記デジタルアナログ変換回路の出力
信号の電子の差を前記自動利得制御増幅回路に制al電
圧として出力する演算増幅回路と、前記位相同期発振回
路の位相同期動作の開始から終了までの時間を監視する
タイマー回路と、前記デジタルアナログ変換回路と前記
位相同期発振回路と前記タイマー回路の動作を制御する
マイクロコンピュータとを備えている。
すなわち、本発明の磁気ディスク装置のサーボパルス発
生回路は、サーボ信号を入力し制御電圧によってその利
得を制御する自動利得制御増幅回路と、前記自動利得制
御増幅回路の出力信号の振幅が一定値以上になったとき
ハイレベルとなるロジック信号を出力するコンパレータ
回路と、前記コンパレータ回路の出力信号に対する位相
同期動作を行う位相同期発振回路と、前記自動利得制御
増幅回路の出力信号の振幅のピーク値を前記位相同期発
振回路の出力信号によって検出するピーク検出回路と、
入力するロジックデータによって出力信号の電圧を変え
るデジタルアナログ変換回路と、前記ピーク検出回路か
らの出力信号と前記デジタルアナログ変換回路の出力信
号との電圧の差を前記自動利得制御増幅回路に前記M復
電圧として出力する演算増幅回路と、前記位相同期発振
回路の位相同期動作の開始から終了までの時間を監視す
るタイマー回路と、前記デジタルアナログ変換回路に対
して前記ロジックデータを供給し前記位相同期発振回路
に対して位相同期スタート信号を供給し前記タイマー回
路に対してその動作の開始を指令するマイクロコンピュ
ータとを備えている。
生回路は、サーボ信号を入力し制御電圧によってその利
得を制御する自動利得制御増幅回路と、前記自動利得制
御増幅回路の出力信号の振幅が一定値以上になったとき
ハイレベルとなるロジック信号を出力するコンパレータ
回路と、前記コンパレータ回路の出力信号に対する位相
同期動作を行う位相同期発振回路と、前記自動利得制御
増幅回路の出力信号の振幅のピーク値を前記位相同期発
振回路の出力信号によって検出するピーク検出回路と、
入力するロジックデータによって出力信号の電圧を変え
るデジタルアナログ変換回路と、前記ピーク検出回路か
らの出力信号と前記デジタルアナログ変換回路の出力信
号との電圧の差を前記自動利得制御増幅回路に前記M復
電圧として出力する演算増幅回路と、前記位相同期発振
回路の位相同期動作の開始から終了までの時間を監視す
るタイマー回路と、前記デジタルアナログ変換回路に対
して前記ロジックデータを供給し前記位相同期発振回路
に対して位相同期スタート信号を供給し前記タイマー回
路に対してその動作の開始を指令するマイクロコンピュ
ータとを備えている。
次に本発明の実施例について図面を参照して説明する。
第1図は本発明の一実施例を示すブロック図である。
第1図の実施例は、自動利得MfM増幅回路(オートマ
チックゲインコントロール増幅回路)1と、コンパレー
タ回路2と、位相同期発振回路3と、ピーク検出回路4
と、演算増幅回路5と、デジタルアナログ変換回路6と
、マイクロコンピュータ7と、タイマー回路10とを備
えている。
チックゲインコントロール増幅回路)1と、コンパレー
タ回路2と、位相同期発振回路3と、ピーク検出回路4
と、演算増幅回路5と、デジタルアナログ変換回路6と
、マイクロコンピュータ7と、タイマー回路10とを備
えている。
サーボ信号入力端子9はオートマチックゲインコントロ
ール増幅回路1に接続され、オートマチックゲインコン
トロール増幅回路1はコンパレータ回路2とピーク検出
回路4とに接続され、ピーク検出回路4は演算増幅回路
5に接続され、コンパレータ回路2は位相同期発振回路
3と位相同期完了信号出力端子8とに接続され、位相同
期発振回路3はピーク検出回路4とタイマー回路10と
に接続され、タイマー回路10はマイクロコンピュータ
7に接続され、マイクロコンピュータ7は位相同期発振
回路3とデジタルアナログ変換回路6とタイマー回路1
0とに接続され、デジタルアナログ変換回路6は演算増
幅回路5に接続され、演算増幅回路5はオートマチック
ゲインコントロール増幅回路1に接続されている。
ール増幅回路1に接続され、オートマチックゲインコン
トロール増幅回路1はコンパレータ回路2とピーク検出
回路4とに接続され、ピーク検出回路4は演算増幅回路
5に接続され、コンパレータ回路2は位相同期発振回路
3と位相同期完了信号出力端子8とに接続され、位相同
期発振回路3はピーク検出回路4とタイマー回路10と
に接続され、タイマー回路10はマイクロコンピュータ
7に接続され、マイクロコンピュータ7は位相同期発振
回路3とデジタルアナログ変換回路6とタイマー回路1
0とに接続され、デジタルアナログ変換回路6は演算増
幅回路5に接続され、演算増幅回路5はオートマチック
ゲインコントロール増幅回路1に接続されている。
次に、上述のように構成した本実施例の動作について説
明する。
明する。
磁気ディスク装置に電源を投入すると、サーボ信号入力
端子9からサーボ信号が入力する。マイクロコンピュー
タ7は、あらかじめ定めであるデータをデジタルアナロ
グ変換回路6に入力し、デジタルアナログ変換回路6は
基準電圧を演算増幅回路5に供給する。このとき位相同
期発振回路3が位相同期動作が完了していないため、ピ
ーク検出回路4の出力は適当な電圧を検出しており、そ
の結果演算増幅回路5の出力も適当な値になっている。
端子9からサーボ信号が入力する。マイクロコンピュー
タ7は、あらかじめ定めであるデータをデジタルアナロ
グ変換回路6に入力し、デジタルアナログ変換回路6は
基準電圧を演算増幅回路5に供給する。このとき位相同
期発振回路3が位相同期動作が完了していないため、ピ
ーク検出回路4の出力は適当な電圧を検出しており、そ
の結果演算増幅回路5の出力も適当な値になっている。
従って、オートマチックゲインコントロール増幅回路1
は適当なゲインとなり、その出力信号は、適当な振幅の
信号となっている。
は適当なゲインとなり、その出力信号は、適当な振幅の
信号となっている。
このときのオートマチックゲインコントロール増幅回路
1の出力信号がコンパレータ回路2にとって比較動作可
能な振幅であるときは、コンパレータ回路2は目的のサ
ーボパルスを出力し、位相同期発振回路3は、マイクロ
コンピュータ7からの位相同期スタート信号によって位
相同期動作を開始して規定の時間内にその動作を完了す
る。
1の出力信号がコンパレータ回路2にとって比較動作可
能な振幅であるときは、コンパレータ回路2は目的のサ
ーボパルスを出力し、位相同期発振回路3は、マイクロ
コンピュータ7からの位相同期スタート信号によって位
相同期動作を開始して規定の時間内にその動作を完了す
る。
しかしながら、サーボ信号入力端子9から入力するサー
ボ信号の振幅が変動すると、あらがじめ定めであるデー
タをマイクロコンピュータ7からデジタルアナログ変換
回路6に入力して基準電圧を発生させたのでは、オート
マチックゲインコントロール増幅回路1の出力信号の振
幅がか大きくなりすぎなり小さくなりすぎたりして、コ
ンパレータ回路2が目的のサーボパルスを発生できなく
なる。このため、位相同期発振回路3がマイクロコンピ
ュータ7からの位相同期スタート信号によって位相同期
動作を開始しても、規定の時間内にその動作を完了でき
なくなる。このとき、タイマー回路10は、アラーム信
号をマイクロコンピュータ7に送出する。マイクロコン
ピュータ7は、このアラーム信号を受信すると、デジタ
ルアナログ変換回路6に送るデータを変更し、再度位相
同期スタート信号を位相同期発振回路3に送出して位相
同期動作を開始させる。以下この動作を繰返し行い、位
相同期動作を完了して位相同期完了信号がアクティブに
なるまでマイクロコンピュータ7からデジタルアナログ
変換回路6に送るデータを変更する。
ボ信号の振幅が変動すると、あらがじめ定めであるデー
タをマイクロコンピュータ7からデジタルアナログ変換
回路6に入力して基準電圧を発生させたのでは、オート
マチックゲインコントロール増幅回路1の出力信号の振
幅がか大きくなりすぎなり小さくなりすぎたりして、コ
ンパレータ回路2が目的のサーボパルスを発生できなく
なる。このため、位相同期発振回路3がマイクロコンピ
ュータ7からの位相同期スタート信号によって位相同期
動作を開始しても、規定の時間内にその動作を完了でき
なくなる。このとき、タイマー回路10は、アラーム信
号をマイクロコンピュータ7に送出する。マイクロコン
ピュータ7は、このアラーム信号を受信すると、デジタ
ルアナログ変換回路6に送るデータを変更し、再度位相
同期スタート信号を位相同期発振回路3に送出して位相
同期動作を開始させる。以下この動作を繰返し行い、位
相同期動作を完了して位相同期完了信号がアクティブに
なるまでマイクロコンピュータ7からデジタルアナログ
変換回路6に送るデータを変更する。
以上説明したように、本発明の磁気デ青スク装置のサー
ボパルス発生回路は1位相同期発振回路が位相同期動作
を完了するまで、当初に設定した値から種々の値に変更
し、演算増幅回路に供給する基準電圧を変更することに
よってオートマチックゲインコントロール増幅回路のゲ
インを変え、オートマチックゲインコントロール増幅回
路の出力信号の振幅を適切な値としてコンパレータ回路
から目的のサーボパルスを発生することができるという
効果がある。
ボパルス発生回路は1位相同期発振回路が位相同期動作
を完了するまで、当初に設定した値から種々の値に変更
し、演算増幅回路に供給する基準電圧を変更することに
よってオートマチックゲインコントロール増幅回路のゲ
インを変え、オートマチックゲインコントロール増幅回
路の出力信号の振幅を適切な値としてコンパレータ回路
から目的のサーボパルスを発生することができるという
効果がある。
第1図は本発明の一実施例を示すブロック図である。
1・・・・・・自動利得制御増幅回路(オートマチック
ゲインコントロール増幅回路)、2・・・・・・コンパ
レータ回路、3・・・・・・位相同期発振回路、4・・
・・・・ピーク検出回路、5・・・・・・演算増幅回路
、6・・・・・・デジタルアナログ変換回路、7・・・
・・・マイクロコンピュータ、8・・・・・・位相同期
完了信号出力端子、9・・−・・・サーボ信号入力端子
、10・・・・−・タイマー回路。
ゲインコントロール増幅回路)、2・・・・・・コンパ
レータ回路、3・・・・・・位相同期発振回路、4・・
・・・・ピーク検出回路、5・・・・・・演算増幅回路
、6・・・・・・デジタルアナログ変換回路、7・・・
・・・マイクロコンピュータ、8・・・・・・位相同期
完了信号出力端子、9・・−・・・サーボ信号入力端子
、10・・・・−・タイマー回路。
Claims (1)
- 【特許請求の範囲】 1、電圧によって利得を制御可能な自動利得制御増幅回
路と、前記自動利得制御増幅回路の出力信号の振幅が一
定値以上になったときハイレベルとなるロジック信号を
出力するコンパレータ回路と、前記コンパレータ回路の
出力信号と位相同期を行う位相同期発振回路と、前記自
動利得制御増幅回路の出力信号の振幅のピーク値を前記
位相同期発振回路の出力信号によって検出するピーク検
出回路と、ロジックデータによって出力信号の電圧を制
御可能なデジタルアナログ変換回路と、前記ピーク検出
回路からの出力信号と前記デジタルアナログ変換回路の
出力信号の電圧の差を前記自動利得制御増幅回路に制御
電圧として出力する演算増幅回路と、前記位相同期発振
回路の位相同期動作の開始から終了までの時間を監視す
るタイマー回路と、前記デジタルアナログ変換回路と前
記位相同期発振回路と前記タイマー回路の動作を制御す
るマイクロコンピュータとを備えることを特徴とする磁
気ディスク装置のサーボパルス発生回路。 2、サーボ信号を入力し制御電圧によつてその利得を制
御する自動利得制御増幅回路と、前記自動利得制御増幅
回路の出力信号の振幅が一定値以上になったときハイレ
ベルとなるロジック信号を出力するコンパレータ回路と
、前記コンパレータ回路の出力信号に対する位相同期動
作を行う位相同期発振回路と、前記自動利得制御増幅回
路の出力信号の振幅のピーク値を前記位相同期発振回路
の出力信号によって検出するピーク検出回路と、入力す
るロジックデータによって出力信号の電圧を変えるデジ
タルアナログ変換回路と、前記ピーク検出回路からの出
力信号と前記デジタルアナログ変換回路の出力信号との
電圧の差を前記自動利得制御増幅回路に前記制御電圧と
して出力する演算増幅回路と、前記位相同期発振回路の
位相同期動作の開始から終了までの時間を監視するタイ
マー回路と、前記デジタルアナログ変換回路に対して前
記ロジックデータを供給し前記位相同期発振回路に対し
て位相同期スタート信号を供給し前記タイマー回路に対
してその動作の開始を指令するマイクロコンピュータと
を備えることを特徴とする磁気ディスク装置のサーボパ
ルス発生回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19175190A JPH0476871A (ja) | 1990-07-19 | 1990-07-19 | 磁気ディスク装置のサーボパルス発生回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP19175190A JPH0476871A (ja) | 1990-07-19 | 1990-07-19 | 磁気ディスク装置のサーボパルス発生回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0476871A true JPH0476871A (ja) | 1992-03-11 |
Family
ID=16279899
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP19175190A Pending JPH0476871A (ja) | 1990-07-19 | 1990-07-19 | 磁気ディスク装置のサーボパルス発生回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0476871A (ja) |
-
1990
- 1990-07-19 JP JP19175190A patent/JPH0476871A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0295710A1 (en) | Driving apparatus for brush-less motor | |
US4376914A (en) | Motor control device | |
JP2002025202A (ja) | クロック抽出回路 | |
GB2258960A (en) | Power saving frequency synthesiser with fast pull-in feature | |
EP1581972B1 (en) | A resonance control apparatus for a piezoelectrical device based on phase sensitive detection | |
JPH0476871A (ja) | 磁気ディスク装置のサーボパルス発生回路 | |
JP2691011B2 (ja) | 超音波振動子の駆動装置 | |
US5357338A (en) | Path length controller with offset bias for a ring laser gyro | |
JP2944600B2 (ja) | 冷却温度制御回路 | |
JPH0741217Y2 (ja) | Pll回路 | |
JPS5832412B2 (ja) | 回転制御系における位相同期用基準信号形成方式 | |
JP2643252B2 (ja) | ブラシレスモータの駆動装置 | |
KR950007432B1 (ko) | Pll 서어보 제어회로 | |
KR20020044191A (ko) | 클럭 동기화 장치의 듀티 보정 회로 | |
JP2643223B2 (ja) | ブラシレスモータの駆動装置 | |
JP3516664B2 (ja) | 基準クロック発生装置 | |
JPS6284472A (ja) | 基準信号発生回路 | |
JPH0442471A (ja) | 位相同期発振回路 | |
KR0170310B1 (ko) | 주파수 자동 조정 전압제어발진 장치 | |
JP2604914B2 (ja) | モータの速度制御装置 | |
KR960008220B1 (ko) | 오디오 장치의 음량 자동조절장치 | |
JPH0376427A (ja) | Pll回路 | |
JPS6260484A (ja) | モ−タの速度制御装置 | |
JP2502577B2 (ja) | ブラシレスモ−タの駆動装置 | |
JPH0831124A (ja) | クロック発生方法及び磁気ディスク装置 |