JPH0475469U - - Google Patents
Info
- Publication number
- JPH0475469U JPH0475469U JP11767690U JP11767690U JPH0475469U JP H0475469 U JPH0475469 U JP H0475469U JP 11767690 U JP11767690 U JP 11767690U JP 11767690 U JP11767690 U JP 11767690U JP H0475469 U JPH0475469 U JP H0475469U
- Authority
- JP
- Japan
- Prior art keywords
- synchronization signal
- signal
- electronic device
- voltage controlled
- controlled oscillator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000005855 radiation Effects 0.000 claims description 6
- 230000001360 synchronised effect Effects 0.000 claims description 4
- 239000013078 crystal Substances 0.000 claims 1
- 238000001228 spectrum Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
Landscapes
- Synchronizing For Television (AREA)
- Closed-Circuit Television Systems (AREA)
- Measurement Of Velocity Or Position Using Acoustic Or Ultrasonic Waves (AREA)
- Ultra Sonic Daignosis Equipment (AREA)
Description
第1図はこの考案の第1の実施例を示す不要輻
射雑音を抑圧できる電子装置の概略構成図、第2
図は本考案の第2の実施例を説明する概略構成図
、第3図は本考案の第3の実施例を説明する概略
構成図である。 図において、1はVCXO、2はダウンカウン
タ、3はTV同期信号発生部、4は同期性波形発
生回路、5はXO、6は位相変調手段である。
射雑音を抑圧できる電子装置の概略構成図、第2
図は本考案の第2の実施例を説明する概略構成図
、第3図は本考案の第3の実施例を説明する概略
構成図である。 図において、1はVCXO、2はダウンカウン
タ、3はTV同期信号発生部、4は同期性波形発
生回路、5はXO、6は位相変調手段である。
Claims (1)
- 【実用新案登録請求の範囲】 (1) クロツク信号により、動作する電子装置に
おいて、 前記クロツク信号を発生する電圧制御発振器と
、 前記電圧制御発振器発信器から出力されるクロ
ツク信号を所定数カウントダウンして、少なくと
も1つの同期信号を作成して出力するカウンタと
、 前記同期信号に基づいて、その同期信号と同期
性があり、少なくとものこぎり波の同期性アナロ
グ信号を前記電圧制御発振器に出力して、前記ク
ロツク信号の周波数を制御させ、前記クロツク信
号を用いる電子回路の不要輻射雑音の輝線スペク
トラムを拡幅又は分散化させる同期性信号出力手
段と を有することを特徴とする不要輻射雑音を抑圧し
た電子装置。 (2) 前記同期信号を入力してTV同期信号を作
成するTV同期信号作成手段を有することを特徴
とする請求項1記載の不要輻射雑音を抑圧した電
子装置。 (3) 前記同期性アナログ信号は、前記電圧制御
発振器の出力をクロツクとして発生される疑似ラ
ンダム信号をフイルタ処理したことを特徴とする
請求項1記載の不要輻射雑音を抑圧した電子装置
。 (4) 前記電圧制御発振器に代えて、一定周波数
の水晶発振器とし、その出力を位相変調すること
を特徴とする請求項1記載の不要輻射雑音を抑圧
した電子装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11767690U JPH0475469U (ja) | 1990-11-13 | 1990-11-13 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP11767690U JPH0475469U (ja) | 1990-11-13 | 1990-11-13 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0475469U true JPH0475469U (ja) | 1992-07-01 |
Family
ID=31865577
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP11767690U Pending JPH0475469U (ja) | 1990-11-13 | 1990-11-13 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0475469U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003101408A (ja) * | 2001-09-21 | 2003-04-04 | Citizen Watch Co Ltd | 発振器 |
-
1990
- 1990-11-13 JP JP11767690U patent/JPH0475469U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003101408A (ja) * | 2001-09-21 | 2003-04-04 | Citizen Watch Co Ltd | 発振器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1094381A3 (en) | Self-modulated type clock generating circuit | |
AU1094199A (en) | Phase-locked loop and method for automatically locking to a variable input frequency | |
ES2004520A6 (es) | Un generador de ruido que comprende oscilador controlado en tension para engendrar una senal de ruido o perturbacion | |
JPH0475469U (ja) | ||
CA2192881A1 (en) | PLL Circuit and Noise Reduction Means for PLL Circuit | |
GB2301499A (en) | Adjustable frequency synthesizer | |
TW331055B (en) | Phase locked loop having DC level capture circuit | |
JP2000106638A5 (ja) | ||
ES2104871T3 (es) | Procedimiento y dispositivo de control de modo de funcionamiento de un bucle de enclavamiento de fase numerica. | |
ATE304241T1 (de) | Frequenzregelkreis, taktwiederherstellungsschaltung und empfänger | |
JPH048707Y2 (ja) | ||
JPS62279713A (ja) | 56KHzクロツク発生回路 | |
KR940005961B1 (ko) | 자동 차량 추적장치용 2중 주파수 발생회로 | |
JP3316364B2 (ja) | 表示クロック発生回路 | |
JPH0722937Y2 (ja) | 画像信号記憶回路 | |
JPS5964928A (ja) | 集積回路 | |
JPS5952499U (ja) | 電子時計 | |
JPH0466746U (ja) | ||
JPS59100336U (ja) | デイジタル装置用クロツクパルス発生回路 | |
JPS59111335U (ja) | 信号発生装置 | |
JPH0244443U (ja) | ||
JPS59104636U (ja) | 周波数シンセサイザ | |
ATE175825T1 (de) | Phasenregelschleife mit zusätzlichem frequenzdiskriminator | |
JPS56158549A (en) | Pusedo random noise pulse train synchronizing circuit | |
JPS588240U (ja) | 位相同期回路 |