JPH0448764U - - Google Patents
Info
- Publication number
- JPH0448764U JPH0448764U JP9214490U JP9214490U JPH0448764U JP H0448764 U JPH0448764 U JP H0448764U JP 9214490 U JP9214490 U JP 9214490U JP 9214490 U JP9214490 U JP 9214490U JP H0448764 U JPH0448764 U JP H0448764U
- Authority
- JP
- Japan
- Prior art keywords
- resolution
- display lamp
- decoder
- switching
- control signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 10
Landscapes
- Facsimiles In General (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
第1図はこの考案の一実施例によるフアクシミ
リ装置の解像度表示ランプ切換回路図、第2図は
上記第1図の中のスイツチクロツク信号、解像度
切換制御信号、及びバイナリカウンタの入出力信
号の間のタイミング関係を示す図、第3図は上記
第1図の中のBCD−to−Decimalデコ
ーダーの入出力信号間のタイミング関係を示す図
、第4図は第1図のBCD−to−Decima
lデコーダーの出力信号と各解像度表示ランプ切
換制御信号とのタイミング関係を示す図、第5図
はマスタークロツク信号とバイナリカウンタ用リ
セツト信号とのタイミング関係を示す図、第6図
、第7図はこの考案の他の実施例を示す解像度表
示ランプ切換回路図、第8図は従来のフアクシミ
リ装置の解像度表示ランプ切換回路図、第9図は
第8図に示す回路図中の各信号のタイミング関係
図である。 図において、9は中間調表示ランプ制御信号、
10〜12は表示ランプ制御信号、13はシユミ
ツトトリガのインバータゲート、14はD−タイ
プのフリツプフロツプゲート、15はバイナリカ
ウンタ、16はBCD−to−Decimalデ
コーダー、17,18はD−タイプのフリツプフ
ロツプゲート、19は2−to−4デコーダー、
20は解像度切換制御信号RSLS、21はスイ
ツチクロツク信号SWCLK、22はリセツト信
号、23はマスタークロツク信号MC
LKである。なお、図中、同一符号は同一、また
は相当部分を示す。
リ装置の解像度表示ランプ切換回路図、第2図は
上記第1図の中のスイツチクロツク信号、解像度
切換制御信号、及びバイナリカウンタの入出力信
号の間のタイミング関係を示す図、第3図は上記
第1図の中のBCD−to−Decimalデコ
ーダーの入出力信号間のタイミング関係を示す図
、第4図は第1図のBCD−to−Decima
lデコーダーの出力信号と各解像度表示ランプ切
換制御信号とのタイミング関係を示す図、第5図
はマスタークロツク信号とバイナリカウンタ用リ
セツト信号とのタイミング関係を示す図、第6図
、第7図はこの考案の他の実施例を示す解像度表
示ランプ切換回路図、第8図は従来のフアクシミ
リ装置の解像度表示ランプ切換回路図、第9図は
第8図に示す回路図中の各信号のタイミング関係
図である。 図において、9は中間調表示ランプ制御信号、
10〜12は表示ランプ制御信号、13はシユミ
ツトトリガのインバータゲート、14はD−タイ
プのフリツプフロツプゲート、15はバイナリカ
ウンタ、16はBCD−to−Decimalデ
コーダー、17,18はD−タイプのフリツプフ
ロツプゲート、19は2−to−4デコーダー、
20は解像度切換制御信号RSLS、21はスイ
ツチクロツク信号SWCLK、22はリセツト信
号、23はマスタークロツク信号MC
LKである。なお、図中、同一符号は同一、また
は相当部分を示す。
Claims (1)
- フアクシミリ装置の操作パネル上の解像度表示
ランプの切換方式として、中間調処理を示す中間
調表示ランプと上記解像度ランプとの連動させる
ための2種類のクロツク駆動による制御部を設け
、解像度切換制御信号をカウントするバイナリー
カウンタ用リセツト回路部に2−to−4デコー
ダーを備えた解像度表示ランプの切換回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9214490U JPH0448764U (ja) | 1990-08-29 | 1990-08-29 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9214490U JPH0448764U (ja) | 1990-08-29 | 1990-08-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0448764U true JPH0448764U (ja) | 1992-04-24 |
Family
ID=31828378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9214490U Pending JPH0448764U (ja) | 1990-08-29 | 1990-08-29 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0448764U (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59204376A (ja) * | 1983-05-09 | 1984-11-19 | Fuji Xerox Co Ltd | フアクシミリ装置 |
JPS63264387A (ja) * | 1987-04-21 | 1988-11-01 | Nec Corp | プリンタ装置 |
JPH01127297A (ja) * | 1987-11-12 | 1989-05-19 | Toshiba Corp | 記録装置 |
-
1990
- 1990-08-29 JP JP9214490U patent/JPH0448764U/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59204376A (ja) * | 1983-05-09 | 1984-11-19 | Fuji Xerox Co Ltd | フアクシミリ装置 |
JPS63264387A (ja) * | 1987-04-21 | 1988-11-01 | Nec Corp | プリンタ装置 |
JPH01127297A (ja) * | 1987-11-12 | 1989-05-19 | Toshiba Corp | 記録装置 |