JPH04302173A - 薄膜ダイオード - Google Patents

薄膜ダイオード

Info

Publication number
JPH04302173A
JPH04302173A JP6688391A JP6688391A JPH04302173A JP H04302173 A JPH04302173 A JP H04302173A JP 6688391 A JP6688391 A JP 6688391A JP 6688391 A JP6688391 A JP 6688391A JP H04302173 A JPH04302173 A JP H04302173A
Authority
JP
Japan
Prior art keywords
thin film
semiconductor layer
diode
electrode
metal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP6688391A
Other languages
English (en)
Inventor
Terukazu Kokubo
輝一 小久保
Junichi Okubo
純一 大久保
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
JSR Corp
Original Assignee
Japan Synthetic Rubber Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Synthetic Rubber Co Ltd filed Critical Japan Synthetic Rubber Co Ltd
Priority to JP6688391A priority Critical patent/JPH04302173A/ja
Publication of JPH04302173A publication Critical patent/JPH04302173A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Electrodes Of Semiconductors (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、液晶表示装置に使用す
るアクティブ素子,ハイブリッドICなどのダイオード
アレーに使用されるダイオードに関する。
【0002】
【従来の技術】近年、液晶,エレクトロルミネセンス(
EL),エレクトロクロミズムなどの表示要素を用いた
マトリックス型表示装置において、高密度および高画素
数でかつ高いコントラストの表示品質を得るために、ア
クティブマトリックス型液晶表示素子が注目されている
【0003】また、電子回路用基板において、高密度の
実装を行うために、基板上にスイッチ素子を直接かつ容
易に形成する方法が知られている。
【0004】上述のような基板に直接形成されるスイッ
チ素子には、多結晶シリコン(p−Si)またはアモル
ファスシリコン(a−Si)を用いた薄膜トランジスタ
(TFT)およびダイオードが知られている。この様な
シリコンを用いたスイッチ素子を形成するためには、複
雑で高価な真空成膜装置が必要であり、形成に必要なプ
ロセスも複雑であり、従ってより容易に形成できるスイ
ッチ素子の形成法が望まれている。
【0005】またスイッチ素子のうち、ダイオードは最
も基本的なものであり、かつ利用価値が高いものである
。このダイオードを形成する材料としては、カルコゲナ
イド,ゲルマニウム,炭化ケイ素,上述のシリコンなど
の半導体の他に、金属酸化物半導体があげられる。この
金属酸化物半導体の中でも有望な酸化亜鉛は、n型半導
体としての性質を示す。
【0006】
【発明が解決しようとする課題】酸化亜鉛を用いたダイ
オードは、酸化亜鉛と金属電極間に形成されるショット
キー接合によるものと言われているが、詳細に関しては
不明の点も多く、またダイオードとして使用する場合、
雰囲気ガスの影響を受けやすく、実用に際し満足できる
ものではない。
【0007】本発明の目的は、製造が容易で、かつ安定
した非線形性を持つダイオードを提供することにある。
【0008】
【課題を解決するための手段】本発明者等は酸化亜鉛と
仕事関数が5eV以上の金属を接触させたダイオードに
優れた電気特性があることを見いだし、かつダイオード
の構造を変えることにより、安定したダイオードの非線
形特性がえられることを知見し、本発明を完成するに至
った。すなわち、本発明の薄膜ダイオードは、絶縁性基
板上に形成された仕事関数が5eV以上の金属からなる
接合形成電極と、該接合形成電極上に形成された酸化亜
鉛を主成分とする半導体層と、該半導体層の上に形成さ
れたオーミック電極とを有し、前記接合形成電極が前記
半導体層によって覆われ実質的に外気より遮断されてい
ることを特徴とする。
【0009】図1は、本発明による薄膜ダイオードの構
造を示す模式的断面図である。
【0010】本発明において基板4とは電気絶縁性基板
、あるいは接合形成電極3とオーミック接触する導電性
材料で、例えばガラス,エポキシ樹脂,ポリエステル,
ポリウレタン,ポリイミドなどの絶縁性材料あるいは金
,ニッケルなどの導電性材料からなる。
【0011】接合形成電極3は仕事関数が5eV以上の
金属からなり、具体的には金,白金,ニッケル,パラジ
ウム,タングステン,オスミウム,イリジウム,コバル
トなどの何れか、もしくはそれらの合金からなる。これ
らのうち、金,白銀,ニッケル,パラジウムもしくはこ
れらの合金が好ましい。また、それぞれの金属、あるい
は合金成分となる個々の金属の純度は99.9%以上で
、99.9999%以上の純度が好ましく、特にアルカ
リ金属不純物の濃度は100ppm以下であることが好
ましい。アルカリ金属濃度が100ppmを越えると、
安定したダイオードの非線形特性が得られない。
【0012】半導体層2は酸化亜鉛で、純度は99.9
9%以上であることが好ましい。また、半導体層の導電
性を上げる目的からn型のドーパントとして前記酸化亜
鉛に、例えばアルミニウム,インジウムなどを5原子%
以下程度加えても良い。
【0013】オーミック電極1は、半導体層との間にオ
ーミック接触が形成される材料でなければならない。こ
のようなオーミック電極の材料としては、インジウム,
スズ,銀,タンタルまたはインジウム−スズ酸化物など
を例示することができる。
【0014】上記半導体層2の厚さは、通常、0.01
〜10μm、好ましくは0.1〜10μmである。この
半導体層が薄すぎると欠陥が生じやすく、厚すぎるとダ
イオードとしての抵抗が大きくなり過ぎる。また、オー
ミック電極1および接合形成電極3の厚さは、各々、通
常0.01〜10μmである。これらの電極が薄すぎる
と欠陥が生じ易くなり、厚すぎると電極の剥離が生じや
すくなる。
【0015】本発明における接合形成電極,半導体層ま
たはオーミック電極は、例えば塗布熱分解法,電解メッ
キ法,無電解メッキ法,スプレー法といった湿式成膜プ
ロセス、または蒸着法、スパッタリング法といった真空
成膜プロセスの中から選ばれる何れかの方法によって形
成される。ここで、塗布熱分解法とは金属成分を含む有
機あるいは無機材料からなるインクペーストを基板上に
スピンコート、またはスクリーン印刷,オフセット印刷
などにより塗布を行い、その後熱処理を施すことにより
有機成分を焼失、あるいは熱分解させ該金属酸化物薄膜
や金属薄膜を形成する方法をいう。電解メッキ法とは金
属イオンを含む溶液(非水溶液または溶融塩を含む)中
で直流電流を流し、陰極面にイオンを放電させ金属薄膜
を得る方法を言う。無電解メッキ法とは外部から電気エ
ネルギーを供給することなしに、金属塩溶液中の金属イ
オンを、酸化還元反応または置換反応によって、基板上
に金属薄膜を析出させる方法を言う。スプレー法とは薄
膜成分を含む有機あるいは無機化合物の溶液をあらかじ
め高温加熱した基板上に噴霧状にして吹き付け薄膜を形
成する方法を言う。蒸着法とは薄膜成分を含む材料をタ
ンタルのボートやタングステンのバスケットに入れ真空
中で加熱し基板上に直接薄膜を形成する方法を言う。ス
パッタリング法とは不活性ガスの高周波(RF)あるい
はDCプラズマによって薄膜成分を含むターゲットから
基板上に直接薄膜を形成する方法で、磁場を用いてスパ
ッタ効率を高めたマグネトロンスパッタリング法、また
不活性ガス中にわずかの反応性ガスを加えたリアクティ
ブスパッタリング法などがある。以下順次各層に対する
製法を説明する。
【0016】接合形成電極3は、例えば次に示す■塗布
熱分解法、■無電解メッキ法、■蒸着法、■スパッタリ
ング法などによって形成される。
【0017】■  金,白金またはパラジウムの各ペー
スト、あるいはそれらの混成ペーストを基板4上に印刷
し熱処理を施すことにより、例えば空気中で基板温度4
00〜800℃で、30分〜2時間、好ましくは500
〜800℃で1〜2時間熱処理を施すことにより結晶性
の優れた接合形成用電極が形成される。
【0018】■  金属,ガラスなどの基板上にニッケ
ルを形成する場合、約90℃に加熱した硫酸ニッケル、
次亜りん酸ナトリウム、乳酸およびプロピオン酸を含む
酸性溶液に基板を浸せばよい。樹脂基板上にニッケルを
形成する場合、40℃〜50℃に加熱した硫酸ニッケル
,次亜りん酸ナトリウム,クエン酸ナトリウムおよび塩
化アンモニウムを含むアルカリ溶液に基板を浸せばよい
。 金の場合、93〜95℃に加熱した金シアン化ナトリウ
ム,クエン酸ナトリウム,塩化アンモニウムおよび次亜
りん酸ナトリウムを含む溶液にガラス基板を浸せばよい
【0019】■  基板上に、金,白金,ニッケル,パ
ラジウム、あるいはそれらの合金を蒸着することによっ
て接合形成電極が形成される。
【0020】■  金,白金,ニッケル,パラジウム、
あるいはそれらの合金からなるターゲットを希ガスを雰
囲気としたDCあるいはRFマグネトロンスパッタリン
グによってターゲットをスパッタし、基板上に堆積させ
ることにより薄膜電極が形成される。
【0021】半導体層2は例えば次に示す■スプレー法
または塗布熱分解法,■蒸着法,■スパッタリング法な
どによって形成される。
【0022】■  スプレー方法の原料としては、亜鉛
の無機塩類溶液、例えば0.01〜10モル/L程度の
塩化亜鉛水溶液、この溶液に過酸化水素、更にこの溶液
に塩酸を加えたものなど、亜鉛の有機塩類溶液、例えば
濃度0.01〜1モル/L程度の酢酸亜鉛の水溶液など
、亜鉛の有機塩類溶液、例えば濃度0.01〜1モル/
L程度となるように酢酸亜鉛,2−エチルヘキサン酸亜
鉛,ステアリン酸亜鉛などを、メタノール,エタノール
などのアルコール,ヘキシレングリコールなどの多価の
アルコール,ベンゼン,トルエン,ヘキサンなどの炭化
水素、あるいは酢酸ブチル,プロピオン酸ブチルなどの
エステルに溶解した有機溶液が挙げられる。
【0023】これらの溶液を接合形成電極上にスプレー
するか、あるいはこれらの溶液に増粘剤などを溶解させ
てペースト状にしたものを印刷し、例えば基板の温度を
100〜800℃で、15分〜8時間、好ましくは40
0〜800℃において1〜8時間熱処理を行い該基板上
で該金属化合物を熱分解させれば良い。
【0024】熱処理は金属化合物の熱分解あるいは酸化
分解を促進するために、空気などの酸化雰囲気中で行う
が、通常熱分解が完了した後、結晶性およびキャリアー
密度の制御を行う為に、窒素,アルゴンなどの不活性ガ
ス雰囲気あるいは真空中で再加熱を行う。
【0025】■  接合形成電極3上に酸化亜鉛の粉末
を原料として真空蒸着することによって、接合形成電極
上に酸素が過剰な非結晶状態の亜鉛と酸素からなる薄膜
を形成する。
【0026】この薄膜を結晶化させるためには、例えば
基板を空気中200〜800℃の温度で、30分〜3時
間、好ましくは400〜800℃で1〜3時間熱処理を
行えば良い。これにより酸化亜鉛からなる結晶化された
半導体層が得られる。
【0027】■  酸化亜鉛からなるターゲットを希ガ
ス雰囲気下のRFマグネトロンスパッタリングによって
スパッタし、接合形成電極層上に堆積させることにより
半導体層が形成される。
【0028】また、酸化亜鉛の結晶性を上げるために堆
積した薄膜を、例えば500℃で、1〜2時間熱処理し
ても良い。
【0029】オーミック電極1は、■塗布熱分解法,■
蒸着法,■スパッタリング法などによって形成される。
【0030】■  インジウム−スズ酸化物のコーティ
ング液を半導体層状にスピンコートあるいは印刷し、例
えば500℃で、1〜3時間熱処理を施すことによりイ
ンジウム−スズ酸化物からなるオーミック電極が形成さ
れる。
【0031】■半導体層上に、インジウム,錫,銀ある
いはそれらの合金を蒸着することによってオーミック電
極が形成される。
【0032】■  インジウム,錫,タンタル,銀また
はインジウム−スズ酸化物からなるターゲットを希ガス
雰囲気下のRFマグネトロンスパッタリングによってス
パッタし、半導体層上に堆積させることによりオーミッ
ク電極層が形成される。
【0033】なお、上記において、印刷法による成膜法
、あるいはマスクを使用した蒸着法やスパッタリング法
による成膜法以外では、薄膜形成後にエッチングなどに
より形成した薄膜のパターンを形成する必要がある。
【0034】
【実施例】本発明を以下実施例で説明するが、本発明は
下記の実施例によって限定されるものではない。
【0035】実施例1 真空プロセスによる薄膜ダイオードの製法(1)  無
アルカリガラス基板4上に接合電極形成用マスクを置き
、RFマグネトロンスパッタリングで接合形成電極とし
ての金電極3を形成した。
【0036】(2)  金電極3を形成した基板上に半
導体層形成用マスクを置き、RFマグネトロンスパッタ
リングで酸化亜鉛の半導体層2を形成し、500℃、2
時間空気中で熱処理を行った。
【0037】(3)  さらに、オーミック電極形成用
マスクを用い、RFマグネトロンスパッタリングによっ
て半導体層2上にオーミック電極としての銀電極1を形
成し、図1に示した薄膜ダイオードを得た。
【0038】得られたダイオードのI−V特性を測定し
たところ概略図2の曲線5に示す整流特性が確認された
【0039】実施例2 湿式プロセスによる薄膜ダイオードの製法(1)  無
アルカリガラス基板4上に白金ペーストをスクリーン印
刷し、600℃で1時間空気中で熱処理を行うことで接
合形成電極としての白金電極3を形成した。
【0040】(2)  酢酸亜鉛/メタノール/ニトロ
セルロースからなる亜鉛の有機塩類溶液ペーストを白金
電極3が形成された基板4上にスクリーン印刷し、50
0℃、3時間空気中で燒結し、酸化亜鉛半導体層2を形
成した。
【0041】(3)  インジウム−スズ酸化物のコー
ティング液を半導体層2上にスクリーン印刷し、600
℃、2時間燒結の後、インジウム−スズ酸化物からなる
オーミック電極1を形成し、図1に示した薄膜ダイオー
ドを得た。
【0042】得られたダイオード素子のI−V特性を測
定したところ、概略図2の曲線6にしめす整流特性が確
認できた。
【0043】比較例1 従来の酸化亜鉛と金属接触によるダイオードと実施例2
のダイオードとの両者の水素雰囲気における整流特性の
比較 (1)  ガラス基板4上にRFマグネトロンスパッタ
リングで銀オーミック電極1を形成した。
【0044】(2)  オーミック電極1を形成した基
板上に半導体層形成用マスクを置き、RFマグネトロン
スパッタリングで酸化亜鉛膜2を形成し、500℃、2
時間空気中でアニールを行った。
【0045】(3)  半導体層2上に接合電極形成用
マスクを置き、RDマグネトロンスパッタリングで接合
形成電極として金電極3を形成し、図3に示す薄膜ダイ
オードを得た。
【0046】(4)  次に、雰囲気を変えられるボッ
クス中に、それぞれのダイオードを入れ、異なる濃度の
水素を含む空気を流しI−V特性を測定した。図4にお
ける曲線7,8および9は、それぞれ水素濃度0,50
0および1800ppmの時のI−V特性を示す。図示
する様に、従来のダイオードの場合、整流特性には水素
濃度依存性が確認された。一方、実施例2のダイオード
の場合のI−V特性を図5に示す。曲線10,11およ
び12はそれぞれ水素濃度0,500および1800p
pmの場合の特製曲線である。図示する様に、水素濃度
に殆ど依存しない整流特性が確認できた。
【0047】比較例2 次に、ダイオードの整流特性に対する湿度の影響を比較
した。比較例1と同様の方法で形成したダイオードの特
性を図6に示す。図6において、曲線13,14および
15は、それぞれ相対湿度0,20および60%におけ
るI−V特性を示す。比較例2の薄膜ダイオードは湿度
に大きく影響される。
【0048】一方、実施例2の薄膜ダイオードのI−V
特性を図7に示す。図中、曲線16,17および18は
それぞれ相対湿度0,20および60%におけるI−V
特性である。図示する様に、実施例2の薄膜ダイオード
は湿度に対しても安定であった。
【0049】
【発明の効果】以上説明した様に、本発明によれば、製
造が容易で、かつ雰囲気ガスに対しても安定なダイオー
ドを提供することができる。特に、複雑である高価な真
空成膜装置およびプロセスを用いないでダイオードを形
成できるために、大面積のダイオードアレーを容易に製
作する事ができる。
【図面の簡単な説明】
【図1】本発明による薄膜ダイオードの模式的断面図で
ある。
【図2】本発明による薄膜ダイオードのI−V特性の一
例を示す図である。
【図3】比較例の薄膜ダイオードの模式的断面図である
【図4】比較例のダイオードのI−V特性に及ぼす水素
濃度の影響を示す図である。
【図5】本発明による薄膜ダイオードのI−V特性に及
ぼす水素の濃度の影響を示す図である。
【図6】比較例ダイオードのI−V特性に及ぼす相対湿
度の影響を示す図である。
【図7】本発明による薄膜ダイオードのI−V特性に及
ぼす相対湿度の影響を示す図である。
【符号の説明】
1  オーミック電極 2  半導体層 3  接合形成電極 4  基板

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】  絶縁性基板上に形成された仕事関数が
    5eV以上の金属からなる接合形成電極と、該接合形成
    電極上に形成された酸化亜鉛を主成分とする半導体層と
    、該半導体層の上に形成されたオーミック電極とを有し
    、前記接合形成電極が前記半導体層によって覆われ実質
    的に外気より遮断されていることを特徴とする薄膜ダイ
    オード。
JP6688391A 1991-03-29 1991-03-29 薄膜ダイオード Pending JPH04302173A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP6688391A JPH04302173A (ja) 1991-03-29 1991-03-29 薄膜ダイオード

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP6688391A JPH04302173A (ja) 1991-03-29 1991-03-29 薄膜ダイオード

Publications (1)

Publication Number Publication Date
JPH04302173A true JPH04302173A (ja) 1992-10-26

Family

ID=13328736

Family Applications (1)

Application Number Title Priority Date Filing Date
JP6688391A Pending JPH04302173A (ja) 1991-03-29 1991-03-29 薄膜ダイオード

Country Status (1)

Country Link
JP (1) JPH04302173A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2008093873A1 (ja) * 2007-02-02 2008-08-07 Rohm Co., Ltd. ZnO系半導体素子
JP2009016875A (ja) * 2001-07-23 2009-01-22 Cree Inc 低順電圧で低逆電流の動作特性を有する窒化ガリウムベースのダイオード
JP2019080084A (ja) * 2013-08-19 2019-05-23 出光興産株式会社 酸化物半導体基板及びショットキーバリアダイオード

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009016875A (ja) * 2001-07-23 2009-01-22 Cree Inc 低順電圧で低逆電流の動作特性を有する窒化ガリウムベースのダイオード
WO2008093873A1 (ja) * 2007-02-02 2008-08-07 Rohm Co., Ltd. ZnO系半導体素子
JP2019080084A (ja) * 2013-08-19 2019-05-23 出光興産株式会社 酸化物半導体基板及びショットキーバリアダイオード
JP2021052203A (ja) * 2013-08-19 2021-04-01 出光興産株式会社 酸化物半導体基板及びショットキーバリアダイオード

Similar Documents

Publication Publication Date Title
EP1383179A2 (en) Organic semiconductor device
US20120037897A1 (en) Thin film transistor and method for manufacturing thin film transistor
TW200903810A (en) Thin film transistor manufacturing method, thin film transistor, thin film transistor substrate and image display apparatus, image display apparatus and semiconductor device
JP2010518619A (ja) 銅ニッケル及びガリウム−スズ−亜鉛−銅−チタンのp型及びn型酸化物に基づく電子半導体デバイス、周辺機器及びその製造工程
JP2013115328A (ja) 金属酸化物薄膜形成用塗布液、金属酸化物薄膜、電界効果型トランジスタ、及び電界効果型トランジスタの製造方法
CN108376712B (zh) 一种基于碘化亚铜的透明薄膜晶体管及制备方法
CN109427915A (zh) 半导体装置
AU2021387072B2 (en) Perovskite layer, manufacture method for perovskite layer, perovskite layer solar cell, and perovskite layer solar cell assembly
CN109478560A (zh) 场效应晶体管及其制作方法,显示元件,图像显示装置和系统
KR101472798B1 (ko) ZnO 계 박막 트랜지스터의 제조방법
WO1995002899A1 (en) Ohmic contact for p-type semiconductor and method for making same
CN111969067A (zh) 一种氧化铟薄膜晶体管及其制备方法
CN113066858A (zh) 一种高性能BaSnO3基透明导电薄膜和薄膜晶体管及其制备技术
CN104966674A (zh) 薄膜晶体管和阵列基板的制备方法及相关装置
JPH04302173A (ja) 薄膜ダイオード
CN112635565A (zh) 一种性能可控的二维半导体晶体管结构及其制备方法
JPH07297122A (ja) 半導体装置およびその製造方法
US5355021A (en) Ohmic contact for p-type GaAs
CN214012946U (zh) 一种二维半导体晶体管结构
CN110660865A (zh) 一种可靠的双极性SnO薄膜晶体管及其制备方法
KR101389451B1 (ko) 산화물 박막용 조성물, 이를 이용한 액상 공정 산화물 박막의 제조 방법, 이를 이용한 전자 소자 및 박막 트랜지스터
KR100578105B1 (ko) 알루미늄 할로겐 화합물과 이종 금속 화합물의 혼합분위기를 이용한 다결정 규소박막의 제조방법
JP4144907B2 (ja) 半導体装置の作製方法
JP4125387B2 (ja) 半導体装置作製方法
US20240162253A1 (en) Method for manufacturing thin film transistor array substrate and display panel