JPH04280578A - Video signal amplifier - Google Patents

Video signal amplifier

Info

Publication number
JPH04280578A
JPH04280578A JP3043129A JP4312991A JPH04280578A JP H04280578 A JPH04280578 A JP H04280578A JP 3043129 A JP3043129 A JP 3043129A JP 4312991 A JP4312991 A JP 4312991A JP H04280578 A JPH04280578 A JP H04280578A
Authority
JP
Japan
Prior art keywords
video signal
circuit
pedestal
synchronization signal
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3043129A
Other languages
Japanese (ja)
Inventor
Wataru Yoshikawa
渉 吉川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP3043129A priority Critical patent/JPH04280578A/en
Publication of JPH04280578A publication Critical patent/JPH04280578A/en
Pending legal-status Critical Current

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Picture Signal Circuits (AREA)

Abstract

PURPOSE:To bring a synchronizing signal portion and a video signal portion to a prescribed level respectively when the video signal including the synchronizing signal is amplified. CONSTITUTION:A pedestal clamp circuit 1 clamps a pedestal potential of a video signal S1 including a synchronizing signal to OV. An amplifier circuit 2 amplifies a video signal S2 subject to clamping. A clip circuit 3 clips the synchronizing signal portion and the video signal portion at a prescribed level respectively based on the pedestal potential of the amplified video signal S3.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明は映像信号増幅器に関し、
特に同期信号が重畳された映像信号を同期信号レベルお
よび映像信号レベルがそれぞれ所定値となるように増幅
する映像信号増幅器に関する。
[Industrial Application Field] The present invention relates to a video signal amplifier.
In particular, the present invention relates to a video signal amplifier that amplifies a video signal on which a synchronization signal is superimposed so that the synchronization signal level and the video signal level each become predetermined values.

【0002】0002

【従来の技術】一般に、同期信号が重畳された映像信号
を増幅する場合、単純に増幅したのでは、同期信号部分
および映像信号部分のレベル値を常に規格を満足するよ
うに維持できない。このため従来の映像信号増幅器は、
同期信号を含む映像信号を増幅した後、同期信号部分を
除去して映像信号部分を所定レベルに設定すると共に、
別に設けた同期信号発生回路により所定レベルの同期信
号を生成し、所定レベルの映像信号部分と合成している
2. Description of the Related Art Generally, when a video signal on which a synchronization signal is superimposed is amplified, the level values of the synchronization signal portion and the video signal portion cannot always be maintained to satisfy standards by simply amplifying the video signal. For this reason, conventional video signal amplifiers
After amplifying the video signal including the synchronization signal, removing the synchronization signal portion and setting the video signal portion to a predetermined level,
A synchronization signal of a predetermined level is generated by a separately provided synchronization signal generation circuit, and is combined with a video signal portion of a predetermined level.

【0003】0003

【発明が解決しようとする課題】上述したように従来の
映像信号増幅器は、同期信号が重畳された映像信号から
同期信号部分を除去して所定レベルの映像信号を生成す
る同期信号除去回路、所定レベルの同期信号を生成する
同期信号生成回路、および所定レベルの映像信号と所定
レベルの同期信号とを合成する合成回路が必要である。 このため回路規模が大きくなるというという問題点を有
している。
As described above, conventional video signal amplifiers include a synchronization signal removal circuit that removes a synchronization signal portion from a video signal on which a synchronization signal is superimposed to generate a video signal of a predetermined level; A synchronization signal generation circuit that generates a synchronization signal of a certain level, and a synthesis circuit that synthesizes a video signal of a predetermined level and a synchronization signal of a predetermined level are required. Therefore, there is a problem that the circuit scale becomes large.

【0004】本発明の目的は、同期信号を含む映像信号
を同期信号を除去することなく増幅し、簡単な回路構成
で同期信号および映像信号レベルが所定値となるように
できる映像信号増幅器を提供することにある。
An object of the present invention is to provide a video signal amplifier that can amplify a video signal including a synchronization signal without removing the synchronization signal, and can make the synchronization signal and video signal levels reach predetermined values with a simple circuit configuration. It's about doing.

【0005】[0005]

【課題を解決するための手段】本発明の映像信号増幅器
は、同期信号が重畳された映像信号を増幅する映像信号
増幅器において、前記映像信号のペデスタル電位をクラ
ンプするペデスタルクランプ回路と、このペデスタルク
ランプ回路によってクランプされたペデスタル電位を基
準として同期信号部分および映像信号部分をそれぞれ所
定レベルでクリップするクリップ回路とを備えて構成さ
れている。
[Means for Solving the Problems] The video signal amplifier of the present invention amplifies a video signal on which a synchronization signal is superimposed, and includes a pedestal clamp circuit that clamps a pedestal potential of the video signal, and a pedestal clamp circuit that clamps a pedestal potential of the video signal. The device includes a clip circuit that clips the synchronizing signal portion and the video signal portion at predetermined levels using the pedestal potential clamped by the circuit as a reference.

【0006】[0006]

【実施例】次に本発明について図面を参照して説明する
DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, the present invention will be explained with reference to the drawings.

【0007】図1は本発明の一実施例を示すブロック図
であり、同期信号を含む映像信号のペデスタル電位を0
Vにクランプするペデスタルクランプ回路1と、同期信
号を含む映像信号を増幅する増幅回路2と、ペデスタル
電位を基準として同期信号部分および映像信号部分をそ
れぞれ所定レベルでクリップするクリップ回路3とを備
えている。
FIG. 1 is a block diagram showing an embodiment of the present invention, in which the pedestal potential of a video signal including a synchronizing signal is set to 0.
A pedestal clamp circuit 1 that clamps to V, an amplifier circuit 2 that amplifies a video signal including a sync signal, and a clip circuit 3 that clips a sync signal portion and a video signal portion at predetermined levels, respectively, with the pedestal potential as a reference. There is.

【0008】図2(a)〜(d)は図1に示した各回路
の入出力信号の一例を示す図である。通常、映像信号は
コンデンサを介して入力するので、ペデスタルクランプ
回路1に入力する映像信号S1は、映像信号の形状によ
り電位が変動する(同図(a))。ペデスタルクランプ
回路1は、同期信号を含む映像信号のペデスタル電位を
0Vにクランプする(同図(b))。増幅回路2は、ク
ランプされた映像信号を増幅する(同図(c))。クリ
ップ回路3は、増幅された同期信号部分および映像信号
部分に対し、ペデスタル電位を基準としてそれぞれ所定
レベルL1(通常同期信号部分は0.3Vp−p)、お
よびL2(通常映像信号部分は0.7Vp−p)でクリ
ップして出力する(同図(d))。ここで、増幅回路2
の増幅度を変化させても、映像信号のペデスタル電位は
変化しないので、クリップ回路3におけるクリップ電位
は固定したままでよい。
FIGS. 2A to 2D are diagrams showing examples of input and output signals of each circuit shown in FIG. 1. Since the video signal is normally input through a capacitor, the potential of the video signal S1 input to the pedestal clamp circuit 1 varies depending on the shape of the video signal ((a) in the same figure). The pedestal clamp circuit 1 clamps the pedestal potential of the video signal including the synchronization signal to 0V ((b) in the same figure). The amplifier circuit 2 amplifies the clamped video signal ((c) in the figure). The clipping circuit 3 sets the amplified synchronization signal portion and video signal portion to predetermined levels L1 (usually 0.3Vp-p for the synchronization signal portion) and L2 (0.3Vp-p for the normal video signal portion), respectively, with the pedestal potential as a reference. 7Vp-p) and outputs it ((d) in the same figure). Here, amplifier circuit 2
Since the pedestal potential of the video signal does not change even if the degree of amplification is changed, the clipping potential in the clipping circuit 3 may remain fixed.

【0009】なお、ペデスタルクランプ回路1と増幅回
路2との接続順序を逆にしても、つまり増幅回路2で増
幅した後、ペデスタルクランプ回路1でクランプしても
、ペデスタル電位を適当に設定してクランプすることに
より、同様な効果を得ることができる。
Note that even if the connection order of the pedestal clamp circuit 1 and the amplifier circuit 2 is reversed, that is, even if the amplifier circuit 2 amplifies and then the pedestal clamp circuit 1 clamps, the pedestal potential can be set appropriately. A similar effect can be achieved by clamping.

【0010】0010

【発明の効果】以上説明したように本発明の映像信号増
幅器は、同期信号を含む映像信号を増幅する前、または
増幅した後にペデスタル電位をクランプし、増幅された
同期信号部分および映像信号部分をペデスタル電位を基
準としてそれぞれ所定レベルでクリップすることにより
、簡単な回路構成で同期信号および映像信号レベルが所
定値となるように増幅できる。
As explained above, the video signal amplifier of the present invention clamps the pedestal potential before or after amplifying the video signal including the synchronization signal, and the amplified synchronization signal portion and video signal portion are By clipping each signal at a predetermined level using the pedestal potential as a reference, it is possible to amplify the synchronization signal and video signal level to a predetermined value with a simple circuit configuration.

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】本発明の一実施例を示すブロック図である。FIG. 1 is a block diagram showing one embodiment of the present invention.

【図2】図1に示した各回路の入出力信号の一例を示す
図である。
FIG. 2 is a diagram showing an example of input/output signals of each circuit shown in FIG. 1;

【符号の説明】[Explanation of symbols]

1    ペデスタルクランプ回路 2    増幅回路 3    クリップ回路 1 Pedestal clamp circuit 2 Amplifier circuit 3 Clip circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】  同期信号が重畳された映像信号を増幅
する映像信号増幅器において、前記映像信号のペデスタ
ル電位をクランプするペデスタルクランプ回路と、この
ペデスタルクランプ回路によってクランプされたペデス
タル電位を基準として同期信号部分および映像信号部分
をそれぞれ所定レベルでクリップするクリップ回路とを
備えたことを特徴とする映像信号増幅器。
1. A video signal amplifier that amplifies a video signal on which a synchronization signal is superimposed, including a pedestal clamp circuit that clamps a pedestal potential of the video signal, and a synchronization signal based on the pedestal potential clamped by the pedestal clamp circuit. What is claimed is: 1. A video signal amplifier comprising: a clipping circuit that clips a video signal portion and a video signal portion at predetermined levels.
JP3043129A 1991-03-08 1991-03-08 Video signal amplifier Pending JPH04280578A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3043129A JPH04280578A (en) 1991-03-08 1991-03-08 Video signal amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3043129A JPH04280578A (en) 1991-03-08 1991-03-08 Video signal amplifier

Publications (1)

Publication Number Publication Date
JPH04280578A true JPH04280578A (en) 1992-10-06

Family

ID=12655237

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3043129A Pending JPH04280578A (en) 1991-03-08 1991-03-08 Video signal amplifier

Country Status (1)

Country Link
JP (1) JPH04280578A (en)

Similar Documents

Publication Publication Date Title
JPH0235486B2 (en)
JPH04280578A (en) Video signal amplifier
US6999590B2 (en) Stereo sound circuit device for providing three-dimensional surrounding effect
KR920005458A (en) Amplification circuit
JPS59207A (en) Differential amplifying circuit
JP3821676B2 (en) CCD output reset signal clamp circuit
KR20080092075A (en) Class-d audio amplifier and signal processing method thereof
JPH03187599A (en) Sound output circuit
KR100268467B1 (en) Apparatus for volume control and method therefor
KR930002361Y1 (en) Clamping circuit
EP1209944A3 (en) Circuit assembly for widening the stereobase of stereophonic sound signals
JPH0421385B2 (en)
JPH0638073A (en) Synchronization separation circuit
JPH0737372Y2 (en) Signal synthesis circuit
KR850002942A (en) Differential stethoscope
JPS63209377A (en) Artificial synchronous detection circuit
KR940000663Y1 (en) Same zone removing circuit of double channel audio signal
KR880004159Y1 (en) Double signal amplifier using bridge amplifer
KR940002286Y1 (en) Clamping circuit for monitor
JPS62272766A (en) Video signal processor
JP2640552B2 (en) Audio signal output device
JPS63300699A (en) Network for multi-way speaker equipment
JPS6318797A (en) Howling suppressing device
JP2005269291A (en) Acoustic apparatus with headphone output jack
JP2005252833A (en) Amplifying device

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19990721