JPH04266142A - Software setting switch circuit - Google Patents

Software setting switch circuit

Info

Publication number
JPH04266142A
JPH04266142A JP3045671A JP4567191A JPH04266142A JP H04266142 A JPH04266142 A JP H04266142A JP 3045671 A JP3045671 A JP 3045671A JP 4567191 A JP4567191 A JP 4567191A JP H04266142 A JPH04266142 A JP H04266142A
Authority
JP
Japan
Prior art keywords
circuit
switch
information
software
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3045671A
Other languages
Japanese (ja)
Inventor
Tadashi Onodera
小野寺 忠司
Kazuaki Hachisu
蜂須 和明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Gunma Ltd
Original Assignee
NEC Corp
NEC Gunma Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Gunma Ltd filed Critical NEC Corp
Priority to JP3045671A priority Critical patent/JPH04266142A/en
Publication of JPH04266142A publication Critical patent/JPH04266142A/en
Pending legal-status Critical Current

Links

Classifications

    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

PURPOSE:To obtain a software setting switch circuit which can reduce the power consumption of a power supply provided separately for holding the switch information when the power supply of a device main body is turned off. CONSTITUTION:A flip-flop circuit 6 is provided to store the switch information together with a switch control circuit 8 which converts the information on the circuit 6 into a switch signal 9, a static memory circuit 12 which stores the switch information with another power supply 14 when the power supply of a device main body is turned off, and a data control circuit 3 which controls the circuit 6 and the switch information stored in the circuit 12 through the software.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明は、ソフトウェア設定のス
イッチ回路に関し、特にスタティック・メモリ(以下、
SRAMと略す)によりスイッチ情報を記憶するソフト
ウェア設定のスイッチ回路に関する。
[Field of Industrial Application] The present invention relates to a software-configured switch circuit, and particularly to a static memory (hereinafter referred to as
The present invention relates to a software-configured switch circuit that stores switch information using a SRAM (abbreviated as SRAM).

【0002】0002

【従来の技術】従来のソフトウェア設定のスイッチ回路
は、図2に示すように、ソフトウェアからの設定データ
1と、制御信号2を入力してフリップ・フロップ(以下
、F/Fと略す)データ4とF/F制御信号5を出力す
るデータ制御回路3と、別電源14によりスイッチ情報
を記憶するF/F回路6と、F/F回路6のスイッチ情
報信号7を入力してスイッチ信号9を出力するスイッチ
制御回路8を有している。
2. Description of the Related Art As shown in FIG. 2, a conventional software-configured switch circuit inputs setting data 1 from software and a control signal 2 to flip-flop (hereinafter abbreviated as F/F) data 4. and a data control circuit 3 that outputs an F/F control signal 5, an F/F circuit 6 that stores switch information using a separate power supply 14, and a switch information signal 7 of the F/F circuit 6 that inputs a switch signal 9. It has a switch control circuit 8 for outputting.

【0003】次に、従来のソフトウェア設定のスイッチ
回路の動作を説明する。まず、ソフトウェアにより、ス
イッチを切換える信号は、設定データ1により入力され
、データ制御回路3を通して、F/F回路6に記憶され
る。そして、F/F回路6に記憶されているスイッチ情
報により、スイッチ制御回路8が、スイッチ信号9を発
生させ、ハードウェアのスイッチ動作を行なう。また、
装置の電源がOFFとなった場合、スイッチ情報は、F
/F回路6に供給される別電源14により保持されてい
て、次に装置の電源がONとなった時に、スイッチ情報
として使用される。
Next, the operation of a conventional software-set switch circuit will be explained. First, a signal for switching the switch is input by software as setting data 1, and is stored in the F/F circuit 6 through the data control circuit 3. Based on the switch information stored in the F/F circuit 6, the switch control circuit 8 generates a switch signal 9 and performs a hardware switch operation. Also,
When the device is powered off, the switch information is
It is held by the separate power supply 14 supplied to the /F circuit 6, and is used as switch information the next time the device is powered on.

【0004】0004

【発明が解決しようとする課題】この従来のソフトウェ
ア設定のスイッチ回路では、装置の電源がOFFとなっ
た場合、スイッチ情報をF/F回路に記憶している為、
別電源の消費電流が大きくなるという問題点があった。
[Problems to be Solved by the Invention] In this conventional software-configured switch circuit, when the power of the device is turned off, the switch information is stored in the F/F circuit.
There was a problem in that the current consumption of the separate power supply increased.

【0005】それ故に、本発明の課題は、装置本体の電
源がOFFとなった際におけるスイッチ情報を保持する
為の別電源の消費電流を小さくすることができるソフト
ウェア設定のスイッチ回路を提供することにある。
Therefore, it is an object of the present invention to provide a software-set switch circuit that can reduce the current consumption of a separate power supply for retaining switch information when the power of the main body of the device is turned off. It is in.

【0006】[0006]

【課題を解決するための手段】本発明によれば、スイッ
チの情報を記憶するフリップ・フロップ回路と、該フリ
ップ・フロップ回路の情報をスイッチ信号に変換するス
イッチ制御回路と、装置の電源がOFFの時に、別電源
によりスイッチ情報を記憶しておくスタティック・メモ
リ回路と、上記フリップ・フロップ回路と上記スタティ
ック・メモリ回路のスイッチ情報をソフトウェアから、
制御する為のデータ制御回路とを備えていることを特徴
とするソフトウェア設定のスイッチ回路が得られる。
[Means for Solving the Problems] According to the present invention, there is provided a flip-flop circuit that stores switch information, a switch control circuit that converts the information of the flip-flop circuit into a switch signal, and a flip-flop circuit that stores switch information. At this time, the static memory circuit that stores switch information using a separate power supply, the switch information of the above flip-flop circuit and the above static memory circuit are transferred from software.
A software-set switch circuit is obtained, characterized in that it is equipped with a data control circuit for controlling.

【0007】[0007]

【実施例】次に本発明の一実施例について図面を参照し
て説明する。図1は本発明の一実施例によるソフトウェ
ア設定のスイッチ回路のブロック図である。このソフト
ウェア設定のスイッチ回路は、スイッチの情報を記憶す
るF/F回路6と、このF/F回路6の情報をスイッチ
信号9に変換するスイッチ制御回路8と、装置の電源が
OFFの時に、別電源14によりスイッチ情報を記憶し
ておくSRAM回路12と、F/F回路6とSRAM回
路12のスイッチ情報をソフトウェアから、制御する為
のデータ制御回路3とを備えている。
DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, an embodiment of the present invention will be described with reference to the drawings. FIG. 1 is a block diagram of a software-configured switch circuit according to an embodiment of the present invention. This software-set switch circuit includes an F/F circuit 6 that stores switch information, a switch control circuit 8 that converts the information of this F/F circuit 6 into a switch signal 9, and a It includes an SRAM circuit 12 that stores switch information using a separate power supply 14, and a data control circuit 3 that controls the switch information of the F/F circuit 6 and SRAM circuit 12 from software.

【0008】詳説すると、データ制御回路3は、ソフト
ウェアからの設定データ1と制御信号2を入力して、F
/Fデータ4とF/F制御信号5を出力すると同時に、
SRAM回路12に対しても、SRAMアドレス10と
SRAMデータ13とSRAM制御信号11を出力して
、SRAM回路12に、スイッチ情報を記憶させる。 また、F/F回路6は、記憶しているスイッチ情報に従
って、スイッチ情報信号7を出力し、スイッチ制御回路
8により、スイッチ信号9を出力する。装置の電源がO
FFとなった場合、スイッチ情報は、別電源14が供給
されているSRAM回路12によって保持される。そし
て、装置の電源がONとなった時に、データ制御回路3
が、SRAM回路12に記憶されているスイッチ情報を
読み出して、F/F回路6にスイッチ情報の再設定を行
ない、スイッチ制御回路8により、スイッチ信号9に変
換して使用する。
To explain in detail, the data control circuit 3 inputs setting data 1 and control signal 2 from software, and
At the same time as outputting /F data 4 and F/F control signal 5,
The SRAM address 10, SRAM data 13, and SRAM control signal 11 are also output to the SRAM circuit 12, so that the SRAM circuit 12 stores switch information. Further, the F/F circuit 6 outputs a switch information signal 7 according to the stored switch information, and the switch control circuit 8 outputs a switch signal 9. The power of the device is
When the switch becomes FF, the switch information is held by the SRAM circuit 12 to which the separate power supply 14 is supplied. Then, when the power of the device is turned on, the data control circuit 3
reads out the switch information stored in the SRAM circuit 12, resets the switch information in the F/F circuit 6, converts it into a switch signal 9 by the switch control circuit 8, and uses it.

【0009】[0009]

【発明の効果】以上説明したように本発明は、装置の電
源がOFFになった場合のスイッチ情報の保持として、
SRAMを使用することにより、別電源の消費電流を小
さくすることができるという効果を有する。
[Effects of the Invention] As explained above, the present invention maintains switch information when the power of the device is turned off.
The use of SRAM has the effect of reducing the current consumption of a separate power supply.

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】本発明の一実施例によるソフトウェア設定のス
イッチ回路のブロック図である。
FIG. 1 is a block diagram of a software-configured switch circuit according to an embodiment of the invention.

【図2】従来のソフトウェア設定のスイッチ回路のブロ
ック図である。
FIG. 2 is a block diagram of a conventional software-configured switch circuit.

【符号の説明】[Explanation of symbols]

1    設定データ 2    制御信号 3    データ制御回路 4    F/Fデータ 5    F/F制御信号 6    F/F回路 7    スイッチ情報信号 8    スイッチ制御回路 9    スイッチ信号 10  SRAMアドレス 11  SRAM制御信号 12  SRAM回路 13  SRAMデータ 14  別電源 1 Setting data 2 Control signal 3 Data control circuit 4 F/F data 5 F/F control signal 6 F/F circuit 7 Switch information signal 8 Switch control circuit 9 Switch signal 10 SRAM address 11 SRAM control signal 12 SRAM circuit 13 SRAM data 14 Separate power supply

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】  スイッチの情報を記憶するフリップ・
フロップ回路と、該フリップ・フロップ回路の情報をス
イッチ信号に変換するスイッチ制御回路と、装置の電源
がOFFの時に、別電源によりスイッチ情報を記憶して
おくスタティック・メモリ回路と、上記フリップ・フロ
ップ回路と上記スタティック・メモリ回路のスイッチ情
報をソフトウェアから、制御する為のデータ制御回路と
を備えていることを特徴とするソフトウェア設定のスイ
ッチ回路。
[Claim 1] A flip memory device that stores switch information.
a flop circuit, a switch control circuit that converts information of the flip-flop circuit into a switch signal, a static memory circuit that stores switch information using a separate power supply when the device is powered off, and the flip-flop A software-set switch circuit comprising: a circuit; and a data control circuit for controlling switch information of the static memory circuit from software.
JP3045671A 1991-02-20 1991-02-20 Software setting switch circuit Pending JPH04266142A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3045671A JPH04266142A (en) 1991-02-20 1991-02-20 Software setting switch circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3045671A JPH04266142A (en) 1991-02-20 1991-02-20 Software setting switch circuit

Publications (1)

Publication Number Publication Date
JPH04266142A true JPH04266142A (en) 1992-09-22

Family

ID=12725853

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3045671A Pending JPH04266142A (en) 1991-02-20 1991-02-20 Software setting switch circuit

Country Status (1)

Country Link
JP (1) JPH04266142A (en)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4853639A (en) * 1971-11-05 1973-07-27
JPS6385952A (en) * 1986-09-30 1988-04-16 Canon Inc Data processor

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4853639A (en) * 1971-11-05 1973-07-27
JPS6385952A (en) * 1986-09-30 1988-04-16 Canon Inc Data processor

Similar Documents

Publication Publication Date Title
JPH04266142A (en) Software setting switch circuit
JPH0239559A (en) Integrated circuit
JPH0325794A (en) Memory control circuit
JPH06203968A (en) Lighting fixture
JPS6224400Y2 (en)
JPS6326892A (en) Memory device
JPH0738776A (en) Video signal processing circuit
JPS63184857A (en) Data processor
JPH06103752A (en) Memory circuit
JPH0745861Y2 (en) Time switch adapter
JPH02301219A (en) Output buffer circuit
JPH0511874A (en) Information processor
JPS6016148U (en) Copy machine power on/off control device
JPH0290221A (en) Information processor
JPS5844649U (en) Register with preset function
JPH03180931A (en) Information processor
JPH06244695A (en) Semiconductor device and controller for the same
JPS5986099U (en) Setting display circuit
JPH02232894A (en) Semiconductor memory device
JPH0588789A (en) Personal computer
JPS6022771A (en) Floppy disk drive device
JPH08186620A (en) Telephone set
JPH03237510A (en) Constant current circuit
JPS59129140U (en) Switch operation circuit
JPH04120611A (en) Input-output circuit

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 19970506