JPH04258060A - 3値信号検出器 - Google Patents
3値信号検出器Info
- Publication number
- JPH04258060A JPH04258060A JP4109791A JP4109791A JPH04258060A JP H04258060 A JPH04258060 A JP H04258060A JP 4109791 A JP4109791 A JP 4109791A JP 4109791 A JP4109791 A JP 4109791A JP H04258060 A JPH04258060 A JP H04258060A
- Authority
- JP
- Japan
- Prior art keywords
- level
- signal
- detection
- detector
- amplitude
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 abstract description 42
- 102000012677 DET1 Human genes 0.000 description 9
- 101150113651 DET1 gene Proteins 0.000 description 9
- 238000010586 diagram Methods 0.000 description 5
- 108091006418 SLC25A13 Proteins 0.000 description 4
Landscapes
- Dc Digital Transmission (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明は、高いレベル、低いレベ
ル及びこれらの中間のレベルの3値を含む3値信号の弁
別検出を行う3値信号検出器に関する。
ル及びこれらの中間のレベルの3値を含む3値信号の弁
別検出を行う3値信号検出器に関する。
【0002】
【従来の技術】従来のこの種の3値信号検出器は図3に
示すように検出器(以下、「DET」と称する)1のみ
で構成されていた。
示すように検出器(以下、「DET」と称する)1のみ
で構成されていた。
【0003】DET1は、図4に示すように、入力信号
SINが第1の検出用基準電圧VH より高いレベルで
あると、ハイレベル検出出力OUTHがハイレベルとな
り、入力信号SINが第1の検出用基準電圧VH より
低い第2の検出用基準電圧VL より低いレベルである
と、ローレベル検出出力OUTLがハイレベルとなり、
入力信号SINが第1の検出用基準電圧VH と第2の
検出用基準電圧VL との間のレベルであると、ハイレ
ベル検出出力OUTH及びローレベル検出出力OUTL
が共にローレベルとなる。このようにして、DET1に
より入力信号SINの3値検出が行われる。
SINが第1の検出用基準電圧VH より高いレベルで
あると、ハイレベル検出出力OUTHがハイレベルとな
り、入力信号SINが第1の検出用基準電圧VH より
低い第2の検出用基準電圧VL より低いレベルである
と、ローレベル検出出力OUTLがハイレベルとなり、
入力信号SINが第1の検出用基準電圧VH と第2の
検出用基準電圧VL との間のレベルであると、ハイレ
ベル検出出力OUTH及びローレベル検出出力OUTL
が共にローレベルとなる。このようにして、DET1に
より入力信号SINの3値検出が行われる。
【0004】
【発明が解決しようとする課題】このとき、入力信号S
INの振幅が変動してピーク振幅が小さくなり、図5に
示す入力信号SINのように検出用基準電圧VH とV
L との間に入力信号SINの全振幅が入ってしまうよ
うになった場合、DET1の出力は図5のように検出出
力OUTH及びOUTLが共に常にローレベルとなり、
3値検出が不能となる。
INの振幅が変動してピーク振幅が小さくなり、図5に
示す入力信号SINのように検出用基準電圧VH とV
L との間に入力信号SINの全振幅が入ってしまうよ
うになった場合、DET1の出力は図5のように検出出
力OUTH及びOUTLが共に常にローレベルとなり、
3値検出が不能となる。
【0005】本発明はかかる問題点に鑑みてなされたも
のであって、入力信号SINの振幅が変動しても安定に
3値検出を行うことの可能な3値信号検出器を提供する
ことを目的とする。
のであって、入力信号SINの振幅が変動しても安定に
3値検出を行うことの可能な3値信号検出器を提供する
ことを目的とする。
【0006】
【課題を解決するための手段】本発明に係る3値信号検
出器は、高いレベル、低いレベル及びこれらの中間のレ
ベルの3値の情報を含む3値信号が入力され、この入力
信号の信号振幅を一定にして出力するAGC(auto
matic gain control)回路と、この
AGC回路の出力から第1の基準レベルより高いレベル
、前記第1の基準レベルより低い第2の基準レベルより
低いレベル及び前記第1の基準レベルと第2の基準レベ
ルとの間のレベルの3値を検出する検出器とを具備する
ことを特徴とする。
出器は、高いレベル、低いレベル及びこれらの中間のレ
ベルの3値の情報を含む3値信号が入力され、この入力
信号の信号振幅を一定にして出力するAGC(auto
matic gain control)回路と、この
AGC回路の出力から第1の基準レベルより高いレベル
、前記第1の基準レベルより低い第2の基準レベルより
低いレベル及び前記第1の基準レベルと第2の基準レベ
ルとの間のレベルの3値を検出する検出器とを具備する
ことを特徴とする。
【0007】
【作用】本発明の3値信号検出器においては、入力信号
の振幅を一定にするAGC回路を付加し、そのAGC回
路の出力信号を3値検出することにより、入力信号の振
幅が変動しても安定に検出を行う。
の振幅を一定にするAGC回路を付加し、そのAGC回
路の出力信号を3値検出することにより、入力信号の振
幅が変動しても安定に検出を行う。
【0008】
【実施例】以下、添付の図面を参照して、本発明の実施
例について説明する。
例について説明する。
【0009】図1は、本発明の一実施例に係る3値信号
検出回路の構成を示す。
検出回路の構成を示す。
【0010】図1において、DET(検出器)1は、図
3に示した従来のDET1と同じものであり、第1の検
出用基準電圧VH と第2の検出用基準電圧VL とが
与えられている。DET1の入力側に、入力信号SIN
の振幅、望ましくはピーク振幅、を一定にして信号SO
UTとして出力するAGC回路(以下、単に「AGC」
と称する)2が設けられる。
3に示した従来のDET1と同じものであり、第1の検
出用基準電圧VH と第2の検出用基準電圧VL とが
与えられている。DET1の入力側に、入力信号SIN
の振幅、望ましくはピーク振幅、を一定にして信号SO
UTとして出力するAGC回路(以下、単に「AGC」
と称する)2が設けられる。
【0011】このような構成において、入力信号SIN
は、まずAGC2に入力される。AGC2の出力信号S
OUTは入力信号SINの振幅が変動しても常に一定の
信号振幅(ピーク振幅)電圧VS となる。この信号S
OUTはDET1に入力される。
は、まずAGC2に入力される。AGC2の出力信号S
OUTは入力信号SINの振幅が変動しても常に一定の
信号振幅(ピーク振幅)電圧VS となる。この信号S
OUTはDET1に入力される。
【0012】DET1は、検出用基準電圧VH 及びV
L が信号振幅電圧VS に対して夫々図2に示すよう
に設定されている。このDET1は、検出用基準電圧V
H より高いレベルの信号が入力されると図2のように
ハイレベル検出出力OUTHがハイレベルとなり、検出
用基準電圧VL より低いレベルの信号が入力されると
ローレベル検出出力OUTLがハイレベルとなり、検出
用基準電圧VH とVL との間のレベルの信号が入力
されるとハイレベル検出出力OUTH及びローレベル検
出出力OUTLが共にローレベルとなって、3値検出を
行う。このとき、入力信号SINの振幅が変動してもA
GC2の作用によりDET1の入力は一定となるため、
DET1による3値検出は安定に行われる。
L が信号振幅電圧VS に対して夫々図2に示すよう
に設定されている。このDET1は、検出用基準電圧V
H より高いレベルの信号が入力されると図2のように
ハイレベル検出出力OUTHがハイレベルとなり、検出
用基準電圧VL より低いレベルの信号が入力されると
ローレベル検出出力OUTLがハイレベルとなり、検出
用基準電圧VH とVL との間のレベルの信号が入力
されるとハイレベル検出出力OUTH及びローレベル検
出出力OUTLが共にローレベルとなって、3値検出を
行う。このとき、入力信号SINの振幅が変動してもA
GC2の作用によりDET1の入力は一定となるため、
DET1による3値検出は安定に行われる。
【0013】上述において、AGC2は、ピーク振幅を
一定にすることが望ましいが、AGC2として、例えば
平均振幅や実効値振幅を一定にするものを用いても、ピ
ーク振幅がほぼ一定となりさえすればよい。
一定にすることが望ましいが、AGC2として、例えば
平均振幅や実効値振幅を一定にするものを用いても、ピ
ーク振幅がほぼ一定となりさえすればよい。
【0014】
【発明の効果】以上述べたように、本発明によれば、従
来の3値検出器と同様の検出器の前にAGC回路を設け
て、信号振幅を一定に保つことにより、入力信号が変動
しても3値検出を安定に行うことが可能な3値信号検出
器を提供することができる。
来の3値検出器と同様の検出器の前にAGC回路を設け
て、信号振幅を一定に保つことにより、入力信号が変動
しても3値検出を安定に行うことが可能な3値信号検出
器を提供することができる。
【図1】本発明の一実施例に係る3値信号検出器の構成
を示すブロック図である。
を示すブロック図である。
【図2】図1の3値信号検出器の動作を説明するための
各部信号波形図である。
各部信号波形図である。
【図3】従来の3値信号検出器の一例の構成を示すブロ
ック図である。
ック図である。
【図4】図3の3値信号検出器の動作を説明するための
各部信号波形図である。
各部信号波形図である。
【図5】図3の3値信号検出器の動作を説明するための
各部信号波形図である。
各部信号波形図である。
1;検出器(DET)
2;AGC回路(AGC)
SIN;入力信号
SOUT;AGC回路出力信号
VH ;検出用基準電圧(ハイレベル)VL ;検出用
基準電圧(ローレベル)OUTH;ハイレベル検出出力 OUTL;ローレベル検出出力
基準電圧(ローレベル)OUTH;ハイレベル検出出力 OUTL;ローレベル検出出力
Claims (1)
- 【請求項1】 高いレベル、低いレベル及びこれらの
中間のレベルの3値の情報を含む3値信号が入力され、
この入力信号の信号振幅を一定にして出力するAGC回
路と、このAGC回路の出力から第1の基準レベルより
高いレベル、前記第1の基準レベルより低い第2の基準
レベルより低いレベル及び前記第1の基準レベルと第2
の基準レベルとの間のレベルの3値を検出する検出器と
を具備することを特徴とする3値信号検出器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4109791A JPH04258060A (ja) | 1991-02-12 | 1991-02-12 | 3値信号検出器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP4109791A JPH04258060A (ja) | 1991-02-12 | 1991-02-12 | 3値信号検出器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04258060A true JPH04258060A (ja) | 1992-09-14 |
Family
ID=12598980
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP4109791A Pending JPH04258060A (ja) | 1991-02-12 | 1991-02-12 | 3値信号検出器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04258060A (ja) |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57162533A (en) * | 1981-03-31 | 1982-10-06 | Hitachi Ltd | Optical transmitter of information |
JPS59123342A (ja) * | 1982-12-29 | 1984-07-17 | Fujitsu Ltd | デ−タ伝送方式 |
JPS61263304A (ja) * | 1985-05-17 | 1986-11-21 | Oki Electric Ind Co Ltd | 自動利得制御増幅器 |
-
1991
- 1991-02-12 JP JP4109791A patent/JPH04258060A/ja active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS57162533A (en) * | 1981-03-31 | 1982-10-06 | Hitachi Ltd | Optical transmitter of information |
JPS59123342A (ja) * | 1982-12-29 | 1984-07-17 | Fujitsu Ltd | デ−タ伝送方式 |
JPS61263304A (ja) * | 1985-05-17 | 1986-11-21 | Oki Electric Ind Co Ltd | 自動利得制御増幅器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4375037A (en) | Receiving circuit | |
EP0782278B1 (en) | Signal processing method | |
US4667242A (en) | Automatic gain control circuit | |
US5216509A (en) | Sampler hold circuit for CCD image-sensor signal | |
JPH04258060A (ja) | 3値信号検出器 | |
US4377823A (en) | Noise processing system for a television receiver | |
US4812908A (en) | Automatic gain control circuit having a control loop including a current threshold circuit | |
US5497403A (en) | Feedback clamping circuit | |
JPH04258059A (ja) | 3値信号検出器 | |
JP2600462B2 (ja) | 光受信回路 | |
JPH05323220A (ja) | 同期検出装置 | |
KR100202663B1 (ko) | 반도체 메모리의 센스앰프 회로 | |
JPH05209788A (ja) | 光電流検出回路 | |
JPH0720064B2 (ja) | トランジスタ電力増幅器 | |
KR0120585B1 (ko) | 스탠더드/롱 플레이(sp/lp) 판별회로 | |
JPS5815347A (ja) | 光受信回路の自動利得制御方式 | |
JPS638675B2 (ja) | ||
JPS62123853A (ja) | 自動しきい値制御回路 | |
JPS60171871A (ja) | クランプ回路 | |
JP3135639B2 (ja) | Fm受信機 | |
JP2576557B2 (ja) | ノイズキヤンセル回路 | |
JPS62217739A (ja) | アバランシエ・ホトダイオ−ドのバイアス電圧制御回路 | |
JPH05252008A (ja) | 光受信回路 | |
JPH09162931A (ja) | 光受信回路 | |
JPS6346878A (ja) | 垂直同期検出回路 |