JPH04245733A - Data transmission system - Google Patents

Data transmission system

Info

Publication number
JPH04245733A
JPH04245733A JP3010518A JP1051891A JPH04245733A JP H04245733 A JPH04245733 A JP H04245733A JP 3010518 A JP3010518 A JP 3010518A JP 1051891 A JP1051891 A JP 1051891A JP H04245733 A JPH04245733 A JP H04245733A
Authority
JP
Japan
Prior art keywords
data
channels
bit
circuit
transmission
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3010518A
Other languages
Japanese (ja)
Inventor
Kazuyoshi Yokoo
横尾 和義
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP3010518A priority Critical patent/JPH04245733A/en
Publication of JPH04245733A publication Critical patent/JPH04245733A/en
Pending legal-status Critical Current

Links

Abstract

PURPOSE:To improve the reliability of security counterplans for data alteration or the like on a transmission line in a time division multiplex transmission system. CONSTITUTION:A coding circuit 11 in a transmission side data transfer equipment 1 generates two groups of positive logic and negative logic of transmitting serial data and executes the exclusive OR operation of respective groups with respective previously determined codes. The operated results to be the coded data of two channels are time-dividedly multiplexed by a multiplexing circuit 10 and sent to the transmission line as the constitution of a multiplex frame. A separator circuit 20 in a receiving side data transfer device 5 receives the multiplex frame and separates the received frame into the coded data of two channels. A comparator 21 compares the coded data of the two channels in each bit, recognizes the normality of the data when logic is inverted in all bits or a data error when the same logic exists in any bit and informs the recognized result to a control part. In the case of normal data, a decoding circuit 22 decodes the coded data based upon a prescribed code and exclusive OR operation to obtain the transmitted serial data.

Description

【発明の詳細な説明】[Detailed description of the invention]

【0001】0001

【産業上の利用分野】本発明はデータ伝送方式に関し、
特に時分割多重伝送システムを用いたデータ転送装置の
データ伝送方式に関する。
[Industrial Application Field] The present invention relates to a data transmission system,
In particular, the present invention relates to a data transmission method for a data transfer device using a time division multiplex transmission system.

【0002】0002

【従来の技術】従来のデータ転送装置は、伝送路として
アナログ伝送路を前提としたものであり、チャネル対応
にデータ伝送路を形成したデータ伝送方式による通信を
行うに過ぎず、装置間の伝送路の接続は交換機等により
保証されているが、データの保証としては装置間で規定
された通信プロトコルにより、端末ID(端末番号)等
で互いに認知することで互いに目的の相手と通信してい
るものであった。
[Prior Art] Conventional data transfer devices are based on the assumption that analog transmission paths are used as transmission paths, and only perform communication using a data transmission method in which data transmission paths are formed corresponding to channels. Route connections are guaranteed by switching equipment, etc., but data is guaranteed by communication protocols that are specified between devices, and by recognizing each other using terminal IDs (terminal numbers), etc., each device communicates with the intended party. It was something.

【0003】0003

【発明が解決しようとする課題】この従来のデータ通信
では、受信元では、交換機で接続した伝送路であり、接
続上は間違いなく、伝送路を介して流れるデータは通信
プロトコルで相手を認知していることから、ほんとうの
発信元と通信しているとして通信を実現している。しか
し、もしも伝送途中で通信プロトコルを他の第3者が代
替した場合でも、受信元ではほんとうの発信元と通信し
ていると思い通信することで第3者が通信内容の改ざん
を行うとすれば可能な伝送方式であった。
[Problem to be solved by the invention] In this conventional data communication, the receiving source is a transmission line connected by an exchange, and there is no doubt that the data flowing through the transmission line does not recognize the other party using the communication protocol. Therefore, the communication is realized as if it were communicating with the real source. However, even if another third party replaces the communication protocol during transmission, the receiving party may think that it is communicating with the real sender, and the third party may tamper with the communication content. This was a possible transmission method.

【0004】本発明の目的は、伝送路上での第3者によ
るデータ改ざん等に対するセキュリティの信頼度を高め
たデータ伝送方式を提供することにある。
[0004] An object of the present invention is to provide a data transmission system with improved security reliability against data tampering by a third party on a transmission path.

【0005】[0005]

【課題を解決するための手段】本発明のデータ伝送方式
は、複数チャネルを1本の伝送路とする時分割多重伝送
システムにおいて、送信側に、送信データに対し所定ビ
ット単位であらかじめ定められたコードにより所定の論
理演算を行いビットごとに互いに論理反転した2チャネ
ルの符号化データを作成する符号化手段と、前記2チャ
ネルの符号化データを1本のフレームの同期多重化し前
記伝送路に送出する多重化手段とを備え、受信側に、前
記伝送路からの1本の同期多重化フレームから前記2チ
ャネルの符号化データをそれぞれ分離する手段と、この
2チャネルの符号化データをビット単位で比較し論理反
転異常を検出するとデータ誤りと認識し通知する比較手
段と、正常に受信した前記符号化データに対し前記あら
かじめ定められコードに基づき前記所定の論理演算に対
応する論理演算を行い復号化する復号化手段とを備えて
いる。
[Means for Solving the Problems] The data transmission method of the present invention is a time-division multiplex transmission system in which multiple channels are used as one transmission path. an encoding unit that performs a predetermined logical operation using a code to create two channels of encoded data whose logic is inverted bit by bit, and synchronously multiplexes the two channels of encoded data into one frame and sends it to the transmission path. a multiplexing means for separating the encoded data of the two channels from one synchronous multiplexed frame from the transmission path, and a means for separating the encoded data of the two channels from one synchronous multiplexed frame from the transmission path, and a means for separating the encoded data of the two channels in bit units. Comparing means that recognizes and notifies data as an error when a logical inversion abnormality is detected by comparison, and performs a logical operation corresponding to the predetermined logical operation on the normally received encoded data based on the predetermined code and decodes the encoded data. and decoding means.

【0006】[0006]

【実施例】次に本発明について図面を参照して説明する
DESCRIPTION OF THE PREFERRED EMBODIMENTS Next, the present invention will be explained with reference to the drawings.

【0007】図1は本発明の一実施例を示すブロック図
である。2つのデータ転送装置1,5は、時分割多重伝
送路2,4を介してディジタル交換網3により伝送路が
互いに接続されている。データ転送装置1,5のそれぞ
れは、2個の同期化されたチャネル(8ビット/チャネ
ル)を1本のフレームに同期多重化する多重化回路10
,40と、多重化回路10,40からの同期ブロックで
同期化されたシリアルデータを送出するシリアルデータ
送信回路12,42と、シリアルデータ送信回路12,
42からのシリアルデータをシステムで規定された8ビ
ット固定データでチャネルフレームに同期し、8ビット
単位で符号化した正・負論理シリアルデータを出力する
符号化回路11,41と、1本の同期多重化フレームを
2個の同期化されたチャネルに分離する分離回路30,
20と、2個の同期したチャネルデータをビット単位に
排他的論理和で比較する比較回路31,21と、受信シ
リアルデータをシステムで規定された8ビット固定デー
タでチャネルフレームに同期し、8ビット単位に復号化
する復号化回路32,22と、復号化シリアルデータを
受信するシリアルデータ受信回路33,23とのそれぞ
れにより構成される。
FIG. 1 is a block diagram showing one embodiment of the present invention. The two data transfer devices 1 and 5 are connected to each other by a digital switching network 3 via time division multiplex transmission paths 2 and 4. Each of the data transfer devices 1 and 5 includes a multiplexing circuit 10 that synchronously multiplexes two synchronized channels (8 bits/channel) into one frame.
, 40, serial data transmitting circuits 12, 42 that transmit serial data synchronized by the synchronization blocks from the multiplexing circuits 10, 40, and serial data transmitting circuits 12, 40,
Encoding circuits 11 and 41 synchronize the serial data from 42 with the channel frame using 8-bit fixed data specified by the system and output positive/negative logic serial data encoded in 8-bit units, and one synchronizer. a separation circuit 30 for separating the multiplexed frame into two synchronized channels;
20, a comparison circuit 31, 21 that compares two synchronized channel data bit by bit using exclusive OR, and synchronizes the received serial data with the channel frame using 8-bit fixed data specified by the system and converts the received serial data into 8-bit It is composed of decoding circuits 32, 22 that decode unit by unit, and serial data receiving circuits 33, 23 that receive decoded serial data.

【0008】次に動作について説明する。図2にフレー
ム構成の多重,分離の様子を示す。
Next, the operation will be explained. Figure 2 shows how the frame structure is multiplexed and separated.

【0009】データ転送装置1からデータ転送装置5へ
送信する場合、送信側のデータ転送装置1で、送信した
いデータを公知の手段でシリアルデータ送信回路12に
書込むと、多重化回路10からの同期クロック(CLK
)に同期しシリアルデータ化され送出される。符号化回
路11で同期シリアルデータを正論理と負論理データの
2つに分け8ビット単位に一時蓄積し、蓄積した2つの
8ビットデータをシステムで統一した8ビットコード(
例えば01010101)との排他的論理和で符号化し
たデータ結果を多重化回路10からのチャネルフレーム
同期信号(F)に同期化させ2種の符号化チャネルデー
タを作成する。作成し終ると一時蓄積を解除し次の8ビ
ット受信を行う。符号化された2種のチャネルデータの
うち正論理データをチャネル(CH1)、負論理データ
をチャネル(CH2)として多重化回路10に入力する
。多重化回路10は、この同期した2チャネルの8ビッ
トデータを時分割多重して1つの多重フレームに構成し
伝送路2へ送出する。
When data is to be transmitted from the data transfer device 1 to the data transfer device 5, when the data transfer device 1 on the sending side writes the data to be transmitted to the serial data transmission circuit 12 using known means, the data is transmitted from the multiplexing circuit 10. Synchronous clock (CLK
) is converted into serial data and sent out. The encoding circuit 11 divides the synchronous serial data into two parts, positive logic data and negative logic data, and temporarily stores them in 8-bit units.The two stored 8-bit data are then unified into an 8-bit code (
For example, the data result encoded by exclusive OR with 01010101) is synchronized with the channel frame synchronization signal (F) from the multiplexing circuit 10 to create two types of encoded channel data. When the creation is completed, the temporary storage is canceled and the next 8 bits are received. Of the two types of encoded channel data, positive logic data is input to the multiplexing circuit 10 as a channel (CH1) and negative logic data as a channel (CH2). The multiplexing circuit 10 time-division multiplexes the synchronized 8-bit data of the two channels to form one multiplexed frame and sends it to the transmission line 2.

【0010】受信側のデータ転送装置5では、時分割多
重伝送路2,4を介して伝送された時分割多重フレーム
を分離回路20で2つのチャネルに同期分離する。2つ
のそれぞれのチャネルデータを比較回路21で排他的論
理和を取る。もし、発信元からの正しいデータであれば
、チャネル1とチャネル2では論理が反転しており排他
的論理和を取るとすべてのビットが論理“1”となる。 もし誤ったデータを受信しいずれかのビットのチャネル
1とチャネル2が同論理となると、結果が論理“0”と
なり誤データであることが認識でき、図示されていない
制御部に誤り発生を通知する。次に、受信チャネル1の
シリアルデータを復号化回路22に入力し、チャネルフ
レーム同期した8ビットデータをシステムで統一した8
ビットコードとの排他的論理和で復号化したデータを同
期クロックに同期したシリアルデータとしてシリアルデ
ータ受信回路23に入力すると、図示されていない制御
部でデータ読取りを行う。
In the data transfer device 5 on the receiving side, a separation circuit 20 synchronously separates the time division multiplexed frames transmitted via the time division multiplex transmission lines 2 and 4 into two channels. A comparator circuit 21 performs an exclusive OR on the two respective channel data. If the data is correct from the source, the logics of channel 1 and channel 2 are inverted, and when exclusive OR is taken, all bits become logic "1". If erroneous data is received and channel 1 and channel 2 of any bit have the same logic, the result will be logic "0" and it can be recognized as erroneous data, and a control unit (not shown) will be notified of the error occurrence. do. Next, the serial data of reception channel 1 is input to the decoding circuit 22, and the 8-bit data synchronized with the channel frame is unified in the system.
When the data decoded by exclusive ORing with the bit code is input to the serial data receiving circuit 23 as serial data synchronized with a synchronous clock, the data is read by a control section (not shown).

【0011】次に、データ転送装置5からデータ転送装
置1へ送信する場合、データ転送装置5のシリアルデー
タ送信回路42,符号化回路41,多重化回路40と、
データ転送装置1の分離回路30,比較回路31,復号
化回路32,シリアルデータ受信回路33とが上記と同
様に動作する。これによりデータ転送装置1,5間相互
で送受信することができる。
Next, when transmitting from the data transfer device 5 to the data transfer device 1, the serial data transmission circuit 42, the encoding circuit 41, the multiplexing circuit 40 of the data transfer device 5,
The separation circuit 30, comparison circuit 31, decoding circuit 32, and serial data receiving circuit 33 of the data transfer device 1 operate in the same manner as described above. This allows mutual transmission and reception between the data transfer devices 1 and 5.

【0012】0012

【発明の効果】以上説明したように本発明は、時分割多
重伝送路の位相同期化された2つのチャネルを利用して
セキュリティ対策の符号化されたシリアルデータが間違
いなく送信元と受信元の間で伝送していることが検証で
きることにより、伝送路上でのデータ改ざんが防止でき
高信頼度のデータ伝送を提供できるという効果が有る。
As explained above, the present invention utilizes two phase-synchronized channels of a time-division multiplex transmission path to ensure that serial data encoded for security measures is transmitted between the sending source and the receiving source. By being able to verify that data is being transmitted between the two, data tampering on the transmission path can be prevented and highly reliable data transmission can be provided.

【図面の簡単な説明】[Brief explanation of the drawing]

【図1】本発明の一実施例のブロック図である。FIG. 1 is a block diagram of one embodiment of the present invention.

【図2】図1の実施例のフレーム多重化及び分離のフレ
ーム構成例を示す図である。
FIG. 2 is a diagram showing an example of frame structure for frame multiplexing and demultiplexing in the embodiment of FIG. 1;

【符号の説明】[Explanation of symbols]

1,5    データ転送装置 2,4    時分割多重伝送路 3    ディジタル交換網 10,40    多重化回路 11,41    符号化回路 12,42    シリアルデータ送信回路20,30
    分離回路 21,31    比較回路 22,32    復号化回路
1, 5 Data transfer device 2, 4 Time division multiplex transmission line 3 Digital switching network 10, 40 Multiplexing circuit 11, 41 Encoding circuit 12, 42 Serial data transmission circuit 20, 30
Separation circuit 21, 31 Comparison circuit 22, 32 Decoding circuit

Claims (1)

【特許請求の範囲】[Claims] 【請求項1】  複数チャネルを1本の伝送路とする時
分割多重伝送システムにおいて、送信側に、送信データ
に対し所定ビット単位であらかじめ定められたコードに
より所定の論理演算を行いビットごとに互いに論理反転
した2チャネルの符号化データを作成する符号化手段と
、前記2チャネルの符号化データを1本のフレームの同
期多重化し前記伝送路に送出する多重化手段とを備え、
受信側に、前記伝送路からの1本の同期多重化フレーム
から前記2チャネルの符号化データをそれぞれ分離する
手段と、この2チャネルの符号化データをビット単位で
比較し論理反転異常を検出するとデータ誤りと認識し通
知する比較手段と、正常に受信した前記符号化データに
対し前記あらかじめ定められコードに基づき前記所定の
論理演算に対応する論理演算を行い復号化する復号化手
段とを備えたことを特徴とするデータ伝送方式。
Claim 1: In a time division multiplex transmission system that uses multiple channels as one transmission path, the transmitting side performs a predetermined logical operation on the transmitted data using a predetermined code in units of predetermined bits, and mutually transmits each bit to each other. comprising an encoding means for creating logically inverted two-channel encoded data, and a multiplexing means for synchronously multiplexing the two-channel encoded data into one frame and sending it to the transmission path,
On the receiving side, means for separating the encoded data of the two channels from one synchronous multiplexed frame from the transmission path, and means for comparing the encoded data of the two channels bit by bit to detect a logic inversion abnormality. Comparing means for recognizing and notifying a data error; and decoding means for decoding the normally received encoded data by performing a logical operation corresponding to the predetermined logical operation based on the predetermined code. A data transmission method characterized by:
JP3010518A 1991-01-31 1991-01-31 Data transmission system Pending JPH04245733A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3010518A JPH04245733A (en) 1991-01-31 1991-01-31 Data transmission system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3010518A JPH04245733A (en) 1991-01-31 1991-01-31 Data transmission system

Publications (1)

Publication Number Publication Date
JPH04245733A true JPH04245733A (en) 1992-09-02

Family

ID=11752453

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3010518A Pending JPH04245733A (en) 1991-01-31 1991-01-31 Data transmission system

Country Status (1)

Country Link
JP (1) JPH04245733A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2005027403A1 (en) * 2003-09-11 2006-11-24 株式会社ルネサステクノロジ Information processing equipment

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2005027403A1 (en) * 2003-09-11 2006-11-24 株式会社ルネサステクノロジ Information processing equipment

Similar Documents

Publication Publication Date Title
JPS62193383A (en) Moving image signal transmitting system
US4899383A (en) Apparatus and method for secure digital communication
US5020106A (en) Process for the cryptographic processing of data and cryptographic systems
US5123014A (en) Data link with an imbedded channel
EP0425779B1 (en) Apparatus and method for transmitting commands
US4730302A (en) Monitoring means for digital signal multiplex equipment
JPH04262630A (en) Satellite communication system
EP1484872B1 (en) Method and system to provide word-level flow control using spare link bandwidth
JPH0455010B2 (en)
JPH04245733A (en) Data transmission system
US4785464A (en) Method and device for regenerating the integrity of the bit rate in a plesiosynchronous system
CA1258130A (en) Cmi signal transmission system
EP0206409A1 (en) Higher order digital transmission system including a multiplexer and a demultiplexer
US6137810A (en) Telecommunication method and system
JPH0758779A (en) Data transmission system
JPH03112240A (en) Line fault detecting method
JPH0229041A (en) Digital transmission relay system
JPS6282835A (en) Time division multidirectional multiplex communication system
JPS61263326A (en) Method for detecting frame synchronization
JPH02231832A (en) Data transmission system
JPH01260958A (en) Optical repeater
JPH0447843A (en) Data communication system and data transmitting method
JPH06311197A (en) System and equipment for series-parallel converting transmission
JPH01256838A (en) Signal transmission system
JPS6012837A (en) Data transmission system