JPH04245292A - マトリックス表示パネルのエージング装置 - Google Patents
マトリックス表示パネルのエージング装置Info
- Publication number
- JPH04245292A JPH04245292A JP1127291A JP1127291A JPH04245292A JP H04245292 A JPH04245292 A JP H04245292A JP 1127291 A JP1127291 A JP 1127291A JP 1127291 A JP1127291 A JP 1127291A JP H04245292 A JPH04245292 A JP H04245292A
- Authority
- JP
- Japan
- Prior art keywords
- pull
- aging
- electrode
- electrodes
- display panel
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000032683 aging Effects 0.000 title claims abstract description 28
- 239000011159 matrix material Substances 0.000 title claims abstract description 17
- 230000001681 protective effect Effects 0.000 claims abstract description 12
- 230000002431 foraging effect Effects 0.000 claims description 5
- 230000015556 catabolic process Effects 0.000 description 8
- 238000000034 method Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 101150073536 FET3 gene Proteins 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000008020 evaporation Effects 0.000 description 1
- 238000001704 evaporation Methods 0.000 description 1
- 101150079361 fet5 gene Proteins 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
Landscapes
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【0001】
【産業上の利用分野】本発明は、例えばマトリックス薄
膜ELパネルの如く交流駆動するマトリックス表示パネ
ルに対し、エージングを行うマトリックス表示パネルの
エージング装置に関する。
膜ELパネルの如く交流駆動するマトリックス表示パネ
ルに対し、エージングを行うマトリックス表示パネルの
エージング装置に関する。
【0002】
【従来の技術】従来より平面ディスプレイの一つとして
薄膜ELディスプレイが知られている。その構造は、一
般的にはガラス基板上に透明電極をカラム側電極として
ストライプ状に形成し、さらに絶縁層、発光層、絶縁層
を積層し、最後に背面電極をロー側電極としてカラム側
電極と直交するようにストライプ状に形成する。各電極
間に200V程度の交流電圧を印加すると、その交点部
が発光する。各層は通常EB蒸着装置やスパッタ装置等
を用いて順次成膜するが、成膜直後のELパネルは素子
特性が安定せず、また絶縁破壊を起こし易い。そのため
駆動回路と接続する前に、エージングと称する通電処理
を行い、特性を安定化する必要がある。これまでのエー
ジング法としては各電極に保護抵抗を挿入し、パネルを
いくつかのブロックに分割して時分割で電圧を印加する
方法等が行われてきた。
薄膜ELディスプレイが知られている。その構造は、一
般的にはガラス基板上に透明電極をカラム側電極として
ストライプ状に形成し、さらに絶縁層、発光層、絶縁層
を積層し、最後に背面電極をロー側電極としてカラム側
電極と直交するようにストライプ状に形成する。各電極
間に200V程度の交流電圧を印加すると、その交点部
が発光する。各層は通常EB蒸着装置やスパッタ装置等
を用いて順次成膜するが、成膜直後のELパネルは素子
特性が安定せず、また絶縁破壊を起こし易い。そのため
駆動回路と接続する前に、エージングと称する通電処理
を行い、特性を安定化する必要がある。これまでのエー
ジング法としては各電極に保護抵抗を挿入し、パネルを
いくつかのブロックに分割して時分割で電圧を印加する
方法等が行われてきた。
【0003】
【発明が解決しようとする課題】従来のエージング法で
は、全電極に保護抵抗を挿入している。これはエージン
グ中に絶縁破壊が発生した場合、電源から流入するエネ
ルギを抑制し、絶縁破壊の拡大を防止するためである。 しかし、パネルが大型化、高精細化するに従い、必要な
保護抵抗の数は電極数に比例して増加する。また、パネ
ルが大型化すると画素に蓄えられたエネルギが増大し、
絶縁破壊の断線が発生するという問題点があった。
は、全電極に保護抵抗を挿入している。これはエージン
グ中に絶縁破壊が発生した場合、電源から流入するエネ
ルギを抑制し、絶縁破壊の拡大を防止するためである。 しかし、パネルが大型化、高精細化するに従い、必要な
保護抵抗の数は電極数に比例して増加する。また、パネ
ルが大型化すると画素に蓄えられたエネルギが増大し、
絶縁破壊の断線が発生するという問題点があった。
【0004】本発明は、係る課題に着目してなされたも
ので、その目的とするところは、マトリックス表示パネ
ルが大型であっても簡素な構成で安全且つ確実にエージ
ングを行えるマトリックス表示パネルのエージング装置
を提供することにある。
ので、その目的とするところは、マトリックス表示パネ
ルが大型であっても簡素な構成で安全且つ確実にエージ
ングを行えるマトリックス表示パネルのエージング装置
を提供することにある。
【0005】
【課題を解決するための手段】本発明は、上記の目的を
達成するため、互いに直交してマトリックス配列された
カラム側電極とロー側電極間に表示媒体層(EL層)を
介設してなるマトリックス表示パネルに対しエージング
を行う装置において、前記ロー側電極が接続されるプッ
シュプル機能のスイッチ回路を備え、前記スイッチ回路
のプルアップ側共通線及びプルダウン側共通線は共に保
護抵抗を挿入してエージング用電源間に接続する一方、
前記カラム側電極はダイオードを挿入して前記プルダウ
ン側共通線が接続された電源端子側に接続したことを特
徴とするものである。
達成するため、互いに直交してマトリックス配列された
カラム側電極とロー側電極間に表示媒体層(EL層)を
介設してなるマトリックス表示パネルに対しエージング
を行う装置において、前記ロー側電極が接続されるプッ
シュプル機能のスイッチ回路を備え、前記スイッチ回路
のプルアップ側共通線及びプルダウン側共通線は共に保
護抵抗を挿入してエージング用電源間に接続する一方、
前記カラム側電極はダイオードを挿入して前記プルダウ
ン側共通線が接続された電源端子側に接続したことを特
徴とするものである。
【0006】
【作用】本発明によるマトリックス表示パネルのエージ
ング装置であれば、保護抵抗の数を電極数によらず2本
にできる。しかも、ロー側電極の選択された電極にプル
ダウン側電位を出力し、その非選択の他の全て又は一部
の電極にプルアップ側電位を出力する駆動と、ロー側電
極の選択された電極にプルアップ側電位を出力し、その
非選択の他の全て又は一部の電極にプルダウン側電位を
出力する駆動との二種類の駆動を用意し、この二種類の
駆動を交互に実施すれば単一電源で両極性電圧を印加す
るエージング換言すればマトリックス表示パネルの各画
素に対し理想的な対称電圧を印加するエージングを行え
る。更に、その両極性電圧を印加するエージングに際し
、1回のエージング動作毎に駆動時間及び印加電圧を可
変にするシステム構成を採れば、絶縁破壊時のエネルギ
を小さく抑えることができる。
ング装置であれば、保護抵抗の数を電極数によらず2本
にできる。しかも、ロー側電極の選択された電極にプル
ダウン側電位を出力し、その非選択の他の全て又は一部
の電極にプルアップ側電位を出力する駆動と、ロー側電
極の選択された電極にプルアップ側電位を出力し、その
非選択の他の全て又は一部の電極にプルダウン側電位を
出力する駆動との二種類の駆動を用意し、この二種類の
駆動を交互に実施すれば単一電源で両極性電圧を印加す
るエージング換言すればマトリックス表示パネルの各画
素に対し理想的な対称電圧を印加するエージングを行え
る。更に、その両極性電圧を印加するエージングに際し
、1回のエージング動作毎に駆動時間及び印加電圧を可
変にするシステム構成を採れば、絶縁破壊時のエネルギ
を小さく抑えることができる。
【0007】
【実施例】図1は、本発明が適用されたエージング装置
をELパネルに接続した回路構成の要部概略を示す回路
図である。
をELパネルに接続した回路構成の要部概略を示す回路
図である。
【0008】このエージング装置は、ELパネル1のロ
ー側電極1aにプッシュプル機能を有するスイッチ回路
2を接続する。このスイッチ回路2は、ELパネル1の
ロー側電極1aに対しプルダウン側電位を出力するため
のnチャンネルFET3が複数個共通に接続されている
プルダウン側共通線4と、そのロー側電極1aに対しプ
ルアップ側電位を出力するためのpチャンネルFET5
が複数個共通に接続されてなるプルアップ側共通線6と
を、ELパネル1のロー側電極1aの奇数、偶数の各配
列毎に設けている。そして、プルダウン側共通線4は保
護抵抗7を挿入してエージング用電源Vの一方の電源端
子に接続し、またプルアップ側共通線6は保護抵抗8を
挿入してエージング用電源Vの他方の電源端子に接続し
ている。
ー側電極1aにプッシュプル機能を有するスイッチ回路
2を接続する。このスイッチ回路2は、ELパネル1の
ロー側電極1aに対しプルダウン側電位を出力するため
のnチャンネルFET3が複数個共通に接続されている
プルダウン側共通線4と、そのロー側電極1aに対しプ
ルアップ側電位を出力するためのpチャンネルFET5
が複数個共通に接続されてなるプルアップ側共通線6と
を、ELパネル1のロー側電極1aの奇数、偶数の各配
列毎に設けている。そして、プルダウン側共通線4は保
護抵抗7を挿入してエージング用電源Vの一方の電源端
子に接続し、またプルアップ側共通線6は保護抵抗8を
挿入してエージング用電源Vの他方の電源端子に接続し
ている。
【0009】更に、ELパネル1のカラム側電極1bは
、ダイオード9を挿入してプルダウン側共通線4が接続
された電源端子側に接続している。
、ダイオード9を挿入してプルダウン側共通線4が接続
された電源端子側に接続している。
【0010】このような接続構成においてエージング用
電源VによるELパネル1に対する電圧印加は、図2の
ように1フレームをn−pフィールドと、p−nフィー
ルドとの2フィールドにしたシーケンスで実施されるも
ので、大別すると次の4過程より構成される。
電源VによるELパネル1に対する電圧印加は、図2の
ように1フレームをn−pフィールドと、p−nフィー
ルドとの2フィールドにしたシーケンスで実施されるも
ので、大別すると次の4過程より構成される。
【0011】(1) n−pフィールド nチャンネ
ル駆動ロー側全偶数電極のpチャンネルFET5をON
、他のFETはすべてOFFにする。これによってロー
側全偶数電極はVの電位になる。これに伴い、EL画素
を介して容量結合している全カラム側電極及び全ロー側
奇数電極もVの電位になる。この状態でロー側奇数選択
電極のnチャンネルFET3をONにすると、この電極
のみ零電位になり、選択電極のEL画素にはVの電圧が
印加される。
ル駆動ロー側全偶数電極のpチャンネルFET5をON
、他のFETはすべてOFFにする。これによってロー
側全偶数電極はVの電位になる。これに伴い、EL画素
を介して容量結合している全カラム側電極及び全ロー側
奇数電極もVの電位になる。この状態でロー側奇数選択
電極のnチャンネルFET3をONにすると、この電極
のみ零電位になり、選択電極のEL画素にはVの電圧が
印加される。
【0012】(2) n−pフィールド pチャンネ
ル駆動ロー側全奇数電極のnチャンネルFET3をON
、他のFETはべてOFFにする。これによって同様に
全カラム側電極及びロー側偶数電極も零電位になる。こ
の状態でロー側偶数選択電極のpチャンネルFET5を
ONにすると、この電極のみVの電位になり、選択電極
のEL画素には−Vの電圧が印加される。
ル駆動ロー側全奇数電極のnチャンネルFET3をON
、他のFETはべてOFFにする。これによって同様に
全カラム側電極及びロー側偶数電極も零電位になる。こ
の状態でロー側偶数選択電極のpチャンネルFET5を
ONにすると、この電極のみVの電位になり、選択電極
のEL画素には−Vの電圧が印加される。
【0013】(3) p−nフィールド pチャンネ
ル駆動ロー側奇数電極に対してpチャンネル駆動を行う
。
ル駆動ロー側奇数電極に対してpチャンネル駆動を行う
。
【0014】(4) p−nフィールド nチャンネ
ル駆動ロー側偶数電極に対してnチャンネル駆動を行う
。
ル駆動ロー側偶数電極に対してnチャンネル駆動を行う
。
【0015】このような4過程の駆動のうち、n−2フ
ィールドでは(1) ,(2) の駆動により全電極を
走査し、次のp−nフィールドでは(3) ,(4)
の駆動により全電極を走査することになるから、EL各
画素にはエージングに理想的なプラス、マイナスが対称
に交番する対称電圧が印加される。この際、エージング
用電源Vによる印加電圧を0Vから必要な電圧までゆっ
くり昇圧していく。これにともない印加電圧が低い範囲
では各駆動の時間を長くし、昇圧するに従い駆動時間を
短くしていく。 このようにして絶縁破壊時に破壊点に集中するエネルギ
を小さく抑えることができ、電極断線を回避するうえで
好都合となる。
ィールドでは(1) ,(2) の駆動により全電極を
走査し、次のp−nフィールドでは(3) ,(4)
の駆動により全電極を走査することになるから、EL各
画素にはエージングに理想的なプラス、マイナスが対称
に交番する対称電圧が印加される。この際、エージング
用電源Vによる印加電圧を0Vから必要な電圧までゆっ
くり昇圧していく。これにともない印加電圧が低い範囲
では各駆動の時間を長くし、昇圧するに従い駆動時間を
短くしていく。 このようにして絶縁破壊時に破壊点に集中するエネルギ
を小さく抑えることができ、電極断線を回避するうえで
好都合となる。
【0016】
【発明の効果】本発明のエージング装置により、保護抵
抗の数を電極数によらず2本にでき、単一電源で両極性
電圧が印加できる。また絶縁破壊時のエネルギが小さく
できるため、大型ELパネルを電極断線無しでエージン
グできる。
抗の数を電極数によらず2本にでき、単一電源で両極性
電圧が印加できる。また絶縁破壊時のエネルギが小さく
できるため、大型ELパネルを電極断線無しでエージン
グできる。
【図1】本発明が適用されたエージング装置をELパネ
ルに接続した回路構成の要部概略を示す回路図である。
ルに接続した回路構成の要部概略を示す回路図である。
【図2】各電極の画素に印加される電圧のタイミングチ
ャートである。
ャートである。
1 ELパネル
2 スイッチ回路
3 nチャンネルFET
4 プルダウン側共通線
5 pチャンネルFET
6 プルアップ側共通線
7 保護抵抗
8 保護抵抗
9 ダイオード
Claims (3)
- 【請求項1】 互いに直交してマトリックス配列され
たカラム側電極とロー側電極間に表示媒体層を介設して
なるマトリックス表示パネルに対しエージングを行う装
置において、前記ロー側電極が接続されるプッシュプル
機能のスイッチ回路を備え、前記スイッチ回路のプルア
ップ側共通線及びプルダウン側共通線は共に保護抵抗を
挿入してエージング用電源間に接続する一方、前記カラ
ム側電極はダイオードを挿入して前記プルダウン側共通
線が接続された電源端子側に接続したことを特徴とする
マトリックス表示パネルのエージング装置。 - 【請求項2】 前記ロー側電極の選択された電極にプ
ルダウン側電位を出力し、その非選択の他の全て又は一
部の電極にプルアップ側電位を出力する駆動と、前記ロ
ー側電極の選択された電極にプルアップ側電位を出力し
、その非選択の他の全て又は一部の電極にプルダウン側
電位を出力する駆動とを有し、前記ロー側の各電極に対
し前記二種類の駆動を交互に実施することで、前記ロー
側電極の各電極に両極性電圧を印加することを特徴とす
る請求項1記載のマトリックス表示パネルのエージング
装置。 - 【請求項3】 前記二種類の駆動に対して、1回のエ
ージング動作毎に駆動時間及び印加電圧を可変にするこ
とを特徴とする請求項2記載のマトリックス表示パネル
のエージング装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1127291A JPH04245292A (ja) | 1991-01-31 | 1991-01-31 | マトリックス表示パネルのエージング装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1127291A JPH04245292A (ja) | 1991-01-31 | 1991-01-31 | マトリックス表示パネルのエージング装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH04245292A true JPH04245292A (ja) | 1992-09-01 |
Family
ID=11773343
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1127291A Pending JPH04245292A (ja) | 1991-01-31 | 1991-01-31 | マトリックス表示パネルのエージング装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH04245292A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100476596B1 (ko) * | 1997-10-07 | 2005-07-04 | 삼성전자주식회사 | 에이징설비장치의액정표시장치를구동하기위한구동신호출력장치 |
KR100528692B1 (ko) * | 2002-08-27 | 2005-11-15 | 엘지.필립스 엘시디 주식회사 | 유기전계발광소자용 에이징 회로 및 그 구동방법 |
US7737641B2 (en) | 2000-09-29 | 2010-06-15 | Fujitsu Hitachi Plasma Display Limited | Capacitive-load driving circuit capable of properly handling temperature rise and plasma display apparatus using the same |
-
1991
- 1991-01-31 JP JP1127291A patent/JPH04245292A/ja active Pending
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100476596B1 (ko) * | 1997-10-07 | 2005-07-04 | 삼성전자주식회사 | 에이징설비장치의액정표시장치를구동하기위한구동신호출력장치 |
US7737641B2 (en) | 2000-09-29 | 2010-06-15 | Fujitsu Hitachi Plasma Display Limited | Capacitive-load driving circuit capable of properly handling temperature rise and plasma display apparatus using the same |
US9305484B2 (en) | 2000-09-29 | 2016-04-05 | Hitachi Maxell, Ltd. | Capacitive-load driving circuit and plasma display apparatus using the same |
KR100528692B1 (ko) * | 2002-08-27 | 2005-11-15 | 엘지.필립스 엘시디 주식회사 | 유기전계발광소자용 에이징 회로 및 그 구동방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0079496B1 (en) | Matrix display and driving method therefor | |
KR970076454A (ko) | 플라즈마 디스플레이 패널 구동 방법 및 이 구동 방법을 이용한 플라즈마 디스플레이 장치 | |
US5151632A (en) | Flat panel emissive display with redundant circuit | |
US7486261B2 (en) | Electro-luminescent display device | |
JPH04245292A (ja) | マトリックス表示パネルのエージング装置 | |
KR101094291B1 (ko) | 액정 표시 장치 | |
KR100532995B1 (ko) | 평판 디스플레이 패널 구동방법 | |
US10504455B2 (en) | Display device and method of driving the same | |
JPS5918713B2 (ja) | エレクトロミネセンス表示装置 | |
JP2914234B2 (ja) | El表示装置 | |
JP2006293357A (ja) | プラズマディスプレイ装置及びその駆動方法 | |
EP0314511B1 (en) | Method of driving thin film EL panel for aging | |
US4100461A (en) | Driving circuit for a gas discharge display panel | |
KR101071304B1 (ko) | 플라즈마 디스플레이 패널을 구동하기 위한 디바이스 | |
WO1983003021A1 (en) | Method and wiring system for driving a picture display, particularly an ac electroluminescent display | |
WO2003065337A1 (en) | Circuit for driving light emitting device and matrix-type display panel employing the same | |
JP3301379B2 (ja) | El表示装置 | |
KR100469975B1 (ko) | 정전류 회로를 사용하는 평면형 전계방출 표시장치의구동장치 | |
JPH05273938A (ja) | マトリックス薄膜エレクトロルミネッセンスパネルの駆動方法 | |
JPH05135874A (ja) | マトリツクス薄膜elパネルのエージング方法 | |
JPH0473682A (ja) | プラズマディスプレイパネルの駆動装置 | |
JPH05333815A (ja) | 表示装置の駆動方法 | |
JPS6319072B2 (ja) | ||
JP2894729B2 (ja) | 薄膜エレクトロルミネセンス・ディスプレイ用の走査回路網とその駆動方法 | |
KR100322607B1 (ko) | 단순 매트릭스형 표시장치의 구동 방법 및 장치 |