JPH04220627A - 液晶電気光学装置 - Google Patents

液晶電気光学装置

Info

Publication number
JPH04220627A
JPH04220627A JP2418291A JP41829190A JPH04220627A JP H04220627 A JPH04220627 A JP H04220627A JP 2418291 A JP2418291 A JP 2418291A JP 41829190 A JP41829190 A JP 41829190A JP H04220627 A JPH04220627 A JP H04220627A
Authority
JP
Japan
Prior art keywords
liquid crystal
thin film
channel thin
pixel
film transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2418291A
Other languages
English (en)
Other versions
JP2990232B2 (ja
Inventor
Shunpei Yamazaki
舜平 山崎
Akira Mase
晃 間瀬
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP41829190A priority Critical patent/JP2990232B2/ja
Priority to KR1019910023630A priority patent/KR960010723B1/ko
Publication of JPH04220627A publication Critical patent/JPH04220627A/ja
Priority to US08/104,935 priority patent/US5383041A/en
Priority to US08/314,714 priority patent/US5500538A/en
Application granted granted Critical
Publication of JP2990232B2 publication Critical patent/JP2990232B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Thin Film Transistor (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、光の透過率が高く、か
つ情報量を多く提示出来るもので、バックライトを必要
としない反射型のディスプレイ、投影型のディスプレイ
等へ応用することが考えられる。
【0002】
【従来の技術】従来の液晶表示装置はネマティック液晶
を使用したTN型やSTN型のものが広く実用化されて
いる。また、最近では強誘電性液晶を使用したものも知
られている。これらの装置はいずれも偏光板を要しかつ
液晶を装置内で一定の方向に規則正しく配向させる必要
があった。一方、これらの偏光板や配向を必要とせず、
画面の明るい、コントラストのよい分散型液晶が知られ
ている。この分散型液晶とは透光性の固相ポリマーがネ
マティク、コレステリックあるいはスメクティクの液晶
を粒状または海綿状に保持しているものである。この液
晶装置の作成方法としては、液晶のカプセル化によりポ
リマー中に液晶を分散させ、そのポリマーをフィルムあ
るいは基板上に薄膜として形成されているものが知られ
ている。ここで、カプセル化物質としてはゼラチン、ア
ラビアゴム、ポリビニルアルコール等が提案されている
【0003】これらの技術ではポリビニルアルコールで
カプセル化された液晶分子は、それらが薄膜中で正の誘
電異方性を有するものであれば、電界の存在下でその液
晶分子が電界の方向に配列し、液晶の屈折率とポリマー
の屈折率とが等しい場合には透明性が発現する。一方電
界が無い場合には液晶は特定の方向に配列せず様々な方
向をむいているので、液晶の屈折率がポリマーの屈折率
とずれることになり、光は散乱され光の透過をさまたげ
、白濁状態となる。この様にカプセル化された液晶を分
散して内部に有するポリマーをフィルムあるいは薄膜化
したものとしては、前述の例以外に、いくつか知られて
いる。例えば、液晶材料がエポキシ樹脂中に分散したも
の、また、液晶と光硬化物質との相分離を利用したもの
、3次元につながったポリマー中に液晶を含侵させたも
のなどが知られている。本発明においてはこれらの液晶
電気光学装置を総称して、分散型液晶と言う。
【0004】
【発明が解決しようとする課題】分散型液晶ディバイス
の特性を決定する要因の一つとして、液晶の存在領域、
例えばカプセルタイプであれば、カプセルの分散度合い
、ポリマーを利用するタイプでは、空間部分の分散度合
いである。ここで、これらのばらつきが大きい場合、液
晶組成物の平均的な電気光学特性における急峻性が悪く
なり、所謂駆動のための閾値がはっきりと定まらないと
いう欠点が生じていた。図14に分散型液晶の上述の代
表的な電気光学特性を示す。
【0005】これを解決する手段として、アクティブ素
子と呼ばれる薄膜トランジスタによる閾値の決定があり
、またこれは必要不可欠なものとなっていた。
【0006】従来、分散型液晶に用いられている薄膜ト
ランジスタは、通常Nチャネル型薄膜トランジスタが主
流となっているが、Nチャネル型薄膜トランジスタまた
はPチャネル型薄膜トランジスタのどちらか一方だけで
駆動をさせた場合、OFF時のリーク電流を小さく押さ
え込むことが出来ず、液晶素子の容量成分とは並列に独
立した容量素子を形成する必要があった。図15に代表
的な単一チャネルの薄膜トランジスタを用いた液晶装置
の構造図を示す。
【0007】また、一般にアクティブマトリクス型の液
晶表示装置は480×640、または1260×960
と非常に多くの画素を有している。図5ではこれらと同
じ意味を示すもので、説明を簡単にするために2×2の
マトリクス配列で示している。複数のゲイト線G1.G
2と複数のデータ線D1.D2とを直交して配置し、そ
のマトリクス状の交差部に画素表示素子を設けている。 この画素表示素子は液晶部102とTFT部101で構
成されている。それぞれの画素に対して周辺回路106
、107から信号を加えて所定の画素を選択的にオンま
たはオフして表示を行う。
【0008】しかし、実際にこれらの液晶表示装置を作
製して表示をさせた場合、TFTの出力、即ち液晶にと
っての入力(液晶電位という)の電圧VLC100は、
しばしば“1”(High)となるべき時に“1”(H
igh)にならず、また、逆に“0”(Low)となる
べき時に“0”(Low)にならない。これは、画素に
信号を加えるスィッチング素子、つまりTFTの特性に
対称性がないために発生する。すなわち、画素電極への
充電の様子と放電の様子に電気特性上のかたよりがある
ためである。そして、液晶102はその動作において本
来絶縁性であり、また、TFTがオフの時に液晶電位(
VLC)は浮いた状態になる。この液晶102は等価的
にキャパシタであるため、そこに蓄積された電荷により
VLCが決められる。この電荷は液晶がRLCで比較的
小さい抵抗となったり、ゴミやイオン性不純物の存在に
よりリークしたり、またTFTのゲイト絶縁膜のピンホ
ールによりRGS105が生じた場合にはそこから電荷
がもれ、VLCは中途半端な状態になってしまう。この
ため1つのパネル中に20万〜500万個の画素を有す
る液晶表示装置においては、高い歩留まりを成就するこ
とができないという問題があった。
【0009】
【発明が解決しようとする課題】アクティブ型の液晶表
示装置においては、液晶電位を1フレームの間はたえず
初期値と同じ値として所定のレベルを保つことがきわめ
て重要である。しかし実際は不良が多く、必ずしも成就
しないのが実情である。
【0010】また、液晶等の駆動において、印加する信
号により、液晶に加わる電圧が+または−の何れかに偏
った場合、電気分解等が発生して、液晶材料を分解、変
性して表示が十分に行えないことが発生するこの場合、
印加する信号を交流化して液晶材料に加わる電圧に偏り
が発生しないようにするが、この交流化信号が非常に複
雑であった。
【0011】本発明は上述のような問題を解決し、より
電流マージンを大とする、即ち応答速度を大とする。ま
た各ピクセルにおける画素の電位、即ち液晶電位VLC
が“1”,“0”に充分安定して固定され、1フレーム
中にそのレベルがドリフトしないようにしたものである
【0012】また、上述のように分散型液晶では大面積
基板において、液晶を均一に分散させることは非常に難
しいので、駆動の為の閾値がなだらかで、その為アクテ
ィブ素子の働きによって、駆動の閾値を確保したもので
ある。
【0013】
【課題を解決するための手段】本発明は、画素に対して
NTFTとPTFTとを相補構成として有し、前記NT
FTのソース(ドレイン)部を一対の信号線のうちの第
1の信号線に接続し、前記PTFTのソース(ドレイン
)部を一対の信号線のうちの第2の信号線に接続し、前
記NTFTとPTFTのゲイト電極を共通に第3の信号
線に接続し、前記NTFTおよびPTFTのドレイン(
ソース)部を画素電極と接続して設けられている第1の
基板と電極およびリードが設けられた第2の基板の間に
液晶材料と透光性固体物質とを有する液晶電気光学装置
であります。
【0014】またその駆動方法としては、前記一対の第
1および第2の信号線に対して、信号波形が印加されて
いる期間中に前記第3の信号線に対して、信号波形を印
加することにより、前記相補構成の薄膜トランジスタ(
以下C/TFTという)を駆動し、画素の表示をオンま
たはオフするものであります。
【0015】本発明を適用可能な液晶電気光学装置の構
成としては、1つの画素に2つまたはそれ以上のC/T
FTを連結して1つのピクセルを構成せしめてもよい。 さらに1つのピクセルを2つまたはそれ以上に分割し、
それぞれにC/TFTを1つまたは複数個連結してもよ
い。
【0016】本発明における分散型液晶材料とはとは透
明固体物質(透光性の固相ポリマーまたは高分子形成性
のモノマー)とネマティック、コレステリックあるいは
スメクティックの液晶を含み、これらの液晶は粒状また
は海綿状にて、保持されているものであります。この透
光性の固相ポリマーはポリエチレン、ポリメタクリル酸
エステル、ポリスチレン、ポリ塩化ビニル、ポリアクリ
ルニトリル、ポリビニルアルコール、ポリエステル、ポ
リアミド樹脂、ポリエチレンテレフタレート樹脂、フッ
素樹脂、シリコン樹脂等の単独または混合物が用いられ
る。
【0017】分散型液晶構成材料物は高分子形成性のモ
ノマーと液晶材料あるいは前記固相ポリマーと液晶材料
とを共通の溶媒に溶解したものが使用される。前者の場
合はその混合物を塗布法で基板上に塗布したのちに熱ま
たは光を照射して、調光層を形成する。一方、後者は溶
解した液状物を塗布して液状媒体層を形成し、その後こ
の溶媒を除去して、分散型液晶を得る。
【0018】溶媒としては、ケトン類、アルコール類、
ベンゼン、トルエン等の不飽和炭化水素や水等が使用で
きる。これらは塗布の方法により適宜選択して、単独あ
るいは混合して使用される。塗布の方法は液晶材料の形
状、特性に応じて、ドクターナイフ、ロールコーター、
カーテンコーター、ナイフコーター、スプレー塗布、ス
ピンコート、スクリーン印刷、オフセット印刷等の方法
を採用できる。
【0019】本発明を適用可能な液晶電気光学装置の構
成の代表例を図1、図2、図3に回路図として示す。ま
た、実際のパターンレイアウト(配置図)の例をそれぞ
れに対応して図6、図7、図8に示す。説明を簡単にす
るため、ここでは2×2のマトリクス構成を例として説
明を行う。図1の2×2のマトリクスの例においてNT
FTとPTFTとのゲイトを互いに連結し、さらにY軸
方向の第3の信号線3または4に連結し、またC/TF
Tの共通出力端を液晶15に連結している。NTFTの
入力端(10側)をX軸方向の一対の信号線のうちの第
1の信号線5または6に連結し、PTFTの入力端(2
0側)をX軸方向の一対の信号線のうちの第2の信号線
8または7に連結させている。
【0020】この様な構成において、図1に示されてい
るように一対の第1の信号線5と第2の信号線8間にオ
ンの信号波形が印加されている期間に第3の信号線3に
対しオンの信号波形を印加した時、液晶電位(VLC)
14は第1の信号線に印加された電圧VGG−Vthと
なる。また一対の第1の信号線5と第2の信号線8間に
オフの信号波形が印加されている期間に第3の信号線3
もオフの信号波形が印加された時、液晶電位(VLC)
14は電位を持たない。さらにまた、一対の第1の信号
線5と第2の信号線8間にオンの信号波形が印加されて
いる期間に第3の信号線3に対しオンの信号波形を印加
しない時、液晶電位(VLC)14は同様に電位を持た
ない。かくの如く液晶電位(VLC)14は第3の信号
線に印加する電圧に従って与えられるものであり、この
信号線に加える信号の電圧を可変することにより液晶に
加える電位差を任意に可変することができる。
【0021】また、対抗電極16はオフセット電圧VO
FFSETが印加されており、実際に液晶15に加わる
電圧はVGG+VOFFSET−Vth、あるいはVO
FFSETの2値となる。本発明の駆動方法では対抗電
極に加えるオフセット電圧VOFFSETを可変して、
液晶駆動のオンとオフを任意に変更することができる。 また、液晶を実際に駆動する際のしきい値が液晶材料よ
って異なっているため、その液晶の持つ値に合わせ為に
このオフセット電圧VOFFSETを可変するだけで、
任意のしきい値合わせることができる。
【0022】また、液晶等の駆動において、印加する信
号により、液晶に加わる電圧が+または−の何れかに偏
った場合、電気分解等が発生して、液晶材料を分解、変
性して表示が十分に行えないことが発生するこの場合、
印加する信号を交流化して液晶材料に加わる電圧に偏り
が発生しないようにするが、本発明の駆動方法によると
対抗電極に印加するオフセット電圧VOFFSETの極
性とデータ信号線に加える選択信号の論理を反転するの
みで、非常に容易に交流化信号を発生させることができ
る特徴をもつ。
【0023】図2の例において、第1のC/TFTを構
成するNTFT13PTFT22と第2のC/TFTを
構成するNTFT24、PTFT25の4つのゲイト電
極を共通してY方向の第3の信号線3に連結せしめ、N
TFT13とNTFT24入力端を共通化してX方向の
第1の信号線5にPTFT22とPTFT25入力端を
共通化してX方向の第2の信号線8に接続させた。また
その2つのC/TFTの出力を共通にして1つの液晶1
5の一方の電極である画素電極17に連結させている。 かくすると、2つのNTFTまたは2つのPTFTのい
ずれか一方が多少リークしても同相であるためその画素
を駆動させることができる。
【0024】図3は1つのピクセル23において、2つ
の画素電極17、26とそのそれぞれに対応してC/T
FTを2つ設けたものである。2つのC/TFTのゲイ
ト電極を共通とせしめ、第1の入力を行う。またそれぞ
れのC/TFTのそれぞれのNTFTおよびそれぞれの
PTFTの入力を第1の信号線5および第2の信号線8
に連結したものである。かくすることにより、1つのピ
クセルの2つの画素のうち一方がTFTのリーク等の不
良により非動作とならない。また、遅れた動作となって
も、他方が正常動作するため、マトリクス構成動作にお
いて不良が目立ちにくいという特長を有する。
【0025】
【実施例1】本実施例では図1に示すような回路構成の
液晶表示装置を用いて説明を行う。この回路構成に対応
する実際の電極等の配置構成を図6に示している。これ
らは説明を簡単にする為2×2に相当する部分のみ記載
されている。また、実際の駆動信号波形を図10に示す
。これも説明を簡単にする為に4×4のマトリクス構成
とした場合の信号波形で説明を行う。
【0026】まず、本実施例で使用する液晶表示装置の
作製方法を図13を使用して説明する。図13(A)に
おいて、石英ガラス等の高価でない700℃以下、例え
ば約600℃の熱処理に耐え得るガラス50上にマグネ
トロンRF(高周波)スパッタ法を用いてブロッキング
層51としての酸化珪素膜を1000〜3000Åの厚
さに作製する。プロセス条件は酸素100%雰囲気、成
膜温度15℃、出力400〜800W、圧力0.5Pa
とした。ターゲットに石英または単結晶シリコンを用い
た成膜速度は30〜100Å/分であった。
【0027】この上にシリコン膜をLPCVD(減圧気
相)法、スパッタ法またはプラズマCVD法により形成
した。減圧気相法で形成する場合、結晶化温度よりも1
00〜200℃低い450〜550℃、例えば530℃
でジシラン(Si2H6)またはトリシラン(Si3H
8)をCVD装置に供給して成膜した。反応炉内圧力は
30〜300Paとした。成膜速度は50〜250Å/
分であった。NTFTとPTFTとのスレッシュホール
ド電圧(Vth)に概略同一に制御するため、ホウ素を
ジボランを用いて1×1015〜1×1018cm−3
の濃度として成膜中に添加してもよい。
【0028】スパッタ法で行う場合、スパッタ前の背圧
を1×10−5Pa以下とし、単結晶シリコンをターゲ
ットとして、アルゴンに水素を20〜80%混入した雰
囲気で行った。例えばアルゴン20%、水素80%とし
た。成膜温度は150℃、周波数は13.56MHz、
スパッタ出力は400〜800W、圧力は0.5Paで
あった。
【0029】プラズマCVD法により珪素膜を作製する
場合、温度は例えば300℃とし、モノシラン(SiH
4)またはジシラン(Si2H6)を用いた。これらを
PCVD装置内に導入し、13.56MHzの高周波電
力を加えて成膜した。
【0030】これらの方法によって形成された被膜は、
酸素が5×1021cm−3以下であることが好ましい
。この酸素濃度が高いと、結晶化させにくく、熱アニー
ル温度を高くまたは熱アニール時間を長くしなければな
らない。また少なすぎると、バックライトによりオフ状
態のリーク電流が増加してしまう。そのため4×101
9〜4×1021cm−3の範囲とした。水素は4×1
020cm−3であり、珪素4×1022cm−3とし
て比較すると1原子%であった。また、ソース、ドレイ
ンに対してより結晶化を助長させるため、酸素濃度を7
×1019cm−3以下、好ましくは1×1019cm
−3以下とし、ピクセル構成するTFTのチャネル形成
領域のみに酸素をイオン注入法により5×1020〜5
×1021cm−3となるように添加してもよい。その
時周辺回路を構成するTFTには光照射がなされないた
め、この酸素の混入をより少なくし、より大きいキャリ
ア移動度を有せしめることは、高周波動作をさせるため
る有効である。
【0031】次に、アモルファス状態の珪素膜を500
〜5000Å、例えば1500Åの厚さに作製の後、4
50〜700℃の温度にて12〜70時間非酸化物雰囲
気にて中温の加熱処理、例えば水素雰囲気下にて600
℃の温度で保持した。珪素膜の下の基板表面にアモルフ
ァス構造の酸化珪素膜が形成されているため、この熱処
理で特定の核が存在せず、全体が均一に加熱アニールさ
れる。即ち、成膜時はアモルファス構造を有し、また水
素は単に混入しているのみである。
【0032】アニールにより、珪素膜はアモルファス構
造から秩序性の高い状態に移り、一部は結晶状態を呈す
る。特にシリコンの成膜後の状態で比較的秩序性の高い
領域は特に結晶化をして結晶状態となろうとする。しか
しこれらの領域間に存在する珪素により互いの結合がな
されるため、珪素同志は互いにひっぱりあう。レーザラ
マン分光により測定すると単結晶の珪素のピーク522
cm−1より低周波側にシフトしたピークが観察される
。それの見掛け上の粒径は半値巾から計算すると、50
〜500Åとマイクロクリスタルのようになっているが
、実際はこの結晶性の高い領域は多数あってクラスタ構
造を有し、各クラスタ間は互いに珪素同志で結合(アン
カリング)がされたセミアモルファス構造の被膜を形成
させることができた。
【0033】結果として、被膜は実質的にグレインバウ
ンダリ(以下GBという)がないといってもよい状態を
呈する。キャリアは各クラスタ間をアンカリングされた
個所を通じ互いに容易に移動し得るため、いわゆるGB
の明確に存在する多結晶珪素よりも高いキャリア移動度
となる。即ちホール移動度(μh)=10〜200cm
2/VSec、電子移動度(μe)=15〜300cm
2/VSecが得られる。
【0034】他方、上記の如き中温でのアニールではな
く、900〜1200℃の高温アニールにより被膜を多
結晶化すると、核からの固相成長により被膜中の不純物
の偏析がおきて、GBには酸素、炭素、窒素等の不純物
が多くなり、結晶中の移動度は大きいが、GBでのバリ
ア(障壁)を作ってそこでのキャリアの移動を阻害して
しまう。結果として10cm2/Vsec以上の移動度
がなかなか得られないのが実情である。即ち、本実施例
ではかくの如き理由により、セミアモルファスまたはセ
ミクリスタル構造を有するシリコン半導体を用いている
【0035】図13(A)において、珪素膜を第1のフ
ォトマスク■にてフォトエッチングを施し、PTFT用
の領域22(チャネル巾20μm)を図面の右側に、N
TFT用の領域13を左側に作製した。
【0036】この上に酸化珪素膜をゲイト絶縁膜として
500〜2000Å例えば1000Åの厚さに形成した
。これはブロッキング層としての酸化珪素膜の作製と同
一条件とした。この成膜中に弗素を少量添加し、ナトリ
ウムイオンの固定化をさせてもよい。
【0037】この後、この上側にリンが1〜5×102
1cm−3の濃度に入ったシリコン膜またはこのシリコ
ン膜とその上にモリブデン(Mo)、タングステン(W
),MoSi2またはWSi2との多層膜を形成した。 これを第2のフォトマスク■にてパターニングして図1
3(B)を得た。PTFT用のゲイト電極55、NTF
T用のゲイト電極56を形成した。例えばチャネル長1
0μm、ゲイト電極としてリンドープ珪素を0.2μm
、その上にモリブデンを0.3μmの厚さに形成した。   図13(C)において、フォトレジスト57をフォ
トマスク■を用いて形成し、PTFT用のソース59ド
レイン58に対し、ホウ素を1〜5×1015cm−2
のドーズ量でイオン注入法により添加した。  次に図
13(D)の如く、フォトレジスト61をフォトマスク
■を用いて形成した。NTFT用のソース64、ドレイ
ン62としてリンを1〜5×1015cm−2のドーズ
量でイオン注入法により添加した。
【0038】これらはゲイト絶縁膜54を通じて行った
。しかし図13(B)において、ゲイト電極55、56
をマスクとしてシリコン膜上の酸化珪素を除去し、その
後、ホウ素、リンを直接珪素膜中にイオン注入してもよ
い。
【0039】次に、600℃にて10〜50時間再び加
熱アニールを行った。PTFTのソース59、ドレイン
58NTFTのソース64、ドレイン62を不純物を活
性化してP+、N+として作製した。またゲイト電極5
5、56下にはチャネル形成領域60、63がセミアモ
ルファス半導体として形成されている。
【0040】かくすると、セルフアライン方式でありな
がらも、700℃以上にすべての工程で温度を加えるこ
とがなくC/TFTを作ることができる。そのため、基
板材料として、石英等の高価な基板を用いなくてもよく
、本発明の大画素の液晶表示装置にきわめて適したプロ
セスである。
【0041】本実施例では熱アニールは図13(A)、
(D)で2回行った。しかし図13(A)のアニールは
求める特性により省略し、双方を図13(D)のアニー
ルにより兼ね製造時間の短縮を図ってもよい。図13(
E)において、層間絶縁物65を前記したスパッタ法に
より酸化珪素膜の形成として行った。この酸化珪素膜の
形成はLPCVD法、光CVD法、常圧CVD法を用い
てもよい。例えば0.2〜0.6μmの厚さに形成し、
その後、フォトマスク■を用いて電極用の窓66を形成
した。さらに、これら全体にアルミニウムをスパッタ法
により形成し、リード71、72およびコンタクト67
、68をフォトマスク■を用いて作製した後、表面を平
坦化用有機樹脂69例えば透光性ポリイミド樹脂を塗布
形成し、再度の電極穴あけをフォトマスク■にて行った
【0042】図13(F)に示す如く2つのTFTを相
補型構成とし、かつその出力端を液晶装置の一方の画素
の電極を透明電極としてそれに連結するため、スパッタ
法によりITO(インジューム・スズ酸化膜)を形成し
た。それをフォトマスク■によりエッチングし、電極7
0を構成させた。このITOは室温〜150℃で成膜し
、200〜400℃の酸素または大気中のアニールによ
り成就した。かくの如くにしてPTFT22とNTFT
13と透明導電膜の電極70とを同一ガラス基板50上
に作製した。得られたTFTの電気的な特性はPTFT
で移動度は20(cm2/Vs)、Vthは−5.9(
V)で、NTFTで移動度は40(cm2/Vs)、V
thは5.0(V)であった。
【0043】上記の様な方法に従って作製された液晶装
置用の一方の基板上に光硬化性変成アクリル樹脂(ワー
ルドロック880K1)とネマテイック液晶組成物(E
44)を均一溶液として、スクリーン印刷法により厚さ
10μmに印刷し、全面に透明電極を設けたもう一方の
ガラス基板と減圧雰囲気下にて、これら基板を張り合わ
せて、上方より2kg/cm2の圧力を加え、同時に下
方より紫外光を照射して液晶セルを形成した。この液晶
表示装置の電極等の配置の様子を図6に示している。N
TFT13を第1の走査線5とデータ線3との交差部に
設け、第1の走査線5とデータ線4との交差部にも他の
画素用のNTFTが同様に設けられている。一方PTF
Tは第2の走査線8とデータ線3との交差部に設けられ
ている。また、隣接した他の第1の走査線6とデータ線
3との交差部には、他の画素用のNTFTが設けられて
いる。このようなC/TFTを用いたマトリクス構成を
有せしめた。NTFT13は、ドレイン10の入力端の
コンタクトを介し第1の走査線5に連結され、ゲイト9
は多層配線形成がなされたデータ線3に連結されている
。ソース12の出力端はコンタクトを介して画素の電極
17に連結している。
【0044】他方、PTFT22はドレイン20の入力
端がコンタクトを介して第2の走査線8に連結され、ゲ
イト21はデータ線3に、ソース18の出力端はコンタ
クトを介してNTFTと同様に画素電極17に連結して
いる。かくして一対の走査線5、8に挟まれた間(内側
)に、透明導電膜よりなる画素23とC/TFTとによ
り1つのピクセルを構成せしめた。かかる構造を左右、
上下に繰り返すことにより、2×2のマトリクスをそれ
を拡大した640×480、1280×960といった
大画素の液晶表示装置とすることができる。
【0045】ここでの特長は、1つの画素に2つのTF
Tが相補構成をして設けられていることにより、画素電
極17は3つの値の液晶電位VLCに固定されることで
ある。その動作を図9および図10を用いて説明する。 図9においては、4×4マトリクス構成の液晶表示を行
う際の本発明の回路図を示し、図10は駆動信号波形の
タイミングチャートを示している。
【0046】本実施例の場合、X1aX1b、X2aX
2b、X3aX3b、X4aX4bは各々一対の走査信
号線として機能する。また、Y1、Y2、Y3、Y4は
データ線として機能している。また、図9中のAA、A
B・・・DDは対応する位置の画素のアドレスを意味し
ている。
【0047】この様な4×4構成の表示において、今ア
ドレスAA、AB、BA、BBの4つの画素に対応する
、信号波形と液晶電位と実際に液晶に印加される電位差
のタイミングチャートを図10に示します。図10にお
いて、横軸は時間を示している。1フレームを時間T1
からT2の間としてこの間を4つに分割して、一対の走
査線4対を順次走査して走査信号を印加している。図で
はX1a、X2a、X3a、X4aのみを記載している
が実際にはX1b、X2b、X3b、X4bにはX1a
、X2a、X3a、X4aと極性の異なる同じ波形が印
加されている。また、Y1、Y2、Y3、Y4線には図
10のようなデータ信号が印加されており、時間T1か
らT2の間はAAの画素のみ選択されてオンまたはオフ
される。即ち、T1からt1の間にデータ線Y1に対し
てデータ信号を印加して、この時間内にAAの画素の液
晶にはしきい値をこえる電圧が印加され液晶が駆動され
る。この時、液晶表示装置の対抗電極にオフセット電圧
が印加されている。図10では次の時間T2からT3に
も全く同じ信号波形を印加し、AAの表示を行っている
【0048】次に時間T3からT4及びT4からT5で
は4つの画素を全く選択しない信号が印加されている。 さらに時間T5からT6では再びAAの画素を選択して
いる信号が印加されている。
【0049】次に時間T6からT8はデータ線に印加す
る信号の論理を反転させた信号が印加され、また対抗電
極には時間T1からT6の間に印加されていた信号とは
極性の異なるオフセット電圧が印加されて、交流化信号
が液晶に加えられている。この交流化信号により、時間
T1からT6の間に正に偏っていた電荷をキャンセルす
ることができる。すなわち、時間T2からT4に加えら
れていた信号のうち、Y1、Y2、Y3、Y4線の論理
を反転し、すなわち選択信号と非選択信号を入れ換え、
対抗電極のオフセット電圧の正負を入れ換えることによ
り、時間T2からT4の前半の1フレームではAAの画
素を選択し、後半の1フレームでは4つの画素を選択し
ない交流化信号を印加でき液晶を駆動することが可能と
なった。これにより、容易に画素に残っている電荷をキ
ャンセルすることができる。
【0050】上述のように、液晶に実際に加わる電位差
は、第3の信号線の信号の電圧、本実施例ではデータ線
のパルス電圧と対抗電極のフセット電圧よりTFTのV
th分を差し引いた分の電位である。すなわち、データ
線のパルス電圧を任意に可変するとそれに従って液晶に
実際に加わる電位差を可変することができる。これによ
り階調表示を行うことができる。特に液晶駆動のしきい
値が明確でないもの、すなわちスレッショルドがなだら
かな分散型液晶等には特によく適した駆動法で十分な階
調表示を行うことができる。
【0051】このように、本発明の駆動によると非常に
簡単な、パルス信号をデータ線および一対の走査線に加
えるだけで、液晶表示を行える。
【0052】また、その他の階調法として、1つの表示
画面に対して、複数フレームの駆動信号を液晶に印加す
ることにより1画面を表示する場合は特定の画素に加え
る選択信号を全フレーム数より減らすことにより、容易
に階調表示を行うことができる。
【0053】本発明には偏光板は不要であり、液晶のス
ィッチング速度を増すために動作電圧は±10〜±15
Vとし、セル間隔は1〜20μm程度とした。
【0054】特に分散型液晶を用いる本発明は、偏光板
も不用のため、反射型としても、また透過型としても光
量を大きくすることができる。そしてその液晶はスレッ
シュホールドがないため、本発明のように、明確なスレ
ッシュホールド電圧が規定されるC/TFT型とするこ
とにより、大きなコントラストとクロストーク(隣の画
素との悪干渉)を除くことができた。
【0055】また、本実施例で使用したTFTの半導体
は本実施例で使用した材料以外をも使用できる。
【0056】
【実施例2】この実施例は図3および図7に対応した液
晶表示装置の構成を有するものを使用して、本実施例を
行った。この図面より明らかな如く、Y線の走査線3を
中央に配設し、一対のデータ線の第1のデータ線5と第
2のデータ線8に挟まれた部分を1つのピクセル23と
している。1つのピクセルは1つの透明導電膜の画素1
7および2つのNTFT13、24と、2つのPTFT
22、25よりなる2つのC/TFTに連結させている
。ゲイト電極はすべて走査線3に連結され、2つのNT
FTは第1のデータ線3に、また2つのPTFTは第2
のデータ線8に連結されている。これら2つのC/TF
Tの一方が、ゲイト電極とチャネル形成領域との間にリ
ークがあり不良であった場合でも、ピクセルとしての動
作をさせることができる。
【0057】ここでの特長は1つの画素に2つのC/T
FTが設けられていることにより、画素電極17は3つ
の値の液晶電位VLCに固定されることである。  そ
の動作を図9および図11を用いて説明する。図9にお
いては、4×4マトリクス構成の液晶表示を行う際の本
発明の回路図を示し、図11は駆動信号波形のタイミン
グチャートを示している。
【0058】本実施例の場合、X1aX1b、X2aX
2b、X3aX3b、X4aX4bは各々一対のデータ
線として機能する。また、Y1、Y2、Y3、Y4は走
査線として機能している。また、図9中のAA、AB・
・・DDは対応する位置の画素のアドレスを意味してい
る。
【0059】この様な4×4構成の表示において、今ア
ドレスAA、AB、BA、BBの4つの画素に対応する
、信号波形と液晶電位と実際に液晶に印加される電位差
のタイミングチャートを図11に示します。図11にお
いて、横軸は時間を示している。1フレームを時間T1
からT2の間としてこの間を4つに分割して、走査線Y
1、Y2、Y3、Y4線には順次走査して走査信号を印
加している。また、X1、X2、X3、X4線には図1
1のようなデータ信号が印加されている。図ではX1a
、X2a、X3a、X4aのみを記載しているが実際に
はX1b、X2b、X3b、X4bにはX1a、X2a
、X3a、X4aと極性の異なる同じ波形が印加されて
おり、時間T1からT2の間はAAの画素のみ選択され
てオンまたはオフされる。すなわちT1からt1の間に
一対のデータ線X1に対してデータ信号を印加して、こ
の時間内にAAの画素の液晶にはしきい値をこえる電圧
が印加されることになり液晶が駆動される。この時、液
晶表示装置の対抗電極にオフセット電圧が印加されてい
る。図11では次の時間T2からT3にも全く同じ信号
波形を印加し、AAの表示を行っている。
【0060】次に時間T3からT4及びT4からT5で
は4つの画素を全く選択しない信号が印加されている。 さらに時間T5からT6では再びAAの画素を選択して
いる信号が印加されている。
【0061】次に時間T6からT8は一対のデータ線に
印加する信号の論理を反転させた信号が印加され、また
対抗電極には時間T1からT6の間に印加されていた信
号とは極性の異なるオフセット電圧が印加されて、交流
化信号が液晶に加えられている。この交流化信号により
、時間T1からT6の間に正に偏っていた電荷をキャン
セルすることができる。実際には、時間T2からT4に
加えられていた信号のうち、一対のX1、X2、X3、
X4線の論理を反転し、つまり選択信号と非選択信号を
入れ換え、対抗電極のオフセット電圧の正負を入れ換え
ることにより、前半のフレームではAAの画素を選択し
、後半のフレームでは4つの画素を選択しない交流化信
号を印加でき液晶を駆動することが可能となった。
【0062】このように、本発明の駆動によると非常に
簡単な、パルス信号をデータ線および一対の走査線に加
えるだけで、液晶表示を行える。また実施例1と同様に
走査線側の信号電圧を変化させて階調表示を行うことが
できる。
【0063】
【実施例3】この実施例は図4および図8に対応した液
晶表示装置の構成を有するものを使用して、本実施例を
行った。この図面より明らかな如く、Y線のデータ線3
を中央に配設し、一対の走査線の第1の走査線5と第2
の走査線8に挟まれた部分を1つのピクセル23として
いる。1つのピクセルは2つの透明導電膜の画素電極1
7、26から構成され、画素17はNTFT13とPT
FT22が接続され、画素26にはNTFT24と、P
TFT25がおのおのC/TFT構成として連結させて
いる。ゲイト電極はすべてデータ線3に連結され、2つ
のNTFTは第1の走査線3に、また2つのPTFTは
第2の走査線8に連結されている。これら2つのC/T
FTの一方が、ゲイト電極とチャネル形成領域との間に
リークがあり不良であった場合でも、ピクセルとしての
動作をさせることができる。  かくすると、たとえ一
方の画素が中途半端にしか動作しなくなっても、他方の
画素が正常動作をし、カラー化をした時、グレースケー
ルの劣化の程度を下げることができた。
【0064】その動作を図9および図12を用いて説明
する。図9においては、4×4マトリクス構成の液晶表
示を行う際の本発明の回路図を示し、図12は駆動信号
波形のタイミングチャートを示している。
【0065】本実施例の場合、X1aX1b、X2aX
2b、X3aX3b、X4aX4bは各々一対の走査信
号線として機能する。また、Y1、Y2、Y3、Y4は
データ線として機能している。また、図9中のAA、A
B・・・DDは対応する位置の画素のアドレスを意味し
ている。
【0066】この様な4×4構成の表示において、今ア
ドレスAA、AB、BA、BBの4つの画素に対応する
、信号波形と液晶電位と実際に液晶に印加される電位差
のタイミングチャートを図12に示します。図12にお
いて、横軸は時間を示している。1フレームを時間T1
からT2の間としてこの間を16に分割して、一対の走
査線4対を順次走査して走査信号を印加している。図で
はX1a、X2a、X3a、X4aのみを記載している
が実際にはX1b、X2b、X3b、X4bにはX1a
、X2a、X3a、X4aと極性の異なる同じ波形が印
加されている。また、Y1、Y2、Y3、Y4線には図
12のようなデータ信号が印加されておりそのタイミン
グは選択する画素のアドレスにより、1フレーム中の1
6分割された特定の時間にデータ線にデータ信号が印加
される、時間T1からT2の間はAAの画素のみ選択さ
れてオンまたはオフされている。即ち、T1からt1の
間にデータ線Y1に対してデータ信号を印加して、この
時間内にAAの画素の液晶にはしきい値をこえる電圧が
印加され液晶が駆動される。この時、液晶表示装置の対
抗電極にオフセット電圧が印加されている。  次に時
間T2からT3では4つの両素を全く選択しない信号が
印加されている。
【0067】次に時間T3からT4はデータ線に印加す
る信号の論理を反転させた信号が印加され、また対抗電
極には時間T1からT3の間に印加されていた信号とは
極性の異なるオフセット電圧が印加されて、交流化信号
が液晶に加えられている。この交流化信号により、時間
T1からT3の間に正に偏っていた電荷をキャンセルす
ることができる。すなわち、時間T1からT2に加えら
れていた信号のうち、Y1、Y2、Y3、Y4線の論理
を反転し、すなわち選択信号と非選択信号を入れ換え、
対抗電極のオフセット電圧の正負を入れ換えることによ
り、前半のフレームではAAの画素を選択し、後半のフ
レームでは4つの画素を選択しない交流化信号を印加で
き液晶を駆動することが可能となった。
【0068】このように、本発明の駆動によると非常に
簡単な、パルス信号をデータ線および一対の走査線に加
えるだけで、液晶表示を行える。本実施例においては、
走査する側をY線として、走査を行ったが特にこの構成
に限定されることはなく、X線側を走査する側とするこ
とも可能である。また、データ信号をランダムに各デー
タ線に印加して、画素をランダムに選択してゆくことも
可能である。その他、ここに記載されていないことは実
施例1、2に記されたことと同様である。
【0069】
【発明の効果】以上説明したように本発明の構成によっ
て、従来閾値ばらつきが大きく、また液晶材料の急峻性
が悪い分散型液晶の場合でも、大面積、大容量素子数の
表示、駆動が出来、その結果従来の分散型液晶電気光学
素子に比べて、表示容量の増加が出来た。
【0070】また本発明の構成により、液晶電位をフロ
ーティングとしないため、安定した表示を行うことがで
きる。また、アクティブ素子としてのC/TFTの駆動
能力が高いため、動作マージンを拡大でき、さらに周辺
の駆動回路をより簡単にすることが可能で表示装置の小
型化、製造コストの低減に効果がある。また、3本の信
号線と対抗電極に非常に単純な信号で高い駆動能力を発
揮することができる。
【0071】不良TFTが一部にあっても同相出力であ
るためその補償をある程度行うことができる。
【0072】さらに、液晶材料を電気分解させないため
に液晶の駆動としては必須の交流化信号駆動をC/TF
Tのゲイト信号線に加える信号の論理を反転させ、対抗
電極に印加するオフセット電圧の極性を反転するという
簡単なことで達成できた。
【0073】また、第3の信号線の信号の電圧を任意に
可変するとそれに従って液晶に実際に加わる電位差を可
変することができる。これにより階調表示を行うことが
できる。特に液晶駆動のしきい値が明確でないもの、す
なわちスレッショルドがなだらかな分散型液晶等には特
によく適した駆動法で十分な階調表示を行うことができ
る。また、その他の階調方法として、1つの表示画面に
対して、複数フレームの駆動信号を液晶に印加すること
により1画面を表示する場合は特定の画素に加える選択
信号を全フレーム数より減らすことにより、容易に階調
表示を行うことができる。
【0074】本発明における表示媒体としては、透過型
の液晶表示装置または反射型の液晶表示装置として用い
得る。また使用可能な液晶材料としては、前述のネマテ
ィック液晶、コレステリック液晶またはスメクティック
液晶を用い得る。
【図面の簡単な説明】
【図1】相補型TFTを用いたアクティブ型表示装置の
回路図を示す。
【図2】相補型TFTを用いたアクティブ型表示装置の
回路図を示す。
【図3】相補型TFTを用いたアクティブ型表示装置の
回路図を示す。
【図4】本発明の駆動波形を示す。
【図5】従来のアクティブ型液晶装置の回路図を示す。
【図6】図1に対応した液晶表示装置の一方の基板の平
面図を示す。
【図7】図2に対応した液晶表示装置の一方の基板の平
面図を示す。
【図8】図3に対応した液晶表示装置の一方の基板の平
面図を示す。
【図9】相補型TFTを用いた4×4アクティブ型液晶
装置の回路図を示す。
【図10】本発明の駆動信号波形とそのタイミングチャ
ートの一例を示す。
【図11】本発明の駆動信号波形とそのタイミングチャ
ートの一例を示す。
【図12】本発明の駆動信号波形とそのタイミングチャ
ートの一例を示す。
【図13】本発明で使用したC/TFTの作製工程図を
示す。
【図14】従来の分散型液晶の電気光学特性を示す。
【図15】従来のTFTを使用した液晶電気光学装置の
縦断面図を示す。
【符号の説明】
■〜■・・・フォトマスクを用いたプロセス1、2・・
・周辺回路 3、4・・・第3の信号線 5、6・・・第1の信号線 7、8・・・第2の信号線 13・・・・NTFT 16・・・・対抗電極 17・・・・画素電極 22・・・・PTFT 23・・・・画素

Claims (6)

    【特許請求の範囲】
  1. 【請求項1】画素に対してNチャネル型薄膜トランジス
    タとPチャネル型薄膜トランジスタとを相補構成として
    有し、前記Nチャネル型薄膜トランジスタのソース(ド
    レイン)部を一対の信号線のうちの第1の信号線に接続
    し、前記Pチャネル型薄膜トランジスタのソース(ドレ
    イン)部を一対の信号線のうちの第2の信号線に接続し
    、前記Nチャネル型薄膜トランジスタとPチャネル型薄
    膜トランジスタのゲイト電極を共通に第3の信号線に接
    続し、前記Nチャネル型薄膜トランジスタおよびPチャ
    ネル型薄膜トランジスタのドレイン(ソース)部を画素
    電極と接続して設けられている複数の画素を有する第1
    の基板と電極および電極リードが設けられた第2の基板
    との間に、液晶材料と透光性固体物とを挟持したことを
    特徴とする液晶電気光学装置。
  2. 【請求項2】請求項1に記載の液晶電気光学装置であっ
    て、1つの画素に対して2つまたはそれ以上のNチャネ
    ル型薄膜トランジスタと2つまたはそれ以上のPチャネ
    ル型薄膜トランジスタとが相補型構成として設けられて
    いることを特徴とする液晶電気光学装置。
  3. 【請求項3】請求項1に記載の液晶電気光学装置であっ
    て、1つの画素に対して2つまたはそれ以上に画素電極
    が分割されており、それぞれの画素電極に対して2つま
    たはそれ以上のNチャネル型薄膜トランジスタと2つま
    たはそれ以上のPチャネル型薄膜トランジスタとが相補
    型構成として設けられていることを特徴とする液晶電気
    光学装置。
  4. 【請求項4】それぞれの画素に対してNチャネル型薄膜
    トランジスタとPチャネル型薄膜トランジスタとを相補
    構成として有し、前記Nチャネル型薄膜トランジスタと
    Pチャネル型薄膜トランジスタのゲイト電極を共通に第
    3の信号線の一つに接続し、前記Nチャネル型薄膜トラ
    ンジスタのソース(ドレイン)部を一対の信号線のうち
    の第1の信号線に接続し、前記Pチャネル型薄膜トラン
    ジスタのソース(ドレイン)部を一対の信号線のうちの
    第2の信号線に接続し、前記Nチャネル型薄膜トランジ
    スタおよびPチャネル型薄膜トランジスタのドレイン(
    ソース)部を画素電極と接続して設けられている複数の
    画素を有する第1の基板と電極およびリードが設けられ
    た第2の基板間に液晶材料と透光性固体物とを挟持した
    アクティブマトリクス型の液晶電気光学装置の駆動方法
    であって、前記一対の第1および第2の信号線に対して
    信号波形が印加されている期間に前記第3の信号線に対
    して信号波形を印加することにより、任意の場所の前記
    相補構成の薄膜トランジスタを駆動し対応する画素をオ
    ンまたはオフすることを特徴とする液晶電気光学装置の
    駆動方法。
  5. 【請求項5】請求項4に記載の液晶電気光学装置の駆動
    方法であって、1つの画素に対して2つまたはそれ以上
    のNチャネル型薄膜トランジスタと2つまたはそれ以上
    のPチャネル型薄膜トランジスタとが相補型構成として
    設けられていることを特徴とする液晶電気光学装置の駆
    動方法。
  6. 【請求項6】請求項4に記載の液晶電気光学装置の駆動
    方法であって、1つの画素に対して2つまたはそれ以上
    に画素電極が分割されており、それぞれの画素電極に対
    して2つまたはそれ以上のNチャネル型薄膜トランジス
    タと2つまたはそれ以上のPチャネル型薄膜トランジス
    タとが相補型構成として設けられていることを特徴とす
    る液晶電気光学装置の駆動方法。
JP41829190A 1990-12-20 1990-12-20 液晶電気光学装置 Expired - Fee Related JP2990232B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP41829190A JP2990232B2 (ja) 1990-12-20 1990-12-20 液晶電気光学装置
KR1019910023630A KR960010723B1 (ko) 1990-12-20 1991-12-20 전기광학장치
US08/104,935 US5383041A (en) 1990-12-20 1993-08-12 Electro-optical device
US08/314,714 US5500538A (en) 1990-12-20 1994-09-29 Electro-optical device and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP41829190A JP2990232B2 (ja) 1990-12-20 1990-12-20 液晶電気光学装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP7873199A Division JP3161707B2 (ja) 1990-12-20 1999-03-23 電気光学装置

Publications (2)

Publication Number Publication Date
JPH04220627A true JPH04220627A (ja) 1992-08-11
JP2990232B2 JP2990232B2 (ja) 1999-12-13

Family

ID=18526167

Family Applications (1)

Application Number Title Priority Date Filing Date
JP41829190A Expired - Fee Related JP2990232B2 (ja) 1990-12-20 1990-12-20 液晶電気光学装置

Country Status (1)

Country Link
JP (1) JP2990232B2 (ja)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0688970A (ja) * 1990-12-29 1994-03-29 Semiconductor Energy Lab Co Ltd 表示装置
KR20000023618A (ko) * 1999-01-08 2000-04-25 가나이 쓰토무 표시장치
JP2000214490A (ja) * 1990-12-29 2000-08-04 Semiconductor Energy Lab Co Ltd テレビ受像機
US8878175B2 (en) 2008-12-25 2014-11-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US11183597B2 (en) 2009-09-16 2021-11-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4977537A (ja) * 1972-11-27 1974-07-26
JPH02118723A (ja) * 1988-10-27 1990-05-07 Toshiba Corp 媒体処理装置
JPH02188723A (ja) * 1989-01-18 1990-07-24 Hitachi Ltd 液晶表示装置
JPH02210330A (ja) * 1981-01-09 1990-08-21 Semiconductor Energy Lab Co Ltd 液晶電気光学装置
JPH02210300A (ja) * 1989-02-10 1990-08-21 Olympus Optical Co Ltd X線用多層膜反射鏡

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4977537A (ja) * 1972-11-27 1974-07-26
JPH02210330A (ja) * 1981-01-09 1990-08-21 Semiconductor Energy Lab Co Ltd 液晶電気光学装置
JPH02118723A (ja) * 1988-10-27 1990-05-07 Toshiba Corp 媒体処理装置
JPH02188723A (ja) * 1989-01-18 1990-07-24 Hitachi Ltd 液晶表示装置
JPH02210300A (ja) * 1989-02-10 1990-08-21 Olympus Optical Co Ltd X線用多層膜反射鏡

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0688970A (ja) * 1990-12-29 1994-03-29 Semiconductor Energy Lab Co Ltd 表示装置
JP2000214490A (ja) * 1990-12-29 2000-08-04 Semiconductor Energy Lab Co Ltd テレビ受像機
KR20000023618A (ko) * 1999-01-08 2000-04-25 가나이 쓰토무 표시장치
US10483290B2 (en) 2008-12-25 2019-11-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9768280B2 (en) 2008-12-25 2017-09-19 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
KR20190018657A (ko) 2008-12-25 2019-02-25 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제작 방법
US8878175B2 (en) 2008-12-25 2014-11-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US10720451B2 (en) 2008-12-25 2020-07-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US11158654B2 (en) 2008-12-25 2021-10-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US11996416B2 (en) 2008-12-25 2024-05-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US11183597B2 (en) 2009-09-16 2021-11-23 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US11211499B2 (en) 2009-09-16 2021-12-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US11791417B2 (en) 2009-09-16 2023-10-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof

Also Published As

Publication number Publication date
JP2990232B2 (ja) 1999-12-13

Similar Documents

Publication Publication Date Title
KR960010723B1 (ko) 전기광학장치
JP2005258416A (ja) 液晶画素メモリ、液晶表示装置およびこれらの駆動方法
JP2990232B2 (ja) 液晶電気光学装置
JP3161707B2 (ja) 電気光学装置
JP3270485B2 (ja) 表示装置の駆動方法
JP3300700B2 (ja) 薄膜トランジスタ
JP3297674B2 (ja) 表示装置
JP3431874B2 (ja) 投射型ディスプレイおよび反射型ディスプレイ
JP3431875B2 (ja) アクティブマトリクス型表示装置
JP3380794B2 (ja) 電気光学装置
JP3000174B2 (ja) 表示装置の駆動方法
JP2002131784A (ja) 反射型液晶表示装置
JP3668416B2 (ja) 電気光学装置
JP2742725B2 (ja) 表示装置
JP3441701B2 (ja) 電気光学装置の作製方法
JP3300701B2 (ja) 電気光学装置
JP2707157B2 (ja) 表示装置
JP3350528B2 (ja) アクティブマトリクス型表示装置
JPH04313732A (ja) プロジェクター
JP3210307B2 (ja) テレビ受像機
JP3651731B2 (ja) 表示装置
JP3000177B2 (ja) 表示装置
JP3220092B2 (ja) 表示装置
JP3283855B2 (ja) 投写型表示装置
JP2977430B2 (ja) 反強誘電性液晶表示素子およびその製造方法

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081015

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081015

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091015

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091015

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091015

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101015

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101015

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees