JPH0384642U - - Google Patents
Info
- Publication number
- JPH0384642U JPH0384642U JP14602689U JP14602689U JPH0384642U JP H0384642 U JPH0384642 U JP H0384642U JP 14602689 U JP14602689 U JP 14602689U JP 14602689 U JP14602689 U JP 14602689U JP H0384642 U JPH0384642 U JP H0384642U
- Authority
- JP
- Japan
- Prior art keywords
- resistor
- switch
- power source
- capacitor
- midpoint
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000003990 capacitor Substances 0.000 claims description 9
- 239000004973 liquid crystal related substance Substances 0.000 claims description 5
- 238000006243 chemical reaction Methods 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 12
- 238000002834 transmittance Methods 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
Description
第1図はこの考案の一実施例を示す接続図、第
2図、第3図は閾値付近での動作を説明するタイ
ミング図、第4図はこの考案の第2の実施例を示
す接続図、第5図、第6図は閾値付近での動作を
説明するタイミング図、第7図はこの発明の第3
の実施例を示す接続図、第8図、第9図は閾値付
近での動作を説明するタイミング図、第10図は
この考案の第4の実施例を示す接続図、第11図
は透過型液晶パネルの印加電圧と透過率の関係を
示す図、第12図、第13図は透過型液晶パネル
の透過率の変化の様子を示す図、第14図、第1
5図は動作電圧付近での動作を説明するタイミン
グ図、第16図は従来のスイツチ入力回路の接続
図、第17図、第18図は接点のチヤタリングの
様子を示すタイミング図、第19図、第20図は
閾値付近での動作を説明するタイミング図である
。 図において、1は電源、2はスイツチ、3は抵
抗、4はキヤパシタ、5は抵抗、6は入力素子、
7は接地、8はDフリツプフロツプ、9はクロツ
ク発生回路、10,12は比較回路、11,13
は各々値の異なる基準電圧、14はJ−Kフリツ
プフロツプ、15はA/D変換回路、16,18
は比較回路、17,19は各々値の異なる基準値
、20は光源、21は透過型液晶、22は受光セ
ンサーである。なお、各図中同一符号は同一また
は相当部分を示す。
2図、第3図は閾値付近での動作を説明するタイ
ミング図、第4図はこの考案の第2の実施例を示
す接続図、第5図、第6図は閾値付近での動作を
説明するタイミング図、第7図はこの発明の第3
の実施例を示す接続図、第8図、第9図は閾値付
近での動作を説明するタイミング図、第10図は
この考案の第4の実施例を示す接続図、第11図
は透過型液晶パネルの印加電圧と透過率の関係を
示す図、第12図、第13図は透過型液晶パネル
の透過率の変化の様子を示す図、第14図、第1
5図は動作電圧付近での動作を説明するタイミン
グ図、第16図は従来のスイツチ入力回路の接続
図、第17図、第18図は接点のチヤタリングの
様子を示すタイミング図、第19図、第20図は
閾値付近での動作を説明するタイミング図である
。 図において、1は電源、2はスイツチ、3は抵
抗、4はキヤパシタ、5は抵抗、6は入力素子、
7は接地、8はDフリツプフロツプ、9はクロツ
ク発生回路、10,12は比較回路、11,13
は各々値の異なる基準電圧、14はJ−Kフリツ
プフロツプ、15はA/D変換回路、16,18
は比較回路、17,19は各々値の異なる基準値
、20は光源、21は透過型液晶、22は受光セ
ンサーである。なお、各図中同一符号は同一また
は相当部分を示す。
Claims (1)
- 【実用新案登録請求の範囲】 (1) 電源と、その電源の接地との間に直列に接
続された第1の抵抗とスイツチ、および上記第1
の抵抗と上記スイツチの中点に接続された第2の
抵抗と、第2の抵抗に接続されたキヤパシタと、
上記第2の抵抗と上記キヤパシタとの中点に接続
されたDフリツプフロツプと上記Dフリツプフロ
ツプにクロツクを供給するクロツク発生回路とで
構成されるスイツチ入力回路。 (2) 電源と、その電源の接地との間に直列に接
続された第1の抵抗とスイツチ、および上記第1
の抵抗と上記スイツチの中点に接続された第2の
抵抗と、第2の抵抗に接続されたキヤパシタと、
上記第2の抵抗と上記キヤパシタとの中点に接続
された各々基準電圧の異なる2個の比較回路と、
上記2個の比較回路に接続されたJ−Kフリツプ
フロツプと、上記J−Kフリツプフロツプにクロ
ツクを供給するクロツク発生回路とで構成される
スイツチ入力回路。 (3) 電源と、その電源の接地との間に直列に接
続された第1の抵抗とスイツチ、および上記第1
の抵抗と上記スイツチの中点に接続された第2の
抵抗と、第2の抵抗に接続されたキヤパシタと、
上記第2の抵抗と上記キヤパシタとの中点に接続
されたA/D変換回路と、上記A/D変換回路に
接続された各々異なる基準値を有する2個の比較
回路と、上記2個の比較回路に接続されたJ−K
フリツプフロツプと、上記J−Kフリツプフロツ
プにクロツクを供給するクロツク発生回路とで構
成されるスイツチ入力回路。 (4) 電源と、その電源の接地との間に直列に接
続された第1の抵抗とスイツチ、および上記第1
の抵抗とスイツチの中点に接続された第2の抵抗
とキヤパシタと、上記キヤパシタに並列に接続さ
れた透過型液晶パネルと、上記透過型液晶パネル
をはさんで互いに対称に設けられた光源と受光セ
ンサーとで構成されるスイツチ入力回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14602689U JPH0384642U (ja) | 1989-12-19 | 1989-12-19 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP14602689U JPH0384642U (ja) | 1989-12-19 | 1989-12-19 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0384642U true JPH0384642U (ja) | 1991-08-28 |
Family
ID=31692639
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP14602689U Pending JPH0384642U (ja) | 1989-12-19 | 1989-12-19 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0384642U (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101011960B1 (ko) * | 2006-07-18 | 2011-01-31 | 지에스 아이피 리미티드 라이어빌러티 컴퍼니 | 디바운싱 회로 |
-
1989
- 1989-12-19 JP JP14602689U patent/JPH0384642U/ja active Pending
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101011960B1 (ko) * | 2006-07-18 | 2011-01-31 | 지에스 아이피 리미티드 라이어빌러티 컴퍼니 | 디바운싱 회로 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920003644A (ko) | 마스터슬레이브형 플립플롭회로 | |
JPH0384642U (ja) | ||
CA2103300A1 (en) | Analog Multiplier | |
JPH03109179U (ja) | ||
JPS6025106Y2 (ja) | 圧電ブザ−駆動回路 | |
JPS63113309U (ja) | ||
KR930006135Y1 (ko) | 펄스 발생회로 | |
JPS59122629U (ja) | デジタル回路の押釦入力装置 | |
JPH02108230U (ja) | ||
JPH0214116U (ja) | ||
JPH0480291U (ja) | ||
JPS6193028U (ja) | ||
JPH0353038U (ja) | ||
JPH01133825U (ja) | ||
JPH0425328U (ja) | ||
JPH03109432U (ja) | ||
JPS6335325U (ja) | ||
JPS61103831U (ja) | ||
JPS63131418U (ja) | ||
JPS61143344U (ja) | ||
JPS6181692U (ja) | ||
JPS61149414U (ja) | ||
JPH0423U (ja) | ||
JPH0334327U (ja) | ||
JPS59181402U (ja) | 防眩ミラ−の制御回路 |