JPH0373039U - - Google Patents
Info
- Publication number
- JPH0373039U JPH0373039U JP13467289U JP13467289U JPH0373039U JP H0373039 U JPH0373039 U JP H0373039U JP 13467289 U JP13467289 U JP 13467289U JP 13467289 U JP13467289 U JP 13467289U JP H0373039 U JPH0373039 U JP H0373039U
- Authority
- JP
- Japan
- Prior art keywords
- nand gate
- resistor
- input terminal
- voltage controlled
- controlled oscillator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 2
- 230000010355 oscillation Effects 0.000 description 2
Landscapes
- Inductance-Capacitance Distribution Constants And Capacitance-Resistance Oscillators (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
第1図は本考案の一実施例の電圧制御発振回路
の回路図、第2図は従来の電圧制御発振回路の回
路図である。 13……アクテイブデイレイライン。
の回路図、第2図は従来の電圧制御発振回路の回
路図である。 13……アクテイブデイレイライン。
Claims (1)
- 電源と接地間に抵抗と可変容量ダイオードを接
続して、該抵抗と可変容量ダイオードとの共通接
続点にナンドゲートの一方の入力端子を接続し、
該ナンドゲートの他方の入力端子をリセツト端子
とし、且つ該ナンドゲートの出力端子を遅延素子
を介して上記一方の入力端子に接続した電圧制御
発振回路において、上記遅延素子をアクテイブデ
イレイラインと可変抵抗の直列回路で構成したこ
とを特徴とする電圧制御発振回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13467289U JPH0373039U (ja) | 1989-11-20 | 1989-11-20 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP13467289U JPH0373039U (ja) | 1989-11-20 | 1989-11-20 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0373039U true JPH0373039U (ja) | 1991-07-23 |
Family
ID=31681992
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP13467289U Pending JPH0373039U (ja) | 1989-11-20 | 1989-11-20 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0373039U (ja) |
-
1989
- 1989-11-20 JP JP13467289U patent/JPH0373039U/ja active Pending