JPH0352073A - 回路図の発生方式 - Google Patents

回路図の発生方式

Info

Publication number
JPH0352073A
JPH0352073A JP1188632A JP18863289A JPH0352073A JP H0352073 A JPH0352073 A JP H0352073A JP 1188632 A JP1188632 A JP 1188632A JP 18863289 A JP18863289 A JP 18863289A JP H0352073 A JPH0352073 A JP H0352073A
Authority
JP
Japan
Prior art keywords
circuit diagram
hierarchy
editing
expanded
symbol
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1188632A
Other languages
English (en)
Inventor
Shigenobu Suzuki
重信 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1188632A priority Critical patent/JPH0352073A/ja
Publication of JPH0352073A publication Critical patent/JPH0352073A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は回路図の発生方式に関し、特に階層的に記述さ
れた回路図が与えられたときに階層が展開された形の回
路図を発生する回路図の発生方式に関する。
〔従来の技術〕
従来、この種の展開回路図発生方式は、まず階層的に記
述された回路図から論理抽出を行い、抽出された論理デ
ータに対して階層の展開を行い、展開された論理データ
に対して新たに回路図を発生し直す方式であった. 〔発明が解決しようとする課題〕 上述した従来の展開回路図発生方式では、階層が展開さ
れた論理データに対して階層が展開された形の回路図を
新たに発生し直すようになっていたので、発生された階
層が展開された形の回路図かもとの階層的に記述された
回路図のイメージと異なったイメージを持つようになる
という欠点がある. 本発明の目的は、上述の点に鑑み、階層的に記述された
回路図の一部を手直しすることで階層が展開された形の
回路図を発生して、もとの階層的に記述された回路図と
ほぼ同じイメージの階層が展開された形の回路図が得ら
れるようにした回路図の発生方式を提供することにある
〔課題を解決するための手段〕
本発明の回路図の発生方式は、階層的に記述された回路
図を入力する入力手段と、この入力手段により入力され
た階層的に記述された回路図のうちの最上位階層以外の
回路図をその使用個数分だけ複製する複製手段と、前記
入力手段により入力された階層的に記述された回路図お
よび前記複製手段により複製された回路図の上下の階層
間でインタフユースの信号名を一敗させるとともに復製
された回路図の信号名およびシンボル名をユニクにする
名称変換手段と、この名称変換手段による名称変換の結
果として生戒された回路図の上下間の階層間のつながり
をジャンプタグによるものに変更するインタフェースシ
ンボル変換手段と、このインタフェースシンボル変換手
段による変換結果として生成された回路図を再編集する
回路図再編集手段と、この回路図再編集手段による再編
集の結果として生戒された階層が展開された形の回路図
を出力する出力手段とを有する。
〔作用〕
本発明の回路図の発生方式では、入力手段が階層的に記
述された回路図を入力し、復製手段が入力手段により入
力された階層的に記述された回路図のうちの最上位階層
以外の回路図をその使用個数分だけ複製し、名称変換手
段が入力手段により入力された階層的に記述された回路
図および復製手段により複製された回路図の上下の階層
間でインタフェースの信号名を一致させるとともに複製
された回路図の信号名およびシンボル名をユニークにし
、インタフェースシンボル変換手段が名称変換手段によ
る名称変換の結果として生成された回路図の上下間の階
層間のつながりをジャンプタグによるものに変更し、回
路図再編集手段がインタフェースシンボル変換手段によ
る変換結果として生成された回路図を再編集し、出力手
段が回路図再編集手段による再編集の結果として生成さ
れた階層が展開された形の回路図を出力する.〔実施例
〕 次に、本発明について図面を参照して詳細に説明する. 第1図は、本発明の一実施例に係る回路図の発生方式の
構或を示すブロック図である.本実施例の回路図の発生
方式は、階層形回路図情報1と、入力手段2と、複製手
段3と、名称変換手段4と、インタフェースシンボル変
換手段5と、回路図再罐集手段6と、出力手段7と、展
開形回路図情報8と、ワークエリア9とから構或されて
いる.次に、このように構戒された本実施例の回路図の
発生方式の動作について説明する。
まず、入力手段2は、階層的に記述された階層形回路図
情報1を入力して、そのデータをワークエリア9に格納
する. 次に、復製手段3は、ワークエリア9のデータを読んで
、同一の回路図が複数参照されている場合には、これを
使用個数分だけ複製してワークエリア9に格納する。
続いて、名称変換手段4は、ワークエリア9のデータを
読んで、複製された回路図中の信号名.シンボル名等が
全回路図中でユニークになるように名称を変更する操作
と、階層上の上下に位置する回路図のインタフェース信
号名が等しくなるように下位の回路図のインタフェース
信号名を変更する操作とを行い、結果をワークエリア9
に格納する. 次に、インタフェースシンボル変換手段5は、ワークエ
リア9のデータを読んで、上位の回路図中で下位の回路
図を参照しているシンボルを削除し、そのビンをジャン
プタグに変換するとともに、下位の回路図の階層間コネ
クタをジョンブタグに変換して、結果をワークエリア9
に格納する。
続いて、回路図再編集手段6は、ワークエリア9のデー
タを読んで、ピンを含まないネットの削除および1シ一
トに満たないシート同士のマージ処理を行い、結果をワ
ークエリア9に格納する.最後に、出力手段7は、ワー
クエリア9のデータを読んで、階層が展開された形の展
開形回路図情報8を出力する. 例えば、第2図に示すような階層的に記述された回路図
があった場合、複製手段3によって、上位の回路図から
2回参照されている下位の回路図が複製されて第3図に
示すような回路図が得られる. 次に、第3図に示す回路図中にBlというシンボル名や
M3という信号名等はそれぞれ2つずつあることになる
ので、名称変換手段4によって、いずれか一方のB1と
いうシンボル名やM3という信号名等がそれぞれBll
というシンボル名やM31という信号名等にそれぞれ名
称変換されるとともに、第3図に示す回路図中で下位の
回路図のM1という信号名等は上位の回路図ではN1と
いう信号名等であるので、Nlという信号名等に名称変
換されて、第4図に示すような回路図が得られる. 続いて、インタフェースシンボル変換手段5によって、
第4図に示す回路図中の上位の回路図からは下位の回路
図の参照シンボルが消去され、その各ビンがジャンプタ
グに変換されるとεもに、下位の図路図では階層間コネ
クタがジャンプタグに変換されて、第5図に示すような
上位の回路図および下位の回路図間のインタフェースが
ジャンプタグに変換された回路図が得られる.次に、回
路図再編集手段6によって、第5図に示す回路図中の上
位の回路図の信号名N5に対応するネットが削除される
とともに、2つの下位の回路図がマージされて、第6図
に示すような回路図が得られる. 〔発明の効果〕 以上説明したように本発明は、階層的に記述された回路
図の一部を手直しすることで階層が展開された回路図を
発生するようにしたことにより、もとの階層的に記述さ
れた回路図とほぼ同じイメージの階層が展開された形の
回路図を得られるという効果がある.
【図面の簡単な説明】
第1図は本発明の一実施例に係る回路図の発生方式の構
威を示すブロック図、 第2図は階層的に記述された回路図の一例を示す図、 第3図は第2図に示した回路図に対して第1図中の複製
手段を適用した結果の回路図を示す図、第4図は第3図
に示した回路図に対して第1図中の名称変換手段を適用
した結果の回路図を示す図、 第5図は第4図に示した回路図に対して第1図中のイン
タフェースシンボル変換手段を適用した結果の回路図を
示す図、 第6図は第5図に示した回路図に対して第l図中の回路
図再編集手段を適用した結果の回路図を示す図である. 図において、 1・・・階層形回路図情報、 2・・・入力手段、 3・・・複製手段、 4・・・名称変換手段、 5・・・インタフェースシンボル変換手段、6・・・回
路図再編集手段、 7・・・出力手段、 8・・・展開形回路図情報、 9・・・ワークエリアである.

Claims (1)

  1. 【特許請求の範囲】 階層的に記述された回路図を入力する入力手段と、 この入力手段により入力された階層的に記述された回路
    図のうちの最上位階層以外の回路図をその使用個数分だ
    け複製する複製手段と、 前記入力手段により入力された階層的に記述された回路
    図および前記複製手段により複製された回路図の上下の
    階層間でインタフェースの信号名を一致させるとともに
    複製された回路図の信号名およびシンボル名をユニーク
    にする名称変換手段と、 この名称変換手段による名称変換の結果として生成され
    た回路図の上下間の階層間のつながりをジャンプタグに
    よるものに変更するインタフェースシンボル変換手段と
    、 このインタフェースシンボル変換手段による変換結果と
    して生成された回路図を再編集する回路図再編集手段と
    、 この回路図再編集手段による再編集の結果として生成さ
    れた階層が展開された形の回路図を出力する出力手段と を有することを特徴とする回路図の発生方式。
JP1188632A 1989-07-20 1989-07-20 回路図の発生方式 Pending JPH0352073A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1188632A JPH0352073A (ja) 1989-07-20 1989-07-20 回路図の発生方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1188632A JPH0352073A (ja) 1989-07-20 1989-07-20 回路図の発生方式

Publications (1)

Publication Number Publication Date
JPH0352073A true JPH0352073A (ja) 1991-03-06

Family

ID=16227100

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1188632A Pending JPH0352073A (ja) 1989-07-20 1989-07-20 回路図の発生方式

Country Status (1)

Country Link
JP (1) JPH0352073A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9301045B2 (en) 2007-01-05 2016-03-29 Apple Inc. Audio I O headset plug and plug detection circuitry

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9301045B2 (en) 2007-01-05 2016-03-29 Apple Inc. Audio I O headset plug and plug detection circuitry
US9838780B2 (en) 2007-01-05 2017-12-05 Apple Inc. Audio I O headset plug and plug detection circuitry
US10659874B2 (en) 2007-01-05 2020-05-19 Apple Inc. Audio I O headset plug and plug detection circuitry

Similar Documents

Publication Publication Date Title
JP3027009B2 (ja) 設計取り込みシステム
TW498203B (en) Hierarchical metadata store for an integrated development environment
Feijs et al. 3D visualization of software architectures
CN103645970B (zh) 一种远程复制多快照间增量去重的实现方法及装置
Arens et al. Structure and rules in automated multimedia presentation planning
JPH0352073A (ja) 回路図の発生方式
Goldstein et al. Layered Networks as a Tool for Software Development.
JP2000181908A (ja) 共同文書システム、その管理方法及び記録媒体
JP2000057187A (ja) プラントのブロック線図の表示方法
Cai et al. Simon: modeling and analysis of design space structures
JPH08292884A (ja) リポジトリ装置
JPH0528215A (ja) 論理シミユレーシヨンモデル作成方式
JPH01309183A (ja) 展開型回路図情報生成装置
Woodbury et al. VEGA: a geometric modelling system
TWI233034B (en) Hierarchical software application system
JPH04294424A (ja) コンピュータシステムの対話的画面制御装置
JP3077474B2 (ja) 論理回路図作成方法
Puik et al. Connecting the V-Model and Axiomatic Design; An Analysis How Systems Engineering Methodologies Relate
JP2976640B2 (ja) 設計支援装置
JP2600572B2 (ja) 順序回路を含む論理検証対象回路の論理検証容易化回路への変換方法とその装置
Kasik An architecture for graphics application development
JP3684257B2 (ja) 戸籍記載文作成装置
JP2004013483A (ja) 情報処理方法及びその制御方法
Mervyn et al. Design change synchronization in a distributed environment for integrated product and process design
Gobira et al. PRESERVATION OF ELECTRONIC AND DIGITAL ART IN THE CONTEXT OF MUSEUMS: An Information Management Perspective