JPH0322927B2 - - Google Patents

Info

Publication number
JPH0322927B2
JPH0322927B2 JP58216601A JP21660183A JPH0322927B2 JP H0322927 B2 JPH0322927 B2 JP H0322927B2 JP 58216601 A JP58216601 A JP 58216601A JP 21660183 A JP21660183 A JP 21660183A JP H0322927 B2 JPH0322927 B2 JP H0322927B2
Authority
JP
Japan
Prior art keywords
data
display
digit
address data
displayed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP58216601A
Other languages
English (en)
Other versions
JPS60108714A (ja
Inventor
Etsuo Maruyama
Hisashi Yamada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fuji Facom Corp
Original Assignee
Fuji Facom Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fuji Facom Corp filed Critical Fuji Facom Corp
Priority to JP21660183A priority Critical patent/JPS60108714A/ja
Publication of JPS60108714A publication Critical patent/JPS60108714A/ja
Publication of JPH0322927B2 publication Critical patent/JPH0322927B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01DMEASURING NOT SPECIALLY ADAPTED FOR A SPECIFIC VARIABLE; ARRANGEMENTS FOR MEASURING TWO OR MORE VARIABLES NOT COVERED IN A SINGLE OTHER SUBCLASS; TARIFF METERING APPARATUS; MEASURING OR TESTING NOT OTHERWISE PROVIDED FOR
    • G01D7/00Indicating measured values

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Indicating Measured Values (AREA)
  • Digital Computer Display Output (AREA)

Description

【発明の詳細な説明】 (a) 発明の技術分野 本発明は、受信した計測データを表示する表示
制御方式に関する。
(b) 従来技術と問題点 遠隔地の計測点からのデータを収集して監視す
る遠方監視システムにおいて、転送されるデータ
の桁数は計測器の種別、計測可能な精度等により
限定されることが多い。これはデータ収集量や、
データの転送速度などの諸条件の制約によるもの
である。このようなシステムにおいて、収集され
るデータの桁数が3桁のときには、その3桁の数
値のみを送ることになる。一方監視センタにおい
て、転送されたデータを、係員が監視する場合に
は収集されたデータが測定器等の測定精度によ
り、本来4桁(例えば「6000」)で収集されるべ
き数値が上位の3桁(「600」)のみを有効桁とし
て収集し、この3桁が転送されるのであるから表
示器上には4桁、すなわち「6000」を表示する必
要がある。このため監視センタには、2種類の出
力回路と表示器とを必要とする欠点があつた。
(c) 発明の目的 本発明は上記の欠点を解決するためになされた
もので、表示回路を簡略化する表示制御方式の提
供を目的とする。
(d) 発明の構成 本発明は、アドレスデータが付加されたN桁の
数値からなる計測データを受信し、表示桁数を少
なくともN+1なる表示器に前記受信した数値を
表示するシステムにおいて、アドレスデータを入
力する手段と、該入力手段により入力されたアド
レスデータに一致するアドレスデータが含まれて
転送されたN桁の数値からなる計測データを格納
する単一のメモリと、前記アドレスデータに対応
して前記N桁の数値を前記表示器の最下位の桁位
置からN桁分表示する第1の表示方式と、前記ア
ドレスデータに対して前記N桁の数値が所定の上
限値以内のときに前記表示器の最下位の桁位置よ
り所定桁だけ上位の桁位置からN桁分表示する第
2の表示方式とを有する表示制御手段とを備え、
前記入力手段によつてアドレスデータが入力され
た際、該アドレスデータに一致する計測データを
前記第1の表示方式又は第2の表示方式で、前記
表示器に表示せしめることを特徴とする表示制御
方式である。以上のように本発明は、N桁の数値
データを(N+1)桁の表示器を用いて、2種類
の表示(シフト表示及びノンシフト表示)を可能
ならしめるように図つたものである。
(e) 発明の実施例 以下、本発明を図面によつて説明する。第1図
は本発明の一実施例を説明するデータ構成図、第
2図は本発明の表示方法を説明する説明図であ
る。本発明の実施例では、計測点からの計測情報
Rは、第1図に示す構成を有するものとする。す
なわちワードアドレスW、フラグF、極性データ
S、計測データRN(3桁)及びパリテイコード
Pで構成される。なおデータRNは2進化10進デ
ータN1,N2及びN3で構成される。またこの計測
データRNにはA及びBの2種類があり、データ
A(3桁)は、4桁の数値データ、例えば「3210」
の上位3桁「321」を示すものであり、一方デー
タB(3桁)は、3桁の計測データ、例えば
「123」そのものを示すデータである。この2種類
のデータA,Bで構成される計測データRNを、
1つの表示器で表示する場合、第2図の如く表示
する。第2図aに示す計測データRNを受信した
とき、それがデータAの場合、第1図bに示すよ
うに、表示器1の桁位置D2〜D4にデータN1〜N3
をそれぞれ表示し、桁位置D1には数「0」を表
示する。またデータBの場合には、第2図cに示
す如く、表示器1の桁位置D1〜D3にデータN1
N3をそれぞれ表示せしめる。このデータAとB
とは、ワードアドレスWによつて定まつているの
で、このワードアドレスWを指定することによ
り、データA又はデータBを選択できるものとす
る。
第3図は本発明の一実施例を説明するブロツク
図である。第3図において、受信回路2で受信さ
れた計測情報Rのうち、ワードアドレスWは、デ
コーダ3によつてデコードされ、アドレスデータ
W′となつて制御回路4へ送られる。既述の如く、
このワードアドレスWを指定することにより、計
測データRNのデータA又はBを選択指定するこ
とができる。表示器1に、例えばデータAを表示
せしめたい場合、オペレータは入力部5より、デ
ータAを指定する指令(図示していない)を入力
すると、制御部6から選択信号SAが制御回路4
へ送られる。この選択信号SAはアドレスを指定
する信号なので、アドレスデータW′と、この選
択信号SAとが一致したとき、制御回路4から制
御信号GAが出力される。この制御信号GAはORゲ
ート7を経てメモリ部8へ送られると共にゲート
部9へ送られる。これによりメモリ部8には、計
測データRN(R1〜R3で構成)のデータAと、フ
ラグFとが格納される。一方ゲート部9も制御信
号GAにより開となるので、データN1〜N3は駆動
回路10へ送られる。なお検定回路11はデータ
N3の値をチエツクし、データ値が「4」以上の
とき、ゲート部9の出力側から異常信号eを出力
するので表示器1の桁位置D5にエラー表示「E」
が表示される。これに対しデータ値が「3」以下
のときは正常であるので、データN1〜N3は駆動
回路10の入力端子I2,I3及びI4に入力される。
従つて表示器1の桁位置D2〜D4に、データN1
N3による数値が表示されると共に、桁位置D1
は数字「0」が表示される。
オペレータが入力部5からデータBを表示せし
める指令(図示していない)を入力した場合、制
御部6から選択信号SBが制御回路4へ送出され
る。従つてアドレスデータW′と選択信号SBが一
致したとき、制御回路4からは制御信号GBが発
せられるので、メモリ部8には、計測データRN
のデータBが格納されることになる。またゲート
部12が開となるので、データN1〜N3は、駆動
回路10の入力端子I1,I2,I3にそれぞれ入力さ
れると共に、フラグFは入力端子I5に入力され
る。従つて表示器1の桁位置D1,D2及びD3に、
データN1,N2及びN3が、それぞれ表示され、ま
た桁位置D5にフラグFの情報が表示され、桁位
置D4は無表示となる。なお駆動回路の出力線G1
の線数は「1」、同じく出力線H2は「2」、また
出力線J4,K4及びL4はそれぞれ4本である。従
つて表示器1に、2進化10進符号4桁の計測デー
タを合計14ビツト表示することができる。このよ
うに本発明は、桁シフト表示も必要とするデータ
Aと、それを必要としないデータBとの2種類の
データを、1つの表示器と1つの駆動回路とによ
つて表示することができる。
(f) 発明の効果 以上のように本発明は、異なる表示形式の2種
類のデータを、1個の表示器及び駆動回路で表示
できるので、回路構成を簡略化しうる利点を有す
る。
【図面の簡単な説明】
第1図は本発明の一実施例を説明するデータ構
成図、第2図は本発明の一実施例を説明する表示
例、第3図は本発明の一実施例を説明するブロツ
ク図であり、図中に用いた符号は次の通りであ
る。 1は表示器、2は受信回路、3はデコーダ、4
は制御回路、5は入力部、6は制御部、7,1
3,14,15はORゲート、8はメモリ部、
9,12はゲート部、10は駆動回路、11は検
定回路、A,Bはデータ、D1,D2,D3,D4,D5
は桁位置、Eはエラー、eは異常信号、Fはフラ
グ、G1,H2,J4,K4,L4は出力線、GA,GBは制
御信号、I1,I2,I3,I4,I5は入力端子、N1,N2
N3はデータPはパリテイビツト、Rは計測情報、
RNは計測データ、、Pは極性、SA,SBは選択信
号、Wはワードアドレスデータ、W′はアドレス
データを示す。

Claims (1)

  1. 【特許請求の範囲】 1 アドレスデータが付加され、N桁の数値から
    なる計測データを受信し、表示桁数を少なくとも
    N+1桁具える表示器に前記受信した数値を表示
    するシステムにおいて、 アドレスデータを入力する手段と、 該入力手段によつて入力されたアドレスデータ
    に一致するアドレスデータが含まれて転送された
    N桁の数値からなる計測データを格納する単一の
    メモリと、 前記アドレスデータに対応して前記N桁の数値
    を前記表示器の最下位の桁位置からN桁分表示す
    る第1の表示方式と、前記アドレスデータに対し
    て前記N桁の数値が所定の上限値以内のときに前
    記表示器の最下位の桁位置より所定桁だけ上位の
    桁位置からN桁分表示する第2の表示方式とを有
    する表示制御手段と、 を備え、 前記入力手段によつてアドレスデータが入力さ
    れた際、該アドレスデータに一致する計測データ
    を前記第1の表示方式又は第2の表示方式で、前
    記表示器に表示せしめることを特徴とする表示制
    御方式。
JP21660183A 1983-11-17 1983-11-17 表示制御方式 Granted JPS60108714A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP21660183A JPS60108714A (ja) 1983-11-17 1983-11-17 表示制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP21660183A JPS60108714A (ja) 1983-11-17 1983-11-17 表示制御方式

Publications (2)

Publication Number Publication Date
JPS60108714A JPS60108714A (ja) 1985-06-14
JPH0322927B2 true JPH0322927B2 (ja) 1991-03-27

Family

ID=16690977

Family Applications (1)

Application Number Title Priority Date Filing Date
JP21660183A Granted JPS60108714A (ja) 1983-11-17 1983-11-17 表示制御方式

Country Status (1)

Country Link
JP (1) JPS60108714A (ja)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5126437A (ja) * 1974-08-29 1976-03-04 Shinshu Seiki Kk

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5126437A (ja) * 1974-08-29 1976-03-04 Shinshu Seiki Kk

Also Published As

Publication number Publication date
JPS60108714A (ja) 1985-06-14

Similar Documents

Publication Publication Date Title
US4383306A (en) Electronic translator for indicating the kind of translated tongue
US3983380A (en) Auxiliary memory unit for use with an electronic display calculator
JPH0374440B2 (ja)
KR860000594A (ko) 버퍼기억장치용 태그 제어회로
US4742520A (en) ALU operation: modulo two sum
JPH0322927B2 (ja)
JPS6318756B2 (ja)
US4250554A (en) System for ordered measurement and computation
US3760169A (en) Interface system for direct numeric control of automatic wiring machines
US4276644A (en) Tester and method for checking meter encoders in automatic meter reading systems
KR860003555A (ko) 디스크 제어기용 비트스트림 구성장치
JPS6236560B2 (ja)
SU932615A1 (ru) Коммутирующее устройство
GB1201403A (en) Number and symbol display system
SU862182A2 (ru) Устройство дл индикации
JPS58101539A (ja) デ−タ伝送処理装置
JPH028676B2 (ja)
JPS58100894A (ja) 7セグメント表示器用信号を10進数信号に変換する装置
JPS6022420Y2 (ja) 住所情報入力装置
SU1161945A1 (ru) Устройство дл визуального контрол пульта электронной вычислительной машины
SU612283A1 (ru) Посто нное запоминающее устройство
SU1654825A1 (ru) Устройство дл исправлени ошибок
KR920004305B1 (ko) 엘리베이터의 고장표시방식
CA1118068A (en) Encoder tester and method for automatic meter reading systems
JPS5677999A (en) Ecc circuit diagnosing system for memory device