JPH0278980A - Semiconductor integrated circuit, mount substrate, and inspecting method - Google Patents

Semiconductor integrated circuit, mount substrate, and inspecting method

Info

Publication number
JPH0278980A
JPH0278980A JP63231095A JP23109588A JPH0278980A JP H0278980 A JPH0278980 A JP H0278980A JP 63231095 A JP63231095 A JP 63231095A JP 23109588 A JP23109588 A JP 23109588A JP H0278980 A JPH0278980 A JP H0278980A
Authority
JP
Japan
Prior art keywords
semiconductor integrated
latch
test data
integrated circuit
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63231095A
Other languages
Japanese (ja)
Inventor
Toshihiro Okabe
岡部 年宏
Akira Yamagiwa
明 山際
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP63231095A priority Critical patent/JPH0278980A/en
Publication of JPH0278980A publication Critical patent/JPH0278980A/en
Pending legal-status Critical Current

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

PURPOSE:To obtain an inspection result which is easily analyzed by latching test data which is outputted from an IC to an external interface part and latching test data which is inputted from the external interface part. CONSTITUTION:Optional test data is scanned in the output latch circuit 6 of an IC circuit 1a according to a determined procedure and the latched test data is outputted to the interface part. When the clock CK1 of the input latch circuit 4 of an IC circuit 1b is turned on, test data from the interface part is inputted to the circuit 4 of the IC circuit 1b. Then scan-out operation is performed as to the circuit 4 and the input test data is sent to the circuit 6 of the IC circuit 1b and latched. Then the data is sent to the latch control part 8 of a next IC circuit 1c and sent data is inputted to a next IC circuit 1d from a terminal 11b. Consequently, whether or not the function of the interface part is normal can be inspected.

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明は、基板に、半導体集積回路を複数個実装した状
態において、該基板に設けられている、各半導体集積回
路を接続するインタフェース部の機能を検査することに
好適な、半導体集積回路。
[Detailed Description of the Invention] [Industrial Application Field] The present invention provides a method for connecting a plurality of semiconductor integrated circuits to a substrate, and an interface portion provided on the substrate for connecting each semiconductor integrated circuit. Semiconductor integrated circuit suitable for testing functionality.

および、これを搭載する基板、ならびに、その検査方法
に関する。
The present invention also relates to a board on which the same is mounted, and an inspection method thereof.

[従来の技術] 一般に、半導体集積回路は、複数個が基板に搭載されて
用いられることが多い。
[Prior Art] Generally, a plurality of semiconductor integrated circuits are often mounted on a substrate.

基板に半導体集積回路を実装する場合、通常。Usually used when mounting semiconductor integrated circuits on a board.

その前に、各半導体集積回路および基板についての検査
が行なわれる。
Before that, each semiconductor integrated circuit and substrate are inspected.

この半導体集積回路についての検査方法は。What is the testing method for this semiconductor integrated circuit?

種々提案されている。例えば、特開昭61−15587
4号公報には、スキャンパス方式により、半導体集積回
路内部の機能を試験する方法および装置が開示されてい
る。
Various proposals have been made. For example, JP-A-61-15587
No. 4 discloses a method and apparatus for testing internal functions of a semiconductor integrated circuit using a scan path method.

また、特開昭61−161469号公報には、半導体集
積回路に関する技術であって、その入力バッファの前段
に、ラッチ機能を持たせる構成として、入力信号のスキ
ューを該ラッチにより排除して、該半導体集積回路の論
理回路の機能試験を正確に行なえるようにしたものが開
示されている。
Furthermore, Japanese Patent Application Laid-open No. 161469/1983 describes a technology related to semiconductor integrated circuits, in which a latch function is provided at the front stage of the input buffer, and the skew of the input signal is eliminated by the latch, and the skew of the input signal is eliminated. A system has been disclosed that allows accurate functional testing of logic circuits of semiconductor integrated circuits.

一方、基板、そのものについても、配線パターンの適所
にプローブピンを接触させる等の手段により、導通試験
が行なわれる。
On the other hand, continuity tests are also performed on the board itself by means such as bringing probe pins into contact with appropriate locations on the wiring pattern.

[発明が解決しようとする課題] ところで、半導体集積回路を搭載した基板が。[Problem to be solved by the invention] By the way, there is a board on which a semiconductor integrated circuit is mounted.

正常に動作することを保障するには、半導体集積回路が
基板の導体パターンに正確に接続されていることを試験
することが必要である。
To ensure proper operation, it is necessary to test that the semiconductor integrated circuit is accurately connected to the conductive patterns on the substrate.

しかしながら、上記した公報に開示された技術を含めて
、従来の検査方法および装置は、いずれも半導体集積回
路や、基板そのものについての技術であって、半導体集
積回路を実装した状態での基板のインタフェース部の検
査については、何ら配慮されていない。
However, conventional inspection methods and devices, including the techniques disclosed in the above-mentioned publications, are all techniques for semiconductor integrated circuits and the substrate itself, and are not applicable to the interface of the substrate with the semiconductor integrated circuit mounted thereon. No consideration was given to departmental inspections.

例えば、半導体集積回路の論理回路の試験方法を適用し
て、半導体集積回路が実装された基板の入力側子や、搭
載されている半導体集積回路の入力ピンに、検査信号を
印加して、基板の出力端子や半導体集積回路の出力ピン
に、どのような信号が出力されるかで、インタフェース
部が正常に機能しているか否か調べることが考えられる
For example, by applying a test method for logic circuits of semiconductor integrated circuits, test signals are applied to the input terminals of the board on which the semiconductor integrated circuit is mounted, or to the input pins of the mounted semiconductor integrated circuit. It is conceivable to check whether the interface section is functioning normally by checking what kind of signal is output to the output terminal of the semiconductor integrated circuit or the output pin of the semiconductor integrated circuit.

しかし、この方法では、搭載されている複数の半導体集
積回路がインタフェース部を介して各々 。
However, in this method, a plurality of mounted semiconductor integrated circuits are connected to each other via an interface section.

有機的に接続されているため、入力信号に対して。Because it is organically connected to the input signal.

各々の半導体集積回路が作動した結果が出力信号として
表われる。そのため、出力信号からインタフェース部が
正常な接続状態で機能していることを解析することは非
常に困難である。
The result of the operation of each semiconductor integrated circuit appears as an output signal. Therefore, it is very difficult to analyze from the output signal whether the interface section is functioning in a normal connected state.

一方1.!!板そのものの導通試験方法を適用して、実
装されている各半導体集積回路の各ピン−ピン間の導通
を調べることが考えられる。
On the other hand 1. ! ! It is conceivable to apply a continuity test method for the board itself to check the continuity between each pin of each mounted semiconductor integrated circuit.

しかし、この方法は、多数のピンに対してプローブピン
を正確にかつ確実に接触させることが容易でないという
問題がある。例えば、治具を設けて、プローブピンの位
置決めを行なうことも考えられるが、治具を精度よく製
作しなければならないため、手間がかかると共に、高価
となる欠点がある。しかも、パターンの異なる基板毎に
治具を必要とする不便もある。  。
However, this method has a problem in that it is not easy to bring the probe pin into contact with a large number of pins accurately and reliably. For example, it is conceivable to provide a jig to position the probe pins, but since the jig must be manufactured with high precision, it is time consuming and expensive. Moreover, there is also the inconvenience of requiring a jig for each substrate with a different pattern. .

さらに、この基板の検査方法においては、ピンに印加さ
れる信号によって、半導体集積回路の論理回路が動作し
てしまうことがあり得る。そのため、このような動作を
生じないように配慮して検査を行なうことが必要となる
。しかし、複雑に結線された基板において、このような
配慮をしつつ検査をすることは、検査結果の信頼性、作
業能率等の点から、事実上困難である。
Furthermore, in this substrate inspection method, the logic circuit of the semiconductor integrated circuit may operate due to the signal applied to the pin. Therefore, it is necessary to perform the inspection with consideration to prevent such an operation from occurring. However, it is practically difficult to inspect a board with complicated wiring connections while taking such considerations into consideration, from the viewpoint of reliability of inspection results, work efficiency, etc.

そのため、従来は、半導体集積回路を実装した後に、基
板のインタフェース部が正常に機能するか否かの検査は
、省略されることが多かった。
Therefore, conventionally, after mounting a semiconductor integrated circuit, testing to determine whether the interface section of the board functions normally is often omitted.

本発明は、半導体集積回路が実装された状態の基板で、
インタフェース部が正常に機能するか否かの検査を行な
う場合における。上記問題を解決するためになされたも
のである。
The present invention provides a substrate on which a semiconductor integrated circuit is mounted,
This is used when testing whether or not the interface section functions normally. This was done to solve the above problem.

その目的は、特別な治具を用いずに、また、半導体集積
回路の内部論理回路を動作させることなく検査が行なえ
て、信頼性が高く、がっ、解析が容易、な検査結果を能
率よく得られることに適した、半導体集積回路および搭
載基板ならびに検査方法を提供することにある。
The purpose is to be able to perform inspections without using special jigs or operating the internal logic circuits of semiconductor integrated circuits, and to efficiently produce test results that are highly reliable and easy to analyze. It is an object of the present invention to provide a semiconductor integrated circuit, a mounting substrate, and an inspection method suitable for obtaining the semiconductor integrated circuit.

[課題を解決するための手段] 本発明は、上記問題点を解決する手段として。[Means to solve the problem] The present invention is a means to solve the above problems.

論理動作を行なう論理機能部と、これに通じる各々lま
たは2以上の入力信号線および出方信号線を有する半導
体集積回路において、 上記入力信号線および出方信号線の各々に対応して接続
され、当該半導体集積回路から外部のインタフェース部
に出力されるテストデータをラッチし、また、外部のイ
ンタフェース部がら入力するテストデータをラッチする
ラッチ機能部を備えることを特徴とする。
In a semiconductor integrated circuit having a logic function section that performs a logic operation, and one or more input signal lines and output signal lines connected to the logic function section, a semiconductor integrated circuit having one or more input signal lines and output signal lines connected thereto in correspondence with each of the input signal lines and output signal lines. The semiconductor integrated circuit is characterized by comprising a latch function section that latches test data output from the semiconductor integrated circuit to an external interface section and also latches test data input from the external interface section.

また、本発明の半導体集積回路は、上記各ラッチ機能部
に対し、出力用テストデータを送ってラッチさせると共
に、外部への出力を指示し、がっ、外部からのテス1へ
データを取り込んでラッチさせると共に、ラッチしたデ
ータを転送するよう指示するラッチ制御部とを備えるこ
とが好ましい。
Furthermore, the semiconductor integrated circuit of the present invention sends output test data to each of the latch function sections to cause them to latch, instructs them to output to the outside, and takes in data from the outside to test 1. It is preferable to include a latch control unit that instructs to latch the data and to transfer the latched data.

本発明においては、上記各ラッチ機能部を。In the present invention, each of the above latch function sections.

ラッチしたデータを順次後段に転送できるようにシリア
ルに接続し、かつ、最初と最後のラッチ機能部を上記ラ
ッチ制御部に接続してスキャンループを形成しておくこ
とが好ましい。この場合、テストデータを外部に出力す
る出力用のラッチ機能部を上記出力信号線に接続し、外
部から入力するテス1へデータを取り込む入力用ラッチ
機能部を上記入力(6号線に接続する。すなわち、ラッ
チ機能部を入力ラッチ回路と出力ラッチ回路とに分離し
て、それぞれ対応する信号線に接続する。もっとも、ラ
ッチ機能部自体の作用は、入力用でも出力用でも同じで
あるため、同一の構成でよい。
It is preferable to connect serially so that latched data can be sequentially transferred to a subsequent stage, and to connect the first and last latch function sections to the latch control section to form a scan loop. In this case, an output latch function section that outputs test data to the outside is connected to the output signal line, and an input latch function section that takes in data to test 1 input from the outside is connected to the input (line 6). In other words, the latch function section is separated into an input latch circuit and an output latch circuit, and each is connected to the corresponding signal line.However, the function of the latch function section itself is the same whether it is for input or output, so they are the same. The following configuration is sufficient.

また、上記各ラッチ機能部に、検査時に上記論理機能部
を、各入力信号線および出力13号線から切り瀬すスイ
ッチ1幾能を設けることが好ましい。
Further, it is preferable that each latch function section is provided with a switch 1 function for disconnecting the logic function section from each input signal line and output line 13 during inspection.

このような機能を有するものとして1例えば、マスタフ
リップフロップとスレーブフリップフロップを用いた回
路がある。
One example of a circuit having such a function is a circuit using a master flip-flop and a slave flip-flop.

次に、本発明によれば、上記した半導体集積回路を複数
個搭載した基板が構成される。この基板は、主として導
体配線からなるインタフェース部を形成し、かつ、該イ
ンタフェース部を検査するためのテストデータを転送す
るための配線、該検査を制御するための制御信外用配線
および端子を設けて構成され、この上に上記半導体集積
回路が搭載される。
Next, according to the present invention, a substrate is constructed on which a plurality of the above semiconductor integrated circuits are mounted. This board forms an interface section mainly consisting of conductor wiring, and is provided with wiring for transmitting test data for testing the interface section, external control signal wiring and terminals for controlling the testing. The semiconductor integrated circuit is mounted thereon.

この基板において、上記搭載されろ各″4t−導体集積
回路のスキャンループをシリアルに(妾オ″とする信号
線を設けることが好ましい。この場合、上記搭載される
各半導体集積回路を2以上の群に分け、各群毎に群を構
成する字導体集積回路のスキへ・ンループをシリアルに
接続する信号線を設けてもよい。
In this board, it is preferable to provide a signal line that serially connects the scan loop of each of the 4T-conductor integrated circuits mounted above.In this case, each of the mounted semiconductor integrated circuits is It is also possible to divide the circuit into groups and provide a signal line for serially connecting the gaps and loops of the conductor integrated circuits constituting the group for each group.

なお、半導体集積回路内のスキャンループを2以上設け
ることもできる。
Note that two or more scan loops may be provided within the semiconductor integrated circuit.

また、上記半導体集積回路として、ラッチ制御部を設け
ていないものを基板に搭載して、各半導体集積回路のス
キャンループをシリアルに接続すると共に、基板にラッ
チ制御部を設けて、全ての半導体集積回路のラッチ機能
部を制御する構成としてもよい。
Furthermore, as the above-mentioned semiconductor integrated circuit, one without a latch control section is mounted on the substrate, and the scan loops of each semiconductor integrated circuit are serially connected. It may also be configured to control a latch function section of the circuit.

また、本発明は、上記半導体集積回路を搭載した基板の
検査方法をも提供するものである。
The present invention also provides a method for inspecting a board on which the semiconductor integrated circuit is mounted.

この検査方法は、次の手順によることを特徴とする。This inspection method is characterized by the following steps.

■検査を目的とするインタフェース部を挾む半導体集積
回路のうち、出力側となる半導体集積回路の出力信号線
に接続された各ラッチ機能部に対し、上記スキャンルー
プ上の、それらより前段にある他のラッチ機能部を順次
介してテストデータを転送してラッチさせる。
■For each latch function unit connected to the output signal line of the semiconductor integrated circuit on the output side, among the semiconductor integrated circuits that sandwich the interface unit for inspection, Test data is sequentially transferred and latched via other latch function units.

■ついで、該ラッチしたテストデータを各ラッチ機能部
から出力信号線を介してインタフェース部に送出する。
(2) The latched test data is then sent from each latch function section to the interface section via the output signal line.

■一方、入力側となる半導体集積回路の入力信号線に接
続された各ラッチ(慢能部に、上記インタフェース部か
ら入力するテストデータを取り込む。
(2) On the other hand, the test data input from the interface section is taken into each latch (hyperactive section) connected to the input signal line of the semiconductor integrated circuit serving as the input side.

(7i)ついで、これを上記スキャンループ上のそれら
より後段の他のラッチ機能部を順次介して転送する。
(7i) Next, this is sequentially transferred via other latch function units on the scan loop subsequent to these.

([有]最後段のラッチ機能部から順次出力されるテス
トデータのパターンを最初に与えたテストデータ、また
は、予め設定した期待値と比較して、インタフェース部
の機能を評価する。
(Yes) The function of the interface section is evaluated by comparing the pattern of test data sequentially output from the latch function section at the last stage with the test data given first or with a preset expected value.

また1本発明は、上記半導体集積回路を複数個搭載した
基板であって、搭載した半導体集積回路内に形成される
スキャンループを、また、シリアルに接続したものにつ
いての検査方法をも提供する。この方法は、上記した検
査方法の手順のうち、■、(■および(かについては同
じであるので、CDおよび■のみ示す。
The present invention also provides a method for testing a substrate on which a plurality of the semiconductor integrated circuits described above are mounted, in which scan loops formed in the mounted semiconductor integrated circuits are serially connected. In this method, among the steps of the above-mentioned inspection method, (2), (2) and (2) are the same, so only CD and (2) are shown.

(D検査を目的とするインタフェース部を挾む半導体集
積回路のうち、出力側となる半導体集積回路の出力信号
線に接続された各ラッチ機能部に対し。
(For each latch function unit connected to the output signal line of the semiconductor integrated circuit on the output side among the semiconductor integrated circuits that sandwich the interface unit for the purpose of D inspection.

他の半導体集積回路を含めて、上記スキャンループ上の
、それらより前段にある他のラッチ機能部を順次介して
テストデータを転送してラッチさせる。
Including other semiconductor integrated circuits, the test data is sequentially transferred and latched via other latch function units located at the preceding stages on the scan loop.

(■ついで、これを他の半導体集積回路を含む上記スキ
ャンループ上の、それらより後段の他のラッチ機能部を
順次介して転送する。
(2) Then, this is sequentially transferred via other latch function units in subsequent stages on the scan loop including other semiconductor integrated circuits.

L記検査方法を1発展させた方法として、各半導体集積
回路の出力用ラッチ機能部に、テストデータをシリアル
転送して、ラッチさせ、これを。
As a further development of the test method described in L, test data is serially transferred to the output latch function section of each semiconductor integrated circuit and latched.

インタフェース部を介して他の各半導体集積回路の入力
用ラッチ機能部に入力させ、ついで、これをシリアル転
送して取り出して、検査する方法がある。
There is a method of inputting the signal to the input latch function section of each other semiconductor integrated circuit through an interface section, and then serially transferring and taking out the input signal for inspection.

なお1本発明において検査の対象となるインタフェース
部は、猛板において、搭載される各半導体集積回路の入
力ピンや出力ピンを相互に接続する導体配線を主として
意味するが、これに限らず、ピン−ピン間に存在する電
子回路部品や組み合せ論理回路等を含むものである。そ
して、この検査では、インタフェース部そのものの良否
のみならず、半導体集積回路との接続状態の良否も含め
て。
Note that the interface section to be inspected in the present invention mainly refers to the conductor wiring that interconnects the input pins and output pins of each semiconductor integrated circuit mounted on the board, but is not limited to this. -Includes electronic circuit components and combinatorial logic circuits that exist between the pins. This inspection includes not only the quality of the interface part itself, but also the quality of the connection with the semiconductor integrated circuit.

インタフェース部が正常に機能するか否かを調べる。Check whether the interface section functions properly.

[作用] 本発明は、上記したように、基板に搭載される各半導体
集積回路の入出力信号線に設けであるラッチ機能部を用
いて、インタフェース部にテストデータを出力し、また
、インタフェース部からのテストデータを受は取ること
ができる。
[Function] As described above, the present invention outputs test data to the interface section using the latch function section provided on the input/output signal line of each semiconductor integrated circuit mounted on the substrate, and also outputs test data to the interface section. Test data can be obtained from the Uke.

この場合、出力信号線に接続されているラッチ機能部に
対して、外部からテストデータを設定してラッチさせ、
これを不ンタフェース部に出力することにより、集積回
路内の論理機能部の動作に無関係に出力データを形成で
きる。9 また、インタフェース部から入力されたデス+−データ
も、ラッチ機能部から外部に取り出すことにより、集積
回路内部の論理機能部の影響を全く受けることなく、テ
スト結果を得ることができる。
In this case, test data is externally set and latched to the latch function section connected to the output signal line.
By outputting this to the non-interface section, output data can be formed regardless of the operation of the logic function section within the integrated circuit. 9. Also, by taking out the des+- data input from the interface section to the outside from the latch function section, test results can be obtained without being influenced by the logic function section inside the integrated circuit.

ところで、各ラッチ機能は、これをシリアルに1m N
*’j、することにより、出力用のテストデータや入力
したテストデータをシリアル転送することができる。こ
れによって、少ない配線および端子で。
By the way, each latch function is 1mN serially.
By doing *'j, output test data and input test data can be serially transferred. This allows for fewer wires and terminals.

目的の出力信鋒線にナス1−データを送り、一方、目的
の入力信号線からのテストデータを受は取ること、がで
きる。 。
It is possible to send data to the target output signal line, while receiving and receiving test data from the target input signal line. .

゛従って5、多数の大規模半導体集積回路を搭載したプ
リント」↓板におけろインタフェース部に、ついての検
査が特別の治具等要せず、しかもプローブピンの接触等
の手間のかかる作業を要しないので、能率よく実行で今
る。
``Therefore, 5. Prints with many large-scale semiconductor integrated circuits'' ↓Inspection of the interface parts on the board does not require any special jigs, and it also eliminates labor-intensive work such as contacting probe pins. Since it is not necessary, it can be carried out efficiently.

また、上述したように、・検査が、内部の論理機能部の
動作に無−関係に行な、えるので、信頼性の高いナス1
−データが得られる。しかも、複雑な論理動作を介しな
いので、テストデータの解析も容易となる。     
      、 [実施例] 以下1本発明の一実施例について図面を参興して詳細に
説明する。
In addition, as mentioned above, since the inspection can be performed independently of the operation of the internal logic function section, highly reliable
-Data can be obtained. Moreover, since complex logical operations are not involved, analysis of test data becomes easy.
, [Example] Hereinafter, an example of the present invention will be described in detail with reference to the drawings.

第1図に本発明の半導体集積回路の一実施例を示す。FIG. 1 shows an embodiment of a semiconductor integrated circuit according to the present invention.

第1図に示す実施例の半導体集積回路1は、論理動・作
を行なう論理機能部5(回路゛構成の図示省略)と、こ
れに通じる各々複数本の入力信号線51および出力信号
線52と、これらの信号線51および52の端部に設け
られた端子2と、入力信号線51に挿入接続された入力
バッファ3および出力信号線・52に接続された出力バ
ッファ7とを有している。
The semiconductor integrated circuit 1 of the embodiment shown in FIG. 1 includes a logic function section 5 (circuit configuration not shown) that performs logic operations, and a plurality of input signal lines 51 and output signal lines 52 connected thereto. , a terminal 2 provided at the ends of these signal lines 51 and 52, an input buffer 3 inserted and connected to the input signal line 51, and an output buffer 7 connected to the output signal line 52. There is.

また、この半導体集積回路1は、外部に出力するテスト
データをラッチすると共に、外部出力する出力ラッチ回
路6と、外部から入力するテストデータをラッチする入
力ラッチ回路4と、該出力ラッチ回路6および入力ラッ
チ回路4に対して。
The semiconductor integrated circuit 1 also includes an output latch circuit 6 that latches and outputs test data to be outputted to the outside, an input latch circuit 4 that latches test data that is inputted from the outside, and an output latch circuit 6 that latches test data that is outputted to the outside. For input latch circuit 4.

テストデータを送ると共に、ラッチしている外部からの
テストデータを受は取り、かつ、テストデータの外部へ
の出力と;外部からの取り込みを制御するラッチ制御回
路8と、該ラッチ制御回路8から上記各入力ラッチ回路
4および出力ラッチ回路6・とをシリアルにかつループ
状に接続して。
A latch control circuit 8 that sends test data, receives and receives latched test data from the outside, and controls output of the test data to the outside; The input latch circuits 4 and the output latch circuits 6 are serially connected in a loop.

テス1へデータを伝送すると共に、制御信号を伝送する
スキャンループ信号線80とを有している。
It has a scan loop signal line 80 that transmits data to test 1 and also transmits a control signal.

上記ラッチ制御回路8は、上記入力ラッチ回路4に対し
て外部からのテストデータの取り込みを指示すると共に
、出力ラッチ回路6に対して外部へのテストデータの出
力を指示するクロック信号を出力する。また、上記出力
ラッチ回路に対して。
The latch control circuit 8 instructs the input latch circuit 4 to take in test data from the outside, and outputs a clock signal that instructs the output latch circuit 6 to output test data to the outside. Also, regarding the above output latch circuit.

出力用テストデータをスキャンループ信−号線80から
ラッチすること(以下スキャンインと称する)を指示す
ると共に、入力ラッチ回路に対して、外部から取り込ん
でラッチしているテストデータをスキャンループ信号線
80上に送出すること(以下スキャンアウトと称する)
を指示するスキャントリガ信号を出力する。上記入力ラ
ッチ回路4は。
It instructs the input latch circuit to latch the output test data from the scan loop signal line 80 (hereinafter referred to as scan-in), and also transfers the test data taken in from the outside and latched to the scan loop signal line 80. (hereinafter referred to as scan-out)
Outputs a scan trigger signal that instructs. The input latch circuit 4 is as follows.

本実施例では、入力バッファ3の後段側に設けられ、一
方、出力ラッチ回路6は、出力バッファ7の前段側に設
けられている。また、上記入力ラッチl路4および出力
ラッチ回路6は、共にフリップフロップにて構成されて
いる。
In this embodiment, the output latch circuit 6 is provided after the input buffer 3, while the output latch circuit 6 is provided before the output buffer 7. Further, both the input latch circuit 4 and the output latch circuit 6 are constructed of flip-flops.

第2図に、入力、ラッチ回路4の構成を示す6また、第
3図にその詳細な回路構成を示し、第4A図および第4
B図にこのフリップフロップの動作時の真理値表を示す
FIG. 2 shows the configuration of the input and latch circuit 46.Furthermore, FIG. 3 shows its detailed circuit configuration, and FIGS.
Figure B shows a truth table during operation of this flip-flop.

第2図において、入力ラッチ回路4は、マスタフリップ
フロップ(以下マスタFFと略記する)41と、スレー
ブフリップフロップ(以下スレーブFFとl118記す
る)42からなる。
In FIG. 2, the input latch circuit 4 includes a master flip-flop (hereinafter abbreviated as master FF) 41 and a slave flip-flop (hereinafter abbreviated as slave FF) 42.

第3図に示すように、マスタFI? 41は、インバー
タ@路411、オア回路412およびナンド回路413
により構成されている。スレーブFF42は、インバー
タ回路421.オア回路422およびナンド回路423
により構成されている。本回路は、フリップフロップを
構成する回路としてよく知られたものである。従って回
路構成の説明は省略する。
As shown in Figure 3, the master FI? 41 is an inverter@path 411, an OR circuit 412 and a NAND circuit 413
It is made up of. The slave FF 42 includes an inverter circuit 421 . OR circuit 422 and NAND circuit 423
It is made up of. This circuit is well known as a circuit constituting a flip-flop. Therefore, description of the circuit configuration will be omitted.

上記マスタFF4 ]は、通常時は、D信号の内容がク
ロック信号CKにより取り込まれ、スキャンイン時は、
DSI信号の内容がスキャントリガ信号S ’1” B
により取り込まれる。取り込まれた内容は、出力信号Q
に出力されると共にスレーブFF42の入力データとな
る。
In the above-mentioned master FF4], the contents of the D signal are normally taken in by the clock signal CK, and during scan-in,
The content of the DSI signal is the scan trigger signal S '1” B
captured by. The captured content is output signal Q
The data is output to the slave FF 42 and becomes input data to the slave FF 42.

すなわち、マスタFF41は、クロック信号CKが′H
′ レベルのとき、データ入力信号りの内容を取り込み
、スキャントリガ信号STBがl L 1 レベルのと
き、スキャンインデータ信号DSIの内容を取り込む。
In other words, the master FF 41 has a clock signal CK of 'H'.
' When the scan trigger signal STB is at the l L 1 level, the contents of the data input signal DSI are taken in, and when the scan trigger signal STB is at the l L 1 level, the contents of the scan-in data signal DSI are taken in.

クロック信号CKおよびスキャントリガ信号5TI3が
共に′オフ′状態のときは、状態を保持しつづける。ク
ロック信号CKおよびスキャントリガ信号5TI3が同
時に1オン′状態にあるとき、データ入力信号りおよび
スキャンインデータ信号DSIが同じレベルを、示して
いるときは、そのレベルの状態が取り込まれるが、不一
致の時は不確定状態となる。
When both the clock signal CK and the scan trigger signal 5TI3 are in the 'off' state, the state continues to be maintained. When the clock signal CK and the scan trigger signal 5TI3 are in the 1-on state at the same time, and the data input signal and the scan-in data signal DSI show the same level, the state of that level is captured, but if there is a mismatch, Time becomes uncertain.

一方、スレーブFF42は、マスタFF41の内容をス
キャントリガ信号STAにより取り込み。
On the other hand, the slave FF 42 takes in the contents of the master FF 41 using the scan trigger signal STA.

スキャンアウト信号DSOとして出力する。Output as scan out signal DSO.

スレーブFF42は、スキャン1−リガ信号STAがl
 L 1 レベルのとき、マスタFF41の内容を取り
込み、’H’  レベルのときは、状態を保持しつづけ
、スキャンアウト信号DSOとじて出力する。
The slave FF 42 is configured so that the scan 1-rigger signal STA is
When it is at L1 level, it takes in the contents of the master FF 41, and when it is at 'H' level, it continues to hold the state and outputs it as a scan out signal DSO.

すなわち1本実施例では、入力ラッチ回路4をマスタF
FとスレーブFFとで構成することにより、論理機能部
5を入力信号線に対しスルー状態とするかまたは切り離
すかを切り換えるスイッチ機能と、端子からテストデー
タを取り込むが、または、出力用のテストデータをラッ
チするかを選択する選択スイッチ機能と、データを保持
する記憶機能とを、ラッチ機能部に持たせることを実現
している。
In other words, in this embodiment, the input latch circuit 4 is connected to the master F
By configuring F and slave FF, it has a switch function to switch whether the logic function section 5 is in a through state or disconnected from the input signal line, and a switch function to take in test data from the terminal or to output test data. The latch function section has a selection switch function for selecting whether to latch the data, and a storage function for holding data.

なお、この点は、出力ラッチ回路6についても同様であ
って、論理機能部5を出力信号線に対しスルー状態とす
るかまたは切り離すかを切り換えるスイッチ機能と、端
子ヘラッチしているテストデータを出力するか、ラッチ
している入力データを次の出力ラッチ回路に送るかを選
択する選択スイッチ機能と、データを保持する記憶機能
が、実現される。
Note that this point also applies to the output latch circuit 6, which has a switch function to switch whether the logic function section 5 is in a through state or disconnected from the output signal line, and outputs the test data latched to the terminal. A selection switch function for selecting whether to send the latched input data to the next output latch circuit, and a storage function to hold the data are realized.

以上1入力ラッチ回路4の構成および作用について説明
したが、出力ラッチ回路6も、この人ヵラッチ回路4と
同じ回路構成であり、同様に作用する。従って、説明を
繰り返さない。
Although the configuration and operation of the one-input latch circuit 4 have been described above, the output latch circuit 6 also has the same circuit configuration as the human latch circuit 4 and operates in the same manner. Therefore, the explanation will not be repeated.

次に、上記した入力ラッチ回路4および出力ラッチ回路
6をスキャンループ(B帰線80によりシリアル接続し
て形成されているスキャンループについて、第5図を参
照して説明する。
Next, a scan loop formed by serially connecting the above-described input latch circuit 4 and output latch circuit 6 through a B return line 80 will be described with reference to FIG.

第5図において、マスタFF41用スキヤントリガ信号
STBおよびスレーブFF42用スキヤントリガ信号S
TAは、全ての入力ラッチ回路4および出力ラッチ回路
6に共通に入力されている。
In FIG. 5, a scan trigger signal STB for the master FF 41 and a scan trigger signal S for the slave FF 42 are shown.
TA is commonly input to all input latch circuits 4 and output latch circuits 6.

また、通常時における入力データ信号りを取り込むため
のクロック信号は、全入力ラッチ回路4に共通に入力さ
れるクロック信号CKIと、全出力ラッチ回路6に共通
に入力されるクロック信号CKOがそれぞれ接続されて
いる。なお、マスタr” F 41のデータ入力信号り
および出力信号Qの説明は省略する。
In addition, the clock signal for capturing the input data signal during normal operation is connected to the clock signal CKI commonly input to all input latch circuits 4 and the clock signal CKO commonly input to all output latch circuits 6. has been done. Note that explanations of the data input signal and output signal Q of the master r''F 41 will be omitted.

第5図に示す上記スキャンループにおいて、半導体集積
回路1に、1,2.3・・・n個の入力ラッチ回路4と
、1,2.3・・・m個の出力ラッチ回路6を有してい
るものとすると、ラッチ制御回路8からのスキャンイン
データ信号は、1番目の入力ラッチ回路4のスキャンイ
ンデータ信号DSIに接続され、1番目のスキャンアウ
トデータ信号DSOは、2番11の入力ラッチ回路4の
スキャンインデータ信号DSI′に接続される。このよ
うに前段のラッチ回路のスキャンアラ1−信号DSOが
次段のラッチ回路のスキャンイン信号となるように、順
次接続することにより、半導体集積回路1内の全ての入
力ラッチ回路4および出力ラッチ回路6をシリアルに接
続する。
In the scan loop shown in FIG. 5, the semiconductor integrated circuit 1 includes 1, 2.3...n input latch circuits 4 and 1, 2.3...m output latch circuits 6. Assuming that It is connected to the scan-in data signal DSI' of the input latch circuit 4. In this way, all the input latch circuits 4 and output latch circuits in the semiconductor integrated circuit 1 can be Connect circuit 6 serially.

なお、シリアル接続するラッチ回路の順序は、入力ラッ
チ回路4と出力ラッチ回路6とを区別する必要は全くな
く、混在していても同じである。
Note that there is no need to distinguish between the input latch circuit 4 and the output latch circuit 6 in the order of serially connected latch circuits, and the order is the same even if they are mixed.

次に、第6図によりラッチ制御回路8について説明する
Next, the latch control circuit 8 will be explained with reference to FIG.

ラッチ制御回路8は1、入力バッファ回路84、出力バ
ッファ回路87.インバータ回路81.アンド回路82
.お、よび、オア回路83より構成されている。このラ
ッチ制御回路8は、半導体集積回路lの端子2より、ス
キャントリガ信号S TBおよびSTAを入力し、それ
ぞれ、入力バッファ回路84にて、反転信号を作成し、
マスタr” F 41用スキャントリガ信号STB、ス
レーブFF 42用スキャントリガ信号STAを作成す
る。
The latch control circuit 8 includes 1, an input buffer circuit 84, an output buffer circuit 87. Inverter circuit 81. AND circuit 82
.. , and an OR circuit 83. This latch control circuit 8 inputs the scan trigger signals STB and STA from the terminal 2 of the semiconductor integrated circuit 1, and generates inverted signals at the input buffer circuit 84, respectively.
A scan trigger signal STB for the master r''F 41 and a scan trigger signal STA for the slave FF 42 are created.

シリアル接続された初段のラッチ回路用のスキャンイン
データ信号DSIには、半導体集積回路1の端子2か“
ら入力されるスキャンインデータ(a号SIDと、シリ
アル接続された最終段のラッチ回路出力のスキャンアウ
トデータ信号DSOのどちらか一方が、スキャンモード
信号SIMにより選択されて出力される。一方、最終段
のラッチ回路出力のスキャンアウトデータ信号・DSO
は。
The scan-in data signal DSI for the serially connected first-stage latch circuit is connected to terminal 2 of the semiconductor integrated circuit 1 or "
Either one of the scan-in data (a SID) and the scan-out data signal DSO output from the serially connected final stage latch circuit is selected and output by the scan mode signal SIM. Scan-out data signal/DSO of stage latch circuit output
teeth.

出力バッファ回路87を経由し、半導体集積回路1の端
子2に出力される。
The signal is output to terminal 2 of semiconductor integrated circuit 1 via output buffer circuit 87 .

入力ラッチ回路用クロック信号CKIおよび出力ラッチ
回路用クロック信号CKOは、それぞれ、クロック信号
CKI、CK2が、端子2より入力バッファ回路84を
経由して作成されたものである。
The clock signal CKI for the input latch circuit and the clock signal CKO for the output latch circuit are generated from the clock signals CKI and CK2 from the terminal 2 via the input buffer circuit 84, respectively.

以上の回路構成において、半導体集積回路1における入
力ラッチ回路4および出力ラッチ回路6に対するスキャ
ンイン動作について、第7図を参照して説明する。
In the above circuit configuration, the scan-in operation for the input latch circuit 4 and the output latch circuit 6 in the semiconductor integrated circuit 1 will be explained with reference to FIG.

スキャンモード信号SIMが’ I−I ’ レベルに
あるとき、交互に入力されるスキヤント1)可信号ST
A、STBにより、スキャンインデータ信号SIDの内
容が順次入力ラッチ回路4および出力ラッチ回路6に取
り込まれていく。
When the scan mode signal SIM is at the 'I-I' level, scan signals are input alternately 1) Enable signal ST
A and STB sequentially capture the contents of the scan-in data signal SID into the input latch circuit 4 and the output latch circuit 6.

第1番目のスキャントリガ信号STBにより。By the first scan trigger signal STB.

初段のラッチ回路のマスタ1” Fがセラ1−され(Q
l)、・次に、第2番目のスキャントリガ信号STAに
より、マスタFFの内容Aがスレーブ FFに転送され
る(DSOI)。  7次に、第2番目のスキャントリ
ガ信号STBによ−リ、初段のラッチ回路のマスタFF
には1次のスキセンイ8ンデータ信号SIDの内容Bが
セットされ、2段目のラッチ回路のマスタFFには初段
のラッチ回路のスレーブFFの内容Aがセットされる(
Q2)。
The master 1”F of the first stage latch circuit is connected to the cell 1- (Q
l), - Next, the content A of the master FF is transferred to the slave FF by the second scan trigger signal STA (DSOI). 7. Next, the master FF of the first stage latch circuit is activated by the second scan trigger signal STB.
The contents B of the first-order input data signal SID are set to the first-order input data signal SID, and the contents A of the slave FF of the first-stage latch circuit are set to the master FF of the second-stage latch circuit (
Q2).

次に、第3番目のスキャントリガ411号STΔにより
、初段および2段目のラッチ回路のマスタFFの内容(
B、A)がそれぞれスレーブFFに転送される(DSO
I、DSO2)。
Next, the contents of the master FFs of the first and second stage latch circuits (
B, A) are transferred to slave FFs (DSO
I, DSO2).

以下同様にして、ラッチ回路数分のスキャン1−リガ信
号STBおよびSTAが入力されることにより、スキャ
ンインデータ<a号SIDの内容を、全ラッチ回路にス
キャンインすることができる。
Similarly, by inputting scan 1-rigger signals STB and STA for the number of latch circuits, the contents of scan-in data <a number SID can be scanned into all the latch circuits.

なお、この時、通常時のクロッ9113号CK 1 。At this time, the normal clock number 9113 CK 1.

CK 2は出力しない(′Lルベル)ように設定してお
く。
CK 2 is set not to output ('L level).

全ラッチ回路の内容をスキャンアウトするときは、スキ
ャンモード信号SIMを“■、″ レベルに設定し、ス
キャントリガ信号STA、STBをスキャンイン時と同
様に印加することにより、スキャンアウトデータ信号S
ODとして全ラッチ回路の内容をJ:石次出力すること
ができる。
To scan out the contents of all latch circuits, set the scan mode signal SIM to the "■," level, and apply the scan trigger signals STA and STB in the same way as during scan-in, to scan out the scan-out data signal S.
The contents of all latch circuits can be output as OD.

なお、スキャンアウトモード時にスキャンモード信号を
L′ レベルに設定する意味は、全ラッチ回路の内容を
スキャンアラ1〜終了時に、スキャンアウト開始時と同
様の値に設定しなおしておくためのものである。
The purpose of setting the scan mode signal to L' level during scan out mode is to reset the contents of all latch circuits from scan alarm 1 to end to the same value as at the start of scan out. be.

また1通常動作時(スキャンイン、スキャンアウト時以
外)には、クロック信号CK1.およびCK2をI−1
’  レベルに設定しておくことにより、ラッチ回路を
スルー状態に設定することができる。
Also, during normal operation (other than during scan-in and scan-out), the clock signal CK1. and CK2 to I-1
' By setting this level, the latch circuit can be set to the through state.

次に、本実施例の半導体集積回路1によるインタフェー
ス部の検査について説明する。
Next, the inspection of the interface section by the semiconductor integrated circuit 1 of this embodiment will be explained.

今、基板に搭載されている複数の半導体集積回路のうち
、一方の出力が基板のインタフェース部を介して他方の
入力に接続されているものとして。
Assume now that among multiple semiconductor integrated circuits mounted on a board, the output of one is connected to the input of the other via the interface section of the board.

両者間に介在するインタフェース部が正常に機能してい
るか否か調べる。
Check whether the interface between the two is functioning properly.

まず、出力側となる半導体集積回路1の出力ラッチ回路
6に、上記した手Jliによって、テストデータをスキ
ャンループ信号線80のスキャンデータ信号DSIによ
りスキャンインする。
First, test data is scanned into the output latch circuit 6 of the semiconductor integrated circuit 1 on the output side by the scan data signal DSI of the scan loop signal line 80 by the above-mentioned hand Jli.

この場合、データは1入力ラッチ回路4をも含むスキャ
ンループ上をシリアルに送られる。従って、テス]・デ
ータは、各出力ラッチ回路6において1口的の値が設定
されるように、シリアルデータとして形成しておく。例
えば、入力ラッチ回路4が4台接続され、ついで、出力
ラッチ回路が4台接続されているものとすれば、8ビッ
トのシリアルデータのうち、先に送られる4ビットにつ
いて、目的の値となるように設定する。
In this case, data is sent serially on a scan loop that also includes the one-input latch circuit 4. Therefore, the TEST data is formed as serial data so that a single value is set in each output latch circuit 6. For example, if four input latch circuits 4 are connected, and then four output latch circuits are connected, the first 4 bits of the 8-bit serial data will have the desired value. Set it as follows.

なお、出力ラッチ回路と入力ラッチ回路の接続順は、半
導体集積回路によって異なり、しかも。
Note that the connection order of the output latch circuit and the input latch circuit differs depending on the semiconductor integrated circuit.

両者が混在してシリアルに接続されることも多いので、
テストデータは、この接続順を考慮して設定する。
Both are often mixed and connected serially, so
The test data is set taking this connection order into account.

設定する値は、′1′または′0′であるが、いずれと
するかは、インタフェース部内に含まれろ論理回路等を
考慮して設定する。
The value to be set is '1' or '0', but which one to set is determined by taking into consideration the logic circuits etc. included in the interface section.

なお、テストデータは、基板外に設けであるデータ作成
装置(図示せず)において形成され、鋸板の導体配線を
介してラッチ制御回路に送られ。
Note that the test data is generated in a data creation device (not shown) provided outside the board, and sent to the latch control circuit via the conductor wiring of the saw board.

ここから上記したようにして、スキャンループに送られ
る。
From here, it is sent to the scan loop as described above.

上記のようにして、各出力ラッチ回路に目的のテストデ
ータが設定されたとすると1次に、このデータを半導体
集積回路の端子から外部のインタフェース部に送出する
Assuming that target test data is set in each output latch circuit as described above, this data is first sent from the terminal of the semiconductor integrated circuit to an external interface section.

一方、入力側となる半導体集積回路では、インタフェー
ス部に接続される端子がらテストデータが入力し、上記
した手順により、入力ラッチ回路に取り込まれ、ラッチ
される。この後、ラッチ制御回路からのスキャンアウト
の指示に従って、各入力ラッチ回路にラッチされている
テストデータがスキャンループ上に出力され、順次後段
のラッチ回路を経て、ラッチ制御回路に送られる。
On the other hand, in the semiconductor integrated circuit serving as the input side, test data is input through the terminal connected to the interface section, and is taken in and latched by the input latch circuit according to the above-described procedure. Thereafter, in accordance with a scan-out instruction from the latch control circuit, the test data latched in each input latch circuit is output onto the scan loop and sequentially sent to the latch control circuit via the subsequent latch circuit.

ラッチ制御回路では、このデータを上記したテストデー
タを作成したデータ作成装置に送る。そして、このデー
タ作成装置では、上記作成したデータと、インタフェー
ス部を通過したデータとを比較して、インタフェース部
が正常に機能しているか否か、すなわち、半導体集積回
路との接続状態等の良否を判定する。
The latch control circuit sends this data to the data creation device that created the test data described above. Then, this data creation device compares the created data with the data passed through the interface section to determine whether the interface section is functioning normally, that is, whether the connection state with the semiconductor integrated circuit is good or not. Determine.

以上説明したように、本実施例によれば、半導体集積回
路の内部状態に影響されることなく、少ない制御信号に
より任意のデータを人出力バッファ回路の直後、直前に
設けたラッチ回路に設定することが可能であり、かつ、
取り出すことができる。従って、半導体集積回路を実装
した基板についての入出力インタフェースの故障検出が
容易となる効果がある。
As explained above, according to this embodiment, arbitrary data can be set in the latch circuit provided immediately before and after the human output buffer circuit with a small number of control signals without being affected by the internal state of the semiconductor integrated circuit. It is possible, and
It can be taken out. Therefore, there is an effect that failure detection of an input/output interface of a board on which a semiconductor integrated circuit is mounted is facilitated.

なお、本実施例では、半導体集積回路の人出力ラッチ回
路を一連のシリアル接続したスキャン回路としたが、ス
キャンアドレス信号の追加、および、スキャンインデー
タ、スキャンアラj・データ信号・を増加させることに
より、複数組のシリアル接続したスキャンループ構成と
することができ、短時間にスキャン動作が可能となるこ
とは容易に理解できる。
In this embodiment, the human output latch circuit of the semiconductor integrated circuit is made into a series of serially connected scan circuits, but it is possible to add a scan address signal and increase the scan-in data, scan alarm, and data signal. It is easy to understand that this allows a scan loop configuration in which a plurality of sets are serially connected, and a scan operation can be performed in a short time.

また、本実施例のラッチ回路は、マスタFFおよびスレ
ーブF Fによるスキャン回路構成としたが、エツジト
リガタイプフリップフロップを用いることにより、スキ
ャントリガ信号を1種で、前記実施例と同等の機能を実
現できる。
Furthermore, although the latch circuit of this embodiment has a scan circuit configuration using a master FF and a slave FF, by using an edge trigger type flip-flop, it can achieve the same function as the previous embodiment with one type of scan trigger signal. realizable.

次に、半導体集積回路を複数個搭載した」、を板に関す
る実施例について第8図を参照して説明する。
Next, an embodiment of a board on which a plurality of semiconductor integrated circuits are mounted will be described with reference to FIG.

第8図に示す実施例は、プリント基板10上に、上記第
1図に示すものと同じ構成を有する複数個の半導体集積
回路18〜1fを搭載したものである。
In the embodiment shown in FIG. 8, a plurality of semiconductor integrated circuits 18 to 1f having the same configuration as that shown in FIG. 1 are mounted on a printed circuit board 10.

この実施例では、半導体集積回路1のスキャンアウトデ
ータ信号SODと、他の半導体集積回路1のスキャンア
ウトデータ信号SIDを、データイ3号線12を介して
接続し、複数個の、半導体集積回路1とシリアル接続し
たスキャンループ構成としている。初段の半導体集積回
路1aのスキャンインデータ信y−s Ipは、プリン
ト基板10の端子11aに接続され、最終段の半導体集
積回路1fのスキャンアラ1−データ信号SODは、プ
リント基板10の端子11bに接続される構成となって
いる。また、スキャントリガ4a号S ”I’ A 。
In this embodiment, a scan-out data signal SOD of a semiconductor integrated circuit 1 and a scan-out data signal SID of another semiconductor integrated circuit 1 are connected via a data line 3 12, and a plurality of semiconductor integrated circuits 1 and It has a serially connected scan loop configuration. The scan-in data signal y-s Ip of the first-stage semiconductor integrated circuit 1a is connected to the terminal 11a of the printed circuit board 10, and the scan-in data signal SOD of the final-stage semiconductor integrated circuit 1f is connected to the terminal 11b of the printed circuit board 10. It is configured to be connected to. Also, scan trigger No. 4a S "I'A".

STBおよびクロック信号CKI、CK2は、各半導体
集積回路18〜1fにそれぞれ共通に接続され、かつ、
プリント基板1oの端子11cに接続されている。
STB and clock signals CKI, CK2 are commonly connected to each of the semiconductor integrated circuits 18 to 1f, and
It is connected to the terminal 11c of the printed circuit board 1o.

次に1本実施例における検査方法について説明する。Next, the inspection method in this embodiment will be explained.

今、半導体集積回路1aと1bとに着目して考える。両
者の間には、前者から後者へのインタフェース部(図示
せず)が存在しているものとする。
Now, let's focus on semiconductor integrated circuits 1a and 1b. It is assumed that an interface section (not shown) exists between the two from the former to the latter.

まず、半導体集積回路1aの出力ラッチ回路6(第8図
では図示せず、第1〜3図参照)に、任意のテストデー
タを上記した手順でスキャンインする。ついで、ラッチ
したテストデータをインタフェース部に出力する。
First, arbitrary test data is scanned into the output latch circuit 6 (not shown in FIG. 8, see FIGS. 1 to 3) of the semiconductor integrated circuit 1a using the above-described procedure. Then, the latched test data is output to the interface section.

−・方、半導体集積回路1bの入力ラッチ回路4(第8
図では図示せず、第1〜3図参照)のクロックCKIを
オンとする。これによって、インタフェース部からテス
トデータが半導体集積回路1bの入力ラッチ回路4に取
り込まれる。
- On the other hand, the input latch circuit 4 of the semiconductor integrated circuit 1b (the eighth
The clock CKI (not shown in the figure, see FIGS. 1 to 3) is turned on. As a result, test data is taken in from the interface section to the input latch circuit 4 of the semiconductor integrated circuit 1b.

その後、入力ラッチ回路4についてスキャンアラ!・動
作を実行させることにより1入力したテストデータを、
当該半導体集積回路1bの出力ラッチ回Heに送り、こ
れにラッチさせる。ついで。
After that, scan the input latch circuit 4!・By executing the operation, the input test data is
It is sent to the output latch circuit He of the semiconductor integrated circuit 1b and latched therein. Next.

半導体集積回路1bの出力ラッチ回路にラッチされてい
゛るデータを1次の半導体集積回路1cのラッチ制御部
8に送り、該半導体集積回路1a内のスキャンループを
経て、次の半導体集積回路ldに送る。このようにして
、シリアルに接続されている後段の半導体集積回路のス
キャンループを経て、データを取り出すことができる。
The data latched in the output latch circuit of the semiconductor integrated circuit 1b is sent to the latch control section 8 of the primary semiconductor integrated circuit 1c, passed through the scan loop in the semiconductor integrated circuit 1a, and then transferred to the next semiconductor integrated circuit ld. send. In this way, data can be extracted through the scan loop of the serially connected subsequent semiconductor integrated circuit.

このテストデータを、端子11bから取り出し。This test data is taken out from terminal 11b.

インタフェース部が正常に機能していれば、最初に与え
られたテストデータに基づいて得られるであろう期待値
と比較して、インタフェース部に故障があるか否かを検
出でき、インタフェース部の機能が正常か否かを検査す
ることができる。
If the interface section is functioning normally, it is possible to detect whether or not there is a failure in the interface section by comparing it with the expected value that would be obtained based on the initially given test data, and the function of the interface section can be determined. It is possible to check whether or not it is normal.

また1例えば半導体集積回路1cと1dとの間のインタ
フェース部を検査する場合には、まず、テストデータを
、半導体集積回路1aおよび1bを介して半導体集積回
路1cの出力ラッチ回路6に送る。そして、これをイン
タフェース部を介して半導体集積回Midの入力ラッチ
回路4に送る。
For example, when testing the interface between semiconductor integrated circuits 1c and 1d, test data is first sent to the output latch circuit 6 of the semiconductor integrated circuit 1c via the semiconductor integrated circuits 1a and 1b. This is then sent to the input latch circuit 4 of the semiconductor integrated circuit Mid via the interface section.

二二で得られたテストデータを、後段の半導体集積回路
1e、ifを経て、端子11bから取り出すことによっ
て、必要な検査データを入手することができる。
Necessary inspection data can be obtained by taking out the test data obtained in step 22 from the terminal 11b via the semiconductor integrated circuits 1e and IF in the subsequent stage.

同様にして、他のインタフェース部についても検査する
ことができる。
Similarly, other interface sections can be tested as well.

なお、上記の例では、各半導体集積回路に挾まれるイン
タフェース部を個別に検査する方法を説明したが、他の
方法も可能である。
Note that although the above example describes a method of individually inspecting the interface section sandwiched between each semiconductor integrated circuit, other methods are also possible.

例えば、半導体集積回路1a〜1(二の出力ラッチ回路
6にテストデータを設定し、これを各インタフェース部
を介して対応する他の半導体集積回路1b〜1fの入力
ラッチ回路4に転送し、得られたテストデータを、シリ
アルに接続された各半導体集積回路1b〜1fのスキャ
ンループを介して順次取り出すことにより行なう。
For example, test data is set in the output latch circuits 6 of the semiconductor integrated circuits 1a to 1 (second), and transferred to the input latch circuits 4 of the corresponding other semiconductor integrated circuits 1b to 1f via each interface section. The test data is sequentially extracted through scan loops of the serially connected semiconductor integrated circuits 1b to 1f.

この場合、最初のテストデータは、半導体集積回路10
〜1aの順に、シリアルに形成し、かつ。
In this case, the first test data is the semiconductor integrated circuit 10.
Formed into serial pieces in the order of ~1a, and.

途中に挾まれる各入力ラッチ回路4の分のダミーデータ
を介在させておく。そして、これを半導体集ff回路1
8〜1(!のスキャンループに順次送り込むことにより
、対応する各半導体集積回路1e〜1aの出力ラッチ回
路4にラッチさせる。
Dummy data for each input latch circuit 4 interposed in between is provided. Then, this semiconductor integrated ff circuit 1
By sequentially sending the data to the scan loops 8 to 1(!), the output latch circuits 4 of the corresponding semiconductor integrated circuits 1e to 1a are latched.

上記検査に際しては、いずれの半導体集積回路にあって
も、内部の論理機能部とは分離してスキャンループが構
成されているので、テストデータが論理機能部の動作に
よって影響されることliない。従って、イa頼性の高
い検査ができる。また、テストデータに生じる変化も、
インタフェース部の状態に起因するもののみであるから
、得られたデータの解析も容易であり、初期に与えるテ
ストデータのパターン設定も容易である。
At the time of the above inspection, since the scan loop is configured separately from the internal logic function section in any semiconductor integrated circuit, the test data is not affected by the operation of the logic function section. Therefore, a highly reliable test can be performed. Also, the changes that occur in the test data are
Since these are only caused by the state of the interface section, it is easy to analyze the obtained data, and it is also easy to set the pattern of test data to be initially given.

なお1本実施例では、半導体集積回路間のインタフェー
ス部の故障検出について説明したが、半導体集積回路と
プリント基板端子間のインタフェース部についても同様
に故障検出できることは明らかである。
Although this embodiment has described failure detection in an interface section between semiconductor integrated circuits, it is clear that failure detection can be similarly performed in an interface section between a semiconductor integrated circuit and a printed circuit board terminal.

また、本実施例では図示していないが、半導体集積回路
間に、組合せ回路が存在しても、予め組合せ回路を考慮
した期待値を準備しておくことにより、該組合せ回路の
故障検出も可能なことは明らかであろう。
Although not shown in this embodiment, even if a combinational circuit exists between semiconductor integrated circuits, it is possible to detect failures in the combinational circuit by preparing expected values that take the combinational circuit into consideration. That should be obvious.

さらに、本実施例の検査方法においては、テストデータ
および制御信号は、各半導体集積回路1内のラッチ制御
回路8に送られる構成となっているが、このラッチ制御
回路8を基板10に設け、搭載されている全ての半導体
集積回路内のラッチ回路をシリアル接続して、スキャン
ループを形成する構成としてもよい。
Furthermore, in the inspection method of this embodiment, the test data and control signals are sent to the latch control circuit 8 in each semiconductor integrated circuit 1, but this latch control circuit 8 is provided on the substrate 10, A scan loop may be formed by serially connecting the latch circuits in all the mounted semiconductor integrated circuits.

この他1本実施例では、プリン!・基板上の半導体集積
回路の全てを一連のシリアル接続したスキャンループ構
成としたが、スキャンアドレス43号の追加、および、
スキャンイン、スキャンアウトデータ信号を増加して、
プリント基板の端子に接続することにより、複数組のシ
リアル接続したスキャンループ構成とすることができる
。この構成によれば、短時間にスキャン動作が可能とな
り、検査所要時間を短くすることが可能となる。
In addition to this example, pudding!・All of the semiconductor integrated circuits on the board were configured as a series of serially connected scan loops, but scan address No. 43 was added, and
Increase scan-in and scan-out data signals,
By connecting to the terminals of the printed circuit board, it is possible to create a scan loop configuration in which multiple sets are serially connected. According to this configuration, a scanning operation can be performed in a short time, and the time required for inspection can be shortened.

なお、上記各実施例では、テストデータをシリアルに人
出力する構成となっているが、各ラッチ回路にパラレル
に人出力する構成とすることも考えられる。しかし、パ
ラレル方式は、多数の入出力信号線を必要とするため、
複雑な回路には適さない。これに対して、シリアル方式
は、入出力信号線が少なくてすむので、複雑な回路であ
っても対応でき、実用的である。
In each of the above embodiments, the test data is serially output manually, but it is also conceivable that the test data is manually output to each latch circuit in parallel. However, the parallel method requires a large number of input/output signal lines, so
Not suitable for complex circuits. On the other hand, the serial method requires fewer input/output signal lines, so it can be used even with complex circuits and is practical.

また、上記各実施例では、入力ラッチ回路と出力ラッチ
回路とをシリアルに接続しているが、これらを分離して
、各々についてスキャンループを構成してもよい。
Further, in each of the above embodiments, the input latch circuit and the output latch circuit are connected in series, but they may be separated and a scan loop may be configured for each.

[発明の効果] 以上説明したように本発明によれば、半導体集積回路の
内部論理回路に影響されることなく検査を行なうことが
できて、信頼性が高く、かつ、解析が容易な検査結果を
得ることができる。
[Effects of the Invention] As explained above, according to the present invention, inspection can be performed without being influenced by the internal logic circuit of a semiconductor integrated circuit, and inspection results are highly reliable and easy to analyze. can be obtained.

また1本発明によれば、半導体集積回路の入出力部分の
みに着目すればよく、内部論理への配慮が不要なため、
大規模半導体集積回路であっても、検査を容易に実行で
きる効果がある。
Furthermore, according to the present invention, it is only necessary to focus on the input/output portion of the semiconductor integrated circuit, and there is no need to consider the internal logic.
This has the advantage that even large-scale semiconductor integrated circuits can be easily inspected.

さらに、本発明によれば、検査に際し、特別な治具を必
要とせず、安価かつ高能率の検査が可能となる。
Further, according to the present invention, no special jig is required during inspection, and inexpensive and highly efficient inspection is possible.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明の半導体集積回路の一実施例を示す回路
図、第2図は上記第1図の実施例の構成要にであるラッ
チ回路を示すブロック図、第3図は第2図に示すラッチ
回路の詳細な構成を示す論理回路図、第4A図および第
4B図は第3図に示すラッチ回路の動作を示す真理値表
、第5図は第2図のラッチ回路を複数個接続したスキャ
ンループの構成を示すブロック図、第6図は第1図にお
けろラッチ制御回路の詳細な構成を示す論理回路図、第
7図は第1図に示す実施例におけるスキャンイン動作を
示すタイムチャート、第8図は第1図に示す半導体集積
回路を複数個搭載した基板についての一実施例の構成を
示すブロック図である。 1・・・半導体集積回路 3・・・入力バッファ 4・・入力ラッチ回路 5・・・論理機能部 6・・・出力ラッチ回路 7・・・出力バッファ 8・・・ラッチ制御回路 2・・・端子 10・・・プリント基板
FIG. 1 is a circuit diagram showing an embodiment of the semiconductor integrated circuit of the present invention, FIG. 2 is a block diagram showing a latch circuit which is the main structure of the embodiment of FIG. 1, and FIG. 4A and 4B are truth tables showing the operation of the latch circuit shown in FIG. 3, and FIG. 5 is a logic circuit diagram showing the detailed configuration of the latch circuit shown in FIG. 6 is a block diagram showing the configuration of the connected scan loop, FIG. 6 is a logic circuit diagram showing the detailed configuration of the latch control circuit in FIG. 1, and FIG. 7 is a block diagram showing the scan-in operation in the embodiment shown in FIG. 1. The time chart shown in FIG. 8 is a block diagram showing the configuration of an embodiment of a substrate on which a plurality of semiconductor integrated circuits shown in FIG. 1 are mounted. 1...Semiconductor integrated circuit 3...Input buffer 4...Input latch circuit 5...Logic function section 6...Output latch circuit 7...Output buffer 8...Latch control circuit 2... Terminal 10...Printed board

Claims (1)

【特許請求の範囲】 1、論理動作を行なう論理機能部と、これに通じる各々
1または2以上の入力信号線および出力信号線を有する
半導体集積回路において、 上記入力信号線および出力信号線の各々に対応して接続
され、当該半導体集積回路から外部のインタフェース部
に出力されるテストデータをラッチし、また、外部のイ
ンタフェース部から入力するテストデータをラッチする
ラッチ機能部を備えることを特徴とする半導体集積回路
。 2、上記各ラッチ機能部に対し、出力用テストデータを
送ってラッチさせると共に、外部への出力を指示し、か
つ、外部からのテストデータを取り込んでラッチさせる
と共に、ラッチしたデータを転送するよう指示するラッ
チ制御部とを備えた請求項1記載の半導体集積回路。 3、上記各ラッチ機能部を、ラッチしたデータを順次後
段に転送できるようにシリアルに接続し、かつ、最初と
最後のラッチ機能部を上記ラッチ制御部に接続してスキ
ャンループを形成した請求項2記載の半導体集積回路。 4、テストデータを外部に出力する出力用のラッチ機能
部を上記出力信号線に接続し、外部から入力するテスト
データを取り込む入力用ラッチ機能部を上記入力信号線
に接続した請求項3記載の半導体集積回路。 5、上記各ラッチ機能部に、検査時に上記論理機能部を
、各入力信号線および出力信号線から切り離すスイッチ
機能を設けた請求項1、2、3または4記載の半導体集
積回路。 6、主として導体配線からなるインタフェース部を形成
し、かつ、該インタフェース部を検査するためのテスト
データを転送するための配線、該検査を制御するための
制御信号用配線および端子を設け、かつ、上記請求項2
、3または4記載の半導体集積回路を複数個実装した搭
載基板。 7、上記搭載される各半導体集積回路のスキャンループ
を、シリアルに接続する信号線を設けた請求項6記載の
搭載基板。 8、上記搭載される各半導体集積回路を2以上の群に分
け、各群毎に群を構成する半導体集積回路のスキャンル
ープを、シリアルに接続する信号線を設けた請求項6記
載の搭載基板。 9、論理機能部に通じる入力信号線および出力信号線に
各々ラッチ機能部を有すると共に、これらのラッチ機能
部を、ラッチ内容が転送できるようにシリアルに接続し
てスキャンループを形成している半導体集積回路を複数
個搭載した基板におけるインタフェース部を検査するに
際し、検査を目的とするインタフェース部を挾む半導体
集積回路のうち、出力側となる半導体集積回路の出力信
号線に接続された各ラッチ機能部に対し、上記スキャン
ループ上の、それらより前段にある他のラッチ機能部を
順次介してテストデータを転送してラッチさせ、 ついで、該ラッチしたテストデータを各ラッチ機能部か
ら出力信号線を介してインタフェース部に送出し、 一方、入力側となる半導体集積回路の入力信号線に接続
された各ラッチ機能部に、上記インタフェース部から入
力するテストデータを取リ込み、 ついで、これを上記スキャンループ上のそれらより後段
の他のラッチ機能部を順次介して転送し、 最後段のラッチ機能部から順次出力されるテストデータ
のパターンを最初に与えたテストデータと比較して、イ
ンタフェース部の機能を評価することを特徴とするイン
タフェース部の検査方法。 10、論理機能部に通じる入力信号線および出力信号線
に各々ラッチ機能部を有すると共に、これらのラッチ機
能部を、ラッチ内容が転送できるようにシリアルに接続
してスキャンループを形成している半導体集積回路を複
数個搭載すると共に、各半導体集積回路の上記スキャン
ループをさらにシリアルに接続してある基板におけるイ
ンタフェース部を検査するに際し、 検査を目的とするインタフェース部を挾む半導体集積回
路のうち、出力側となる半導体集積回路の出力信号線に
接続された各ラッチ機能部に対し、他の半導体集積回路
を含めて、上記スキャンループ上の、それらより前段に
ある他のラッチ機能部を順次介してテストデータを転送
してラッチさせ、 ついで、該ラッチしたテストデータを各ラッチ機能部か
ら出力信号線を介してインタフェース部に送出し、 一方、入力側となる半導体集積回路の入力信号線に接続
された各ラッチ機能部に、上記インタフェース部から入
力するテストデータを取リ込み、 ついで、これを他の半導体集積回路を含む上記スキャン
ループ上の、それらより後段の他のラッチ機能部を順次
介して転送し、 最後段のラッチ機能部から順次出力されるテストデータ
のパターンを期待値と比較して、インタフェース部の機
能を評価することを特徴とするインタフェース部の検査
方法。
[Claims] 1. In a semiconductor integrated circuit having a logic function section that performs a logic operation, and one or more input signal lines and output signal lines connected thereto, each of the input signal line and output signal line The device is characterized by comprising a latch function unit that is connected to correspond to the semiconductor integrated circuit, latches test data output from the semiconductor integrated circuit to an external interface unit, and latches test data input from the external interface unit. Semiconductor integrated circuit. 2. Send output test data to each of the latch function sections to cause them to latch, instruct them to output to the outside, take in test data from the outside, cause them to latch, and transfer the latched data. 2. The semiconductor integrated circuit according to claim 1, further comprising a latch control section for instructing. 3. A scan loop is formed by connecting each of the latch function sections in series so that latched data can be sequentially transferred to a subsequent stage, and connecting the first and last latch function sections to the latch control section. 2. The semiconductor integrated circuit according to 2. 4. An output latch function section for outputting test data to the outside is connected to the output signal line, and an input latch function section for taking in test data input from the outside is connected to the input signal line. Semiconductor integrated circuit. 5. The semiconductor integrated circuit according to claim 1, wherein each of the latch function sections is provided with a switch function for separating the logic function section from each input signal line and output signal line during testing. 6. Forming an interface section mainly consisting of conductor wiring, and providing wiring for transferring test data for testing the interface section, control signal wiring and terminals for controlling the testing, and Claim 2 above
A mounting board on which a plurality of semiconductor integrated circuits according to 3 or 4 are mounted. 7. The mounting board according to claim 6, further comprising a signal line serially connecting the scan loops of the semiconductor integrated circuits to be mounted. 8. The mounting board according to claim 6, wherein each of the semiconductor integrated circuits to be mounted is divided into two or more groups, and each group is provided with a signal line that serially connects the scan loops of the semiconductor integrated circuits constituting the group. . 9. A semiconductor having a latch function part in each of the input signal line and output signal line leading to the logic function part, and connecting these latch function parts serially to form a scan loop so that the latch contents can be transferred. When inspecting the interface section of a board on which multiple integrated circuits are mounted, each latch function connected to the output signal line of the semiconductor integrated circuit on the output side of the semiconductor integrated circuits that sandwich the interface section to be inspected. The test data is sequentially transferred to and latched by the other latch function units in the previous stage on the scan loop, and then the latched test data is transmitted from each latch function unit to the output signal line. On the other hand, the test data input from the interface section is read into each latch function section connected to the input signal line of the semiconductor integrated circuit on the input side, and then this is scanned as described above. The test data pattern is sequentially transferred through other latch function units in subsequent stages on the loop, and the pattern of test data sequentially output from the last stage latch function unit is compared with the test data given first to determine the function of the interface unit. A method for inspecting an interface section, characterized by evaluating. 10. A semiconductor having a latch function part in each of the input signal line and output signal line leading to the logic function part, and connecting these latch function parts serially to form a scan loop so that the latch contents can be transferred. When inspecting an interface section on a board on which a plurality of integrated circuits are mounted and the above-mentioned scan loops of each semiconductor integrated circuit are further serially connected, among the semiconductor integrated circuits that sandwich the interface section for the purpose of inspection, Each latch function unit connected to the output signal line of the semiconductor integrated circuit on the output side is sequentially connected to other latch function units located at the previous stage on the scan loop, including other semiconductor integrated circuits. Then, the latched test data is sent from each latch function section to the interface section via the output signal line, and connected to the input signal line of the semiconductor integrated circuit on the input side. The test data inputted from the interface section is read into each of the latch function sections, and then sequentially passed through other latch function sections in subsequent stages on the scan loop including other semiconductor integrated circuits. A method for inspecting an interface section, characterized in that the function of the interface section is evaluated by comparing the pattern of test data sequentially output from the latch function section at the last stage with an expected value.
JP63231095A 1988-09-14 1988-09-14 Semiconductor integrated circuit, mount substrate, and inspecting method Pending JPH0278980A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63231095A JPH0278980A (en) 1988-09-14 1988-09-14 Semiconductor integrated circuit, mount substrate, and inspecting method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63231095A JPH0278980A (en) 1988-09-14 1988-09-14 Semiconductor integrated circuit, mount substrate, and inspecting method

Publications (1)

Publication Number Publication Date
JPH0278980A true JPH0278980A (en) 1990-03-19

Family

ID=16918215

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63231095A Pending JPH0278980A (en) 1988-09-14 1988-09-14 Semiconductor integrated circuit, mount substrate, and inspecting method

Country Status (1)

Country Link
JP (1) JPH0278980A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701306A (en) * 1994-08-26 1997-12-23 Nec Corporation Semiconductor integrated circuit which can be tested by an LSI tester having a reduced number of pins

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5701306A (en) * 1994-08-26 1997-12-23 Nec Corporation Semiconductor integrated circuit which can be tested by an LSI tester having a reduced number of pins

Similar Documents

Publication Publication Date Title
US4601034A (en) Method and apparatus for testing very large scale integrated memory circuits
JP2505049B2 (en) How to test electronic devices
JP2003332443A (en) Semiconductor integrated circuit and design supporting device as well as test method therefor
US6347387B1 (en) Test circuits for testing inter-device FPGA links including a shift register configured from FPGA elements to form a shift block through said inter-device FPGA links
US5513186A (en) Method and apparatus for interconnect testing without speed degradation
US6556037B2 (en) Semiconductor integrated circuit and test board
US6058255A (en) JTAG instruction decode test register and method
JPH05249204A (en) Method and apparatus for diagnosing mutual connection fault in circuit
US7080302B2 (en) Semiconductor device and test system therefor
JP4265934B2 (en) Scan campus circuit, logic circuit including the same, and integrated circuit test method
JPH0440113A (en) Flip-flop circuit
JPH0278980A (en) Semiconductor integrated circuit, mount substrate, and inspecting method
JP3190364B2 (en) Inspection method and circuit
JP3868920B2 (en) Test method and test equipment for FPGA board
JP4610919B2 (en) Semiconductor integrated circuit device
JP4111801B2 (en) Fault location method for semiconductor devices
JPH0843494A (en) Electronic circuit
JP2838458B2 (en) Integrated circuit device
JP2874248B2 (en) Electronic circuit with scan path for diagnostics
JP3970088B2 (en) Test circuit
JP2001343432A (en) Boundary scanning circuit and method
JPH06186302A (en) Semiconductor device
JP2000065900A (en) Semiconductor device, and its manufacture
JP2002236142A (en) Boundary scan test circuit
JP2001235513A (en) Semiconductor integrated circuit device and its test method