JPH02277340A - プロセッサ間接続方式 - Google Patents

プロセッサ間接続方式

Info

Publication number
JPH02277340A
JPH02277340A JP1099503A JP9950389A JPH02277340A JP H02277340 A JPH02277340 A JP H02277340A JP 1099503 A JP1099503 A JP 1099503A JP 9950389 A JP9950389 A JP 9950389A JP H02277340 A JPH02277340 A JP H02277340A
Authority
JP
Japan
Prior art keywords
information
atm
processor
cell
sent
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1099503A
Other languages
English (en)
Inventor
Yoshiichi Tanabe
田辺 宣一
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1099503A priority Critical patent/JPH02277340A/ja
Publication of JPH02277340A publication Critical patent/JPH02277340A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、蓄積プログラム制御方式のマルチプロセッサ
システムに用いられるプロセッサ間接続方式に関する。
〔従来の技術〕
従来、マルチプロセッサシステムのプロセッサ間接続方
式では、バス接続方式及びトークンリング接続方式が使
用されている。これらいずれの方式も1つの通信路を複
数のプロセッサで共用しており、どのプロセッサに通信
路を使用させるかを調整している。
第4図(a)はバス接続方式の構成図である。
第4図(a>では、複数のプロセッサ(CP)10〜1
nがバス80を介しバスアクセス競合整理回路81に接
続され構成されている。
第4図(b)はバス接続方式の通信手順を説明するため
のシーケンスチャートである。第4図(b)には、CP
loからCP12に情報転送する場合の例が示されてい
る。
CPIOはバスアクセス競合整理回路81に対しバス8
0の使用要求を出し、これに対しバスアクセス競合整理
回路81はバス80が空いていることを確認しCP1’
2に使用許可を出す。CPloはCP12へ情報を転送
した後CP12から受信確認を受ける。そしてCPIO
がバスアクセス競合整理回路81に対しバス使用要求を
解除することにより、CPloのバス使用許可が解除さ
れる。このようにプロセッサ間通信を行うときには、バ
スの使用が他のプロセッサと重複しないように、バスア
クセス競合整理回路81が、バスを使用させるプロセッ
サに対し使用許可を与え整理している。
第5図はトークンリング接続方式の構成図である。第5
図では、複数のプロセッサ10〜1nがリング91を介
して接続され構成されており、通常、トークンと呼ばれ
るデータを循環させている。
第6図はトークンリング接続方式の通信手順を説明する
ためのフローチャートである。第6図にはCPIOとC
P12間で通信情報の送受を行う場合が示されている。
CPIOは、1・−クン90を受取るとまずトークン9
0の空きを確認した後、空いていたらCP 1.2宛の
通信情報をトークンにのせてからリング91に送りなし
ている。
又、空いていない場合には、トークンが自CP宛かどう
かを確認した後、もしそうであれは通信情報を取出しト
ークンを空きにしてからリング9]に送り出している。
〔発明が解決しようとする課題〕
上述した従来のプロセッサ間接続方式のうち、バス接続
方式ではプロセッサ間の線長制限が短く、転送速度があ
がると通信情報の送受のタイミングが厳しくなりバス使
用要求の競合整理が難しくなるという欠点があり、トー
クンリング接続方式では、プロセッサの接続数が多くな
ると急速に一台当りの転送量が落ち、ループ回路で情報
を送信しているので障害時の影響が大きいという欠点が
あった。
本発明の目的は、線長制限、バス競合整理、転送能力低
下の問題を除去したプロセッサ間接続方式を提供するこ
とにある。
〔課題を解決するための手段〕
本発明のプロセッサ間接続方式は、通信情報を固定長の
情報に分割しそれぞれに出線番号情報等を入れるヘッダ
部を有するセルを出力する送信回路と、相手側から送信
されたセルを一時蓄積し遅延変動を吸収するバッファ及
びセルの廃棄の有無を検出する検出回路を有する受信回
路とをプロセッサ内に設け、入線からのセルをヘッダ部
の情報に従って出線に振分ける非同期転送モードスイッ
チに複数の前記プロセッサを接続、し、各プロセッサは
出力されるセルのヘッダ部に相手側プロセッサ番号を設
定し、前記非同期転送モードスイッチが前記ヘッダ部に
指、定されたプロセッサ番号を参照識別し、該当のプロ
セッサに前記セルを送出するよう構成されている。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は本発明の一実施例を説明するための接続方式の
ブロック図であり、複数のプロセッサ(CP)10〜1
nが非同期転送モード(ATM)スイッチ20に接続さ
れ構成されている。ATMスイッチ20は、入線からの
セルフ0.73 (第3図)をヘッダ部72.75 (
第3図)の出線番号情報に従って出線に振分けることが
でき、数ビット/秒から100Mビット/秒の幅広い速
度に対応できる。
第2図はプロセッサのブロック図であり、第2図に示す
cpioは、中央制御装置30と、これに接・続され通
信情報を固定長の情報に分割しそれぞれに出線番号情報
等を入れるヘッダ部7275(第3図)を有するセルフ
0.73 (第3図)、を出力する送信用ATMインタ
フェース回路50と、ATMスイッチを介し自CP宛の
受信セルを一時蓄積し遅延変動を吸収するバッファ61
及びバッファ61からオーバフローしたセルがあったか
どうかセルの廃棄の有無を検出する検出器62を有する
受信用ATMインタフェース回路60と、中央制御装置
30に接続された主記憶装置40とを備えて構成されて
いる。CP11〜1nも同様に構成されている。
中央制御装置30は、送信情報及び相手先プロセッサ番
号情報を送信用ATMインタフェース回路50へ送る。
送信用ATMインタフェース回路50は、送信情報を一
定長の情報に分割し、ヘッダ部72.75 (第3図)
に相手先プロセッサ番号を入れたセルの形式にしてAT
Mスイッチ20へ送り出す。ATMスイッチ20から送
られてきたセルフ3.70 (第3図)は、バッファ6
1に一時蓄積され遅延変動が吸収されると共に検出器6
2でセルの廃棄の有無がチエツクされる。廃棄が無けれ
ば受信された情報はまとめられて中央制御装置30へ送
られ、廃棄がある場合には中央制御装置30へその旨報
告し必要により再送要求が行われる。
第3図は本発明の一実施例の通信手順を説明するための
ブロック図である。第3図には、CPloとCP12間
で情報を送受する場合が示されており、情報は通常複数
のセルに分割されるが、ここではそれぞれ情報A及び情
報Bの1個のみか示されている。CPloから送られて
きたセルフ0とCP12から送られてきたセルフ3はA
TMスイッチ20に集めらる。ATMスイッチ20は、
それぞれのセルフ0.73のヘッダ部72゜75に示さ
れているプロセッサ番号(CP2.CPO)を参照識別
し、セルフ3をCPIOに、セルフ0をCP12に振分
ける。
ATMスイッチは、セルのヘッダ部の出線番号情報を参
照しセルを非同期的に所望の出線に導くように構成され
ており、プロセッサの性能向−F等により転送速度を改
善する必要がある場合には、送出セル数を多くすること
により容易に達成できる。又、ATMスイッチの1リン
ク当りの転送速度を越える場合には、複数リンクを接続
することにより同じインタフェースで容易に高速化が計
れる。更に低速の場合はセル数を少なくすることにより
数ビット/秒程度の低速も可能なことがらプロセッサの
みでなく、種々の低速のモジュール。
装置とも接続することができ、極めて高い融通性がある
。接続プロセッサ数が増えた場合には、接続されるリン
ク数を単純に増やせばよい。
〔発明の効果〕
以上説明したように、本発明は、複数のプロセッサをA
TMスイッチに接続し、プロセッサ内に送信情報をセル
の形式にする送信用ATMインタフェース回路と、受信
セルの一時蓄積を行うバッファ及び廃棄セルの検出を行
う検出回路をもつ受信ATMインタフェース回路とをも
つことにより、低速から超高速までの幅広い転送速度に
対応でき、接続されるプロセッサ数による転送能力の低
下、線長制限、バス競合整理の問題がないプロセッサ間
通信を提供できるという効果を有する。更に、幅広い情
報転送速度に対応できることから、ATMスイッチで構
成されるATM交換網に接続される一般の通信機器のイ
ンタフェースと統一することも可能となるという効果も
ある。
【図面の簡単な説明】
第1図は本発明の一実施例を説明するための接続方式の
ブロック図、第2図はプロセッサのブロック図、第3図
は本発明の一実施例の通信手順を説明するためのブロッ
ク図、第4図(a)はバス接続方式の構成図、第4図(
b)はバス接続方式の通信手順を説明するためのシーケ
ンスチャート、第5図はトークンリング接続方式の構成
図、第6図はトークンリング接続方式の通信手順を説明
するためのフローチャートである。 10、11 、12= 〜1 n−=−プロセッサ(C
P)、20・・・・・・ATMスイッチ、30・・・・
・中央制御装置、40・・・・・・主記憶装置、50・
・・・・・送信用ATMインタフェース回路、60・・
・・・受信用ATMインタフェース回路、61・・・・
・・バッファ、62・・・・・・検出器、70.73・
・・・・・セル、71・・・・・・情報A、72.75
・・・・・・ヘッダ部、74・・・・・情報B、80・
・・・・・バス、81・・・・・バスアクセス競合整理
回路、90・・・・・・トークン、91・・・・・・リ
ング。

Claims (1)

    【特許請求の範囲】
  1. 通信情報を固定長の情報に分割しそれぞれに出線番号情
    報等を入れるヘッダ部を有するセルを出力する送信回路
    と、相手側から送信されたセルを一時蓄積し遅延変動を
    吸収するバッファ及びセルの廃棄の有無を検出する検出
    回路を有する受信回路とをプロセッサ内に設け、入線か
    らのセルをヘッダ部の情報に従って出線に振分ける非同
    期転送モードスイッチに複数の前記プロセッサを接続し
    、各プロセッサは出力されるセルのヘッダ部に相手側プ
    ロセッサ番号を設定し、前記非同期転送モードスイッチ
    が前記ヘッダ部に指定されたプロセッサ番号を参照識別
    し、該当のプロセッサに前記セルを送出することを特徴
    とするプロセッサ間接続方式。
JP1099503A 1989-04-18 1989-04-18 プロセッサ間接続方式 Pending JPH02277340A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1099503A JPH02277340A (ja) 1989-04-18 1989-04-18 プロセッサ間接続方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1099503A JPH02277340A (ja) 1989-04-18 1989-04-18 プロセッサ間接続方式

Publications (1)

Publication Number Publication Date
JPH02277340A true JPH02277340A (ja) 1990-11-13

Family

ID=14249075

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1099503A Pending JPH02277340A (ja) 1989-04-18 1989-04-18 プロセッサ間接続方式

Country Status (1)

Country Link
JP (1) JPH02277340A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03278739A (ja) * 1990-03-28 1991-12-10 Sumitomo Electric Ind Ltd ローカルエリアネットワーク
JPH05336126A (ja) * 1992-02-04 1993-12-17 Internatl Business Mach Corp <Ibm> 分散データ処理システム
US6009095A (en) * 1995-05-31 1999-12-28 Nec Corporation Digital PB exchanger with multi-processor control system using asynchronous transfer mode

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62112444A (ja) * 1985-11-12 1987-05-23 Nippon Telegr & Teleph Corp <Ntt> 音声伝送方式

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62112444A (ja) * 1985-11-12 1987-05-23 Nippon Telegr & Teleph Corp <Ntt> 音声伝送方式

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03278739A (ja) * 1990-03-28 1991-12-10 Sumitomo Electric Ind Ltd ローカルエリアネットワーク
JPH05336126A (ja) * 1992-02-04 1993-12-17 Internatl Business Mach Corp <Ibm> 分散データ処理システム
US6009095A (en) * 1995-05-31 1999-12-28 Nec Corporation Digital PB exchanger with multi-processor control system using asynchronous transfer mode

Similar Documents

Publication Publication Date Title
CA2153172C (en) Controlled access atm switch
US5502719A (en) Path allocation system and method having double link list queues implemented with a digital signal processor (DSP) for a high performance fiber optic switch
US5528584A (en) High performance path allocation system and method with fairness insurance mechanism for a fiber optic switch
US5166930A (en) Data channel scheduling discipline arrangement and method
US4748617A (en) Very high-speed digital data bus
US5430442A (en) Cross point switch with distributed control
CA2056644C (en) Interprocessor switching network
US5592472A (en) High performance path allocation system and method for a fiber optic switch for a fiber optic network
IL123912A (en) Asynchronous transfer mode switch
US4707693A (en) Through-traffic priority protocol in a communications system
JPH03158959A (ja) 多重プロセッサコンピュータ・システムおよびコンピュータネットワークを動作させる方法
US5144293A (en) Serial link communication system with cascaded switches
US5398235A (en) Cell exchanging apparatus
US5349583A (en) Multi-channel token ring
FI85319B (fi) Kopplingselement.
Chlamtac et al. Design and analysis of very high-speed network architectures
GB2301996A (en) Intermodular communications using system bus controllers
JPH02277340A (ja) プロセッサ間接続方式
KR930004909B1 (ko) 지역 네트워크 콘트롤러 시스템
JPH021478B2 (ja)
Thilakam et al. Proposed high speed packet switch for broadband integrated networks
Blauman Labeled slot multiplexing: a technique for a high speed, fiber optic based, loop network
Kwok et al. On transparent bridging of CSMA/CD networks
AU724624B2 (en) Controlled access ATM switch
JPH0210942A (ja) ループ式通信方式