JPH02211569A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH02211569A
JPH02211569A JP3198989A JP3198989A JPH02211569A JP H02211569 A JPH02211569 A JP H02211569A JP 3198989 A JP3198989 A JP 3198989A JP 3198989 A JP3198989 A JP 3198989A JP H02211569 A JPH02211569 A JP H02211569A
Authority
JP
Japan
Prior art keywords
bus
control means
buses
devices
executed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP3198989A
Other languages
English (en)
Inventor
Jun Sato
純 佐藤
Shunichi Oki
俊一 沖
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
NEC Software Shikoku Ltd
Original Assignee
NEC Corp
NEC Software Shikoku Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, NEC Software Shikoku Ltd filed Critical NEC Corp
Priority to JP3198989A priority Critical patent/JPH02211569A/ja
Publication of JPH02211569A publication Critical patent/JPH02211569A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Bus Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理装置のバス制御方式に関する。
〔概要〕
本発明は二つのバスにそれぞれ複数の装置が接続され、
この複数の装置が二つのバスのいずれかを選択してデー
タ転送を行う情報処理装置において、 一つのバスを使用する装置は他方のバスに識別ビットを
送出し、選択しようとしている相手側装置に接続された
バスが命令実行中であるか否かをチエツクすることによ
り、 応答の有無の判断に要する時間を不要とし、また二つの
バスを有効に使用して装置間のデータ転送を行い処理効
率を高めるようにしたものである。
〔従来の技術〕
従来のS CS I (Small Computer
 System Inter−face)バスの制御方
式では、一方のバスによって命令実行中の装置をもう一
方の別のバスによって知る直接的な手段は存在せず、S
C3Iの手順に従って相手装置を選択する動作を行い、
相手が一方のバスによって命令実行中であるために無応
答になることによって確認していた。
〔発明が解決しようとする問題点〕
上述した従来のバス制御方式では、使用中の装置を知る
ためには本来のSC3Iの手順に従って選択しようとし
ていることを相手側装置に通知して、それに対する相手
側装置の応答の有無によって相手側の装置が他方のバス
により命令実行中か否かを確認する方法をとらざるを得
ず、そのため相手側装置の応答チエツクに要する規定時
間以上の間バスを専有してしまうことになり、システム
全体の処理能力を大幅に低下させる要因となっていた。
本発明はこのような欠点を解決するもので、相手側装置
の応答チエツクに要する時間をなくし、処理効率を高め
ることができる方式を提供することを目的とする。
〔問題点を解決するための手段〕
本発明は、二つのバスと、この二つのバスにそれぞれ接
続され、この二つのバスのいずれかにより相互にデータ
を転送できる複数の装置と、前記二つのバスを制御する
バス制御装置とを備えた情報処理装置において、上記複
数の装置の各々は、一方のバスを使用中に他方のバスに
自身の識別ビットを送出する手段を備え、前記バス制御
装置は、未使用バスを使用するときに前記識別ビットに
より相手装置がビジー状態であるか否かを識別する制御
手段を有することを特徴とする。
〔作用〕
一方のバスを通じてデータ転送命令が実行中であれば識
別ビットを送出する手段が自身の識別ビットを他方のバ
スに送出する。制御手段がこの識別ビットをチエツクす
ることにより装置の空状態を確認して未使用バスを介し
てこの装置を選択し、外部インタフェースを制御する外
部インタフェース制御手段を介して他の装置とのデータ
転送を行う。
このように送信側装置が選択しようとしている相手側装
置の他方のバスによる命令実行状態を確認できるために
選択動作を行うことができ、応答の有無の判断に要する
時間が不要となり、また二つのバスを使用することがで
きるために、一方のバスが使用中であっても他方のバス
を使用してデータ転送を行うことができ処理効率を高め
ることができる。
〔実施例〕
次に、本発明実施例について図面を参照して説明する。
第1図は本発明実施例のシステム全体の構成を示すブロ
ック図である。
本発明実施例は、SC3I規定により相手側の装置を選
択する手段を有する装置If、I2と、SC3I規定に
より相手側の装置により選択される手段を有する装置T
3、I4、I5と、これら各々の装置間に接続されるS
C3IバスLIOおよびL20により構成される。
第2図は本発明実施例装置工1、I2、I3、I4、I
5に含まれる選択手段としてのバス制御装置12の構成
を示すブロック図である。これら装置■1、I2、I3
、I4、I5は、二つの5C8IバスLIOおよびL2
0の選択と使用状態のチエツクおよび外部のインタフェ
ースを介して外部装置(上位または下位装置)とのデー
タ転送を制御する制御手段1と、SC3IバスLIO1
L20とのデータ転送を制御するSC3I制御手段4と
、外部インタフェースを制御する外部インタフェース制
御手段5と、未使用バスを利用して自身の識別ピッ)(
ID)をバスLIO1L20上に送出する識別ビット送
出手段3とを備える。
次に、このように構成された本実施例の動作について説
明する。第一の装置I1内の制御手段1は第三の装置T
3とデータ転送を行うためバスL10を使用して第三の
装置T3を選択する。選択されたことを認識した第三の
装置I3内の制御手段1は第一の装置■1に応答を返す
。これにより、バスLIOを使用して第一の装置11と
第三の装置T3との間でコマンド、データ、ステータス
などの送受が行われる。このとき第三の装置T3は第一
の装置11より発行された命令が完了するまで、バスL
20が未使用であればバスL20上に自身の識別ビット
(ID)を送出する。
このような状態で第二の装置I2がデータ転送を実行し
ようとすると、この第二の装置I2は未使用バスL20
をチエツクすることにより、第三の装置T3がバスLI
Oを通じて命令実行中であることを知ることができる。
このとき第二の装置I2が第三の装置T3に対し命令を
送出したい場合でも、本来の手順によりバスを使用して
相手装置に対する選択を試みることなしにバスの使用を
保留する。したがって、バスL20は未使用のままとな
る。
このとき第二の装置I2が第四の装置T4に対して命令
を送出したい場合には未使用バスL20のデータバスの
内容により第四の装置T4がバスL10を通じて命令実
行中でないことがわかるため、バスL20を使用して第
四の装置T4を選択することができる。
第二の装置I2がバスL20を使用し始めた時点で、第
三の装置T3内の識別ビット送出手段3はバスL20が
使用中になったことを検知して、バスL20上に送出し
ていた各々の識別ピッ)(ID)の送出を中止する。ま
た、バスLIOが未使用になっていればバスLIO上に
第四の装置T4により自身の識別ピッ)(ID)が送出
される。
〔発明の効果〕
以上説明したように本発明によれば、本来の手順を実行
せずに装置が選択しようとしている相手側の装置が他方
のバスにより命令実行中か否かを認識することができる
ため、本来の手順の実行により選択動作が行われて、応
答の有無の判断に要する規定時間が不要となり、また2
本のバスを使用することができるために一方のバスが使
用中の場合でも未使用のもう一方のバスを使用して並行
して各々の装置間でデータ転送を行うことができ、効率
的なSC3Iのシステムを構成することができる効果が
ある。
【図面の簡単な説明】
第1図は本発明実施例のシステム全体の構成を示すブロ
ック図。 第2図は本発明実施例装置の構成を示すブロック図。 1・・・制御手段、3・・・識別ビット送出手段、4・
・・SC3I制御手段、5・・・外部インタフェース制
御手段、11、■2・・・相手装置を選択する第一およ
び第二の装置、T3、T4、T5・・・相手装置に選択
される第三、第四および第五の装置、LIO1L20・
・・SC3Iバス。

Claims (1)

  1. 【特許請求の範囲】 1、二つのバスと、 この二つのバスにそれぞれ接続され、この二つのバスの
    いずれかにより相互にデータを転送できる複数の装置と
    、 前記二つのバスを制御するバス制御装置と を備えた情報処理装置において、 上記複数の装置の各々は、一方のバスを使用中に他方の
    バスに自身の識別ビットを送出する手段を備え、 前記バス制御装置は、未使用バスを使用するときに前記
    識別ビットにより相手装置がビジー状態であるか否かを
    識別する制御手段を有する ことを特徴とする情報処理装置。
JP3198989A 1989-02-10 1989-02-10 情報処理装置 Pending JPH02211569A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP3198989A JPH02211569A (ja) 1989-02-10 1989-02-10 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP3198989A JPH02211569A (ja) 1989-02-10 1989-02-10 情報処理装置

Publications (1)

Publication Number Publication Date
JPH02211569A true JPH02211569A (ja) 1990-08-22

Family

ID=12346330

Family Applications (1)

Application Number Title Priority Date Filing Date
JP3198989A Pending JPH02211569A (ja) 1989-02-10 1989-02-10 情報処理装置

Country Status (1)

Country Link
JP (1) JPH02211569A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5454083A (en) * 1991-12-31 1995-09-26 Goldstar Co., Ltd. Target selection response circuit for a small computer system interface

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5454083A (en) * 1991-12-31 1995-09-26 Goldstar Co., Ltd. Target selection response circuit for a small computer system interface

Similar Documents

Publication Publication Date Title
US20070006020A1 (en) Inter-host data transfer method, program, and system
US5734918A (en) Computer system with an input/output processor which enables direct file transfers between a storage medium and a network
JPS61196326A (ja) 優先処理方式
CA2234635C (en) Method and device for exchanging data
JPH02211569A (ja) 情報処理装置
JPH054040Y2 (ja)
JPH02211568A (ja) バス制御方式
JPH0769882B2 (ja) クロスコール機能を有する入出力制御システム及びそのシステムにおける動的構成変更方法
JP2000155738A (ja) データ処理装置
JPH01147939A (ja) ロボット制御方式
JPS5953963A (ja) デ−タ転送方法
JPS58182737A (ja) 情報処理装置
JP2948380B2 (ja) データ通信装置
JPH04274524A (ja) プロセス間通信制御方式
JPH01174042A (ja) 回線制御方式
JPH02302859A (ja) 通信路開設制限方式
JPS62227244A (ja) 回線制御装置
JPH05210613A (ja) 周辺装置接続方式
JPH01185755A (ja) バス獲得方式
JPH0535645A (ja) 周辺装置接続方式
JPS6292542A (ja) 監視制御システム
JPS6249461A (ja) 通信方式
JPH01276940A (ja) データ転送制御装置
JPH02120956A (ja) 通信制御方式
JPH0228747A (ja) バス管理方法