JPH02205927A - 情報処理装置 - Google Patents

情報処理装置

Info

Publication number
JPH02205927A
JPH02205927A JP1024846A JP2484689A JPH02205927A JP H02205927 A JPH02205927 A JP H02205927A JP 1024846 A JP1024846 A JP 1024846A JP 2484689 A JP2484689 A JP 2484689A JP H02205927 A JPH02205927 A JP H02205927A
Authority
JP
Japan
Prior art keywords
power
memory
basic software
counter
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP1024846A
Other languages
English (en)
Inventor
Haruko Watanabe
治子 渡邉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP1024846A priority Critical patent/JPH02205927A/ja
Publication of JPH02205927A publication Critical patent/JPH02205927A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Memory System Of A Hierarchy Structure (AREA)
  • Stored Programmes (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は情報処理装置に関し、特に、基本ソフトウェア
の常駐/非常駐制御を缶うように改良した情報処理装置
に関する。
〔従来の技術〕
従来、処理の種類によって必要または不要なハードウェ
ア部分の制御を行う基本ソフトウェアは、各アプリケー
ションプログラムが、各々ロードし、ロードしたアプリ
ケーションプログラムが終了するとき、基本ソフトウェ
アもクリアするようになっていた。
〔発明が解決しようとする課題〕
上述した従来の情報処理装置では、アプリケーションプ
ログラムごとにハードウェア制御基本ソフトウェアをロ
ードすることがあり、ロード時間や、メモリ容量が無駄
になるという欠点がある。
〔課題を解決するための手段〕
本発明の情報処理装置は、 ハードウェア部分を制御する各基本ソフトウェアが電源
投入から電源切断までの間に、規定数以下のアプリケー
ションプログラムから利用されたか否かを記憶する第1
不揮発性メモリと、前記規定数を記憶する第2不揮発性
メモリと、前記基本ソフトウェアがいくつのアプリケー
ションプログラムに各電源投入以後利用されたかを計数
するカウンタと、 このカウンタの計数値を記憶するためのメモリと、 装置を使用終了し、電源を切断する前に、前記のメモリ
上の値が規定数以上か否かを判別する手段と、 前記判別手段の判別結果により前記第1不揮発性メモリ
を書き替える手段と、 ロードした基本ソフトウェアを、アプリケーションプロ
グラムの使用終了時に、常駐するかクリアするか前記第
1不揮発性メモリ上のデータによって判断する手段と を具備することを特徴とする。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例における不揮発性メモリとカ
ウンタ用メモリの構成図である。第2図は1つのハード
ウェア制御基本ソフトウェアがいくつのアプリケーショ
ンプログラムに利用されるかカウントし、常駐/非常駐
を制御する処理のフローチャートである。
第1図の不揮発性メモリl内には、常駐/非常駐を決定
する決定ビット2と、ハードウェア制御基本ソフトウェ
ア名3を記憶する部分があり、それに対応して、各ハー
ドウェア制御基本ソフトウェアが、電源投入から電源切
断までにいくつのアプリケーションプログラムに利用さ
れたかをカウントするためのカウンタ4がある。5は規
定数である。
第2図のステップ6でアプリケーションプログラムに利
用された基本ソフトウェアについては、ステップ7でカ
ウンタの値をインクリメントする。
アプリケーションプログラム終了時、ステップ8で第1
図の決定ビット2を参照し、値がOならばステップ9で
基本ソフトウェアをクリアし、値が1ならばクリアせず
、常駐とする。
ステップ10の電源切断時、ステップ11でカウンタの
値を規定数aと比較し、a以上ならステップ12で決定
ビットを1にし、8未満ならステップ13で決定ビット
をOにする。
〔発明の効果〕
以上説明したように本発明は、処理の種類によって、必
要または不要な、ハードウェア部分の制御を行う各基本
ソフトウェアが、アプリケーションプログラムにどれほ
ど利用されるかをカウントし、これを利用することによ
り、基本ソフトウェアのロード時間を短縮し、限りある
メモリを効率的に使用できる効果を奏する。
【図面の簡単な説明】
第1図は本発明の一実施例の構成図、第)図は同実施例
の動作を示すフローチャートである。 1・・・不揮発性メモリ、2・・・決定ビット、3・・
・ハードウェア制御基本ソフトウェア名、4・・・カウ
ンタ。

Claims (1)

  1. 【特許請求の範囲】 ハードウェア部分を制御する各基本ソフトウェアが電源
    投入から電源切断までの間に、規定数以下のアプリケー
    ションプログラムから利用されたか否かを記憶する第1
    不揮発性メモリと、 前記規定数を記憶する第2不揮発性メモリと、前記基本
    ソフトウェアがいくつのアプリケーションプログラムに
    各電源投入以後利用されたかを計数するカウンタと、 このカウンタの計数値を記憶するためのメモリと、 装置を使用終了し、電源を切断する前に、前記のメモリ
    上の値が規定数以上か否かを判別する手段と、 前記判別手段の判別結果により前記第1不揮発性メモリ
    を書き替える手段と、 ロードした基本ソフトウェアを、アプリケーションプロ
    グラムの使用終了時に、常駐するかクリアするか前記第
    1不揮発性メモリ上のデータによって判断する手段と を具備することを特徴とする情報処理装置。
JP1024846A 1989-02-03 1989-02-03 情報処理装置 Pending JPH02205927A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1024846A JPH02205927A (ja) 1989-02-03 1989-02-03 情報処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1024846A JPH02205927A (ja) 1989-02-03 1989-02-03 情報処理装置

Publications (1)

Publication Number Publication Date
JPH02205927A true JPH02205927A (ja) 1990-08-15

Family

ID=12149581

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1024846A Pending JPH02205927A (ja) 1989-02-03 1989-02-03 情報処理装置

Country Status (1)

Country Link
JP (1) JPH02205927A (ja)

Similar Documents

Publication Publication Date Title
US6301635B2 (en) Memory device
EP0544252A2 (en) Data management system for programming-limited type semiconductor memory and IC memory card having the data management system
KR0185954B1 (ko) 휴대형 단말기기의 메모리 관리방법
US4462086A (en) Loading system in numerical controller
US5748537A (en) Method and apparatus for storing items in flash memory
US5524214A (en) System for modification of dynamic buffer allocation by comparing modification request with current allocation and updating allocation based upon comparison discrepancy
JPH02205927A (ja) 情報処理装置
TW567412B (en) Method and apparatus to provide real-time access to flash memory features
JP2001290791A (ja) 不揮発性半導体記憶装置内蔵マイクロコンピュータとその制御方法
US6949409B2 (en) Register setting method and semiconductor device
US7191323B2 (en) Information processing unit selecting one of reset vector addresses
US6085264A (en) Accounting-information outputting device
EP1411462A2 (en) Printer mode control
JPH0619800A (ja) E2romへのデータ書き込み方法
KR100654477B1 (ko) 프로세서 동작 방법
JP2513421B2 (ja) 記憶装置
JPH11265319A (ja) 記憶装置に記憶されたデータの読み出し、変更および書き換え方法および装置
JPH05128882A (ja) データ処理装置
JPH03184135A (ja) データ処理装置
JPH03147147A (ja) ダンプ処理方式
JP3789248B2 (ja) プログラムロード方法、プログラムロード装置及びその記録媒体
JPS55135950A (en) Data processing system
JP2002024077A (ja) 半導体メモリの書込制御装置及びその方法
JPH04333102A (ja) Ncプログラム管理方式
KR970001661A (ko) 세탁기의 정전보상 제어방법