JPH02188046A - バッファされたデータパケットを通信ネットワーク上に送信する方法及びシステム - Google Patents

バッファされたデータパケットを通信ネットワーク上に送信する方法及びシステム

Info

Publication number
JPH02188046A
JPH02188046A JP1299437A JP29943789A JPH02188046A JP H02188046 A JPH02188046 A JP H02188046A JP 1299437 A JP1299437 A JP 1299437A JP 29943789 A JP29943789 A JP 29943789A JP H02188046 A JPH02188046 A JP H02188046A
Authority
JP
Japan
Prior art keywords
data packet
access unit
request
bus
data packets
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP1299437A
Other languages
English (en)
Other versions
JP2995414B2 (ja
Inventor
Pierre-Jacques F C Courtois
ピエール・ジャクエス・フランソワーズ・チャールズ・クルトイス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Gloeilampenfabrieken NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Gloeilampenfabrieken NV filed Critical Philips Gloeilampenfabrieken NV
Publication of JPH02188046A publication Critical patent/JPH02188046A/ja
Application granted granted Critical
Publication of JP2995414B2 publication Critical patent/JP2995414B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L47/00Traffic control in data switching networks
    • H04L47/10Flow control; Congestion control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/2852Metropolitan area networks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Communication Control (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の背景〕 この発明は、バッファされたデータパケットを通信ネッ
トワーク上に送信する方法及びシステムに関する。
更に詳述すると、この発明は、反対方向に向く第1及び
第2の単一方向バスとこれらの間に結合された複数のア
クセスユニットとを有する通信ネットワーク上のタイム
スロット内でデータパケットを送信するような方法及び
システムであって、上記方法が、各アクセスユニットに
おいて受信された前記第1の単一方向バス上に送信すべ
きデータパケットを待ち行列状に並べることによりデー
タパケットの分散された待ち行列を形成するステップと
、各アクセスユニットによりこれら各アクセスユニット
の待ち行列内の各データパケットに関して前記第2の単
一方向バス上に要求フラグを送信するステップと、各ア
クセスユニットにおいてそのアクセスユニットを前記第
2の単一方向バスを介して通過する全ての要求フラグを
監視するステップと、あるアクセスユニットにおいて前
記第1のバスを介して所定の数の空のタイムスロットが
通過した場合に前記待ち行列からデータパケットを送信
するステップとを有しているような方法及びシステムに
関する。
この種の方法は、国際特許出願公開箱No 86103
639号に記載されている。この従来の方法によれば、
アクセスユニットにおいては、あるデータパケットがそ
の待ち行列(キュー)の先頭に到達すると該データパケ
ットの要求フラグが第2のバス上に送信されるようにな
っている。そして、これと同時に、その時点の要求カウ
ンタの値が減算カウンタ(ダウンカウンタ)に設定(ロ
ード)され、その後肢要求カウンタはリセットされる。
またその後、上記要求カウンタは第2のバス上を通過す
る要求フラグの数を再び積算開始する一方、アクセスユ
ニットは空のタイムスロットが第1のバス上で検出され
る毎に前記減算カウンタに対してデクリメント信号(減
算計数信号)を発生する。そして、前記減算カウンタが
所定の終了値(零)に到達したのちに該アクセスユニッ
トにより最初に検出された空のタイムスロットは、該ア
クセスユニットにより前記データパケットを第1のバス
上に送信するために用いられる。また、アクセスユニッ
ト内の待ち行列が、送信すべき更に少なくとも1個以上
のデータパケットを有している場合は、その時点の要求
カウンタの新たな値が減算カウンタに設定され、上記待
ち行列中の最後のデータパケットが送信されるまで上述
の全ての手順が繰り返される。また、もし待ち行列中に
最早データパケットが無い場合は、要求カウンタは下流
側のアクセスユニットにより送信された通過要求フラグ
を依然として積算するが、同時に第1のバスを下流方向
に通過する各空タイムスロットによりデクリメントされ
る。これにより、アクセスユニットは、下流側のアクセ
スユニットにより送信された要求フラグであって未だ応
答されず依然として未処理のものを監視する。
上記の方法によれば、各データパケットは先ずアクセス
ユニット内の待ち行列中を移動しなければならない。ま
た、上記データパケットが待ち行列の先頭に到達しても
、該データパケットは、それが送信される前に下流側の
アクセスユニットにより要求された多数の空のタイムス
ロットが通過するのを更に待たなければならない。また
、アクセスユニットの待ち行列の長さについても考慮さ
れていない。このことは、あるデータパケットのアクセ
スユニットへの到達時点と該データパケットが実際に送
信される時点との間の期間が、比較的通信が忙しいアク
セスユニットにとってよりも比較的通信が暇なアクセス
ユニットにとっての方がかなり短くなることを意味する
。更に、実際には、タイムスロット発生器から比較的短
い距離にあるアクセスユニットに到達するデータパケッ
トの待ち時間の方が、タイムスロット発生器からより離
れたアクセスユニットに到達するデータパケットの待ち
時間よりも、平均的にかなり短くなることがわかってい
る。
上記のように、各アクセスユニットにおける通信密度お
よびアクセスユニットの物理的な位置に依存して、デー
タパケットのアクセスユニットへの到達時点とその送信
時点との間の待ち時間が大きく変動することは、問題で
ある。さらに、多くの用途においては、ジッタ、すなわ
ち同一のアクセスユニットに到達する2つの連続するデ
ータパケットの待ち時間の差、は最小にすることが望ま
しい。従って多くの場合、このようなシステムにとって
は、送信方法が”先人/先出”原理に合致して動作する
のが有利であると考えられる。厳格に先入/先出を維持
するということは、各データパケットの待ち時間が、該
パケットが供給されるアクセスユニットの物理的な位置
に依存するのではなく、システムの全体としての通信密
度のみに依存するということを、意味する。すなわち、
もし上記通信密度が増加した場合は、各データパケット
の待ち時間もそれに比例して増加する。更に、厳格な先
人/先出原理は、前述したジッタの最小化への対策でも
ある。
〔発明の概要〕
したがって、本発明の目的は、本明細書の冒頭で述べた
形式の方法を、厳格な先入/先出原理が維持されるよう
に具体化することにある。
上記目的を達成するため、本発明は冒頭に述べたような
通信ネットワーク上のタイムスロット内でデータパケッ
トを送信する方法において、他のデータパケットがアク
セスユニットに到来し、かつその待ち行列に加えられた
時点で、当該アクセスユニットにより前記第2のバス上
に要求フラグが送信され、前記他のデータパケットは、
複数の空のタイムスロットが前記第1のバスを介して当
該アクセスユニットを通過したのち、該アクセスユニッ
トにより第1のバス上の最初の空のタイムスロットにお
いて送信され、上記複数の空のタイムスロットの数は、
前記他のデータパケットが当該アクセスユニットに到達
した時点での分散された待ち行列中のデータパケットの
合計数に等しく、これによりそれらのデータパケットの
みが前記他のデータパケット以前に送信されるようにし
た(先入/先出原理)ことを特徴としている。
アクセスユニットにおいて他のデータパケットが待ち行
列に加えられた時にこの他のデータパケットに関する要
求フラグを送信することによって、いずれかのアクセス
ユニットの待ち行列に既に存在する全てのデータパケッ
トが上記他のデータパケットに対して高い優先権を持つ
ことになるが、鉄地のデータパケットよりも後にいずれ
かのアクセスユニットに到達する全てのデータパケット
はより低い優先権を持つことになる。言い換えると、先
入/先出原理が厳格に維持される。
他のデータパケットが到達した時点に、分散された待ち
行列中に既にある全てのデータパケットを上記他のパケ
ットの各々に対して監視するために、上記他のデータパ
ケットが当該アクセスユニットに到達しかつその待ち行
列に加えられた時に、鉄地のデータパケットに、ある値
を加える必要がある。すなわちこの値とは、最後のデー
タパケットの到達から上記他のデータパケットより前に
上記アクセスユニットにより検出された要求フラグの数
に等しい数である。
また、本発明はデータパケットを送信する方法に関する
のみでなく、そのような方法を実行するためのシステム
にも関する。この発明によれば、反対方向に向く第1及
び第2の単一方向バスとこれらの間に結合された複数の
アクセスユニットとを有する通信ネットワーク上のタイ
ムスロットでデータパケットを送信するシステムであっ
て、該システムが、各アクセスユニット内に、前記第2
のバス上を通過する各要求フラグによりインクリメント
(加算計数)されるように接続された要求フラグカウン
タと、前記第1のバス上を通過する冬空のタイムスロッ
トにより、初期設定値から所定の終了値に向かってデク
リメント(減算計数)されるように接続された減算カウ
ンタと、当該アクセスユニットで受信されたデータパケ
ットを待ち行列状にならべるキューバッファ(Queu
e Buffsr)と、上記キューバッファ中の各デー
タパケットに関して要求フラグを送信し、前記減算カウ
ンタが前記所定の終了値に到達した後に待ち行列の先頭
のデータパケットの送信を開始し、かつ前記減算カウン
タを前記要求カウンタ中に積算された値に基づいて再設
定するように構成された論理インターフェースとを有す
るシステムにおいて、前記キューバッファが、各データ
パケットと組で付加値を記憶すると共に該バッフγ中を
シフトすることができるように構成され、 前記論理インターフェースが、当該アクセスユニットに
他のデータパケットが到達した時点で第2のバス上に要
求フラグを送信し、上記他のデータパケットを前記要求
カウンタ中の現在の積算値と組で前記キューバッファに
記憶し、その後に上記要求カラン、夕をリセットし、か
つ、当該アクセスユニットにおけるキューバッファの先
頭にデータパケットが到達するやいなや前記キューバッ
ファにおける該データパケットに付加された値を前記減
算カウンタに再設定するように構成されている、 ことを特徴としている。
〔実施例〕
以下、本発明を図面を参照して詳細に説明する。
第1図は、符号1,2及び3で示す多数の入力接続部を
持つ通信ネットワークを示し、これら入力接続部はアク
セスユニット12.14及び16に各々接続されている
。これらアクセスユニットは、互いに反対方向に向いた
2つの単一方向バスA及びBに接続されている。上記バ
スAの一端は、タイムスロット発生器IOに接続され、
この発生器は前記バスA上の連続したタイムスロットを
規定する。
当該システムにおいて使用されるタイムスロットの寸法
に適合された所定のフォーマットを持つデータパケット
を前記入力接続部1.2及び3の一つに供給することが
でき、更に以下に図面を参照して説明するような方法で
これらタイムスロットの一つでバスA上を送信すること
ができる。一方、バスBは、要求信号(要求フラグ)を
下流側のアクセスユニットから上流側のアクセスユニッ
トに送り、これによりこれら後者のユニットに対して下
流側のあるアクセスユニットがデータパケットを挿入す
るための空きのタイムスロットを待っていることを示す
、次に、第2図を参照して、国際特許出願公開第861
03639号公報に詳細に述べられている従来の方法に
よる動作を簡単に説明する。なお、この第2図において
は、アクセスユニットの内の一つにおけるハードウェア
部分の内のいくつかのみが示されており、これらの部分
は当該アクセスユニットの動作を詳細に説明するに必要
である。
第2図に示すように、当該アクセスユニットは、前記2
つのバスA及びBの間に図示のように接続された、要求
カウンタ(要求フラグカウンタ)20と、減算カウンタ
22と、アクセスユニット論理インターフェース24と
を有している。上記バスAは、データパケットを予め定
められたタイムスロット内で下流方向に伝送するために
使用され、一方、前記バスBは要求信号を上流方向に伝
送するために使用される。この場合、データパケットは
、図示せぬ手段により上記アクセスユニット論理インタ
ーフェース24に供給される。
受信されたデータパケットは、上記論理インターフェー
ス24により、当該アクセスユニットに受信された順番
で、キューバッファ26に待ち行列状に詰め込まれる。
その後、当該アクセスユニットはこれら待ち行列のデー
タパケットを以下のようにして次から次へと送信しよう
とする。すなわち、あるデータパケットが該待ち行列の
先頭に到達するごとに、論理インターフェース24は要
求信号をバスBの上流に向かって上流側に位置する他の
全てのアクセスユニットに対して送出する。これら上流
側のアクセスユニットの各々においては、この要求信号
が受信され、その要求カウンタ20をインクリメント(
加算計数)するために用いられる。
また、前記タイムスロット発生器lOの制御のもとに、
連続したタイムスロットがバスA上に送信され、空のタ
イムスロットがあるアクセスユニットを通過する毎にそ
のユニット内の要求カウンタ20がデクリメント(減算
計数)される。このように上記カウンタをデクリメント
することによって、その通過するタイムスロットが、デ
ータパケットの送信を待っている下流側のアクセスユニ
ットの一つに供されるであろうことが、分る。また、要
求カウンタ20内の現在値が、空のタイムスロットがバ
スAを通過するのを待っている下流側のアクセスユニッ
トを源とする要求信号の数を示すことは明らかである。
対応する数だけの空のタイムスロットをバスA上を通過
させた後は、当該アクセスユニットがその待ち行列の先
頭のデータパケットを送信する番である。上記目的のた
め、要求信号が送信されると同時に、要求カウンタ20
中の現在値が、アクセスユニット論理イン、ターフエー
ス24からの信号の制御のもとに減算カウンタ22にロ
ードされる。その後、要求カウンタは零にリセットされ
、再び要求フラグの積算を始める。そして、上記減算カ
ウンタは冬空のタイムスロットがバス八を通過する毎に
デクリメントされ、また要求カウンタ20は要求信号が
バスB上を上流に向かって通過する毎にインクリメント
される。この場合、減算カウンタが動作中は、要求カウ
ンタはインクリメントされる。また、減算カウンタが零
に到達すると、アクセスユニット論理インターフェース
24は下流側のバスAにアクセスし、そのキューバッフ
ァ26の先頭位置からデータパケットを送信するため次
の空きのタイムスロットを使用する。もし、その後に当
該アクセスユニットが他の送出すべきデータパケットを
持ったなら、上記手順が要求カウンタ20内の現在の値
を用いて繰り返される。
既に説明したように、多数の入力接続部を介して供給さ
れる入力データパケットの送信バスに対する上記の従来
の処理方法は多くの欠点を有している。すなわち、第1
の欠点は、アクセスユニットへのデータパケットの到着
とバスA上への該パケットの実際の送信との間の遅れが
、異なるアクセスユニットにおける相対的な待ち行列の
長さに依存して、すなわち異なるアクセスユニットにお
いて待ち行列の先頭に到達するに要する相対時間に依存
して、個々の入力接続部毎にかなりの変化を呈するとい
うことである。更に、同一のアクセスユニットに到着す
る2つの連続したデータパケットにより掛かる遅れ(ジ
ッタ)も、これらデータパケットが待ち行列の先頭に到
達する2つの時点の間に下流側のアクセスユニットによ
り発生される要求信号の数に依存して、それら自体の間
でかなりの変動を呈する。
多くの場合に、上述したような欠点を持たない厳格な先
入/先出(FIFD)通信手順を維持することが望まれ
ており、本発明は、データパケットがいずれかのアクセ
スユニットに到達した順に出力バス上に送信されるよう
な厳格なFIFO手順をなすことができるような方法を
示す。
次に、本発明を第3図を参照して詳細に説明する。
本発明を実施するに必要な当該システムの構成要素は、
部分的には、第2図に示したシステムの構成要素と同一
である。第31!Iに示すアクセスユニットは、要求カ
ウンタ(要求フラグカウンタ)30と、減算カウンタ3
2と、アクセスユニット論理インターフェース34とを
有している。また、この第3図においては、キューバッ
ファ36が上記要求カウンタ30と減算カウンタ32と
の間に示されている。上記キューバッファ36の各アド
レスは、送信すべきデータパケットを一時的に記憶する
のみならず各データパケットと共に以下に述べるような
付加値を一緒に記憶するに充分な、増加された容量を有
している。
第2図に示したのと同様の方法で、要求カウンタ30は
、下流側アクセスユニットによりバスB上に上流方向に
送信された各要求フラグによりインクリメントされ、タ
イムスロット発生器(第3図においては、図示略)から
バスA上を下流方向に通過する各空タイムスロットによ
りデクリメントされる。
送信すべきデータパケットがアクセスユニットに到来す
ると、論理インターフェース34はこのデータパケット
が一時的にキューバッファ36に記憶されるようにする
。また、上記データパケットと共に、要求カウンタ30
内の現在値もキューバッファ36に記憶され、その後、
論理インターフェース34は要求カウンタ30を零にリ
セットする。更に、要求フラグが発生され、バスB上に
沿って上流方向に送出される。この手順は、このアクセ
スユニットを介してバスA上に送信されるべき後続する
如何なる他のデータパケットに関しても繰り返される。
あるデータパケットがキューバッファ36の先頭に到達
すると、このデータパケットに付加されかつ該データパ
ケットと組で記憶された値が、該データバッファ(キュ
ーバッファ)から読み出されて減算カウンタ32をプリ
トート(初期設定)するために用いられる。その時点以
降は、バスA上を通過する空のタイムスロットは要求カ
ウンタ30に最早なんの影晋も与えないが、減算カウン
タ32のデクリメントだけには使用される。そして、減
算カウンタ32が零なる値に到達するやいなや、ある信
号が論理インターフェース34に供給され、該インター
フェースがキューバッファ36の先頭にあるデータパケ
ットをバスA上に送信開始させる。
また、キューバッファ36がそれ以外に送信すべきデー
タパケットを持っていた場合は、これらデータパケット
は、該キューバッファ中をシフトされるか、または循環
ポインタが更新され、待ち行列の今度の先頭パケットと
組の付加値が減算カウンタの初期設定用に使用される等
の処理がなされる。
一方、キューバッファ36がそれ以外に送信すべきデー
タパケットを持っていない場合は、バスA上を通過する
空のタイムスロットは、要求カウンタ30に対するデク
リメント信号を再び発生するために使用される。
本発明による方法を適用すると、各データパケットに関
して、該パケットが当該システムにおけるアクセスユニ
ットの一つに到達する時点で要求信号が発生される結果
となることが明らかである。
このことは、アクセスユニットのいずれかにふける待ち
行列内に既にある全てのデータパケットは高い優先権を
有するが、その後に到達する如何なる他のデータパケッ
トも低い優先権を持つであろうことを意味する。言い換
えると、厳格な先人/先出体制が維持される。
各アクセスユニットにおいてキューバッファ36内の種
々のデータに付加された値の和は、最後のデータパケッ
トの到達前に送られた要求フラグの合計数に等しい。こ
のことは、最後に受信されたデータパケットが、アクセ
スユニットのいずれかにおいて既に待ち行列に入ってい
る他の全てのデータパケットが送信されるまで、確かに
待たなければならないことを意味する。このことは、更
に、データパケットの各々に要求カウンタの現在値を付
加するだけで、あるアクセスユニットにいずれかのデー
タパケットが到達する前に既に送信された全ての数の要
求フラグを監視する(追跡する)非常に簡素なシステム
が作り出されることを意味する。
次に、第4図は前記論理インターフェース34の更に詳
細な実施例を示し、前記バスAと、バスBと、要求カウ
ンタ30と、減算カウンタ32と、キューバッファ36
とを相互に接続する多数のゲートを主として有してなっ
ている。また、この第4図に示す信号は各々以下のよう
に定義される。
^H・・・パケットがキューバッファの先頭にあるBS
・・・空のタイムスロット NP・・・新しいパケット CZ・・・減算カウンタ=O RZ・・・要求カウンタ=0 新しいパケットは、回路40により当該アクセスユニッ
トに供給されるが、該回路はここでは概念的にしか示さ
れていない。上記回路40によるこの新しいパケットの
供給と共に、新しいパケットの到来を告げる信号NPが
発生され、この信号NPは前述した各種の目的のために
使用される。すなわち、先ず最初に、該信号NPは、要
求カウンタ30の現在値を上記の新たなデータパケット
と組でキューバッファ36に記憶し、その後該要求カウ
ンタ30を零にリセットするために使用される。更に、
この信号NPは、要求フラグ受信機41によりバスB上
の下流側のアクセスユニットから受信された要求フラグ
の人力数を1だけインクリメントするために使用され、
これにより、増加された数の要求フラグがバスBに沿っ
て上流方向に送信される。
前記キューバッファ36中のデータパケットは、該キュ
ーバッファの先頭に向かって第4図において右から左へ
と徐々に移動する。あるデータパケットがキューバッフ
ァ36の先頭に到達すると、信号^Hが発生され、この
信号は、このパケットがキューバッファにより受信され
た時に当該パケットに付加された要求カウンタ値を減算
カウンタ32にロードさせる。この時点から、減算カウ
ンタ32はバスAを通過する空のタイムスロットにより
信号BSの影響のもとにデクリメントされる。この信号
BSは、空のタイムスロットがバスAを通過する毎に発
生される信号であり、ゲート42を介して減算カウンタ
32に供給される。上記ゲート42は、当該減算カウン
タ32が零の値に到達するやいなやその減算動作を停止
するために使用される。上記減算カウンタ32が零の値
に到達するやいなや、当該減算カウンタ32は信号CZ
を出力し、この信号は前記ゲート42に供給されて上記
減算動作を停止させるのみならず、他の2つのゲート4
3および44にも供給される。ゲート44においては、
上記信号CZは前述した信号^H(この信号は、各パケ
ットがキューバッファの先頭に到達したときに発生され
た)と組み合わされて同ゲート44からの出力信号とな
り、この信号に基づいてパケットが次の空のタイムスロ
ット中に回路45により挿入される。また、ゲート43
においては、前記信号C2は要求カウンタ30からの信
号RZと空タイムスロツト信号BSとに組み合わされ、
これにより、信号CZと信号RZが存在するかぎり空タ
イムスロツト信号BSが要求カウンタ30をデクリメン
トするために使用される。しかしながら、キューバッフ
ァが他の送信すべきデータパケットを有しているかぎり
、減算カウンタ32は送信すべき次のデータパケットに
付加された値により直接再設定(リロード)′される。
そして、これにより信号CZが消滅するので、ゲート4
3が閉じられ、要求カウンタ30にはデクリメント信号
が供給されなくなる。
第3図及び第4図を参照して説明した上記方法は第2図
に示した従来の方法よりも実施するのが多少複雑である
が、厳格な先入/先出(FIFD)通信手順を維持する
ことによりデータパケット当たりの最短の最大遅れが保
証される。更に、この厳格なFIFD通信手順によれば
、いずれの入力接続部上の通信のバーストも出力接続部
上でバーストとして送信される。ところが、第2図を参
照して説明した従来の方法によれば、バーストはバスの
割り振りメカニズムによって均され、遅れの大きな変化
となってしまう。
厳格なFIFD構成を実現するためには、要求信号のビ
ット(要求ビット)がバス上を上流方向に送信される速
度を以下の要件を満たすようにするのが望ましい。
(1)要求ビットの送信速度は、出力容量をフルに利用
する為に下流方向へのバスA上の空のタイムスロットの
あり得る最高の流れと少なくとも同等に高くなければな
らない。これより高い要求ビットの送信速度を選択する
必要はない。何故なら、前記タイムスロット発生器によ
り発生され得る空のタイムスロットの速度よりも高い速
度で空のタイムスロットを要求する点はないからである
(2)n個の入力接続部を持つ通信ネットワークにおけ
る要求ビットの密度は、(n−1)個の下流側の人力接
続部の通信密度に依存する。言い換えると、要求ビット
の密度は、最大の瞬間的合計データパケット到達速度に
依存する。勿論、上流側のバスBへの要求ビット送信速
度を、(n−1)個の下流側の入力接続部の最大の瞬間
的合計データパケット到達速度の予測値に合わせるよう
にすれば充分である。
今、各々が1 gigabit/secの帯域幅を待ち
かつ一つのデータパケットが100ビツト長である16
個の入力接続部を持つ通信ネットワークを再び仮定する
と、空タイムスロットの最大の流れはlO空スロツ) 
/ m1crosecondの程度であり、また最大の
瞬間的合計人力データパケット速度は悪くて160パケ
ツト/ m1crosecondである。したがって、
上流側のバスB上で必要とされる最大の要求ビット速度
は、もし厳格なFIFO構成を維持するのに要求される
如く入力待ち行列にデータパケットが到達すると即座に
要求ビットが送出されるとすれば、悪くて150 Mb
it/secである。
また、前記減算カウンタ32は100nsec毎のデク
リメント(減算計数)を取り扱い得る必要があり、前記
要求カウンタ30は最悪の場合でも1oOnsec毎の
デクリメントと6ns毎のインクリメントを取り扱い得
る必要がある。
複数のアクセスユニットが上流側のバスB上に要求ビッ
トを同時に送信しなければならない場合がある。しかし
ながら、このバス上の書込み及び続出は単一方向性でな
ければならない。これを実施する第1の方法は、上流側
のバスBに関してタイムビットスロット構造(time
 bit 5lotted 5tructure)を使
用する方法である。
要求ビットのバス已にアクセスする他の形式の方法は、
バスB上の多数の要求ビットを組み合わせるパケットを
用いる方法である。例えば、16個のアクセスユニット
の場合、4ビツトの一連のビットが発生される最下流の
アクセスユニットから上流側に向けて該4ビツトの一連
のビットを同期して送出することかできる。この場合、
各一連のビットは上流側の各アクセスユニットにより読
み取られる。もし、そのアクセスユニットにおいて要求
ビットが待ちとなっていない場合は、上記一連のビット
は変化されない。一方、要求ビットが未処理となってい
たら、その一連のビットの値は、次のアクセスユニット
に送られる前に、1だけ増加される。この方法において
は帯域幅の多少の損失(重いロードの場合を除く)の犠
牲だけで公平さを達成することができる。しかしながら
、要求カウンタにおけるインクリメントの最大周波数は
、前述した上流方向のバスBに対するビットスロット構
造の場合よりも4倍小さくなる。
【図面の簡単な説明】
第1図は、本発明を適用することができる通信ネットワ
ークの概略構成を示すブロック図、第2図は、第1図に
おけるアクセスユニットの一つであって、従来の送信方
法により動作するアクセスユニットの概略構成を示すブ
ロック図、第3図は、本発明に基づいて動作するアクセ
スユニットの一実施例のブロック図、 第4図は、第3図における論理インターフェースの一実
施例の詳細を示す回路図である。 1.2.3・・・入力接続部、lO・・・タイムスロッ
ト発生器、12.14.16・・・アクセスユニット、
20.30・・・要求カウンタ、22.32・・・減算
カウンタ、24.34・・・アクセスユニット論理イン
ターフェース、26.36・・・キューバッファ、A・
・・第1のバス、B・・・第2のバス。 第P図 手  続 補  正 書 平成2年1月10日 平成1年特許願第299437号 2、発明の名称 バッファされたデータパケットを通信ネットワフルーイ
ランペンファブリケン 4、代理人 住所 〒108東京都港区港南2丁目13番37号フィ
リップスビル 6、補正の対象       健王j 明細書の発明の詳細な説明の欄、及び図面の第4図。 7、補正の内容 1、明細書の第24頁最下行に「減算カウンタ32をブ
リトート(初期設定)する」とあるのを「減算カウンタ
32をプリロード(初期設定)する」と補正する。 2、明細書の第29頁第18行目ないし第19行目に「
信号CZと信号RZが存在するかぎり」とあるのを1信
号RZが存在しないで信号CZが存在するかぎり」と補
正する。 3、図面の第4図を別紙の通りに補正する。 8、添付書類の目録 図面の第4図        1通

Claims (1)

  1. 【特許請求の範囲】 1、反対方向に向く第1及び第2の単一方向バスとこれ
    らのバスの間に結合された複数のアクセスユニットとを
    有する通信ネットワーク上のタイムスロット内でデータ
    パケットを送信する方法であって、上記方法は、各アク
    セスユニットにおいて、受信された前記第1の単一方向
    バス上に送信すべきデータパケットを待ち行列状に並べ
    ることによりデータパケットの分散された待ち行列を形
    成するステップと、各アクセスユニットによりこれら各
    アクセスユニットの待ち行列内の各データパケットに関
    して前記第2の単一方向バス上に要求フラグを送信する
    ステップと、各アクセスユニットにおいてそのアクセス
    ユニットを前記第2の単一方向バスを介して通過する全
    ての要求フラグを監視するステップと、あるアクセスユ
    ニットにおいて前記第1のバスを介して所定の数の空の
    タイムスロットが通過した場合にその待ち行列からデー
    タパケットを送信するステップとを有している方法にお
    いて、 他のデータパケットがあるアクセスユニッ トに到来し、かつその待ち行列に加えられた時点で、当
    該アクセスユニットにより前記第2のバス上に要求フラ
    グが送信される一方、前記他のデータパケットは、複数
    の空のタイムスロットが前記第1のバスを介して当該ア
    クセスユニットを通過した後、該アクセスユニットによ
    り前記第1のバス上の最初の空のタイムスロットにおい
    て送信され、上記複数の空のタイムスロットの数は、前
    記他のデータパケットが当該アクセスユニットに到達し
    た時点での分散された待ち行列中のデータパケットの合
    計数に等しく、これによりこれらのデータパケットのみ
    が前記他のデータパケット以前に送信されるようにした
    (先入/先出原理)ことを特徴とする通信ネットワーク
    上のタイムスロット内でデータパケットを送信する方法
    。 2、請求項1に記載の通信ネットワーク上のタイムスロ
    ット内でデータパケットを送信する方法において、前記
    の分散された待ち行列中のデータパケットの合計数は、
    前記他のデータパケットが当該アクセスユニットに到着
    しかつその待ち行列に加えられる時にこの他のデータパ
    ケットに値を付加することにより決定され、該値は当該
    アクセスユニットにより最後のデータパケットの到達か
    ら前記他のデータパケットより前に検出された要求フラ
    グの数に等しく、かつ、各アクセスユニット内の待ち行
    列におけるデータパケットに付加された全ての値の和が
    当該アクセスユニットの下流側のアクセスユニットにお
    けるデータパケットの合計数に等しいことを特徴とする
    通信ネットワーク上のタイムスロット内でデータパケッ
    トを送信する方法。 3、請求項1または請求項2に記載の通信ネットワーク
    上のタイムスロット内でデータパケットを送信する方法
    において、あるデータパケットが前記アクセスユニット
    における待ち行列の先頭に到達したのちに、該データパ
    ケットが当該アクセスユニットにより、同データパケッ
    トに付加された値に等しい数の空のタイムスロットが通
    過した後の最初の空のタイムスロット内で前記第1のバ
    ス上に送信されることを特徴とする通信ネットワーク上
    のタイムスロット内でデータパケットを送信する方法。 4、請求項1ないし3のいずれかの項に記載の通信ネッ
    トワーク上のタイムスロット内でデータパケットを送信
    する方法において、前記要求フラグが要求ビットの形で
    送信され、これら要求ビットが前記第2のバス上に送信
    される速度が、前記第1のバス上のタイムスロットの最
    大送信速度と少なくとも同等の速度であることを特徴と
    する通信ネットワーク上のタイムスロット内でデータパ
    ケットを送信する方法。 5、請求項1ないし4のいずれかの項に記載の通信ネッ
    トワーク上のタイムスロット内でデータパケットを送信
    する方法において一前記要求フラグが一連の要求ビット
    により前記第2のバス上に送信され、当該一連の要求ビ
    ットの値は要求フラグの数を表し、また前記一連の要求
    ビットは、前記第2のバスを介して上流側の各アクセス
    ユニットにより順次受信され、かつ、該一連の要求ビッ
    トを受信するアクセスユニットが送信すべき要求フラグ
    を持たない場合は該一連の要求ビットは変化されずに再
    送信され、上記受信するアクセスユニットが送信すべき
    要求フラグを有する場合は該一連の要求ビットは1増加
    された後再送信されることを特徴とする通信ネットワー
    ク上のタイムスロット内でデータパケットを送信する方
    法。 6、請求項5に記載の通信ネットワーク上のタイムスロ
    ット内でデータパケットを送信する方法において、他の
    データパケットが前記待ち行列に加えられたために転送
    可能な要求フラグを有しているアクセスユニットにより
    前記一連の要求ビットが受信された時に、当該一連の要
    求ビットにより表される値が、前記の付加値の態様で前
    記他のデータパケットに付加されることを特徴とする通
    信ネットワーク上のタイムスロット内でデータパケット
    を送信する方法。 7、反対方向に向く第1及び第2の単一方向バスとこれ
    らのバスの間に結合された複数のアクセスユニットとを
    有する通信ネットワーク上のタイムスロット内でデータ
    パケットを送信するシステムであって、該システムが各
    アクセスユニット内に、前記第2のバス上を通過する各
    要求フラグによりインクリメントされるように接続され
    た要求フラグカウンタと、前記第1のバス上を通過する
    各空のタイムスロットにより初期設定値から所定の終了
    値に向かってデクリメントされるように接続された減算
    カウンタと、前記第1のバス上に転送すべく当該アクセ
    スユニットで受信されたデータパケットを待ち行列状に
    ならべるキューバッファと、前記キューバッファ中の各
    データパケットに関して要求フラグを送信し、前記減算
    カウンタが前記所定の終了値に到達した後に前記待ち行
    列の先頭のデータパケットの送信を開始し、かつ前記減
    算カウンタを前記要求カウンタ中に積算された値に基づ
    いて再設定するように構成された論理インターフェース
    とを有するシステムにおいて、 前記キューバッファが、各データパケット と組で付加値を記憶すると共に該バッファ中をシフトす
    るように構成され、 前記論理インターフェースが、当該アクセ スユニットに他のデータパケットが到来した時点で前記
    第2のバス上に要求フラグを送信し、前記他のデータパ
    ケットを前記要求カウンタ中の現在の積算値と組で前記
    キューバッファに記憶し、その後に前記要求カウンタを
    リセットし、かつ、あるデータパケットが当該アクセス
    ユニットにおける前記キューバッファの先頭に到達する
    やいなや前記キューバッファにおける該データパケット
    に付加されている値を前記減算カウンタに再設定するよ
    うに構成されている、 ことを特徴とする通信ネットワーク上のタイムスロット
    内でデータパケットを送信するシステム。
JP29943789A 1988-11-22 1989-11-17 バッファされたデータパケットを通信ネットワーク上に送信する方法及びシステム Expired - Fee Related JP2995414B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8802884 1988-11-22
NL8802884A NL8802884A (nl) 1988-11-22 1988-11-22 Werkwijze en stelsel voor het overdragen van gebufferde datapakketten via een communicatienetwerk.

Publications (2)

Publication Number Publication Date
JPH02188046A true JPH02188046A (ja) 1990-07-24
JP2995414B2 JP2995414B2 (ja) 1999-12-27

Family

ID=19853275

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29943789A Expired - Fee Related JP2995414B2 (ja) 1988-11-22 1989-11-17 バッファされたデータパケットを通信ネットワーク上に送信する方法及びシステム

Country Status (6)

Country Link
US (1) US5038346A (ja)
EP (1) EP0370568B1 (ja)
JP (1) JP2995414B2 (ja)
CA (1) CA2003219C (ja)
DE (1) DE68917562T2 (ja)
NL (1) NL8802884A (ja)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2833796B2 (ja) * 1989-10-11 1998-12-09 日本電気株式会社 バス調停装置
US5214645A (en) * 1990-06-06 1993-05-25 At&T Bell Laboratories TDM system and method having time slot request signaling
US5297143A (en) * 1990-12-03 1994-03-22 Echelon Systems, Corp. Network communication protocol including a reliable multicasting technique
US5319641A (en) * 1990-12-03 1994-06-07 Echelon Systems Corp. Multiaccess carrier sensing network communication protocol with priority messages
US5420572A (en) * 1990-12-03 1995-05-30 Echelon Corporation Configuration device for use in a networked communication system
EP0505658B1 (en) * 1991-03-27 1996-02-28 International Business Machines Corporation Medium access technique for LAN systems
US5128937A (en) * 1991-04-17 1992-07-07 Bell Communications Research, Inc. Adaptive bandwidth balancing for distributed queue dual bus networks
US5450547A (en) * 1992-10-01 1995-09-12 Xerox Corporation Bus interface using pending channel information stored in single circular queue for controlling channels of data transfer within multiple FIFO devices
US5832310A (en) * 1993-12-30 1998-11-03 Unisys Corporation Serial I/O channel having dependent and synchronous sources of control data and user defined data
US5475754A (en) * 1994-04-22 1995-12-12 Thomson Consumer Electronics, Inc. Packet video signal inverse transport processor memory address circuitry
US6049541A (en) * 1997-12-04 2000-04-11 Alcatel Usa Sourcing, L.P. Distributed telecommunications switching system and method
US6279044B1 (en) * 1998-09-10 2001-08-21 Advanced Micro Devices, Inc. Network interface for changing byte alignment transferring on a host bus according to master and slave mode memory and I/O mapping requests
US6253260B1 (en) * 1998-10-22 2001-06-26 International Business Machines Corporation Input/output data access request with assigned priority handling
US7330925B2 (en) * 2005-02-24 2008-02-12 International Business Machines Corporation Transaction flow control mechanism for a bus bridge
US7206886B2 (en) * 2005-02-24 2007-04-17 International Business Machines Corporation Data ordering translation between linear and interleaved domains at a bus interface
US7194567B2 (en) * 2005-02-24 2007-03-20 International Business Machines Corporation Method and system for ordering requests at a bus interface
US7234017B2 (en) * 2005-02-24 2007-06-19 International Business Machines Corporation Computer system architecture for a processor connected to a high speed bus transceiver
US7275125B2 (en) * 2005-02-24 2007-09-25 International Business Machines Corporation Pipeline bit handling circuit and method for a bus bridge
US7275124B2 (en) * 2005-02-24 2007-09-25 International Business Machines Corporation Method and system for controlling forwarding or terminating of a request at a bus interface based on buffer availability
US20060190655A1 (en) * 2005-02-24 2006-08-24 International Business Machines Corporation Apparatus and method for transaction tag mapping between bus domains
US7640351B2 (en) 2005-11-04 2009-12-29 Intermatic Incorporated Application updating in a home automation data transfer system
US7698448B2 (en) 2005-11-04 2010-04-13 Intermatic Incorporated Proxy commands and devices for a home automation data transfer system
US7694005B2 (en) 2005-11-04 2010-04-06 Intermatic Incorporated Remote device management in a home automation data transfer system
US7870232B2 (en) 2005-11-04 2011-01-11 Intermatic Incorporated Messaging in a home automation data transfer system
US8775684B1 (en) * 2006-10-30 2014-07-08 Google Inc. Content request optimization
US7657611B2 (en) * 2006-10-30 2010-02-02 Google Inc. Content request optimization
US8306858B2 (en) 2010-07-14 2012-11-06 Google Inc. Consolidated content item request for multiple environments
CN107273053A (zh) * 2017-06-22 2017-10-20 郑州云海信息技术有限公司 一种数据读取的方法与装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4320502A (en) * 1978-02-22 1982-03-16 International Business Machines Corp. Distributed priority resolution system
US4560985B1 (en) * 1982-05-07 1994-04-12 Digital Equipment Corp Dual-count, round-robin ditributed arbitration technique for serial buses
US4532626A (en) * 1982-07-19 1985-07-30 At&T Bell Laboratories Collision avoiding system and protocol for a two path multiple access digital communications system
US4569044A (en) * 1983-05-25 1986-02-04 Case Western Reserve University Distributed data communication system
US4581735A (en) * 1983-05-31 1986-04-08 At&T Bell Laboratories Local area network packet protocol for combined voice and data transmission
US4542502A (en) * 1983-12-30 1985-09-17 At&T Bell Laboratories Reconfigurable collision avoiding system, station and protocol for a two path multiple access digital communications system
EP0203165B1 (en) * 1984-12-03 1992-11-04 The University Of Western Australia Queueing protocol
GB8525591D0 (en) * 1985-10-17 1985-11-20 British Telecomm Communications network
GB8529369D0 (en) * 1985-11-29 1986-01-08 Mark Jon W Integrated voice/data networking
US4774707A (en) * 1986-09-10 1988-09-27 General Electric Company Random access communication system with scheduled data transmission and asynchronous contention scheduling
US4926418A (en) * 1989-04-11 1990-05-15 International Business Machines Corporation Fairness algorithm for full-duplex buffer insertion ring

Also Published As

Publication number Publication date
CA2003219A1 (en) 1990-05-22
NL8802884A (nl) 1990-06-18
US5038346A (en) 1991-08-06
EP0370568A1 (en) 1990-05-30
DE68917562T2 (de) 1995-03-02
CA2003219C (en) 1999-10-05
EP0370568B1 (en) 1994-08-17
DE68917562D1 (de) 1994-09-22
JP2995414B2 (ja) 1999-12-27

Similar Documents

Publication Publication Date Title
JPH02188046A (ja) バッファされたデータパケットを通信ネットワーク上に送信する方法及びシステム
JP3448067B2 (ja) ネットワークアダプタのためのネットワークコントローラ
US5124981A (en) Access control method for dqdb network
US7209445B2 (en) Method and system for extending the reach of a data communication channel using a flow control interception device
US5014265A (en) Method and apparatus for congestion control in a data network
AU617928B2 (en) Queueing protocol
US5761430A (en) Media access control for isochronous data packets in carrier sensing multiple access systems
JP3452590B2 (ja) システムメモリからネットワークへのパケットに配列されるデータのフローを制御するネットワークアダプタおよびデータのフローを制御する方法
US5157657A (en) Communications method for a shared-medium communications method
CA2134017C (en) Network bridge
EP0712220A1 (en) Hop-by-hop flow control in an ATM network
JPH04227146A (ja) 分散待ち行列二重バス網への複数優先トラヒックの公平なアクセス
US7461214B2 (en) Method and system for accessing a single port memory
EP0241113A2 (en) Traffic scheduler for multiple access communication channels
JP2916508B2 (ja) バッファーされたデータパケットを通信回線網に伝送する方法と装置
JPH02196541A (ja) ワークステーシヨンをローカル・エリヤ・ネツトワークに接続する方法および装置
WO1990000841A1 (en) Access protection and priority control in distributed queueing
US20020062415A1 (en) Slotted memory access method
Morgan Queuing disciplines and passive congestion control in byte-stream networks
JPH02170645A (ja) パケット送信方式及びパケット送信装置
US20020101876A1 (en) Head of line blockage avoidance system and method of operation thereof
US6591316B1 (en) Avoiding fragmentation loss in high speed burst oriented packet memory interface
US11558316B2 (en) Zero-copy buffering of traffic of long-haul links
CN115297031B (zh) 基于fifo调度的arinc664终端消息延迟上界分析方法
US7552253B2 (en) Systems and methods for determining size of a device buffer

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees