JPH0214148U - - Google Patents
Info
- Publication number
- JPH0214148U JPH0214148U JP9086788U JP9086788U JPH0214148U JP H0214148 U JPH0214148 U JP H0214148U JP 9086788 U JP9086788 U JP 9086788U JP 9086788 U JP9086788 U JP 9086788U JP H0214148 U JPH0214148 U JP H0214148U
- Authority
- JP
- Japan
- Prior art keywords
- switch means
- adapter
- main memory
- bus
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 230000004913 activation Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 2
Landscapes
- Debugging And Monitoring (AREA)
Description
第1図は本考案を実施したI/Oアダプタの構
成を表わす図、第2図は本考案I/Oアダプタの
動作を表わすフローチヤート、第3図は通常のコ
ンピユータ・システムを表わす図である。 1……CPU、2……主記憶、3……I/Oア
ダプタ、31……バス・アダプタ、32……DM
AC、33……駆動部、4……I/O機器、B…
…メモリ・バス、s……スイツチ手段。
成を表わす図、第2図は本考案I/Oアダプタの
動作を表わすフローチヤート、第3図は通常のコ
ンピユータ・システムを表わす図である。 1……CPU、2……主記憶、3……I/Oア
ダプタ、31……バス・アダプタ、32……DM
AC、33……駆動部、4……I/O機器、B…
…メモリ・バス、s……スイツチ手段。
Claims (1)
- コンピユータ・システム内の主記憶と同一バス
上に実装され、I/Oポートに接続されたI/O
機器との入出力動作に関与するI/Oアダプタに
おいて、外部より設定されるクラツシユ・ダンプ
起動用スイツチ手段と、このスイツチ手段により
起動されメモリ・バスを占有して前記主記憶の内
容を接続されるI/O機器へ送出する転送手段と
を備えたことを特徴とするI/Oアダプタ。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9086788U JPH0214148U (ja) | 1988-07-08 | 1988-07-08 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP9086788U JPH0214148U (ja) | 1988-07-08 | 1988-07-08 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH0214148U true JPH0214148U (ja) | 1990-01-29 |
Family
ID=31315376
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP9086788U Pending JPH0214148U (ja) | 1988-07-08 | 1988-07-08 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH0214148U (ja) |
-
1988
- 1988-07-08 JP JP9086788U patent/JPH0214148U/ja active Pending