JPH02135879A - 映像信号処理装置 - Google Patents

映像信号処理装置

Info

Publication number
JPH02135879A
JPH02135879A JP28932088A JP28932088A JPH02135879A JP H02135879 A JPH02135879 A JP H02135879A JP 28932088 A JP28932088 A JP 28932088A JP 28932088 A JP28932088 A JP 28932088A JP H02135879 A JPH02135879 A JP H02135879A
Authority
JP
Japan
Prior art keywords
video signal
signal
circuit
transmission line
memory
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP28932088A
Other languages
English (en)
Inventor
Kazutaka Bandou
板東 主貴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP28932088A priority Critical patent/JPH02135879A/ja
Publication of JPH02135879A publication Critical patent/JPH02135879A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、テレビジョン受像機や、ビデオテープレコー
ダ等の、画像表示装置に関するものである。
従来の技術 第2図に、テレビジョン受像機の電子選局装置のうち、
一般に多く使用されている、ポテンショメータ一方式の
基本構成を回路ブロック図で示す。30は電子同調チュ
ーナー、31は受信チャンネル記憶回路、32はバンド
切り替え回路、33は同調電圧発生回路、34は電源電
圧安定化回路、35は音声・自動微同調制御(以下AF
Tと略す)動作停止回路、36はリモコン制御回路、3
7はチャンネル選局ボタン、38は選局位置検出回路、
39は受信チャンネル表示回路である。
チャンネル選局ボタン37により、任意に選曲ボタンを
押すと、選局位置検出回路38により、あらかじめ、受
信チャンネル記憶回路31に記憶された選局ボタンの位
置に対応した電圧が発生する。この電圧は、バンド切り
替え回路32および同調電圧発生回路33に加えられ、
チューナーのバンド切り替えおよび同調に必要な電圧を
発生してチューナーを制御する。チューナーからの出力
は、映像中間周波増幅回路・映像検波回路・映像増幅回
路を経て、カラーテレビ信号となる。また、音声・AF
T動作停止回路35は、チャンネル切り替え時に、−瞬
、画面および音声に雑音が発生するため、チャンネル切
り替え時に、音声回路およびAFT回路の動作を一時停
止するものである。
発明が解決しようとする課題 このような従来の回踏では、テレビジョン受像機におい
て、チャンネルを切り替えた場合や、他の入力を入れ、
画面を切り替える場合など、第3図に示すように、同期
がとれておらず、同期ずれ期間だけ、−一画面がぶれて
しまう。
本発明は、かかる点に鑑みてなされたもので、画面ぶれ
のない、映像信号処理装置を提供することを、目的とし
ている。
課題を解決するための手段 本発明は、上記問題点を解決するために、全ての入力映
像信号の2フィールド分、つまり1フレ一ム分の情報を
記憶できる画像メモリと、映像信号およびメモリを制御
するメモリコントローラと、垂直同期信号の位相を比較
する位相比較器により構成されている。
作用 この構成により、複数の映像信号より、テレビジョン受
像機に表示される画面の切り替えを行なう際、垂直同期
信号の同期がとれた、画面の切り替えを行なうことが可
能である。
実施例 第1図は、本発明の映像信号処理装置の一実施例を示す
ブロック図である。第1図において、lは映像信号制御
用マイクロコンピュータであって13は映像信号入力端
子、テレビジョン受像機に写し出される出力映像信号1
5.全ての映像信号16、マイクロコンピュータからの
制御信号17である。全ての映像信号16は、アナログ
信号であるのでA/Dコンバータ4により、デジタル信
号に変換され、伝送線21により、メモリコントローラ
5へ入力される。このデジタル信号の情報を、画像メモ
リ7に書き込むため、サブキャリア周波数を、伝送線1
4により、書き込みクロック発生回路6に入力する。こ
の書き込みクロック発生回路6では、サブキャリア周波
数の倍数で、かつ、サブキャリア周波数とコヒーレンス
関係にあるクロックを発生させ、伝送線22により、メ
モリコントローラ5へ入力される。なお、サブキャリア
周波数は、APC(自動位相制御)回路により、位相制
御されたサブキャリア周波数を用いる。
映像信号を切り替えると、伝送lll117より制御信
号がメモリコントローラ5に送られ、メモリコントロー
ラよりスイッチ制御信号が、伝送111I26により、
スイッチ回路10に入力される。この時、今まで出力さ
れていた映像信号の情報を、1フレ一ム分メモリより繰
り返し読み出され、伝送線24により、D/Aコンバー
タ9に入力され、アナログ変換し、伝送線25より、ス
イッチ回路に出力される。ここで、スイッチ回路で切り
替わる映像信号は、同一画面であり、常に同期がとれて
いる。なお、メモリより情報を読み出すためのクロック
は、読み出しクロック発生回路8により発生するクロッ
クを、伝送線23より、メモリコントローラに入力する
、サンプリング周波数は、書き込みクロックと同一周波
数である。
スイッチ回路10で、メモリコントローラからの映像信
号が出力されている間に、出力映像信号15の映像信号
は、垂直同期分離回路2により、垂直同期信号が分離さ
れ、伝送線18により、位相比較器3に出力される。ま
た、新たに選ばれた映像信号の情報がメモリより読み出
され、メモリコントローラより、1フレ一ム分の垂直同
期信号の情報が、伝送線19より位相比較器3に出力さ
れる。この時、1フレーム525Hの走査線数が必要で
あるため、第4図に示すように、1フィールド分を26
28.1フィールド分を263Hとして、情報が出力さ
れる。
位相比較器3では、伝送線18より入力される、垂直同
期信号と、伝送線19より入力される1フィールド分の
情報を、IHごとに位相比較し、同期がとれた時、制御
信号を伝送線20により、メモリコントローラ5に入力
する。メモリコントローラ5より制御信号が伝送線26
.及び、27に送られ、映像信号制御用マイクロコンピ
ュータから、新たに選ばれた映像信号が出力され、また
スイッチ回路では、出力映像信号15に切り替わり、同
期のとれた画面が切り替えられる。位相比較は、IHか
ら最大131Hまで繰り返し行なわれ、最大でも8 m
5ecで、画面の切り替えができる。
発明の効果 以上述べてきたように、本発明により、同期がとれた、
画面の切り替えを行なうことができる。
【図面の簡単な説明】
第1図は本発明の一実施例映像信号処理装置を示すブロ
ック図、第2図はテレビジョン受信機の電子選局装置の
うち、一般に多く使用されているポテンショメータ一方
式を示すブロック図、第3図は映像信号の非同期状態を
示す波形図、第4図は位相比較器における同期状態を示
す波形図である。 ■・・・・・・映像信号制御用マイクロコンピュータ、
2・・・・・・垂直同期分離回路、3・・・・・・位相
比較器、4・・・・・・A/Dコンバータ、5・・・・
・・メモリコントローラ、6・・・・・・書き込みクロ
ック発生回路、7・・・・・・画像メモリ、8・・・・
・・読み出しクロック発生回路、9・・・・・・D/A
コンバータ、10・・・・・・スイッチ回路、11・・
・・・・水晶発振子、12・・・・・・コンデンサ、1
3・・・・・・映像信号入力端子、14・・・・・・伝
送線、15・・・・・・テレビジョン受信機に写し出さ
れる出力映像信号、16・・・・・・全ての映像信号、
17・・・・・・マイクロコンピュータからの制御信号
、18〜28・・・・・・伝送線、30・・・・・・電
子同期チューナー、31・・・・・・受信チャンネル記
憶回路、32・・・・・・バンド切替回路、33・・・
・・・同調電圧発生回路、34・旧・・電源電圧安定化
回路、35・・・・・・音声・AFT動作停止回路、3
6・・・・・・リモコン制御回路、37・・・・・・チ
ャンネル選局ボタン、38・・・・・・選局位置検出回
路、39・・・・・・受信チャンネル表示回路。

Claims (1)

    【特許請求の範囲】
  1. 第1の映像信号の垂直同期信号と、任意に選択される第
    2の映像信号の垂直同期信号との位相を合わせるための
    位相比較回路と、全ての入力映像信号を制御するマイク
    ロコンピュータと入力映像信号をアナログ・デジタル処
    理するためのA/D・D/Aコンバータと、全ての入力
    映像信号の2フィールド分を記憶するメモリ空間と、デ
    ジタル信号とメモリを制御するメモリコントローラと、
    書き込み・読み出しクロック発生回路とを有する映像信
    号処理装置。
JP28932088A 1988-11-16 1988-11-16 映像信号処理装置 Pending JPH02135879A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28932088A JPH02135879A (ja) 1988-11-16 1988-11-16 映像信号処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28932088A JPH02135879A (ja) 1988-11-16 1988-11-16 映像信号処理装置

Publications (1)

Publication Number Publication Date
JPH02135879A true JPH02135879A (ja) 1990-05-24

Family

ID=17741664

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28932088A Pending JPH02135879A (ja) 1988-11-16 1988-11-16 映像信号処理装置

Country Status (1)

Country Link
JP (1) JPH02135879A (ja)

Similar Documents

Publication Publication Date Title
KR910003279B1 (ko) 멀티화면에 의한 채널선국장치
KR960015131B1 (ko) 텔레비젼 채널을 간섭없이 전환하는 텔레비젼 수상기 회로
US4984082A (en) Circuit for displaying picture of multiple channels
JPH04275784A (ja) 映像信号切り換え装置
US4991013A (en) Picture-in-picture television apparatus with sync controlled memory addressing
US3990107A (en) Circuit for automatically controlling horizontal scanning frequency
US5309233A (en) Apparatus for converting the scanning period of a video signal to a period not necessarily an integer times the original period
JPS63123284A (ja) テレビジヨン受像機
EP1205065B1 (en) Method and apparatus for providing a clock signal with high frequency accuracy
EP0584824A2 (en) Oscillator circuit suitable for picture-in-picture system
JPH02135879A (ja) 映像信号処理装置
JPH05249942A (ja) コンピュータ出力映像の画像サンプリング装置
KR0162435B1 (ko) 텔레비젼 수상기의 다화면 준동화 디스플레이 장치
JPS61258578A (ja) テレビジヨン受信機
KR100203573B1 (ko) 단일채널에서의 영상멀티처리장치
KR19990041870A (ko) 텔레비전의 화상 저장 및 출력장치
KR100209887B1 (ko) 플레이백 기능을 구비한 영상기기 및 그 디스플레이방법
JP3108326B2 (ja) 映像データ取り込み回路
KR850001417B1 (ko) 다중 채널화면 칼라 텔레비젼
JPS58154970A (ja) テレビジヨン受像機
JPS60174A (ja) テレビジヨン受像機
JPS612477A (ja) 多画面表示テレビジヨン受信機
JP2850964B2 (ja) ピクチュア・イン・ピクチュア回路
JPH01132285A (ja) 画像メモリ制御装置
KR0173348B1 (ko) 다중화면 표시기능을 구비하는 영상처리장치