JPH01228156A - 混成集積回路装置 - Google Patents

混成集積回路装置

Info

Publication number
JPH01228156A
JPH01228156A JP5359288A JP5359288A JPH01228156A JP H01228156 A JPH01228156 A JP H01228156A JP 5359288 A JP5359288 A JP 5359288A JP 5359288 A JP5359288 A JP 5359288A JP H01228156 A JPH01228156 A JP H01228156A
Authority
JP
Japan
Prior art keywords
circuit board
printed circuit
board
semiconductor chips
holes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5359288A
Other languages
English (en)
Inventor
Hideto Nitta
新田 秀人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP5359288A priority Critical patent/JPH01228156A/ja
Publication of JPH01228156A publication Critical patent/JPH01228156A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors

Landscapes

  • Lead Frames For Integrated Circuits (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はピングリッドアレイ構造の混成集積回路装置に
関する。
〔従来の技術〕
従来の混成集積回路装置として、例えばピングリッドア
レイ(PGA)構造のものが提案されている。(「日経
マイクロデバイスJ 1986年12月号PP60〜6
1)これは、角形プリント配線基板の略中央部にグイボ
ンディング用パッドを設け、このパッドの周囲にワイヤ
ボンディング用パッドを配置し、更にこのワイヤボンデ
ィング用パッドに接続されたスルーホールを他の領域に
枡目状に多数個開設している。そして、グイボンディン
グ用パッドに半導体チップを固着し、このチップの電極
と前記ワイヤボンディング用パッドとを金属ワイヤによ
り接続する。更に、前記スルーホールには配線基板の裏
面側からピンを挿入して半田付けし、これを外部端子と
している。また、前記半導体チップ等はエポキシ樹脂を
ポツティングしてメタルキャップにて封止している。
〔発明が解決しようとする課題〕
上述した従来のPGA構造では、配線基板において半導
体チップの占める面積よりも、枡目状に配列したスルー
ホール及び外部端子の占める面積の方が遥かに大きい。
このため、半導体チップをいかに高集積化しても、配線
基板に構成されるパンケージ寸法を小さくすることがで
きず、実装密度を向上することが難しいという問題があ
る。
本発明はパッケージの実装密度を向上した混成集積回路
装置を提供することを目的としている。
〔課題を解決するための手段〕
本発明の混成集積回路装置は、1枚のプリント回路基板
の表面一領域に複数個の半導体チップをダイボンディン
グするとともに、該プリント回路基板の他の領域にスル
ーホールを開設して外部端子用ピンを固定し、かつ前記
プリント回路基板の表面他領域と裏面に夫々前記スルー
ホールに接続される導体パターンを設け、前記半導体チ
ップを導体パターンにワイヤボンディングするとともに
、これら半導体チップ等を樹脂封止している。
〔作用〕
上述した構成では、1枚のプリント回路基板に複数個の
半導体チップを搭載することにより、プリント回路基板
において半導体チップの占める面積を大きくし、半導体
チップの高集積化に対応してパッケージの実装密度を向
上する。
[実施例] 次に、本発明を図面を参照して説明する。
図は本発明の一実施例の断面図である。プリント回路基
板は角形の絶8!基板1を有しており、この絶8!基板
lの表面には複数個(ここでは2個)のグイボンディン
グ用凹部2を形成している。そして、各凹部2内には銀
ペースト3を用いて半導体千ツブ4を搭載している。ま
た、この絶縁基板1には、前記グイボンディング用凹部
2以外の領域に、導体パターン5及びこれに接続される
スルーホール6を開設している。そして、前記半導体チ
ップ4と導体パターン5とは金線7を用いてワイヤボン
ディングし、電気的に接続している。
一方、前記絶縁基板1の裏面には導体パターン8を形成
するとともに、前記スルーホール6には外部端子用ピン
9が挿入され、半田10により機械的かつ電気的に接続
されている。前記導体パターン8は前記表面の導体パタ
ーン5と共に、前記スルーホール6及び外部端子用ピン
9に接続され、所要の回路を構成している。
更に、前記半導体チップ3.金線7等を含むように絶縁
基板1上には樹脂11がポツティングされ、メタルキャ
ップ12によりパッケージ封止されている。
したがって、この構成では複数個の半導体チップ4を1
枚のプリント回路基板に搭載し、かつ所要の回路を構成
した上でパッケージ封止しているので、プリント回路基
板において半導体チップの占める面積がスルーホール及
び外部端子の占める面積に比較して大きくなり、半導体
チップの高集積化と併せてパッケージの実装密度を向上
することが可能となる。
ここで、前記実施例ではプリント回路基板に2個の半導
体チップを搭載しているが、プリント回路基板の寸法や
半導体チップの寸法、更に必要とされるピン数の関係に
より3個以上の半導体チップを搭載するように構成して
もよいことは言うまでもない。
〔発明の効果〕
以上説明したように本発明は、1枚のプリント回路基板
に複数個の半導体チップを搭載し、これらを一体的に樹
脂封止することにより、プリント回路基板に占める半導
体チップの面積を大きくし、半導体チップの集積度の増
大に伴ってパッケージの集積度を大幅に向上できる効果
がある。
【図面の簡単な説明】
図は本発明の一実施例の断面図である。 1・・・絶縁基板、2・・・ダイボンディング用凹部、
3・・・恨ペースト、4・・・半導体チップ、5・・・
導体パターン、6・・・スルーホール、7・・・金線、
8・・・導体パターン、9・・・外部端子用ピン、10
・・・半田、11・・・樹脂、12・・・メタルキャッ
プ。

Claims (1)

    【特許請求の範囲】
  1. 1、1枚のプリント回路基板の表面一領域に複数個の半
    導体チップをダイボンディングするとともに、該プリン
    ト回路基板の他の領域にスルーホールを開設して外部端
    子用ピンを固定し、かつ前記プリント回路基板の表面他
    領域と裏面に夫々前記スルーホールに接続される導体パ
    ターンを設け、前記半導体チップを導体パターンにワイ
    ヤボンディングするとともに、これら半導体チップ等を
    樹脂封止したことを特徴とする混成集積回路装置。
JP5359288A 1988-03-09 1988-03-09 混成集積回路装置 Pending JPH01228156A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5359288A JPH01228156A (ja) 1988-03-09 1988-03-09 混成集積回路装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5359288A JPH01228156A (ja) 1988-03-09 1988-03-09 混成集積回路装置

Publications (1)

Publication Number Publication Date
JPH01228156A true JPH01228156A (ja) 1989-09-12

Family

ID=12947145

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5359288A Pending JPH01228156A (ja) 1988-03-09 1988-03-09 混成集積回路装置

Country Status (1)

Country Link
JP (1) JPH01228156A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9693462B2 (en) 2014-11-17 2017-06-27 Mitsubishi Electric Corporation Printed circuit board

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60136346A (ja) * 1983-12-26 1985-07-19 Hitachi Ltd 半導体装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60136346A (ja) * 1983-12-26 1985-07-19 Hitachi Ltd 半導体装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9693462B2 (en) 2014-11-17 2017-06-27 Mitsubishi Electric Corporation Printed circuit board

Similar Documents

Publication Publication Date Title
KR100260997B1 (ko) 반도체패키지
US6297547B1 (en) Mounting multiple semiconductor dies in a package
US5800958A (en) Electrically enhanced power quad flat pack arrangement
JP4400965B2 (ja) 積層化半導体パッケージ及びその製造方法
US6563217B2 (en) Module assembly for stacked BGA packages
US6175149B1 (en) Mounting multiple semiconductor dies in a package
US5637828A (en) High density semiconductor package
EP1374305B1 (en) Enhanced die-down ball grid array and method for making the same
US6528877B2 (en) Semiconductor component having a chip carrier with openings for making contact
US6703713B1 (en) Window-type multi-chip semiconductor package
JPH064595Y2 (ja) ハイブリッドic
US6791166B1 (en) Stackable lead frame package using exposed internal lead traces
JP2001156251A (ja) 半導体装置
KR20030027413A (ko) 칩 사이에 스페이서가 삽입된 멀티 칩 패키지와 그 제조방법
KR20010056618A (ko) 반도체패키지
US5719748A (en) Semiconductor package with a bridge for chip area connection
KR100788341B1 (ko) 칩 적층형 반도체 패키지
JPH0582582A (ja) 半導体装置
JPH01228156A (ja) 混成集積回路装置
KR100437821B1 (ko) 반도체 패키지 및 그 제조방법
JP3466354B2 (ja) 半導体装置
JP2913858B2 (ja) 混成集積回路
KR100258607B1 (ko) 리드 온 칩 타입의 칩 스케일 반도체 패키지 구조 및 제조방법
KR100708050B1 (ko) 반도체패키지
US20040217449A1 (en) Electronic component packaging