JPH01127995A - 時計回路 - Google Patents

時計回路

Info

Publication number
JPH01127995A
JPH01127995A JP62285549A JP28554987A JPH01127995A JP H01127995 A JPH01127995 A JP H01127995A JP 62285549 A JP62285549 A JP 62285549A JP 28554987 A JP28554987 A JP 28554987A JP H01127995 A JPH01127995 A JP H01127995A
Authority
JP
Japan
Prior art keywords
circuit
output
clock
selector
frequency
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62285549A
Other languages
English (en)
Inventor
Kenji Suzuki
賢司 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62285549A priority Critical patent/JPH01127995A/ja
Publication of JPH01127995A publication Critical patent/JPH01127995A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Facsimiles In General (AREA)
  • Electric Clocks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は商用交流電源に接続されるファクシミリ装置に
用いられる時計回路に関するものである。
〔従来の技術〕
従来、この種のファクシミリ装置の時計回路のクロック
には、そのファクシミリ装置の持つ水晶発振器による内
部クロックが用いられていた。
〔発明′が解決しようとする問題点〕
上述した従来の時計回路では、水晶発振器による内部ク
ロックのみを時計回路に用いているが、その発振器の周
波数精度はlO″″′程度なので1ケ月で約26程度の
誤差が出てしまい、定期的に補正しなければならないと
いう問題点があった。
〔問題点を解決するための手段〕
本発明の時計回路は、商用交流電源電圧を絶縁降圧する
降圧回路と、この降圧回路の出力を論理回路振幅に振幅
変換するレベル変換回路と、発振器と、上記レベル変換
回路の出力による外部クロックと上記発振器の出力によ
る内部クロックを受は選択出力するセレクタと、上記レ
ベル変換回路の出力を受は振幅の監視を行い上記セレク
タに出力選択の指示を出す制御回路と、上記セレクタの
出力を受は刻時計数する時計用分周回路より構成される
ものである。
〔作用〕
本発明においては、商用電源を降圧回路によって絶縁降
圧し、その出力をレベル変換回路によって論理回路振幅
に振幅変換し、商用周波数の外部クロックとしてセレク
タに入力する。そして、商用周波数のn倍の発振周波数
で発振する水晶発振器の出力を1分周器によって外部ク
ロックに周波膳 数を揃えた内部クロックとしてセレクタに入力し、この
セレクタは制御回路の指示によって外部クロックと内部
クロックの2つのクロックを選択出力し、時計用分周回
路はこのセレクタより選択出力されたクロックを分周し
刻時計数を行う。
〔実施例〕
以下、図面に基づき本発明の実施例を詳細に説明する。
第1図は本発明の一実施例を示すブロック図である。
図において、1は商用電源である。2はこの商用電源1
からの商用交流電源電圧を絶縁降圧する降圧回路、3は
この降圧回路2の出力を論理回路振幅に振幅変換するレ
ベル変換回路、4は水晶発振器、5はこの水晶発振器4
の出力周波数を分周する1分周器、6はレベル変換回路
3の出力による外部クロックと水晶発振器4の出力によ
る内部クロックを受は選択出力するセレクタ、γはレベ
ル変換回路3の出力を受は振幅の監視を行いセレクタ6
に出力選択の指示を出す制御回路、8はセレクタ6の出
力を受は刻時計数する時計用分周回路、9はこれらを内
蔵したファクシミリ装置である。
つぎにこの第1図に示す実施例の動作を説明する。
まず、商用電源1からの商用交流電源電圧は降圧回路2
によって絶縁降圧され、この降圧回路2の出力はレベル
変換回路3によって論理回路振幅に振幅変換され、商用
周波数の外部クロックとしてセレクタ6の一方に入力さ
れる。そして、水晶発振器4は商用周波数のh倍の発振
周波数で発振し、その出力は1分周器5によって外部ク
ロックに周波数を揃えた内部クロックとしてセレクタ6
の他方に入力され、このセレクタ6は制御回路7の指示
によって上記外部クロックと内部クロック02つのクロ
ックを選択出力する。ここで、水晶発振器4と1分周器
5および制御回路Tならびに時計用分周回路8はバッチ
σ−(図示せず)によって電源をバックアップされ、商
用電源が停止したときでも動作は停止しない。
つぎに、セレクタ6の出力はクロックとして時計用分周
回路8に入力され、また、制御回路γはレベル変換回路
3の出力を監視する。いま、レベル変換回路3の出力が
ハイ(Hlgh)レベルのときをONとし、ロー(Lo
w)レベルのときをOFFとする。そして、制御回路T
はレベル変換回路3の出力が商用周波数で0N−OFF
シている間はセレクタ6に外部クロックの出力選択の指
示を出し、レベル変換回路3の出力が一定時間、例えば
、100m式停止するとセレクタ6に内部クロックの出
力選択の指示を出す。また、レベル変換回路3の出力が
再び一定時間、例えば100m36C商用周波数でON
−OFFするとセレクタ6に再び外部クロックの出力選
択の指示を出す。
時計用分周回路8はセレクタ6よシ選択出力されたクロ
ックを分周し、刻時計数を行う。そして、この時計用分
周回路8はセレクタ6よシ選択出力されたクロックをま
ずその商用電源の周波数(国内では50Hzまたは60
Hz)で分周し秒単位の計数を行う。さらに、この秒単
位の計数を60分周。
60分周、24分周してそれぞれ分2時1日の計数を行
う。また、閏年を計算しながら月2年の計数を行う。
第2図は第1図における降圧回路2とレベル変換回路3
0回路例を示す回路図である。
この第2図において第1図と同一符号のものは相当部分
を示し、10はトランス、11.12は抵抗、13はダ
イオード、14はトランジスタ、15は外部クロック出
力である。そして、抵抗11は限流抵抗器である。
つぎにこの第2図に示す回路の動作を説明する。
まず、商用電源1からの商用交流電源電圧はトランス1
0によって適当な電圧に絶縁降圧される。
そして、トランジスタ14のベース電圧がエミツ夕電圧
よル高く、一定値まで上昇すると、トランジスタ14の
コレクタ側とエミッタ側が導通し、外部クロック出力1
5はL@wレベルになる。また、トランジスタ14のベ
ース電圧が降下すると、再びトランジスタ14のコレク
タとエミッタ間は非導通になシ、外部クロック出力15
はHl ghレベルになる。つぎに、交流電圧が反転し
てエミッタ側電圧がベース側電圧よ)高くなると、ダイ
オード13が導通してトランジスタ14が逆バイアスさ
れるのを防ぐ。このとき、外部クロック出力15はH1
ghレベルである。
第3図は第2図の回路による商用電源1の入力と外部ク
ロック出力15の関係を示す説明図で、(&)は商用電
源1を示したものであシ、(b)は外部クロック出力1
5を示したものである。
第4図は第3図の関係をフォトカプラによって実現した
回路を示す図である。
この第4図において第1図および第2図と尚−符号のも
のは相当部分を示し、16は抵抗、17はダイオード、
18はフォトダイオード、19はフォトトランジスタ、
20は抵抗である。
つぎにこの第4図に示す回路の動作を説明する。
いま、フォトダイオード18が順方向電圧のとき、電流
が一定値まで上昇すると、フォトトランジスタ19のコ
レクタ・エミッタ間が導通し、外部クロック出力15は
Lowレベルになる。そして、フォトダイオード18の
電流が一定値まで下降すると、フォトトランジスタ19
のコレクタ・エミッタ間は非導通になシ、外部クロック
出力15はHlgh レベルになる。ここで、ダイオー
ド17が順方向電圧のときは、フォトトランジスタ19
のコレクタ・エミッタ間は導通せず、外部クロック出力
15はHighレベルである。
一般に商用交流電源の24時間平均の周波数精度は非常
に高く、時計用分周回路8が商用電源周波数にて駆動さ
れている場合は、この時計用分周回路8が刻時計数する
誤差は実用上′零”となる。
〔発明の効果〕
以上説明したように、本発明による時計回路では、ファ
クシミリ装置の時計機能のクロックに、その装置が接続
される交流電源の商用周波数を通常用いることが可能に
なシ、刻時計数の誤差は事実上−零”とすることができ
る効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
第1図における降圧回路とレベル変換回路の回路例を示
す回路図、第3図は第2図の回路による商用電源の入力
と外部クロック出力の関係を示す説明図、第4図は第3
図の関係をフォトカプラによって実現した回路を示す図
である。 1・・・・商用電源、2・・・・降圧回路、3・・・・
レベル変換回路、4・・・・水晶発振器(発振器)、5
・・・・1分周回路、6・・・・セレクタ、7・・・・
制御回路、8*・・・時計用分局回路。

Claims (1)

    【特許請求の範囲】
  1. ファクシミリ装置において、商用交流電源電圧を絶縁降
    圧する降圧回路と、この降圧回路の出力を論理回路振幅
    に振幅変換するレベル変換回路と、発振器と、前記レベ
    ル変換回路の出力による外部クロックと前記発振器の出
    力による内部クロックを受け選択出力するセレクタと、
    前記レベル変換回路の出力を受け振幅の監視を行い前記
    セレクタに出力選択の指示を出す制御回路と、前記セレ
    クタの出力を受け刻時計数する時計用分周回路より構成
    されることを特徴とする時計回路。
JP62285549A 1987-11-13 1987-11-13 時計回路 Pending JPH01127995A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62285549A JPH01127995A (ja) 1987-11-13 1987-11-13 時計回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62285549A JPH01127995A (ja) 1987-11-13 1987-11-13 時計回路

Publications (1)

Publication Number Publication Date
JPH01127995A true JPH01127995A (ja) 1989-05-19

Family

ID=17692977

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62285549A Pending JPH01127995A (ja) 1987-11-13 1987-11-13 時計回路

Country Status (1)

Country Link
JP (1) JPH01127995A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0429894U (ja) * 1990-06-29 1992-03-10
JP2012519635A (ja) * 2009-03-12 2012-08-30 石家庄五龍制動器股▲ふん▼有限公司 昇降機制動システムの制御回路及び制御方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0429894U (ja) * 1990-06-29 1992-03-10
JP2012519635A (ja) * 2009-03-12 2012-08-30 石家庄五龍制動器股▲ふん▼有限公司 昇降機制動システムの制御回路及び制御方法

Similar Documents

Publication Publication Date Title
JPH03118761A (ja) 固定周波数のブロツキング発振式スイツチングレギユレータ用回路装置
CA1066513A (en) Ac driven clock timing device with auxiliary dc backup
US4695742A (en) Charge balance voltage-to-frequency converter utilizing CMOS circuitry
JPH01127995A (ja) 時計回路
US3958182A (en) Electronic circuit for supplying energizing pulses of predetermined duration to an electric motor
JPH0343680B2 (ja)
TW346559B (en) Timepiece including an electric power generator
US3636434A (en) Voltage regulator for permanent magnet alternators
US2898481A (en) Electric circuit arrangement
US4031447A (en) Improved control system for energizing a stepping motor
GB1598387A (en) Electronic watches
JPS62225163A (ja) 電源装置
US4419017A (en) Electronic clock
GB1581917A (en) Integrated circuit for electronic timepiece
US3614664A (en) Class c bridge oscillator
JPS639245Y2 (ja)
JPS60106231A (ja) リモ−トコントロ−ル用発振器
EP0128068A1 (en) Charge balance voltage-to-frequency converter utilizing CMOS circuitry
US4169994A (en) Crystal oscillator and divider
JPS5916834Y2 (ja) 時間切替装置
JPS59192988A (ja) デジタル時計
RU72104U1 (ru) Цифровой таймер с периодической коррекцией точности временной уставки
SU493765A1 (ru) Камертонные часы с синхронизацией
JPS60144015A (ja) クロツクパルス発振装置
JPS60104282A (ja) 電子式デイジタルタイマ−