JP7225271B2 - 光電変換装置、撮像システム、移動体 - Google Patents
光電変換装置、撮像システム、移動体 Download PDFInfo
- Publication number
- JP7225271B2 JP7225271B2 JP2021002274A JP2021002274A JP7225271B2 JP 7225271 B2 JP7225271 B2 JP 7225271B2 JP 2021002274 A JP2021002274 A JP 2021002274A JP 2021002274 A JP2021002274 A JP 2021002274A JP 7225271 B2 JP7225271 B2 JP 7225271B2
- Authority
- JP
- Japan
- Prior art keywords
- pixel
- signal
- pixels
- photoelectric conversion
- light
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Transforming Light Signals Into Electric Signals (AREA)
- Studio Devices (AREA)
Description
それぞれが複数行および複数列に渡って配された複数の有効画素および複数の遮光画素と、複数の垂直出力線と、信号処理回路とを備え、
前記複数の遮光画素のうちの第1の行の遮光画素である第1の遮光画素から前記複数の垂直出力線のうちの第1の垂直出力線に画素信号が出力されている期間に、前記複数の遮光画素のうちの第2の行の遮光画素である第2の遮光画素から前記複数の垂直出力線のう
ちの第2の垂直出力線に画素信号が出力され、
前記信号処理回路は、前記第1の遮光画素の前記画素信号と前記第2の遮光画素の前記画素信号とをフィルタ処理して得られる補正信号を用いて、前記有効画素から出力される有効画素信号を補正することを特徴とする光電変換装置である。
[光電変換装置の構成]
図1を参照して、実施形態1に係る光電変換装置10(光電変換装置)の回路構成について説明する。図1は、実施形態1に係る光電変換装置10の回路構成を示す。光電変換装置10は、画素領域100、垂直出力線VL1~VL4、水平読み出し回路106-1~106-8、信号処理回路107-1,107-2、列読み出し回路110-1,110-2を有する。
次に、画素の信号を水平読み出し回路106-1~106-8が読み出すまでの読み出し方法について、図1の回路構成図および図2のフローチャートを用いて説明する。
画素R11~B24までの8列×4行の32画素の信号(画素信号)がそれぞれ、同時に垂直出力線VL1~VL4によって読み出される(取得される)。本実施形態では、1行目の画素(画素R11~Gr14)の画素信号が垂直出力線VL2によって読み出され、2行目の画素(画素Gb11~B14)の画素信号が垂直出力線VL1によって読み出される。同様に、3行目の画素(画素R21~Gr24)の画素信号が垂直出力線VL4によって読み出され、4行目の画素(画素Gb21~B24)の画素信号が垂直出力線VL3によって読み出される。なお、画素R11~B24までの32画素の信号は、それぞれ対応する垂直出力線に同一のタイミングで(同一の期間において)読み出されるように制御されている。例えば、1行目の画素の画素信号が垂直出力線VL2によって読み出されている期間に、3行目の画素の画素信号が垂直出力線VL4によって読み出される。
垂直出力線VL1~VL4に読み出された32画素分の画素信号は、列読み出し回路110-1に16画素分が読み出されて、列読み出し回路110-2に16画素分が読み出される。本実施形態では、垂直出力線VL1,VL3によって読み出された画素信号が列読み出し回路110-2に読み出され、垂直出力線VL2,VL4によって読み出された
画素信号が列読み出し回路110-1に読み出される。なお、列読み出し回路110-1,110-2による画素信号の読み出しも、32画素分がほぼ同時に(同一の期間において)行われるように制御されている。
列読み出し回路110-1,110-2は、読み出した画素信号に対して、信号増幅やAD変換処理などのアナログ処理を行う。このとき、信号増幅やAD変換処理は、上下に分かれた32画素分の画素信号についてほぼ同一のタイミングで(同一の期間において)行われるように制御される。
32画素分の画素信号は、列読み出し回路110-1,110-2が有する列メモリに同時に(同一の期間において)一時保存される。
水平読み出し回路106-1~106-8によって、8画素ごとに画素信号が順次読み出される。本実施形態では、列読み出し回路110-1によってアナログ処理された画素信号が水平読み出し回路106-1,106-3,106-5,106-7により読み出される。一方、列読み出し回路110-2によってアナログ処理された画素信号が水平読み出し回路106-2,106-4,106-6,106-8により読み出される。
えるため、ノイズレベルが小さくても画質への影響が大きい。
図3を参照して、本実施形態に係る信号処理回路107-1,107-2による、有効画素の画素信号(有効画素信号)から横縞ノイズ成分を除去するためのクランプ処理について詳細に説明する。図3は、信号処理回路107-1の処理の一部を説明する図である。なお、信号処理回路107-2の処理については、信号処理回路107-1の処理と同様であるため省略する。
2v,R21v,Gr21v,R22v,Gr22vを平均化した値である。なお、処理回路105-1は、クランプ値CLMPを、処理回路104-1,104-3,104-5,104-7のそれぞれに出力する。
複数の垂直出力線間において、画素領域内のレイアウトの制約上、配線容量が異なることが多い。また、同じ垂直出力線であっても、R画素に接続されるものとGr画素に接続されるものとでは特性が異なる。このような垂直出力線または色ごとの特性の違いの補正のために、チャンネルごとにOB画素の画素信号の平均値を取得し、この平均値を有効画素の画素信号から減算することで、チャンネルごとの差異(オフセット)を補正するクランプ処理を行うことがある。
縞ノイズを除去するクランプ処理とは、組み合わせることが可能である。そこで、本実施形態では、このような2つのクランプ処理を行う光電変換装置10について説明する。なお、「横縞ノイズを除去するクランプ処理」と「チャンネルごとのノイズを除去するクランプ処理」とを区別するために、以下では、「チャンネルごとのノイズを除去するクランプ処理」を「オフセット補正」と記す。
以下、信号処理回路107-1の処理について、画素R11~Gr14,R21~Gr24の画素信号が信号処理回路107-1に入力された場合について説明する。
ば、n=5であれば、減衰量は2-5=1/32である。このため、回路200-1,200-3,200-5,200-7は、各チャンネルのOB画素の画素信号の平均値と前のオフセットレベルとの差分を1/32に減衰させて、前のオフセットレベルと当該減衰させた値との和を求める。このとき、nは自然数であると、処理回路の構成を簡易化することができる。
近年、画素データの読み出し速度をさらに高速化するため、垂直出力線数の多線化技術が注目されている。これは垂直出力線数を増やすことによって、一度に読み出すデータ数を増やし、1フレーム当たりの読み出し回数を減らす技術である。
以下、信号処理回路107-3の処理について、画素R11~Gr14,R21~Gr24の画素信号が信号処理回路107-3に入力された場合について、図5A、図5Bおよび図7を用いて説明する。図7は、信号処理回路の処理を示すフローチャートである。
まず、回路200-1,200-3,200-5,200-7は、実施形態2と同様にオフセットレベルを算出して、処理回路105-3に出力する。
次に、図5Bに示すように、処理回路105-3は、信号処理回路107-3に入力された各チャンネルのOB画素の画素信号の平均値から、回路200-1,200-3,200-5,200-7から出力されたオフセットレベルを減算する。処理回路105-3は、さらに、各チャンネルのOB画素の画素信号の平均値からオフセットレベル(第1の合成値)を減算した値(補正信号)に対して、前(直前)のシェーディングレベルを減算した値を求め、この減算後の値を減衰させる(小さくする)。そして、処理回路105-3は、減衰させた値を当該前のシェーディングレベルに加算して、当該加算した値を新たなシェーディングレベル(第2の合成値)として算出する。
最後に、処理回路104-9,104-11,104-13,104-15は、処理回路105-3が算出したシェーディングレベルと、回路200-1,200-3,200-5,200-7が算出したオフセットレベルを用いて、対象の画素信号を補正する。
少なくとも2つのチャンネルのオフセットレベルを用いたフィルタ処理により、シェーディングレベルCLMP3[2]を算出する。
実施形態3では、算出したオフセットレベルの中に行ごとのクランプ値も一部含んでしまうため、オフセットレベルとシェーディングレベルを完全には分離することができない。
号が読み出された時刻t=2における処理を表している。
以下、信号処理回路107-5の処理について、画素R11~Gr14,R21~Gr24の画素信号が信号処理回路107-5に入力された場合について、図6A、図6B、図8を用いて説明する。図8は、信号処理回路の処理を示すフローチャートである。
まず、図6Bに示すように、回路300-1,300-3,300-5,300-7は、信号処理回路107-5に入力された各チャンネルのOB画素の画素信号の平均値から、前行(過去)のシェーディングレベルを減算した値を出力する。
次に、図6Bに示すように、回路200-9,200-11,200-13,200-15は、回路300-1,300-3,300-5,300-7から出力された値を用いてオフセットレベルを算出して、処理回路105-5に出力する。
次に、図6Bに示すように、処理回路105-5は、回路300-1,300-3,300-5,300-7から出力された値から、回路200-9,200-11,200-13,200-15から出力されたオフセットレベルを減算する。その後、処理回路105-5は、さらに、オフセットレベルを減算した値に対して、前(直前)のシェーディングレベルを減算した値を求め、この減算後の値を減衰させる(小さくする)。そして、回路105-5は、減衰させた値を当該前のシェーディングレベルに加算して、当該加算した値を新たなシェーディングレベルとして算出する。
処理回路104-17,104-19,104-21,104-23は、処理回路105-5が算出したシェーディングレベルと、回路200-9,200-11,200-13,200-15が算出したオフセットレベルを用いて、対象の画素信号を補正する。
路200-9で算出したオフセットレベルCLMP_CH1(1)と、前行のシェーディングレベルであるCLMP3[0]を減算した値を算出する。その後、処理回路105-5は、当該減算した値に2-nを乗算した値を算出する。そして、この乗算した値をCLMP3[0]に加算した値をCLMP3[1]とする。さらに、処理回路105-5は、回路300-3が算出したDATA_R[2]から、回路200-11で算出したオフセットレベルCLMP_CH3(1)と、前行のシェーディングレベルであるCLMP3[1]を減算した値を算出する。その後、処理回路105-5は、当該減算した値に2-nを乗算した値を算出する。そして、処理回路105-5は、この乗算した値をCLMP3[1]に加算した値をCLMP3[2]とする。
図9は、実施形態5に係るカメラシステムの構成例であり、実施形態1で説明した光電変換装置10をデジタルカメラに組み込んだシステムである。デジタルカメラは、光電変換装置10、バリア801、レンズ802、絞り803、センサ805、信号処理装置807、処理部808、メモリ部809を有する。デジタルカメラは、外部I/F回路810、タイミング発生部811、全体制御部812、記録媒体I/F部813、記録媒体814を有する。また、デジタルカメラは、外部コンピュータ815と接続される。
い、データを圧縮する。
次に、上記のデジタルカメラの撮影時の動作について説明する。バリア801がオープンにされるとメイン電源がオンにされ、コントロール系の電源がオンにされる。さらに、A/D変換器806等の撮像系回路の電源がオンされる。
取得することができるため、横縞ノイズの除去がより精度高く可能になる。
本発明の実施形態6による撮像システムについて、図10を用いて説明する。図10は、本実施形態による撮像システムの概略構成を示すブロック図である。
機能は、光電変換装置501が備えていてもかまわない。画像処理部516は、A/D変換された信号に対してγ変換やカラー補間等の画像処理を行って画像信号を生成するためのものであり、その機能を実現するように構成された回路や制御装置により構成される。表示部520は、液晶表示装置(LCD)等の表示装置であり、カメラの撮影モードに関する情報、撮影前のプレビュー画像、撮影後の確認用画像、焦点検出時の合焦状態等を表示する。操作スイッチ522は、電源スイッチ、レリーズ(撮影トリガ)スイッチ、ズーム操作スイッチ、撮影モード選択スイッチ等で構成される。記録媒体524は、撮影済み画像等を記録するためのものであり、撮像システムに内蔵されたものでもよいし、メモリカード等の着脱可能なものでもよい。
本発明の実施形態7による撮像システム及び移動体について、図11(A)及び図11(B)を用いて説明する。図11(A)及び図11(B)は、本実施形態による撮像システム及び移動体の構成を示す図である。
Claims (12)
- それぞれが複数行および複数列に渡って配された複数の有効画素および複数の遮光画素と、複数の垂直出力線と、信号処理回路とを備え、
前記複数の遮光画素のうちの第1の行の遮光画素である第1の遮光画素から前記複数の垂直出力線のうちの第1の垂直出力線に画素信号が出力されている期間に、前記複数の遮光画素のうちの第2の行の遮光画素である第2の遮光画素から前記複数の垂直出力線のうちの第2の垂直出力線に画素信号が出力され、
前記信号処理回路は、前記第1の遮光画素の前記画素信号と前記第2の遮光画素の前記画素信号とをフィルタ処理して得られる補正信号を用いて、前記有効画素から出力される有効画素信号を補正することを特徴とする光電変換装置。 - 前記信号処理回路は、
前記第1の遮光画素の前記画素信号を含む前記第1の行の複数の遮光画素の画素信号に基づき得られる第1の補正信号と、前記第2の遮光画素の前記画素信号を含む前記第2の行の複数の遮光画素の画素信号に基づき得られる第2の補正信号を算出し、
前記第1の補正信号と前記第2の補正信号とをフィルタ処理して得られる補正信号を用いて、前記有効画素から出力される有効画素信号を補正する、
ことを特徴とする請求項1に記載の光電変換装置。 - 前記信号処理回路は、前記第1の遮光画素の前記画素信号と前記第2の遮光画素の前記画素信号とをフィルタ処理して得られる補正信号を、前記有効画素信号から減算することによって前記有効画素信号を補正する、
ことを特徴とする請求項1または2に記載の光電変換装置。 - 前記信号処理回路は、さらに、前記第1の垂直出力線に出力された複数の遮光画素の画素信号をフィルタ処理して得られる補正信号を用いて、前記第1の垂直出力線に出力された前記有効画素信号を補正する、
ことを特徴とする請求項1から3のいずれか1項に記載の光電変換装置。 - 前記第1の垂直出力線に出力された複数の画素信号のそれぞれは、さらに複数のチャンネルに分割されて前記信号処理回路に出力され、
前記信号処理回路は、1つのチャンネルの複数の遮光画素の画素信号をフィルタ処理して得られる補正信号を用いて、当該チャンネルの前記有効画素信号を補正する、
ことを特徴とする請求項4に記載の光電変換装置。 - 前記信号処理回路は、1つのチャンネルの複数の遮光画素の画素信号をフィルタ処理して得られる補正信号と、過去に当該1つのチャンネルの複数の遮光画素の画素信号をフィルタ処理して得られた補正信号とを重みづけして得られる第1の合成値を用いて、当該チャンネルの前記有効画素信号を補正する、
ことを特徴とする請求項5に記載の光電変換装置。 - 前記信号処理回路は、1つのチャンネルの複数の遮光画素の画素信号をフィルタ処理して得られる補正信号から、前記第1の合成値を減算して得られる第3の補正信号と、過去に算出された前記第3の補正信号とを重み付して得られる第2の合成値を用いて、当該チャンネルの前記有効画素信号を補正する、
ことを特徴とする請求項6に記載の光電変換装置。 - 前記信号処理回路は、前記第1の合成値を算出する前に、1つのチャンネルの複数の遮光画素の画素信号をフィルタ処理して得られる補正信号から、過去に算出された前記第2
の合成値を減算する、
ことを特徴とする請求項7に記載の光電変換装置。 - 画素信号を保存するメモリを含む、列読み出し回路をさらに有し、
前記列読み出し回路は、前記第1の垂直出力線から前記第1の行の画素の画素信号を読み出している期間に、前記第2の垂直出力線から前記第2の行の画素の画素信号を読み出し、前記第1の行の画素の画素信号を前記メモリに保存する期間に、前記第2の行の画素の画素信号を前記メモリに保存する、
ことを特徴とする請求項1から8のいずれか1項に記載の光電変換装置。 - 前記列読み出し回路は、前記第1の行および前記第2の行の画素の画素信号に対して、信号増幅またはAD変換処理を行った後に、信号増幅またはAD変換処理が行われた当該画素信号を前記メモリに保存する、
ことを特徴とする請求項9に記載の光電変換装置。 - 請求項1から10のいずれか1項に記載の光電変換装置と、
前記光電変換装置から出力される信号を処理する処理装置と、
を有することを特徴とする撮像システム。 - 移動体であって、
請求項1から10のいずれか1項に記載の光電変換装置と、
移動装置と、
前記光電変換装置から出力される信号から情報を取得する処理装置と、
前記情報に基づいて前記移動装置を制御する制御装置と、
を有することを特徴とする移動体。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202110340430.8A CN113497905B (zh) | 2020-04-01 | 2021-03-30 | 光电转换设备、成像系统和移动物体 |
| US17/218,330 US11641530B2 (en) | 2020-04-01 | 2021-03-31 | Photoelectric conversion device, imaging system, and moving body with pixel signal correction |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2020066197 | 2020-04-01 | ||
| JP2020066197 | 2020-04-01 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2021166377A JP2021166377A (ja) | 2021-10-14 |
| JP7225271B2 true JP7225271B2 (ja) | 2023-02-20 |
Family
ID=78022285
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2021002274A Active JP7225271B2 (ja) | 2020-04-01 | 2021-01-08 | 光電変換装置、撮像システム、移動体 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP7225271B2 (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2023130668A (ja) * | 2022-03-08 | 2023-09-21 | キヤノン株式会社 | 光電変換装置及びその駆動方法 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008288816A (ja) | 2007-05-16 | 2008-11-27 | Sharp Corp | 固体撮像装置および電子情報機器 |
| JP2014207631A (ja) | 2013-04-16 | 2014-10-30 | ソニー株式会社 | 固体撮像装置およびその信号処理方法、並びに電子機器 |
| JP2016201660A (ja) | 2015-04-09 | 2016-12-01 | キヤノン株式会社 | 撮像装置及び画像処理方法 |
| JP2018101966A (ja) | 2016-12-22 | 2018-06-28 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像素子、電子機器、および、固体撮像素子の制御方法 |
| JP2020017916A (ja) | 2018-07-27 | 2020-01-30 | ソニーセミコンダクタソリューションズ株式会社 | 撮像装置、及び、撮像装置の駆動方法 |
-
2021
- 2021-01-08 JP JP2021002274A patent/JP7225271B2/ja active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2008288816A (ja) | 2007-05-16 | 2008-11-27 | Sharp Corp | 固体撮像装置および電子情報機器 |
| JP2014207631A (ja) | 2013-04-16 | 2014-10-30 | ソニー株式会社 | 固体撮像装置およびその信号処理方法、並びに電子機器 |
| JP2016201660A (ja) | 2015-04-09 | 2016-12-01 | キヤノン株式会社 | 撮像装置及び画像処理方法 |
| JP2018101966A (ja) | 2016-12-22 | 2018-06-28 | ソニーセミコンダクタソリューションズ株式会社 | 固体撮像素子、電子機器、および、固体撮像素子の制御方法 |
| JP2020017916A (ja) | 2018-07-27 | 2020-01-30 | ソニーセミコンダクタソリューションズ株式会社 | 撮像装置、及び、撮像装置の駆動方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2021166377A (ja) | 2021-10-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11800253B2 (en) | Imaging device and imaging system | |
| JP7091080B2 (ja) | 装置、システム、および移動体 | |
| JP6736539B2 (ja) | 撮像装置及びその駆動方法 | |
| US10554913B2 (en) | Solid-state imaging device, imaging system and movable object | |
| US10477131B2 (en) | Imaging device, imaging system, and mobile object | |
| US11412163B2 (en) | Imaging device, imaging system, and mobile apparatus having control signal lines supplying control signals to respective pixels | |
| US10979647B2 (en) | Imaging device and imaging system | |
| US12075171B2 (en) | Photoelectric conversion apparatus, photoelectric conversion system, transport apparatus, and signal processing apparatus | |
| JP7263080B2 (ja) | 撮像装置及び信号処理装置 | |
| JP7538618B2 (ja) | 光電変換装置及び光電変換システム | |
| US12088933B2 (en) | Photoelectric conversion apparatus with multiple selection circuits | |
| CN113497905B (zh) | 光电转换设备、成像系统和移动物体 | |
| JP2019133982A (ja) | 撮像装置、撮像システム及び移動体 | |
| JP6728268B2 (ja) | 撮像装置、撮像システム、および、移動体 | |
| JP7587380B2 (ja) | 光電変換装置、光電変換システム及び移動体 | |
| US12068354B2 (en) | Photoelectric conversion device, photoelectric conversion system, moving body, and signal processing method that can change an output signal according to a signal level determination | |
| US10965896B2 (en) | Photoelectric conversion device, moving body, and signal processing device | |
| JP7225271B2 (ja) | 光電変換装置、撮像システム、移動体 | |
| US12262155B2 (en) | Photoelectric conversion device, image processing method, imaging system, mobile body, and equipment | |
| JP7077029B2 (ja) | 光電変換装置、撮像システム、移動体 | |
| US11025849B2 (en) | Photoelectric conversion apparatus, signal processing circuit, image capturing system, and moving object | |
| US20250267379A1 (en) | Photoelectric conversion device | |
| JP2019153985A (ja) | 撮像装置 | |
| JP2020170784A (ja) | 光電変換装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220126 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20221223 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20230110 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20230208 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 7225271 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |