JP7148780B2 - Semiconductor device manufacturing method - Google Patents

Semiconductor device manufacturing method Download PDF

Info

Publication number
JP7148780B2
JP7148780B2 JP2017190752A JP2017190752A JP7148780B2 JP 7148780 B2 JP7148780 B2 JP 7148780B2 JP 2017190752 A JP2017190752 A JP 2017190752A JP 2017190752 A JP2017190752 A JP 2017190752A JP 7148780 B2 JP7148780 B2 JP 7148780B2
Authority
JP
Japan
Prior art keywords
resist
semiconductor element
semiconductor device
substrate
conductive member
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2017190752A
Other languages
Japanese (ja)
Other versions
JP2019067878A (en
Inventor
訓宏 泉野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nichia Corp
Original Assignee
Nichia Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nichia Corp filed Critical Nichia Corp
Priority to JP2017190752A priority Critical patent/JP7148780B2/en
Publication of JP2019067878A publication Critical patent/JP2019067878A/en
Application granted granted Critical
Publication of JP7148780B2 publication Critical patent/JP7148780B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本開示は、半導体装置の製造方法に関する。 The present disclosure relates to a method of manufacturing a semiconductor device.

近年、青色光を発光する発光ダイオード(Light Emitting Diode:LED)が開発され、LEDの高出力化が進んでことにより、LEDを用いる光源装置が注目されている。例えば、液晶表示装置(Liquid Crystal Display:LCD)用のバックライト装置や、高輝度が要求される照明用光源などがある。 2. Description of the Related Art In recent years, light emitting diodes (LEDs) that emit blue light have been developed, and the output of LEDs has been increasing, so light source devices using LEDs have attracted attention. For example, there are a backlight device for a liquid crystal display (LCD) and an illumination light source that requires high brightness.

特許文献1には、実装基板上に配線パターンが設けられ、発光素子チップが配線パターンに電気的に接続され、発光素子チップの実装位置とその近傍に開口部を残すように白色レジスト層が配線パターン上を被覆している発光装置が記載されている。 In Patent Document 1, a wiring pattern is provided on a mounting substrate, a light emitting element chip is electrically connected to the wiring pattern, and a white resist layer is wired so as to leave an opening at and near the mounting position of the light emitting element chip. A light emitting device coated on a pattern is described.

また、特許文献2には、配線基板上にソルダーマスクを形成する方法が記載されている。配線基板上のベース層の表面にソルダーマスクを形成し、そのソルダーマスクで覆われていないベース層の表面にパッドが形成されている。このソルダーマスクの形成方法は、スクリーン印刷プロセスを実行することによりベース層の表面上に第1サブソルダーマスクを形成し、インクジェットプロセスを実行することによりベース層の表面上に第2サブソルダーマスクを形成している。これにより高い配線密度を実現することができる。 Further, Patent Document 2 describes a method of forming a solder mask on a wiring board. A solder mask is formed on the surface of the base layer on the wiring board, and pads are formed on the surface of the base layer that is not covered with the solder mask. This method of forming a solder mask includes forming a first sub-solder mask on the surface of a base layer by performing a screen printing process, and forming a second sub-solder mask on the surface of the base layer by performing an inkjet process. forming. Thereby, a high wiring density can be realized.

また、特許文献3には、配線導体を備えた基体と、導電粒子が透光性樹脂中に混入された異方性導電接着部材と、配線導体上に異方性導電接着部材を介して接合される半導体発光素子と、を有する発光装置が記載されている。 Further, in Patent Document 3, a substrate having a wiring conductor, an anisotropic conductive adhesive member in which conductive particles are mixed in a translucent resin, and an anisotropic conductive adhesive member are bonded onto the wiring conductor via the anisotropic conductive adhesive member. A light-emitting device having a semiconductor light-emitting element is described.

さらに、特許文献4には、配線部を有する基体と、配線部上に配置される発光素子と、発光素子の底面及び側面を覆うアンダーフィルと、を有する発光装置が記載されている。 Furthermore, Patent Document 4 describes a light-emitting device having a substrate having a wiring portion, a light-emitting element arranged on the wiring portion, and an underfill covering the bottom and side surfaces of the light-emitting element.

特開2008-258296号公報JP 2008-258296 A 特開2007-129178号公報JP 2007-129178 A 特開2013-243344号公報JP 2013-243344 A 特開2016-122693号公報JP 2016-122693 A

特許文献1の発光装置の製造方法では、発光素子チップの実装位置やその近傍は配線パターンが露出しているため、発光素子チップからの光の一部が吸収される。また、特許文献2においても、パッドと第2サブソルダーマスクとの間からベース層が露出している。特許文献3において、異方性導電接着部材が発光素子の側面を覆っている。さらに、特許文献4において、アンダーフィルが発光素子の側面を覆っている。 In the manufacturing method of the light-emitting device of Patent Document 1, since the wiring pattern is exposed at the mounting position of the light-emitting element chip and its vicinity, part of the light from the light-emitting element chip is absorbed. Also in Patent Document 2, the base layer is exposed between the pad and the second sub-solder mask. In Patent Document 3, an anisotropic conductive adhesive member covers the side surface of the light emitting element. Furthermore, in Patent Document 4, an underfill covers the sides of the light emitting element.

本実施形態は、半導体素子の側面の大部分が導電部材により覆われておらず、基板の露出部分が少ない半導体装置の簡易な製造方法を提供することを目的とする。 An object of the present embodiment is to provide a simple method for manufacturing a semiconductor device in which most of the side surfaces of a semiconductor element are not covered with a conductive member and the exposed portion of the substrate is small.

本発明の実施形態に係る半導体装置の製造方法は、基板上に一対の配線を形成する工程と、前記基板上又は前記一対の配線上に、第1領域を除き、第1レジストをスクリーン印刷する工程と、前記第1領域における前記一対の配線上に導電部材を形成する工程と、前記導電部材を介して前記一対の配線上に半導体素子を載置する工程と、前記基板と前記半導体素子との間にインクジェット方式又はディスペンス方式を使用して第2レジストを塗布し、前記第1領域を被覆する工程と、を有する。 A method of manufacturing a semiconductor device according to an embodiment of the present invention includes steps of forming a pair of wirings on a substrate, and screen-printing a first resist on the substrate or on the pair of wirings except for a first region. forming a conductive member on the pair of wires in the first region; placing a semiconductor element on the pair of wires via the conductive member; and applying a second resist using an ink jet method or a dispensing method to cover the first region.

これにより、半導体素子の側面の大部分が導電部材により覆われておらず、基板の露出部分が少ない半導体装置の簡易な製造方法を提供することができる。 As a result, most of the side surfaces of the semiconductor element are not covered with the conductive member, and it is possible to provide a simple method of manufacturing a semiconductor device with a small exposed portion of the substrate.

第1実施形態に係る半導体装置を示す概略平面図である。1 is a schematic plan view showing a semiconductor device according to a first embodiment; FIG. 第1実施形態に係る半導体装置を示す概略拡大平面図である。1 is a schematic enlarged plan view showing a semiconductor device according to a first embodiment; FIG. 第1実施形態に係る半導体装置を示す概略拡大断面図である。1 is a schematic enlarged cross-sectional view showing a semiconductor device according to a first embodiment; FIG. 第1実施形態に係る半導体装置の製造工程1を示す概略平面図である。FIG. 4 is a schematic plan view showing manufacturing process 1 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程1を示す概略拡大平面図である。FIG. 4 is a schematic enlarged plan view showing manufacturing process 1 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程1を示す概略拡大断面図である。FIG. 4 is a schematic enlarged cross-sectional view showing manufacturing process 1 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程2を示す概略拡大平面図である。FIG. 10 is a schematic enlarged plan view showing manufacturing process 2 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程2を示す概略拡大断面図である。FIG. 10 is a schematic enlarged cross-sectional view showing manufacturing process 2 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程3を示す概略拡大平面図である。FIG. 10 is a schematic enlarged plan view showing manufacturing process 3 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程3を示す概略拡大断面図である。FIG. 4 is a schematic enlarged cross-sectional view showing manufacturing process 3 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程4を示す概略拡大平面図である。FIG. 10 is a schematic enlarged plan view showing a manufacturing process 4 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程4を示す概略拡大断面図である。FIG. 4 is a schematic enlarged cross-sectional view showing a manufacturing process 4 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程5を示す概略拡大平面図である。FIG. 11 is a schematic enlarged plan view showing manufacturing process 5 of the semiconductor device according to the first embodiment; 第1実施形態に係る半導体装置の製造工程5を示す概略拡大断面図である。FIG. 11 is a schematic enlarged cross-sectional view showing manufacturing step 5 of the semiconductor device according to the first embodiment;

以下、第1実施形態に係る半導体装置及びその製造方法について図面を用いて説明する。だたし、本発明は、この実施形態及び実施例に限定されない。 A semiconductor device and a method for manufacturing the same according to the first embodiment will be described below with reference to the drawings. However, the invention is not limited to this embodiment and example.

本実施形態に係る半導体装置は、トランジスタやICなどにも使用できる他、LEDやレーザーダイオード(LD)などの半導体発光素子を用いて光源として使用できる。半導体装置は、LCDの直下型のバックライト等に適用される面状光源にも使用でき、上面を光の照射面とする。なお、以下の説明において参照する図面は、本開示の実施形態を概略的に示しているため、図面に示す部材は、大きさや位置関係等を誇張していることがあり、また、形状を単純化していることがある。また、一部の図面において、説明の便宜上、別途記載のない限り、断面図を示す図面における上下を同じく上下として説明する。また、以下の説明において、同一の名称、符号は、原則として同一のまたは同質の部材を示すものであり、詳細な説明を適宜省略することもある。 The semiconductor device according to this embodiment can be used as a transistor, an IC, or the like, and can also be used as a light source using a semiconductor light-emitting element such as an LED or a laser diode (LD). The semiconductor device can also be used as a planar light source applied to a direct type backlight of LCD, etc., and the upper surface is used as a light irradiation surface. Since the drawings referred to in the following description schematically show the embodiments of the present disclosure, the members shown in the drawings may have exaggerated sizes, positional relationships, etc. There are things that have become. Also, in some drawings, for convenience of explanation, the top and bottom in the drawings showing cross-sectional views will be described as the top and bottom, unless otherwise specified. Further, in the following description, the same names and symbols basically indicate the same or homogeneous members, and detailed description may be omitted as appropriate.

[半導体装置]
本実施形態に係る半導体装置について図面を用いて説明する。図1は、第1実施形態に係る半導体装置を示す概略平面図である。図2は、第1実施形態に係る半導体装置を示す概略拡大平面図である。図3は、第1実施形態に係る半導体装置を示す概略拡大断面図であり、図2のIII-III線における断面を示す。図2は図1の点線内を拡大している。また、図1において配線パターンは第1レジストや第2レジストに覆われ平面視において視認することができないが、説明の便宜上、配線パターンを点線で示す。
[Semiconductor device]
A semiconductor device according to this embodiment will be described with reference to the drawings. FIG. 1 is a schematic plan view showing the semiconductor device according to the first embodiment. FIG. 2 is a schematic enlarged plan view showing the semiconductor device according to the first embodiment. FIG. 3 is a schematic enlarged cross-sectional view showing the semiconductor device according to the first embodiment, showing a cross section taken along line III-III of FIG. FIG. 2 is an enlarged view of the dotted line in FIG. Also, in FIG. 1, the wiring pattern is covered with the first resist and the second resist and cannot be visually recognized in a plan view, but for convenience of explanation, the wiring pattern is indicated by a dotted line.

半導体装置は、基板10上に所定の配線20を配置している。配線20は外部電極や半導体素子と接続したときに一対の電極となるよう配置する。基板10上又は一対の配線20上に、第1領域Aを除き、第1レジスト30を形成する。第1レジスト30は配線20を外部の埃や湿気から保護するとともに、他の金属等との接触に伴う短絡を防止するものである。第1領域Aにおける一対の配線20上に導電部材40を形成する。導電部材40、場合により導電部材40に導電性接着剤を介して、一対の配線20上に半導体素子50を載置する。基板10と半導体素子50との間に第2レジスト60を配置する。第2レジスト60は第1領域Aを被覆する。第2レジスト60の一部は第1領域Aだけでなく、第1領域Aの近傍の第1レジスト30上の一部を被覆することが好ましい。半導体素子50の側面の大部分は導電部材40に覆われておらず、好ましくは半導体素子50の側面全面は導電部材40や第2レジスト60に覆われていない。これにより基板10の上面は配線20や第1レジスト30、第2レジスト60に覆われており、基板10は露出していない。半導体素子50は封止部材70により覆われている。 A semiconductor device has predetermined wirings 20 arranged on a substrate 10 . The wiring 20 is arranged so as to form a pair of electrodes when connected to an external electrode or a semiconductor element. A first resist 30 is formed on the substrate 10 or on the pair of wirings 20 except for the first region A. As shown in FIG. The first resist 30 protects the wiring 20 from external dust and moisture, and also prevents short circuits due to contact with other metals. A conductive member 40 is formed on the pair of wirings 20 in the first area A. As shown in FIG. The semiconductor element 50 is mounted on the pair of wirings 20 via the conductive member 40 and, in some cases, the conductive member 40 with a conductive adhesive. A second resist 60 is arranged between the substrate 10 and the semiconductor element 50 . A second resist 60 covers the first region A. As shown in FIG. A portion of the second resist 60 preferably covers not only the first region A but also a portion of the first resist 30 in the vicinity of the first region A. As shown in FIG. Most of the side surface of the semiconductor element 50 is not covered with the conductive member 40 , and preferably the entire side surface of the semiconductor element 50 is not covered with the conductive member 40 or the second resist 60 . As a result, the upper surface of the substrate 10 is covered with the wiring 20, the first resist 30, and the second resist 60, and the substrate 10 is not exposed. The semiconductor element 50 is covered with a sealing member 70 .

基板10に対して、配線20は適宜設計することができる。配線20は複数に分かれており、半導体素子50や導電部材40にて電気的に接続することで半導体素子50に電力を供給することができる。配線20は半導体素子50を載置する部分において少なくとも2つに分かれている。半導体素子50が持つ一対の電極に対して、一対の配線20と、それぞれ導電部材40を介して電気的に接続している。配線20は半導体素子50を載置する載置部分と外部電極と接続する接続部分とに大きく分かれているが、載置部分と接続部分とは連続して繋がっている。基板10は可撓性を有することが好ましく、配線20も同様に可撓性を有するものであることが好ましい。基板10や配線20は材質の変更や厚みの調整等により可撓性を有すると共に可撓性の程度を適宜調整できる。 The wiring 20 can be appropriately designed for the substrate 10 . The wiring 20 is divided into a plurality of parts, and by electrically connecting them with the semiconductor element 50 and the conductive member 40 , power can be supplied to the semiconductor element 50 . The wiring 20 is divided into at least two at the portion where the semiconductor element 50 is mounted. A pair of electrodes of the semiconductor element 50 are electrically connected to a pair of wirings 20 via conductive members 40 . The wiring 20 is largely divided into a mounting portion for mounting the semiconductor element 50 and a connection portion for connecting to the external electrodes, and the mounting portion and the connection portion are continuously connected. The substrate 10 is preferably flexible, and the wiring 20 is also preferably flexible. The substrate 10 and the wiring 20 have flexibility by changing the material, adjusting the thickness, etc., and the degree of flexibility can be appropriately adjusted.

基板10又は一対の配線20上に、第1レジスト30を形成することで半田等の金属による短絡を防止することができる。また第1レジスト30に白色フィラーを混入することによりLED等である半導体素子50からの光の反射率を高めることができる。第1レジスト30は第1領域Aを覆っていない。第1領域Aは半導体素子50が実装される領域であり、実装時の作業性等を考慮して半導体素子50の面積よりも大きめの領域を設けている。配線20が形成された基板10にエッチングレジストを形成し、エッチングを行い、導体パターンを形成する。その後、ソルダーレジストを用いて第1レジスト30を成形する。この時のエッチング精度は十分でないことが多い。そのため、第1領域Aの面積を狭くすると所望の一対の配線20が露出しないこともあり、半導体素子50の実装が出来なくなる。一方、エッチング精度を考慮して、第1領域Aの面積を広くとると配線20で覆われていない基板10の露出部分が多くなり、短絡や反射率低下などの問題が生じてくる。ゆえ、第1領域Aの面積を広く取りつつも配線20で覆われていない基板10の露出部分を第2レジスト60で覆うことにより短絡の防止や反射率の低下を抑制することができる。また、第2レジスト60に白色フィラー等の反射率の高い粒子を含有することにより、基板10や配線20よりも反射率を高くすることができ、反射率の向上を図ることができる。特にLED等である半導体素子50からの光が強く出射される第1領域Aに反射率の高い第2レジスト60を形成することで半導体装置としての反射率も高くすることができる。さらに第1領域Aは半導体素子50からの熱が直接伝わるため、第2レジスト60の劣化が懸念される。そこで第2レジスト60を透光性の高い部材を採用したり、反射率の高い白色フィラーを含有したりすることで、第2レジスト60に蓄熱される割合を低下させ、第2レジスト60の劣化を抑制することができる。特に第2レジスト60に白色フィラー入りの透光性樹脂を使用する場合は、第1レジスト30で使用する透光性樹脂の割合よりも樹脂量の割合を減らしておくことが好ましい。 By forming the first resist 30 on the substrate 10 or the pair of wirings 20, it is possible to prevent short circuits caused by metal such as solder. In addition, by mixing a white filler into the first resist 30, the reflectance of light from the semiconductor element 50 such as an LED can be increased. The first resist 30 does not cover the first region A. As shown in FIG. The first area A is an area where the semiconductor element 50 is mounted, and is provided with an area larger than the area of the semiconductor element 50 in consideration of workability at the time of mounting. An etching resist is formed on the substrate 10 on which the wiring 20 is formed, and etching is performed to form a conductor pattern. After that, the first resist 30 is formed using a solder resist. The etching precision at this time is often not sufficient. Therefore, if the area of the first region A is reduced, the desired pair of wirings 20 may not be exposed, making it impossible to mount the semiconductor element 50 . On the other hand, if the area of the first region A is increased in consideration of the etching precision, the exposed portion of the substrate 10 not covered with the wiring 20 increases, causing problems such as short circuits and a decrease in reflectance. Therefore, by covering the exposed portion of the substrate 10 that is not covered with the wiring 20 with the second resist 60 while the area of the first region A is widened, it is possible to prevent a short circuit and suppress a decrease in reflectance. In addition, by including particles with a high reflectance such as white filler in the second resist 60, the reflectance can be made higher than that of the substrate 10 and the wiring 20, and the reflectance can be improved. In particular, the reflectance of the semiconductor device can be increased by forming the second resist 60 having a high reflectance in the first region A where the light from the semiconductor element 50 such as an LED is strongly emitted. Furthermore, since the heat from the semiconductor element 50 is directly transmitted to the first region A, there is concern that the second resist 60 may deteriorate. Therefore, by adopting a member with high translucency for the second resist 60 or containing a white filler with a high reflectance, the rate of heat accumulation in the second resist 60 is reduced, and deterioration of the second resist 60 is prevented. can be suppressed. In particular, when a translucent resin containing a white filler is used for the second resist 60 , it is preferable that the ratio of the amount of resin is smaller than the ratio of the translucent resin used for the first resist 30 .

第1領域Aは、半導体素子50の上面の面積に対して2倍~20倍であれば良く、2倍~10倍が好ましく、3倍~5倍であることが更に好ましい。 The area of the first region A may be 2 to 20 times the area of the upper surface of the semiconductor element 50, preferably 2 to 10 times, and more preferably 3 to 5 times.

第1領域Aにおける配線20の厚みは0.009mm~0.105mmが好ましく、0.035mm~0.105mmが更に好ましい。配線20の厚みを薄くすることで半導体装置の厚みを薄くすることができたり、基板10及び配線20を曲げやすくしたりすることができる。一方、配線20の厚みを厚くすることで基板10や配線20の熱抵抗を抑えたり、基板10及び配線20の曲げを抑制したりすることができる。 The thickness of the wiring 20 in the first region A is preferably 0.009 mm to 0.105 mm, more preferably 0.035 mm to 0.105 mm. By reducing the thickness of the wiring 20, the thickness of the semiconductor device can be reduced, and the substrate 10 and the wiring 20 can be made easier to bend. On the other hand, by increasing the thickness of the wiring 20, the thermal resistance of the substrate 10 and the wiring 20 can be suppressed, and bending of the substrate 10 and the wiring 20 can be suppressed.

導電部材40の高さは0.02mm~1.0mmが好ましく、0.02mm~0.5mmが更に好ましい。導電部材40の高さを高くすることで半導体素子50と配線20との空間に第2レジスト60を侵入させやすくすることができる。また、導電部材40の高さを高くすることで第2レジスト60の量を多くすることができ、基板10や配線20の伝熱量が高くなり、放熱を促進することができる。さらに、導電部材40の高さを高くすることでLED等の半導体素子50の光の指向性を制御し易くすることができる。 The height of the conductive member 40 is preferably 0.02 mm to 1.0 mm, more preferably 0.02 mm to 0.5 mm. By increasing the height of the conductive member 40 , the second resist 60 can easily enter the space between the semiconductor element 50 and the wiring 20 . Further, by increasing the height of the conductive member 40, the amount of the second resist 60 can be increased, the amount of heat transfer from the substrate 10 and the wiring 20 is increased, and heat dissipation can be promoted. Furthermore, by increasing the height of the conductive member 40, it is possible to easily control the directivity of light from the semiconductor element 50 such as an LED.

半導体素子50は半球状等のレンズ形状を成す封止部材70により覆われていることが好ましい。封止部材70は半導体素子50だけでなく第2レジスト60も覆っていることが好ましく、さらに第2レジスト60近傍の第1レジスト30も一部覆っていることが好ましい。封止部材70は集光や拡散光となるように凹み形状や凸形状とすることができる。 The semiconductor element 50 is preferably covered with a sealing member 70 having a lens shape such as a hemispherical shape. The sealing member 70 preferably covers not only the semiconductor element 50 but also the second resist 60 , and preferably also partially covers the first resist 30 in the vicinity of the second resist 60 . The sealing member 70 can have a concave shape or a convex shape so as to condense or diffuse light.

以上のように、基板10に半導体素子50を直接実装する半導体装置であって、配線20等からの基板10の露出部分を極力減らすことができる。これにより短絡や反射率低下の抑制が可能となる。また、LED等である半導体素子50の側面の大部分が導電部材40や第2レジスト60により覆われておらず半導体素子50からの光取り出しを高めることができる。また、導電部材40を形成することで実装位置精度を向上することができるため、半導体素子50を高密度に実装したり、被対象物に合わせて半導体素子50の実装位置の調整をし易くしたりすることができる。また、半導体素子50の実装位置高さを上げることにより、光学的な設計を容易にし、光取り出し効率の向上を図ることができる。さらに、LED等である半導体素子50を用いた場合に光により劣化する可能性がある基板10に対して距離を取ると共に、反射性の良い第2レジスト60を用いることで、基板10の劣化を抑制することができる。 As described above, in the semiconductor device in which the semiconductor element 50 is directly mounted on the substrate 10, the exposed portion of the substrate 10 from the wiring 20 and the like can be reduced as much as possible. This makes it possible to suppress a short circuit and a decrease in reflectance. Moreover, most of the side surface of the semiconductor element 50 such as an LED is not covered with the conductive member 40 or the second resist 60, so that light extraction from the semiconductor element 50 can be enhanced. In addition, since the mounting position accuracy can be improved by forming the conductive member 40, the semiconductor elements 50 can be mounted at high density, and the mounting position of the semiconductor elements 50 can be easily adjusted according to the object. can be Further, by increasing the height of the mounting position of the semiconductor element 50, it is possible to facilitate the optical design and improve the light extraction efficiency. Further, the deterioration of the substrate 10 can be prevented by keeping a distance from the substrate 10, which may be deteriorated by light when the semiconductor element 50 such as an LED is used, and by using the second resist 60 with good reflectivity. can be suppressed.

以下、各構成部材を詳述する。 Each component will be described in detail below.

基板は、配線、第1レジスト、導電部材、半導体素子等を支持する部材である。基板は絶縁部材が好ましい。基板は、上面に配線を備えているが、下面にも金属箔等を設けてもよい。下面に金属箔を設けることにより放熱性を高めることができる。基板は、使用する半導体素子の数や、使用形態等に応じて種々の材質や形状のものを用いることができる。基板の材料として熱可塑性樹脂や熱硬化性樹脂を用いることができ、例えば、ポリイミド、ポリフェニレンサルファイド、ポリエチレンテレフタレート、ポリエチレンナフタレート、液晶ポリマー、ポリエチレン、ポリプロピレン、ガラスエポキシ樹脂、エポキシ樹脂、シリコーン樹脂、エポキシ変性樹脂、シリコーン変性樹脂、ウレタン樹脂が挙げられる。また、これらの樹脂中に充填剤としてTiO、SiO、Al、MgO、MgCO、CaCO、Mg(OH)、Ca(OH)などの微粒子などを混入させてもよい。また、基板の材料として、銅、鉄、アルミニウム、金、銀等の金属材料に絶縁部材が表面に形成されているものを使用してもよい。基板は、その他にセラミックス、ガラス、紙等を用いることができる。例えば、セラミックとしては、窒化アルミニウム、アルミナ、Low Temperature Co-fired Ceramics(LTCC)等を用いることができる。基板は、その材料に応じて、必要な強度と可撓性を有する厚さに形成され、具体的には0.01~1mmの範囲で形成されることが好ましい。また、基板の表面の光反射率が高くなるように、配線や第1レジストに光反射性の高い部材を用いたり、第1レジストに光反射部材となる酸化チタン等の白色フィラーを含有したりしていることが好ましい。このような基板、配線、第1レジスト等を用いることにより半導体装置の発光出力が向上する。基板は可撓性を有するものを使用する場合はポリイミドが好ましく、可撓性を有しないものを使用する場合はガラスエポキシ樹脂を用いることが好ましい。 A substrate is a member that supports wiring, a first resist, a conductive member, a semiconductor element, and the like. The substrate is preferably an insulating member. The substrate has wiring on the upper surface, but metal foil or the like may also be provided on the lower surface. Heat dissipation can be improved by providing a metal foil on the lower surface. Substrates of various materials and shapes can be used according to the number of semiconductor elements to be used and the mode of use. Thermoplastic resins and thermosetting resins can be used as the material of the substrate. Modified resins, silicone-modified resins, and urethane resins can be mentioned. In addition, fine particles such as TiO 2 , SiO 2 , Al 2 O 3 , MgO, MgCO 3 , CaCO 3 , Mg(OH) 2 and Ca(OH) 2 may be mixed into these resins as fillers. . Also, as the material of the substrate, a metal material such as copper, iron, aluminum, gold, or silver having an insulating member formed on the surface thereof may be used. Ceramics, glass, paper, or the like can also be used for the substrate. For example, as ceramics, aluminum nitride, alumina, Low Temperature Co-fired Ceramics (LTCC), etc. can be used. The substrate is formed in a thickness having necessary strength and flexibility depending on the material, and specifically, preferably in a range of 0.01 to 1 mm. In addition, in order to increase the light reflectance of the surface of the substrate, a member with high light reflectivity is used for the wiring and the first resist, and the first resist contains a white filler such as titanium oxide that serves as a light reflecting member. preferably. By using such a substrate, wiring, first resist, etc., the light emission output of the semiconductor device is improved. Polyimide is preferred when a flexible substrate is used, and glass epoxy resin is preferred when a non-flexible substrate is used.

基板は、可撓性を有するシート状のものが好ましい。基板の大きさ、形状は特に限定されず、平面視において長方形、四角形、多角形、円形、楕円形等種々の形態を採ることができる。断面視において平板状のものや、凹部や凸部を備えた厚みの異なる基板とすることもできる。基板は半導体素子から発生する熱に対する耐熱性、および導電部材の形成時の温度に対する耐熱性を有する絶縁材料であることが好ましい。導電部材の形成時の温度とは、導電部材が例えば導電性接着剤であれば硬化温度であり、はんだであれば溶融温度である。 The substrate is preferably flexible and sheet-like. The size and shape of the substrate are not particularly limited, and various shapes such as rectangles, squares, polygons, circles, and ellipses can be adopted in plan view. A substrate having a plate-like shape in a cross-sectional view, or a substrate having concave portions and convex portions and having different thicknesses may be used. The substrate is preferably an insulating material having heat resistance against heat generated from the semiconductor element and heat resistance against the temperature at which the conductive member is formed. The temperature at which the conductive member is formed is the curing temperature if the conductive member is, for example, a conductive adhesive, and the melting temperature if the conductive member is solder.

配線としては、Fe、Cu、Ni、Al、Ag、Au等及びこれらを含む合金を使用することができる。また、配線の表面に鍍金しているものを用いることもできる。配線は1層だけでなく複数積層されていても良い。 As the wiring, Fe, Cu, Ni, Al, Ag, Au, etc. and alloys containing these can be used. In addition, wiring whose surface is plated can also be used. The wiring may be laminated not only in one layer but also in multiple layers.

配線は、フォトレジストを用いたビルドアップ法やサブトラクティブ法により形成されるものや、導電性ペーストを用いた印刷、電解メッキや無電解メッキなどによって形成されるものが用いられる。 The wiring is formed by a build-up method or a subtractive method using a photoresist, or formed by printing using a conductive paste, electrolytic plating, electroless plating, or the like.

配線は、平面視において長方形、四角形、多角形、円形、楕円形やこれらの組合せ等種々の形態を持つ半導体素子を載置する載置部分と、外部電極に接続するための直線状や屈曲状、湾曲状などの接続する接続部分とを有する。配線の端部は断面視において基板に対して直角や傾斜、湾曲等していてもよい。半導体素子が載置される第1領域における配線の断面は、基板に対して直角若しくは数度の傾斜角を有していることが好ましい。これにより一対の配線間の距離を短くすることができ、小さな半導体素子を使用したり半導体素子の高密度実装を行ったりすることができる。 The wiring has various shapes such as rectangles, squares, polygons, circles, ellipses, and combinations thereof in plan view, and has a mounting portion for mounting the semiconductor element, and a linear or bent shape for connecting to the external electrodes. , and a connecting portion such as a curved shape. The end of the wiring may be perpendicular, inclined, or curved with respect to the substrate in a cross-sectional view. It is preferable that the cross section of the wiring in the first region where the semiconductor element is mounted is perpendicular to the substrate or has an inclination angle of several degrees. As a result, the distance between a pair of wirings can be shortened, and a small semiconductor element can be used and semiconductor elements can be mounted at high density.

一対の配線は、半導体素子の配列ピッチ等にもよるが、半導体素子を実装する部分のパターンが大きいため、柔軟で曲げに強いことが好ましい。また、配線の幅が広い場合には、比較的安価な配線材料で形成されることが好ましい。 Although it depends on the arrangement pitch of the semiconductor elements, the pair of wirings is preferably flexible and resistant to bending because the pattern of the portion where the semiconductor elements are mounted is large. Moreover, when the width of the wiring is wide, it is preferable that the wiring be made of a relatively inexpensive wiring material.

配線は、例えばアルミニウム若しくはアルミニウム合金、または銅若しくは銅合金、銀等で形成されることが好ましい。配線は、必要な導電性、および基板と併せて破損や断線しない強度が得られる厚さ以上とすることが好ましい。配線にアルミニウムを使用する場合、配線の厚さは0.01~0.2mmの範囲で形成されることが好ましい。 The wiring is preferably made of, for example, aluminum, an aluminum alloy, copper, a copper alloy, silver, or the like. It is preferable that the wiring has a thickness equal to or greater than that required conductivity and strength that prevents breakage or disconnection together with the substrate can be obtained. When aluminum is used for the wiring, the thickness of the wiring is preferably in the range of 0.01 to 0.2 mm.

第1レジストは、配線を埃や湿気等から保護する役割を有する。第1レジストは、例えば、熱硬化型、紫外線硬化型、または光感光型の絶縁性樹脂を用いることができる。第1レジストについても可撓性を有することが好ましいため、可撓性を有する材料を使用することが好ましい。第1レジストは白色フィラーなどの反射性部材が含有されていることが好ましい。 The first resist has a role of protecting the wiring from dust, moisture and the like. For the first resist, for example, thermosetting, ultraviolet curing, or photosensitive insulating resin can be used. Since the first resist is also preferably flexible, it is preferable to use a flexible material. The first resist preferably contains a reflective member such as white filler.

導電部材は、半導体素子を配線上に配置すると共に電気的に接続するためのものである。導電部材は、導電ペースト又は半田であることが好ましい。導電ペーストとして可撓性のある部材を用いることにより半導体装置に柔軟性を持たせることができる。導電部材に半田を用いることにより比較的低温で電気的接合することができる。導電部材は、液状やペースト状から硬化させて形成される導電性材料で形成され、例えば、Sn-Ag-Cu系、Sn-Cu系、Sn-Bi系等のはんだ、導電性インク、導電性接着剤等が挙げられ、導電性と共に熱伝導性の高い材料が好ましい。また、導電部材は導電粒子が含有されている熱硬化性樹脂を用いることができる。導電粒子が接触又は接合することにより導電性を有している。 The conductive member is for arranging the semiconductor element on the wiring and electrically connecting it. The conductive member is preferably conductive paste or solder. By using a flexible member as the conductive paste, the semiconductor device can be made flexible. By using solder for the conductive member, electrical connection can be achieved at a relatively low temperature. The conductive member is formed of a conductive material that is cured from a liquid or paste. Adhesives and the like can be mentioned, and materials with high electrical conductivity and high thermal conductivity are preferred. Thermosetting resin containing conductive particles can be used as the conductive member. It has conductivity when the conductive particles come into contact with each other or join together.

導電部材は複数有しており、導電部材の高さが一定であることが好ましい。導電部材の高さを揃えることで半導体素子の傾きを抑えることができる。導電部材の上面は研磨や押圧により形成してもよい。例えば、導電粒子が含有されている熱硬化性樹脂を用い、熱硬化性樹脂を硬化させ、その上面を研磨することで、導電部材が上面に露出してくることにより半導体素子との接合をより強固にすることができる。 It is preferable that a plurality of conductive members are provided and the height of the conductive member is constant. By aligning the heights of the conductive members, tilting of the semiconductor element can be suppressed. The upper surface of the conductive member may be formed by polishing or pressing. For example, by using a thermosetting resin containing conductive particles, curing the thermosetting resin, and polishing the upper surface of the resin, the conductive member is exposed on the upper surface, so that the bonding with the semiconductor element is further enhanced. can be strengthened.

導電部材は、複数の孔の空いたマスクを用いて、孔内に導電ペーストを充填することで所定の高さを有する導電部材を形成することができる。 The conductive member can be formed to have a predetermined height by using a mask with a plurality of holes and filling the holes with a conductive paste.

導電部材の上に更に導電性接着剤を設けても良い。導電部材の融点は導電接着部材の融点又は接合温度よりも高いことが好ましい。これにより導電部材の高さを保ったまま半導体素子の実装を行うことができる。 A conductive adhesive may be further provided on the conductive member. The melting point of the conductive member is preferably higher than the melting point or bonding temperature of the conductive adhesive member. As a result, the semiconductor element can be mounted while maintaining the height of the conductive member.

導電性接着剤として、導電部材入りのエポキシ樹脂等の熱硬化性樹脂を用いることができる。また、導電性接着剤として、導電ペースト又は半田を用いることもできる。 A thermosetting resin such as an epoxy resin containing a conductive member can be used as the conductive adhesive. A conductive paste or solder can also be used as the conductive adhesive.

半導体素子として、トランジスタや、Integrated Circuit(IC)、Large-Scale Integrated Circuit(LSI)、Very Large Scale Integration(VLSI)、Ultra Large-Scale Integration(ULSI)などにも使用することができる。また、例えばLSIは、メモリやCentral Processing Unit(CPU)として機能するものであっても構わない。 As a semiconductor element, it can be used for a transistor, an integrated circuit (IC), a large-scale integrated circuit (LSI), a very large-scale integration (VLSI), an ultra large-scale integration (ULSI), and the like. Also, for example, the LSI may function as a memory or a Central Processing Unit (CPU).

半導体素子として、LEDやLDのような半導体発光素子を用いることが好ましい。半導体発光素子は、下面を実装面として一対の電極を備えるフリップチップ実装対応の半導体発光素子のチップである。半導体発光素子は、平面視形状が四角形や三角形、五角形、六角形などの多角形や円形等とすることができ、形状や大きさ等は特に限定されない。半導体発光素子の発光色も特に限定されず、半導体装置の用途に応じて任意の波長のものを選択することができ、例えば、430~470nmに発光ピークを有する青色を発光する、InAlGa1-X-YN(0≦X≦1、0≦Y≦1、X+Y<1)等のInGaN系の窒化物半導体が挙げられる。 As the semiconductor element, it is preferable to use a semiconductor light-emitting element such as an LED or an LD. The semiconductor light-emitting element is a chip of a semiconductor light-emitting element capable of being flip-chip mounted, which has a pair of electrodes with a lower surface as a mounting surface. The semiconductor light emitting element may have a planar shape of a quadrangle, a triangle, a polygon such as a pentagon or a hexagon, or a circle, and the shape, size, and the like are not particularly limited. The emission color of the semiconductor light emitting element is not particularly limited, and any wavelength can be selected according to the application of the semiconductor device. InGaN-based nitride semiconductors such as Ga 1-XY N (0≦X≦1, 0≦Y≦1, X+Y<1) can be used.

第2レジストは、配線から露出された基板や第1レジストから露出された配線を覆うものである。第2レジストは第1レジストと同じ材料を使用してもよいが、異なる材料を使用してもよい。第2レジストは第1レジストと同様、反射性部材が含有されていることが好ましく、白色フィラー入りが好ましい。第2レジストに使用される樹脂は第1レジストと同様、耐熱性、耐光性に優れていることが好ましい。 The second resist covers the substrate exposed from the wiring and the wiring exposed from the first resist. The second resist may use the same material as the first resist, or may use a different material. Like the first resist, the second resist preferably contains a reflective member, and preferably contains a white filler. As with the first resist, the resin used for the second resist preferably has excellent heat resistance and light resistance.

第2レジストは第1レジストよりも白色フィラーが高濃度であることが好ましい。これにより半導体素子周辺の反射率を高めることができるからである。第2レジストの白色フィラーの濃度は3重量%以上50重量%以下が好ましく、5重量%以上40重量%以下がより好ましく、10重量%以上30重量%以下が好ましい。白色フィラーを高濃度に含有させることで反射率を高くすることができる。一方、白色フィラーを低濃度に含有させることで硬化前の第2レジストの粘度を低くすることができ、インクジェット又はディスペンス方式を用いた塗布を容易にすることができる。 The second resist preferably has a higher concentration of white filler than the first resist. This is because it is possible to increase the reflectance around the semiconductor element. The concentration of the white filler in the second resist is preferably 3 wt % to 50 wt %, more preferably 5 wt % to 40 wt %, and preferably 10 wt % to 30 wt %. Reflectance can be increased by containing a white filler at a high concentration. On the other hand, by containing the white filler at a low concentration, the viscosity of the second resist before curing can be lowered, and application using an inkjet or dispensing method can be facilitated.

第2レジストの反射率は、可視光領域において70%以上であることが好ましく、80%以上であることがより好ましく、90%以上であることが特に好ましい。また、半導体素子の発光ピーク波長において70%以上であることが好ましく、80%以上であることがより好ましく、90%以上であることが特に好ましい。 The second resist preferably has a reflectance of 70% or more, more preferably 80% or more, and particularly preferably 90% or more in the visible light region. In addition, it is preferably 70% or more, more preferably 80% or more, and particularly preferably 90% or more at the emission peak wavelength of the semiconductor element.

白色フィラーに変えて、半導体素子の発光波長に合わせて反射率の高い材料を適宜選択してもよい。第2レジストは半導体発光素子からの光により劣化する樹脂を隠すこともできる。 Instead of the white filler, a material having a high reflectance may be appropriately selected according to the emission wavelength of the semiconductor element. The second resist can also hide the resin that deteriorates due to the light from the semiconductor light emitting device.

封止部材は、半導体素子を実装した後、半導体素子を塵や水分、外力から保護するものである。封止部材の材料としては、熱劣化し難いものが好ましい。また、半導体素子として半導体発光素子を使用する場合は、半導体発光素子からの光を透過可能な透光性を有し、かつ、劣化しにくい耐光性を有するものが好ましい。 The sealing member protects the semiconductor element from dust, moisture, and external force after the semiconductor element is mounted. As a material for the sealing member, a material that is resistant to heat deterioration is preferable. Moreover, when a semiconductor light emitting element is used as the semiconductor element, it is preferable that the semiconductor light emitting element has translucency that allows the light from the semiconductor light emitting element to pass therethrough, and also has light resistance that does not easily deteriorate.

封止部材は、半導体素子を被覆するだけでなく、第1領域を被覆することが好ましい。 The sealing member preferably covers not only the semiconductor element but also the first region.

封止部材の外表面の形状については配光特性などに応じて種々選択することができる。例えば、封止部材の上面を凸状レンズ形状としており、これ以外にも、凹状レンズ形状、フレネルレンズ形状などとすることができ、その形状に応じて指向特性を調整することができる。封止部材は、ポッティング法、圧縮成型法、印刷法、トランスファモールド法、ジェットディスペンス法などを用いることができる。また、封止部材が中空となるようにしてもよく、例えば、ドーム状の透光性被覆部材を被せて固定させるなどでもよい。 The shape of the outer surface of the sealing member can be selected variously according to the light distribution characteristics and the like. For example, the upper surface of the sealing member has a convex lens shape, and besides this, it can have a concave lens shape, a Fresnel lens shape, or the like, and the directional characteristics can be adjusted according to the shape. A potting method, a compression molding method, a printing method, a transfer molding method, a jet dispensing method, or the like can be used for the sealing member. Moreover, the sealing member may be made hollow, and for example, it may be fixed by covering with a dome-shaped translucent covering member.

封止部材の具体的な材料としては、樹脂、ガラス等が挙げられ、詳細には、シリコーン樹脂組成物、変性シリコーン樹脂組成物、変性エポキシ樹脂組成物、フッ素樹脂組成物など、発光素子からの光を透過可能な透光性を有する絶縁樹脂組成物を挙げることができる。特にジメチルシリコーン、フェニル含有量の少ないフェニルシリコーン、フッ素系シリコーン樹脂などシロキサン骨格をベースに持つ樹脂を少なくとも1種以上含むハイブリッド樹脂等も封止部材に用いることができる。これらの樹脂硬度はJISA硬度10以上、D硬度90以下が好ましい。より好ましくはJISA硬度40以上、D硬度70以下である。 Specific materials for the sealing member include resins, glass, and the like. An insulating resin composition having translucency that allows light to pass therethrough can be mentioned. In particular, a hybrid resin containing at least one resin having a siloxane skeleton as a base, such as dimethyl silicone, phenyl silicone with a low phenyl content, and fluorine-based silicone resin, can also be used as the sealing member. The hardness of these resins is preferably JIS A hardness of 10 or more and D hardness of 90 or less. More preferably, the JISA hardness is 40 or more and the D hardness is 70 or less.

さらに、封止部材には、このような透光性の材料に加え、所望に応じて着色剤、光拡散剤、光反射材、各種フィラー、波長変換部材(蛍光部材)などを含有させることもできる。波長変換部材としては、半導体発光素子からの光を吸収し異なる波長の光に波長変換するものであれば特に限定されない。具体的には、Eu、Ce等のランタノイド系元素で主に賦活される窒化物系蛍光体・酸窒化物系蛍光体・サイアロン系蛍光体、Eu等のランタノイド系、Mn等の遷移金属系の元素により主に賦活されるアルカリ土類ハロゲンアパタイト蛍光体、アルカリ土類金属ホウ酸ハロゲン蛍光体、アルカリ土類金属アルミン酸塩蛍光体、アルカリ土類ケイ酸塩、アルカリ土類硫化物、アルカリ土類チオガレート、アルカリ土類窒化ケイ素、ゲルマン酸塩、又は、Ce等のランタノイド系元素で主に賦活される希土類アルミン酸塩、希土類ケイ酸塩又はEu等のランタノイド系元素で主に賦活される有機及び有機錯体等から選ばれる少なくともいずれか1以上であることが挙げられる。更に具体的には、(Y,Gd)(Al,Ga)12:Ceや(Ca,Sr,Ba)SiO:Eu、(Ca,Sr)Si:Eu、(Ca,Sr)AlSiN:Eu等が挙げられる。 Furthermore, in addition to such a translucent material, the sealing member may optionally contain a coloring agent, a light diffusing agent, a light reflecting material, various fillers, a wavelength converting member (fluorescent member), and the like. can. The wavelength conversion member is not particularly limited as long as it absorbs light from the semiconductor light emitting element and converts the wavelength into light of a different wavelength. Specifically, nitride-based phosphors, oxynitride-based phosphors, sialon-based phosphors that are mainly activated by lanthanide-based elements such as Eu and Ce, lanthanide-based phosphors such as Eu, and transition metal-based materials such as Mn. Elementally activated alkaline earth halogen apatite phosphors, alkaline earth metal halogen borate phosphors, alkaline earth metal aluminate phosphors, alkaline earth silicates, alkaline earth sulfides, alkaline earth Group thiogallates, alkaline earth silicon nitrides, germanates, or rare earth aluminates and rare earth silicates that are primarily activated by lanthanoid elements such as Ce, or organics that are primarily activated by lanthanoid elements such as Eu and at least one selected from organic complexes and the like. More specifically, (Y, Gd) 3 (Al, Ga) 5 O 12 : Ce, (Ca, Sr, Ba) 2 SiO 4 : Eu, (Ca, Sr) 2 Si 5 N 8 : Eu, ( Ca, Sr)AlSiN 3 :Eu and the like.

[半導体装置の製造方法]
製造工程において、原材料と成形品との間で形や性状が異なることがあるが、同じ名称を使用することもある。例えば、原料として液状のエポキシ樹脂を使用し、加熱して硬化した成形品であっても同じエポキシ樹脂を使用する。製造工程中で名称を変えていくことは発明の内容の説明を複雑にするため、当業者の技術常識を考慮して適宜説明する。
[Method for manufacturing a semiconductor device]
In the manufacturing process, the raw material and the molded product may have different shapes and properties, but the same name may be used. For example, a liquid epoxy resin is used as a raw material, and the same epoxy resin is used even for a molded article cured by heating. Changing names during the manufacturing process complicates the explanation of the content of the invention, so the explanation will be made as appropriate in consideration of the common technical knowledge of those skilled in the art.

本実施形態に係る半導体装置の製造方法は、(1)基板上に一対の配線を形成する工程と、(2)基板上又は一対の配線上に、第1領域を除き、第1レジストをスクリーン印刷する工程と、(3)第1領域における一対の配線上に導電部材を形成する工程と、(4)導電部材を介して一対の配線上に半導体素子を載置する工程と、(5)基板と半導体素子との間にインクジェット方式又はディスペンス方式を使用して第2レジストを塗布し、前記第1領域を被覆する工程と、を有する。さらに(7)半導体素子を封止部材にて被覆する工程を有してもよい。 The method of manufacturing a semiconductor device according to the present embodiment includes (1) forming a pair of wirings on a substrate, and (2) screening a first resist on the substrate or on the pair of wirings except for a first region. (3) forming a conductive member on the pair of wires in the first region; (4) placing a semiconductor element on the pair of wires via the conductive member; and applying a second resist between the substrate and the semiconductor element using an inkjet method or a dispensing method to cover the first region. Furthermore, (7) a step of covering the semiconductor element with a sealing member may be provided.

以下、上記工程を詳述する。 The above steps will be described in detail below.

(1)基板10上に一対の配線20を形成する工程として、図4乃至図6を用いて説明する。図4は、第1実施形態に係る半導体装置の製造工程1を示す概略平面図である。図5は、第1実施形態に係る半導体装置の製造工程1を示す概略拡大平面図である。図6は、第1実施形態に係る半導体装置の製造工程1を示す概略拡大断面図であり、図5のVI-VI線における断面を示す。また、図5乃至図14は、図4の点線部分相当について説明するものである。 (1) The process of forming the pair of wirings 20 on the substrate 10 will be described with reference to FIGS. 4 to 6. FIG. FIG. 4 is a schematic plan view showing the manufacturing process 1 of the semiconductor device according to the first embodiment. FIG. 5 is a schematic enlarged plan view showing the manufacturing process 1 of the semiconductor device according to the first embodiment. FIG. 6 is a schematic enlarged cross-sectional view showing the manufacturing process 1 of the semiconductor device according to the first embodiment, showing a cross section taken along line VI-VI of FIG. 5 to 14 are for explaining the portion corresponding to the dotted line in FIG.

平板状の基板10を準備し、銅等の金属箔を基板10に貼り付け、その後、エッチングレジストでパターン形成を行い、エッチングを行うことが好ましい。また、平板状の基板10を準備し、導電ペーストを基板10上に塗布し、導体層を形成した後、エッチングにより一対の配線20を形成してもよい。金属箔を用いる方が安価であり、短時間に製造することができるからである。例えば、基板上に金属箔を形成した後、フォトレジストを用いて金属箔を部分的に保護した後、エッチングにより不要な金属箔を除去することができる。配線の形成はエッチングの他にインクジェットや印刷等、周知の方法により形成することもできる。 It is preferable to prepare a plate-like substrate 10, attach a metal foil such as copper to the substrate 10, and then form a pattern with an etching resist and perform etching. Alternatively, a flat substrate 10 may be prepared, a conductive paste may be applied on the substrate 10, a conductive layer may be formed, and then the pair of wirings 20 may be formed by etching. This is because the metal foil is cheaper and can be manufactured in a short time. For example, after forming a metal foil on a substrate, after partially protecting the metal foil using a photoresist, unnecessary metal foil can be removed by etching. Wiring can also be formed by well-known methods such as inkjet and printing in addition to etching.

(2)基板10上又は一対の配線20上に、第1領域Aを除き、第1レジスト30をスクリーン印刷する工程として、図7、図8を用いて説明する。図7は、第1実施形態に係る半導体装置の製造工程2を示す概略拡大平面図である。図8は、第1実施形態に係る半導体装置の製造工程2を示す概略拡大断面図であり、図7のVIII-VIII線における断面を示す。 (2) A step of screen-printing the first resist 30 on the substrate 10 or the pair of wirings 20 except for the first region A will be described with reference to FIGS. 7 and 8. FIG. FIG. 7 is a schematic enlarged plan view showing the manufacturing process 2 of the semiconductor device according to the first embodiment. FIG. 8 is a schematic enlarged cross-sectional view showing the manufacturing process 2 of the semiconductor device according to the first embodiment, showing a cross section taken along line VIII-VIII of FIG.

配線20が形成された基板10において、半導体素子50が実装される領域である第1領域Aを除くように第1レジスト30を配置する。例えば、配線20が形成された基板10上に第1領域Aに相当する部分を持つマスクを使用し、第1レジスト30をスクリーン印刷し、マスクを除去した後、第1レジスト30を硬化し、第1レジスト30を形成する。又は配線20が形成された基板10上に第1レジスト30をスクリーン印刷して、第1領域Aに相当する部分を露光して、エッチングを行うことで第1領域Aにある第1レジスト30を除去することで第1レジスト30を形成する。レジストの種類を変えることにより第1領域A以外を露光することにより、第1領域の第1レジストを除去してもよい。 A first resist 30 is arranged on the substrate 10 on which the wiring 20 is formed so as to exclude the first region A where the semiconductor element 50 is mounted. For example, using a mask having a portion corresponding to the first region A on the substrate 10 on which the wiring 20 is formed, the first resist 30 is screen-printed, and after removing the mask, the first resist 30 is cured, A first resist 30 is formed. Alternatively, the first resist 30 is screen-printed on the substrate 10 on which the wiring 20 is formed, the portion corresponding to the first region A is exposed, and etching is performed to remove the first resist 30 in the first region A. By removing, the first resist 30 is formed. The first resist in the first area may be removed by exposing areas other than the first area A by changing the type of resist.

(3)第1領域Aにおける一対の配線20上に導電部材40を形成する工程として、図9、図10を用いて説明する。図9は、第1実施形態に係る半導体装置の製造工程3を示す概略拡大平面図である。図10は、第1実施形態に係る半導体装置の製造工程3を示す概略拡大断面図であり、図9のX-X線における断面を示す。 (3) The step of forming the conductive member 40 on the pair of wirings 20 in the first region A will be described with reference to FIGS. 9 and 10. FIG. FIG. 9 is a schematic enlarged plan view showing the manufacturing process 3 of the semiconductor device according to the first embodiment. FIG. 10 is a schematic enlarged cross-sectional view showing the manufacturing process 3 of the semiconductor device according to the first embodiment, showing a cross section taken along line XX of FIG.

導電部材40を形成する工程は、厚みが0.02mm~1.0mmのメタルマスクを用い、メタルマスクに設けられた複数の孔内に導体ペーストを印刷し、メタルマスクの厚みに相当する0.02mm~1.0mmの厚みの導電部材を形成することが好ましい。また、メタルマスクを用いて導電部材を形成した後、導電部材の上面を研磨して所定の高さを有する導電部材40を形成してもよい。これにより導電部材40の高さを揃えると共に、半導体素子50の実装安定性を向上させることができる。導電部材の上面の研磨により導電部材中に含有される導電粒子が露出され、半導体素子50との接合性を高くすることができる。導電部材は半田を含んだ導電ペーストでも良いし、半田と金属フィラーとを含む樹脂でもよく、融点変動型半田でもよい。導電部材は金属ペーストでもよい。導電部材は、金属フィラー入りの第1熱硬化性樹脂を用いることが好ましい。所定の高さを有する導電部材を簡易に形成することができる。導電部材は、金属フィラー入りの第1熱硬化性樹脂を用いて硬化した後、硬化された第1熱硬化性樹脂の上面を研磨することが好ましい。これにより第1熱硬化性樹脂中の金属フィラーを露出させ、半導体素子50との接合性を高くすることができる。第1熱硬化性樹脂は熱硬化時に形状を保持できるように十分なチキソ性を有するものや熱処理工程において溶融しない金属フィラーを含有させることが好ましい。 In the step of forming the conductive member 40, a metal mask having a thickness of 0.02 mm to 1.0 mm is used, conductive paste is printed in a plurality of holes provided in the metal mask, and a thickness of 0.02 mm corresponding to the thickness of the metal mask is printed. It is preferable to form the conductive member with a thickness of 02 mm to 1.0 mm. Alternatively, after forming the conductive member using a metal mask, the conductive member 40 having a predetermined height may be formed by polishing the upper surface of the conductive member. As a result, the height of the conductive member 40 can be made uniform, and the mounting stability of the semiconductor element 50 can be improved. By polishing the upper surface of the conductive member, the conductive particles contained in the conductive member are exposed, and the bondability with the semiconductor element 50 can be enhanced. The conductive member may be a conductive paste containing solder, a resin containing solder and metal filler, or a variable melting point solder. The conductive member may be a metal paste. It is preferable that the conductive member uses a first thermosetting resin containing a metal filler. A conductive member having a predetermined height can be easily formed. After the conductive member is cured using the first thermosetting resin containing a metal filler, it is preferable to polish the upper surface of the cured first thermosetting resin. As a result, the metal filler in the first thermosetting resin is exposed, and the bondability with the semiconductor element 50 can be enhanced. The first thermosetting resin preferably has sufficient thixotropic properties so that it can retain its shape during thermosetting, and contains a metal filler that does not melt in the heat treatment process.

(4)導電部材40を介して一対の配線20上に半導体素子50を載置する工程として図11、図12を用いて説明する。図11は、第1実施形態に係る半導体装置の製造工程4を示す概略拡大平面図である。図12は、第1実施形態に係る半導体装置の製造工程4を示す概略拡大断面図であり、図11のXII-XII線における断面を示す。 (4) The step of placing the semiconductor element 50 on the pair of wirings 20 via the conductive member 40 will be described with reference to FIGS. 11 and 12. FIG. FIG. 11 is a schematic enlarged plan view showing manufacturing process 4 of the semiconductor device according to the first embodiment. FIG. 12 is a schematic enlarged cross-sectional view showing the manufacturing process 4 of the semiconductor device according to the first embodiment, showing a cross section taken along line XII-XII of FIG.

導電部材40に熱を加え半導体素子50を接合することができる。導電部材40への加熱は半導体素子50を載置する際に加熱してもよく、半導体素子50を載置した後、リフロー工程において加熱してもよい。また、導電部材40に導電性接着剤を配置した後、半導体素子50を載置してもよい。これにより導電部材40の高さを保持したまま半導体素子50を載置することで、基板10又は配線20と半導体素子50との空間を高く保持することができ、第2レジスト60の塗布を容易にすることができる。 The semiconductor element 50 can be bonded by applying heat to the conductive member 40 . The conductive member 40 may be heated when the semiconductor element 50 is placed, or may be heated in the reflow process after the semiconductor element 50 is placed. Alternatively, the semiconductor element 50 may be placed after the conductive adhesive is placed on the conductive member 40 . Accordingly, by placing the semiconductor element 50 while maintaining the height of the conductive member 40, the space between the substrate 10 or the wiring 20 and the semiconductor element 50 can be kept high, and the second resist 60 can be easily applied. can be

(5)基板10と半導体素子50との間にインクジェット方式又はディスペンス方式を使用して第2レジスト60を塗布し、第1領域を被覆する工程として、図13、図14を用いて説明する。図13は、第1実施形態に係る半導体装置の製造工程5を示す概略拡大平面図である。図14は、第1実施形態に係る半導体装置の製造工程5を示す概略拡大断面図であり、図13のXIV-XIV線における断面を示す。 (5) A process of applying the second resist 60 between the substrate 10 and the semiconductor element 50 using an ink jet method or a dispensing method to cover the first region will be described with reference to FIGS. 13 and 14. FIG. FIG. 13 is a schematic enlarged plan view showing manufacturing process 5 of the semiconductor device according to the first embodiment. FIG. 14 is a schematic enlarged cross-sectional view showing the manufacturing process 5 of the semiconductor device according to the first embodiment, showing a cross section taken along line XIV-XIV in FIG.

基板10と半導体素子50との間にインクジェット方式又はディスペンス方式を使用して第2レジスト60を塗布し、第1領域Aを被覆する。これにより簡易に第1領域Aを第2レジスト60で被覆することができる。ディスペンス方式の方が、インクジェット方式に比べて白色フィラーの濃度を高くすることができるため、より好ましい。 A second resist 60 is applied between the substrate 10 and the semiconductor element 50 using an inkjet method or a dispensing method to cover the first region A. As shown in FIG. Thereby, the first region A can be easily covered with the second resist 60 . The dispense method is more preferable than the inkjet method because it can increase the concentration of the white filler.

インクジェット方式もディスペンス方式もともに樹脂の流動性を要するため、フィラーの濃度を適宜調整することが好ましい。 Since both the ink-jet method and the dispensing method require fluidity of the resin, it is preferable to appropriately adjust the concentration of the filler.

従来のアンダーフィルにおいては滴下により半導体素子の直下に配置するためアンダーフィルに流動性が求められ、低粘度であることが必要となる。そのため、アンダーフィルに酸化チタンを高濃度に充填することができない。酸化チタンを高濃度にすると粘度が上がり、滴下しても半導体素子の直下に浸透しなくなるためである。それに対し、第2レジストをインクジェット方式又はディスペンス方式にて塗布する方法では、高濃度の酸化チタン入り樹脂を用いることができるため、反射率を高くすることができる。また、インクジェット方式又はディスペンス方式においては所定の噴霧圧力がかかるため、半導体素子の直下に第2レジストの樹脂が浸透しやすい。また、インクジェット方式又はディスペンス方式は基板に対して所定の角度、例えば、10度~80度、好ましくは30度~60度の角度を設けることで、半導体素子の直下に第2レジストを設けやすくなる。なお、半導体素子の一辺側からインクジェット方式又はディスペンス方式にて塗布した第2レジストが、半導体素子の他の辺側にはみ出して塗布されたとしても、第1領域が所定の大きさを持つため、反射率等には影響を与えない。また、インクジェット方式又はディスペンス方式による第2レジストの塗布は、滴下よりも位置精度が極めて高いため、第1領域への塗布を簡易に正確に行うことができる。また、第2レジストの外縁の剥離を抑制することができる。つまり、第2レジストの作成時においてマスクを使用しないため、マスク剥離時のレジストの剥がれを考慮しなくてよいためである。またマスク剥離時に第2レジストを持ち上げる可能性があるが、インクジェット方式又はディスペンス方式の塗布においては第2レジストを持ち上げることがないため、第2レジストの剥離を低減することができる。第2レジストのインクジェット方式又はディスペンス方式による塗布においては第2レジストの外縁は表面張力により丸みを帯びている。 In the conventional underfill, fluidity is required for the underfill because the underfill is arranged directly under the semiconductor element by dripping, and it is necessary to have a low viscosity. Therefore, the underfill cannot be filled with titanium oxide at a high concentration. This is because if the concentration of titanium oxide is increased, the viscosity increases, and even if it is dripped, it will not permeate directly under the semiconductor element. On the other hand, in the method of applying the second resist by an ink jet method or a dispensing method, a high-concentration titanium oxide-containing resin can be used, so that the reflectance can be increased. In addition, since a predetermined spray pressure is applied in the ink jet method or the dispensing method, the resin of the second resist easily permeates directly under the semiconductor element. In addition, in the ink jet method or the dispensing method, by providing a predetermined angle with respect to the substrate, for example, an angle of 10 degrees to 80 degrees, preferably 30 degrees to 60 degrees, it becomes easy to provide the second resist immediately below the semiconductor element. . Even if the second resist applied from one side of the semiconductor element by the ink jet method or the dispensing method protrudes from the other side of the semiconductor element, the first area has a predetermined size. It does not affect the reflectance or the like. In addition, since the application of the second resist by the ink jet method or the dispensing method has extremely high positional accuracy compared to dropping, the application to the first region can be performed easily and accurately. Moreover, peeling of the outer edge of the second resist can be suppressed. In other words, since no mask is used when forming the second resist, it is not necessary to consider peeling of the resist when removing the mask. In addition, although the second resist may be lifted when the mask is peeled off, the second resist is not lifted in coating by the ink jet method or the dispensing method, so peeling of the second resist can be reduced. In the application of the second resist by the inkjet method or the dispensing method, the outer edge of the second resist is rounded due to surface tension.

第2レジスト60を塗布する工程は、白色フィラー入りの第2熱硬化性樹脂を用いることが好ましい。これにより反射率を高めることができるからである。 The step of applying the second resist 60 preferably uses a second thermosetting resin containing a white filler. This is because the reflectance can be increased thereby.

第2レジスト60をインクジェット方式又はディスペンス方式により塗布することにより、第2レジスト60が半導体素子50の直下の基板10や配線20に塗布されるだけでなく、半導体素子50の下面にも付着することにより半導体素子50から基板10への伝熱も容易に行うことができる。また、第2レジスト60のインクジェット方式又はディスペンス方式の塗布により、半導体素子50の直下に含まれる空気層を簡易に除去することができる。 By applying the second resist 60 by an ink jet method or a dispensing method, the second resist 60 is not only applied to the substrate 10 and the wiring 20 immediately below the semiconductor element 50, but also adheres to the lower surface of the semiconductor element 50. Therefore, heat can be easily transferred from the semiconductor element 50 to the substrate 10 . Further, the air layer contained directly under the semiconductor element 50 can be easily removed by applying the second resist 60 by an inkjet method or a dispensing method.

第2レジスト60のインクジェット方式又はディスペンス方式の塗布において、半導体素子50の側面を覆うことなく半導体素子50の下面に第2レジスト60を配置することができる。半導体素子50の側面に第2レジスト60を配置しないことで、第2レジスト60に遮られる半導体素子50の側面からの光を有効に活用することができる。 In the application of the second resist 60 by the inkjet method or the dispensing method, the second resist 60 can be arranged on the lower surface of the semiconductor element 50 without covering the side surface of the semiconductor element 50 . By not arranging the second resist 60 on the side surface of the semiconductor element 50, the light from the side surface of the semiconductor element 50 blocked by the second resist 60 can be effectively utilized.

(6)半導体素子50を封止部材70にて被覆する工程として、図2、図3を用いて説明する。 (6) The step of covering the semiconductor element 50 with the sealing member 70 will be described with reference to FIGS. 2 and 3. FIG.

封止部材70は、レンズ状にポッティングや金型で成形することができる。 The sealing member 70 can be molded into a lens shape by potting or molding.

以上のような工程により半導体装置を簡易に製造することができる。 A semiconductor device can be easily manufactured by the above steps.

本実施形態に係る半導体装置は、各種表示装置、照明器具、ディスプレイ、液晶ディスプレイのバックライト光源、さらには、デジタルビデオカメラ、ファクシミリ、コピー機、スキャナ等における画像読取装置、プロジェクタ装置、などにも利用することができる。 The semiconductor device according to this embodiment can be used in various display devices, lighting fixtures, displays, backlight sources for liquid crystal displays, image reading devices in digital video cameras, facsimiles, copiers, scanners, etc., projector devices, and the like. can be used.

10 基板
20 配線
30 第1レジスト
40 導電部材
50 半導体素子
60 第2レジスト
70 封止部材
10 substrate 20 wiring 30 first resist 40 conductive member 50 semiconductor element 60 second resist 70 sealing member

Claims (12)

基板上に一対の配線を形成する工程と、
前記基板上又は前記一対の配線上に、第1領域を除き、第1レジストをスクリーン印刷する工程と、
前記第1領域における前記一対の配線上に導電部材を形成する工程と、
前記導電部材を介して前記一対の配線上に半導体素子を載置する工程と、
前記基板と前記半導体素子との間にインクジェット方式又はディスペンス方式を使用して、前記基板上に第2レジストを塗布し、前記第1領域を被覆する工程と、
を有し、
前記第2レジストを塗布する工程において、前記第2レジストは、前記半導体素子の側面を覆うことなく、前記半導体素子の下面に配置されている、半導体装置の製造方法。
a step of forming a pair of wiring on a substrate;
a step of screen-printing a first resist on the substrate or on the pair of wirings, excluding a first region;
forming a conductive member on the pair of wirings in the first region;
placing a semiconductor element on the pair of wirings via the conductive member;
applying a second resist on the substrate using an inkjet method or a dispensing method between the substrate and the semiconductor element to cover the first region;
has
In the step of applying the second resist, the second resist is arranged on the lower surface of the semiconductor element without covering the side surface of the semiconductor element.
前記導電部材を形成する工程は、厚みが0.02mm~1.0mmのメタルマスクを用い、前記メタルマスクに設けられた複数の孔内に導体ペーストを印刷し、0.02mm~1.0mmの厚みの前記導電部材を形成する請求項1に記載の半導体装置の製造方法。 In the step of forming the conductive member, a metal mask having a thickness of 0.02 mm to 1.0 mm is used, a conductive paste is printed in a plurality of holes provided in the metal mask, and a thickness of 0.02 mm to 1.0 mm. 2. The method of manufacturing a semiconductor device according to claim 1, wherein said conductive member having a thickness is formed. 前記導電部材を形成する工程は、金属フィラー入りの第1熱硬化性樹脂を用いる請求項1又は2に記載の半導体装置の製造方法。 3. The method of manufacturing a semiconductor device according to claim 1, wherein the step of forming the conductive member uses a first thermosetting resin containing a metal filler. 前記導電部材を形成する工程は、金属フィラー入りの第1熱硬化性樹脂を用いて硬化した後、硬化された前記第1熱硬化性樹脂の上面を研磨する請求項1又は2に記載の半導体装置の製造方法。 3. The semiconductor according to claim 1 or 2, wherein the step of forming the conductive member includes polishing a top surface of the cured first thermosetting resin after curing using the first thermosetting resin containing a metal filler. Method of manufacturing the device. 前記一対の配線を形成する工程は、導体層を形成した後、エッチングする請求項1乃至4のいずれか一項に記載の半導体装置の製造方法。 5. The method of manufacturing a semiconductor device according to claim 1, wherein the step of forming the pair of wirings includes etching after forming a conductor layer. 前記半導体素子を載置する工程は、前記導電部材に導電性接着剤を配置した後、前記半導体素子を載置する請求項1乃至5のいずれか一項に記載の半導体装置の製造方法。 6. The method of manufacturing a semiconductor device according to claim 1, wherein the step of placing the semiconductor element places the semiconductor element after placing a conductive adhesive on the conductive member. 前記第2レジストを塗布する工程は、白色フィラー入りの第2熱硬化性樹脂を用いる請求項1乃至6のいずれか一項に記載の半導体装置の製造方法。 7. The method of manufacturing a semiconductor device according to claim 1, wherein the step of applying the second resist uses a second thermosetting resin containing a white filler. 前記半導体素子は、半導体発光素子である請求項1乃至7のいずれか一項に記載の半導体装置の製造方法。 8. The method of manufacturing a semiconductor device according to claim 1, wherein said semiconductor element is a semiconductor light emitting element. 前記第2レジストを塗布する工程において、前記白色フィラーの濃度は3重量%以上50重量%以下である、請求項7に記載の半導体装置の製造方法。 8. The method of manufacturing a semiconductor device according to claim 7, wherein in the step of applying said second resist, said white filler has a concentration of 3% by weight or more and 50% by weight or less. 前記第1レジストは、前記白色フィラーを含み、
前記第2レジストは、前記第1レジストよりも前記白色フィラーの含有量が高濃度である、請求項7に記載の半導体装置の製造方法。
The first resist contains the white filler,
8. The method of manufacturing a semiconductor device according to claim 7, wherein said second resist has a higher concentration of said white filler than said first resist.
前記導電部材は、前記一対の配線上複数配置されており、前記複数の導電部材の高さは一定である、請求項1乃至請求項10のいずれか一項に記載の半導体装置の製造方法。 11. The method of manufacturing a semiconductor device according to claim 1, wherein a plurality of said conductive members are arranged on said pair of wirings, and said plurality of conductive members have a constant height. 前記第1領域は、前記半導体素子上面の大きさよりも大きく、
前記第2レジストを塗布する工程において、前記第2レジストの外縁は、表面張力により前記半導体素子の下面と前記第1レジストとの間が丸みを帯びている、請求項1乃至請求項11のいずれか一項に記載の半導体装置の製造方法。
The first region is larger than the upper surface of the semiconductor element,
12. The step of applying the second resist according to any one of claims 1 to 11, wherein the outer edge of the second resist is rounded between the lower surface of the semiconductor element and the first resist due to surface tension. 1. A method of manufacturing a semiconductor device according to claim 1.
JP2017190752A 2017-09-29 2017-09-29 Semiconductor device manufacturing method Active JP7148780B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017190752A JP7148780B2 (en) 2017-09-29 2017-09-29 Semiconductor device manufacturing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017190752A JP7148780B2 (en) 2017-09-29 2017-09-29 Semiconductor device manufacturing method

Publications (2)

Publication Number Publication Date
JP2019067878A JP2019067878A (en) 2019-04-25
JP7148780B2 true JP7148780B2 (en) 2022-10-06

Family

ID=66338488

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017190752A Active JP7148780B2 (en) 2017-09-29 2017-09-29 Semiconductor device manufacturing method

Country Status (1)

Country Link
JP (1) JP7148780B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7364858B2 (en) * 2019-06-13 2023-10-19 日亜化学工業株式会社 light emitting device

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002373967A (en) 2001-06-14 2002-12-26 Sharp Corp Semiconductor device and method for manufacturing the same
JP2006302929A (en) 2005-04-15 2006-11-02 Matsushita Electric Ind Co Ltd Salient electrode for connecting electronic component, electronic component packaging body using the same, and manufacturing method of salient electrode and electronic component packaging body
US20080061312A1 (en) 2006-09-12 2008-03-13 Gelcore Llc Underfill for light emitting device
JP2014022581A (en) 2012-07-19 2014-02-03 Nichia Chem Ind Ltd Light emitting device, and method of manufacturing the same
JP2014067805A (en) 2012-09-25 2014-04-17 Nichia Chem Ind Ltd Removal method of sealing member of light emitting device and light emitting device with removable sealing member
JP2014093311A (en) 2012-10-31 2014-05-19 Nichia Chem Ind Ltd Light-emitting device and manufacturing method thereof
JP2014103262A (en) 2012-11-20 2014-06-05 Nichia Chem Ind Ltd Method of manufacturing light-emitting device, mounting board, and light-emitting device
JP2016051798A (en) 2014-08-29 2016-04-11 大日本印刷株式会社 Method of manufacturing mounting board and mounting board
JP2017059790A (en) 2015-09-18 2017-03-23 東芝ライテック株式会社 Light emitting module

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014022561A (en) * 2012-07-18 2014-02-03 Sony Corp Solid-state imaging device and electronic apparatus

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002373967A (en) 2001-06-14 2002-12-26 Sharp Corp Semiconductor device and method for manufacturing the same
JP2006302929A (en) 2005-04-15 2006-11-02 Matsushita Electric Ind Co Ltd Salient electrode for connecting electronic component, electronic component packaging body using the same, and manufacturing method of salient electrode and electronic component packaging body
US20080061312A1 (en) 2006-09-12 2008-03-13 Gelcore Llc Underfill for light emitting device
JP2014022581A (en) 2012-07-19 2014-02-03 Nichia Chem Ind Ltd Light emitting device, and method of manufacturing the same
JP2014067805A (en) 2012-09-25 2014-04-17 Nichia Chem Ind Ltd Removal method of sealing member of light emitting device and light emitting device with removable sealing member
JP2014093311A (en) 2012-10-31 2014-05-19 Nichia Chem Ind Ltd Light-emitting device and manufacturing method thereof
JP2014103262A (en) 2012-11-20 2014-06-05 Nichia Chem Ind Ltd Method of manufacturing light-emitting device, mounting board, and light-emitting device
JP2016051798A (en) 2014-08-29 2016-04-11 大日本印刷株式会社 Method of manufacturing mounting board and mounting board
JP2017059790A (en) 2015-09-18 2017-03-23 東芝ライテック株式会社 Light emitting module

Also Published As

Publication number Publication date
JP2019067878A (en) 2019-04-25

Similar Documents

Publication Publication Date Title
JP4139634B2 (en) LED lighting device and manufacturing method thereof
US7745844B2 (en) Light-emitting diode package and manufacturing method thereof
JP4747726B2 (en) Light emitting device
EP2658001B1 (en) Light emitting device and method for producing the same
WO2012002580A1 (en) Led light source device and method for manufacturing same
JP5648422B2 (en) Light emitting device and manufacturing method thereof
WO2013011628A1 (en) Light emitting device and method for manufacturing same
US20120250326A1 (en) Luminous-Body Flexible Board and Luminous Device
JP2012099544A (en) Manufacturing method of light-emitting apparatus
US10535794B2 (en) Method for manufacturing light emitting device using a releasable base material
TWI360238B (en) Photoelectric device
JP2012113919A (en) Lighting device
JP2007294506A (en) Heat dissipation substrate and its manufacturing method, and light emitting module using same, and indicating device
JP4617761B2 (en) Method for manufacturing light emitting device
JP6168096B2 (en) LIGHT EMITTING DEVICE, PACKAGE AND METHOD FOR MANUFACTURING THE SAME
JP2016122693A (en) Light emission device
JP7148780B2 (en) Semiconductor device manufacturing method
JP2023010799A (en) Light-emitting module and manufacturing method therefor
JP2015092622A (en) Light-emitting device
JP2015005625A (en) Method for manufacturing light-emitting device and light-emitting device
JP2018032748A (en) Light-emitting device, illumination apparatus and manufacturing method of light-emitting device
JP5229115B2 (en) Light emitting device
JP6597135B2 (en) Light emitting device
JP7335518B2 (en) Method for manufacturing light emitting device
JP7185157B2 (en) Light-emitting module and method for manufacturing light-emitting module

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20200903

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20210924

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20211005

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20211202

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220329

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20220518

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20220823

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20220905

R151 Written notification of patent or utility model registration

Ref document number: 7148780

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151