JP7105848B2 - ブルートゥース回路内のクロック更新の手間を低減可能なマルチ構成要員型ブルートゥース装置におけるブルートゥース副回路 - Google Patents
ブルートゥース回路内のクロック更新の手間を低減可能なマルチ構成要員型ブルートゥース装置におけるブルートゥース副回路 Download PDFInfo
- Publication number
- JP7105848B2 JP7105848B2 JP2020183919A JP2020183919A JP7105848B2 JP 7105848 B2 JP7105848 B2 JP 7105848B2 JP 2020183919 A JP2020183919 A JP 2020183919A JP 2020183919 A JP2020183919 A JP 2020183919A JP 7105848 B2 JP7105848 B2 JP 7105848B2
- Authority
- JP
- Japan
- Prior art keywords
- bluetooth
- circuit
- clk
- clock
- master clock
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004891 communication Methods 0.000 claims description 75
- 230000001360 synchronised effect Effects 0.000 claims description 26
- 238000000034 method Methods 0.000 claims description 18
- 230000005540 biological transmission Effects 0.000 claims description 11
- 238000010586 diagram Methods 0.000 description 4
- 230000003750 conditioning effect Effects 0.000 description 2
- 230000008034 disappearance Effects 0.000 description 2
- 230000020169 heat generation Effects 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 2
- 239000000470 constituent Substances 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/027—Speed or phase control by the received code signals, the signals containing no special synchronisation information extracting the synchronising or clock signal from the received signal spectrum, e.g. by using a resonant or bandpass circuit
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W56/00—Synchronisation arrangements
- H04W56/001—Synchronization between nodes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B5/00—Near-field transmission systems, e.g. inductive or capacitive transmission systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B5/00—Near-field transmission systems, e.g. inductive or capacitive transmission systems
- H04B5/70—Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes
- H04B5/72—Near-field transmission systems, e.g. inductive or capacitive transmission systems specially adapted for specific purposes for local intradevice communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/0008—Synchronisation information channels, e.g. clock distribution lines
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W4/00—Services specially adapted for wireless communication networks; Facilities therefor
- H04W4/80—Services using short range communication, e.g. near-field communication [NFC], radio-frequency identification [RFID] or low energy communication
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W84/00—Network topologies
- H04W84/18—Self-organising networks, e.g. ad-hoc networks or sensor networks
- H04W84/20—Master-slave selection or change arrangements
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Mobile Radio Communication Systems (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Description
102 ソースブルートゥース装置(source Bluetooth device)
110 ブルートゥース主回路(main Bluetooth circuit)
111 第1ブルートゥース通信回路(first Bluetooth communication circuit)
113 第1パケット分析回路(first packet parsing circuit)
115 第1クロック調整回路(first clock adjusting circuit)
117 第1制御回路(first control circuit)
120 ブルートゥース副回路(auxiliary Bluetooth circuit)
121 第2ブルートゥース通信回路(second Bluetooth communication circuit)
123 第2パケット分析回路(second packet parsing circuit)
125 第2クロック調整回路(second clock adjusting circuit)
127 第2制御回路(second control circuit)
202~224、402~412、506~512 動作ステップ(operation)
310 第1ブルートゥースピコネット(first piconet)
320 第2ブルートゥースピコネット(second piconet)
Claims (6)
- 第1ブルートゥースピコネット(310)上のマスター装置(master)として動作するソースブルートゥース装置(102)とデータ伝送を行いブルートゥース主回路(110)およびブルートゥース副回路(120)を含むマルチ構成要員型ブルートゥース装置(100)における、ブルートゥース副回路(120)であって、
前記ブルートゥース主回路(110)は、前記第1ブルートゥースピコネット(310)上のスレーブ装置(slave)として動作し且つ第2ブルートゥースピコネット(320)上のマスター装置として動作し、
前記ブルートゥース主回路(110)は、前記ソースブルートゥース装置(102)によって生成された第1マスタークロックに基づき、周波数が実質的に前記第1マスタークロック(CLK_P1M)と同様で且つ位相が実質的に前記第1マスタークロック(CLK_P1M)に一致した、第1スレーブクロック(CLK_P1S1)および第2マスタークロック(CLK_P2M)を生成し、
前記ブルートゥース副回路は、
第2ブルートゥース通信回路(121)と、
前記第2ブルートゥース通信回路(121)にて受信されたパケットを分析する第2パケット分析回路(123)と、
第2クロック調整回路(125)と、
前記第2ブルートゥース通信回路(121)、前記第2パケット分析回路(123)および前記第2クロック調整回路(125)に結合的に接続している第2制御回路(127)であって、前記ブルートゥース副回路(120)が前記第2ブルートゥースピコネット(320)上のスレーブ装置として動作するよう、前記ブルートゥース副回路(120)を制御する、第2制御回路(127)と、を含み、
前記第2制御回路(127)は、さらに、
前記第2マスタークロック(CLK_P2M)に共に同期した第2スレーブクロック(CLK_P2S1)および第3スレーブクロック(CLK_P1S2)が前記第2クロック調整回路(125)から生成されるよう、前記第2クロック調整回路(125)を前記第2マスタークロック(CLK_P2M)のデータに基づいて制御する処理と、
前記第2ブルートゥース通信回路(121)が前記第3スレーブクロック(CLK_P1S2)に基づいて動作して前記第1ブルートゥースピコネット(310)上の、前記ソースブルートゥース装置(102)から送信されたブルートゥースパケットを傍受するよう、前記第2ブルートゥース通信回路(121)を制御する処理と、
を行い、
前記ブルートゥース副回路(120)と前記ブルートゥース主回路(110)との間のブルートゥース無線信号環境の変化を検知する処理と、
前記ブルートゥース副回路(120)と前記ブルートゥース主回路(110)との間のブルートゥース無線信号環境が悪化した場合には、前記第2スレーブクロック(CLK_P2S1)の位相が前記第2クロック調整回路(125)によって校正されて当該校正後の第2スレーブクロック(CLK_P2S1)の位相と、現在に前記ブルートゥース主回路(110)によって生成された前記第2マスタークロック(CLK_P2M)の位相と、が実質一致となるよう、前記第2クロック調整回路(125)を、現在に前記ソースブルートゥース装置(102)によって生成された前記第1マスタークロック(CLK_P1M)のデータに基づいて制御する処理と、
を行う、ブルートゥース副回路(120)。 - 前記第2ブルートゥース通信回路(121)は、前記ブルートゥース主回路(110)によって生成されて前記第2マスタークロック(CLK_P2M)のデータを含む第2ピコネットパケットを受信し、
前記第2パケット分析回路(123)は、前記第2ピコネットパケットの中から前記第2マスタークロック(CLK_P2M)のデータを取得する、
請求項1に記載のブルートゥース副回路(120)。 - 前記第2制御回路(127)は、周波数が実質的に前記第2マスタークロック(CLK_P2M)と同様で且つ位相が実質的に前記第2マスタークロック(CLK_P2M)に一致した前記第2スレーブクロック(CLK_P2S1)と、周波数が実質的に前記第1マスタークロック(CLK_P1M)と同様で且つ位相が実質的に前記第1マスタークロック(CLK_P1M)に一致した前記第3スレーブクロック(CLK_P1S2)と、が前記第2クロック調整回路(125)から生成されるよう、前記第2クロック調整回路(125)を前記第2マスタークロック(CLK_P2M)のデータに基づいて制御する、
請求項2に記載のブルートゥース副回路(120)。 - さらに、前記第2制御回路(127)は、前記第2ブルートゥース通信回路(121)が前記第2スレーブクロック(CLK_P2S1)に基づいて動作して前記第2ブルートゥースピコネット(320)上で前記ブルートゥース主回路(110)とブルートゥースパケット伝送処理を行うよう、前記第2ブルートゥース通信回路(121)を制御する、請求項1に記載のブルートゥース副回路(120)。
- さらに、前記第2制御回路(127)は、前記第3スレーブクロック(CLK_P1S2)の位相が前記第2クロック調整回路(125)によって校正されて当該校正後の第3スレーブクロック(CLK_P1S2)の位相と、現在に前記ソースブルートゥース装置(102)によって生成された前記第1マスタークロック(CLK_P1M)の位相と、が実質一致となるよう、前記第2クロック調整回路(125)を、現在に前記ブルートゥース主回路(110)によって生成された前記第2マスタークロック(CLK_P2M)のデータに基づいて制御する、
請求項4に記載のブルートゥース副回路(120)。 - 第1ブルートゥースピコネット(310)上のマスター装置(master)として動作するソースブルートゥース装置(102)とデータ伝送を行いブルートゥース主回路(110)およびブルートゥース副回路(120)を含むマルチ構成要員型ブルートゥース装置(100)における、ブルートゥース副回路(120)であって、
前記ブルートゥース主回路(110)は、前記第1ブルートゥースピコネット(310)上のスレーブ装置(slave)として動作し且つ第2ブルートゥースピコネット(320)上のマスター装置として動作し、
前記ブルートゥース主回路(110)は、前記ソースブルートゥース装置(102)によって生成された第1マスタークロックに基づき、周波数が実質的に前記第1マスタークロック(CLK_P1M)と同様で且つ位相が実質的に前記第1マスタークロック(CLK_P1M)に一致した、第1スレーブクロック(CLK_P1S1)および第2マスタークロック(CLK_P2M)を生成し、
前記ブルートゥース副回路は、
第2ブルートゥース通信回路(121)と、
前記第2ブルートゥース通信回路(121)にて受信されたパケットを分析する第2パケット分析回路(123)と、
第2クロック調整回路(125)と、
前記第2ブルートゥース通信回路(121)、前記第2パケット分析回路(123)および前記第2クロック調整回路(125)に結合的に接続している第2制御回路(127)であって、前記ブルートゥース副回路(120)が前記第2ブルートゥースピコネット(320)上のスレーブ装置として動作するよう、前記ブルートゥース副回路(120)を制御する、第2制御回路(127)と、を含み、
前記第2制御回路(127)は、さらに、
前記第2マスタークロック(CLK_P2M)に共に同期した第2スレーブクロック(CLK_P2S1)および第3スレーブクロック(CLK_P1S2)が前記第2クロック調整回路(125)から生成されるよう、前記第2クロック調整回路(125)を前記第2マスタークロック(CLK_P2M)のデータに基づいて制御する処理と、
前記第2ブルートゥース通信回路(121)が前記第3スレーブクロック(CLK_P1S2)に基づいて動作して前記第1ブルートゥースピコネット(310)上の、前記ソースブルートゥース装置(102)から送信されたブルートゥースパケットを傍受するよう、前記第2ブルートゥース通信回路(121)を制御する処理と、
を行い、
前記ブルートゥース副回路(120)と前記ソースブルートゥース装置(102)との間のブルートゥース無線信号環境の変化を検知する処理と、
前記ブルートゥース副回路(120)と前記ソースブルートゥース装置(102)との間のブルートゥース無線信号環境が悪化した場合には、前記第3スレーブクロック(CLK_P1S2)の位相が前記第2クロック調整回路(125)によって校正されて当該校正後の第3スレーブクロック(CLK_P1S2)の位相と、現在に前記ソースブルートゥース装置(102)によって生成された前記第1マスタークロック(CLK_P1M)の位相と、が実質一致となるよう、前記第2クロック調整回路(125)を、現在に前記ブルートゥース主回路(110)によって生成された前記第2マスタークロック(CLK_P2M)のデータに基づいて制御する処理と、
を行う、ブルートゥース副回路(120)。
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201962930567P | 2019-11-05 | 2019-11-05 | |
US62/930,567 | 2019-11-05 | ||
TW109133958A TWI727897B (zh) | 2019-11-05 | 2020-09-29 | 可降低藍牙電路內部時脈更新複雜度的多成員藍牙裝置中的副藍牙電路 |
TW109133958 | 2020-09-29 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021078117A JP2021078117A (ja) | 2021-05-20 |
JP7105848B2 true JP7105848B2 (ja) | 2022-07-25 |
Family
ID=75686386
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020183919A Active JP7105848B2 (ja) | 2019-11-05 | 2020-11-02 | ブルートゥース回路内のクロック更新の手間を低減可能なマルチ構成要員型ブルートゥース装置におけるブルートゥース副回路 |
Country Status (3)
Country | Link |
---|---|
US (2) | US11457421B2 (ja) |
JP (1) | JP7105848B2 (ja) |
KR (1) | KR102433696B1 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11405880B2 (en) * | 2019-11-05 | 2022-08-02 | Realtek Semiconductor Corp. | Main Bluetooth circuit and auxiliary Bluetooth circuit of multi-member Bluetooth device capable of synchronizing audio playback between different Bluetooth circuits |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002152212A (ja) | 2000-09-01 | 2002-05-24 | Toshiba Corp | 放送型サービスシステム及びその通信方法 |
JP2009153070A (ja) | 2007-12-21 | 2009-07-09 | Toshiba Corp | 無線通信装置及び無線通信方法 |
US20180006798A1 (en) | 2016-06-30 | 2018-01-04 | Imagination Technologies Limited | Master Synchronisation |
WO2019051089A2 (en) | 2017-09-06 | 2019-03-14 | Texas Instruments Incorporated | TIME SYNCHRONIZATION OF BLUETOOTH MULTIMEDIA DEVICES |
US20190274024A1 (en) | 2017-11-09 | 2019-09-05 | Pixart Imaging Inc. | Wireless bluetooth communication mechanism capable of effectively reducing number of audio packet retransmission |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6904110B2 (en) | 1997-07-31 | 2005-06-07 | Francois Trans | Channel equalization system and method |
US8102836B2 (en) * | 2007-05-23 | 2012-01-24 | Broadcom Corporation | Synchronization of a split audio, video, or other data stream with separate sinks |
US8320410B2 (en) | 2007-05-23 | 2012-11-27 | Broadcom Corporation | Synchronization of media data streams with separate sinks using a relay |
US8045670B2 (en) | 2007-06-22 | 2011-10-25 | Texas Instruments Incorporated | Interpolative all-digital phase locked loop |
US8768252B2 (en) * | 2010-09-02 | 2014-07-01 | Apple Inc. | Un-tethered wireless audio system |
TWI545971B (zh) | 2014-10-03 | 2016-08-11 | 絡達科技股份有限公司 | 藍牙發聲裝置的音頻同步方法 |
WO2016203877A1 (ja) * | 2015-06-15 | 2016-12-22 | ソニー株式会社 | 通信装置、通信方法、プログラム、及び通信システム |
US10433057B2 (en) | 2017-10-23 | 2019-10-01 | Bose Corporation | Wireless audio synchronization |
CN110380759B (zh) * | 2018-04-13 | 2022-02-25 | 瑞昱半导体股份有限公司 | 用于多成员蓝牙装置中的副蓝牙电路 |
TWI659638B (zh) * | 2018-04-13 | 2019-05-11 | 瑞昱半導體股份有限公司 | 可維持與遠端藍牙裝置之間的藍牙信號品質的多成員藍牙網路以及相關的主藍牙電路與副藍牙電路 |
EP3644661B1 (en) * | 2018-10-26 | 2022-08-17 | Google LLC | A synchronization method for synchronizing clocks of a bluetooth device |
US20210136551A1 (en) * | 2019-11-05 | 2021-05-06 | Realtek Semiconductor Corp. | Multi-member bluetooth device capable of synchronizing audio playback between different bluetooth circuits |
US20210136711A1 (en) * | 2019-11-05 | 2021-05-06 | Realtek Semiconductor Corp. | Multi-member bluetooth device capable of reducing complexity of updating internal clock of bluetooth circuit |
US11405880B2 (en) * | 2019-11-05 | 2022-08-02 | Realtek Semiconductor Corp. | Main Bluetooth circuit and auxiliary Bluetooth circuit of multi-member Bluetooth device capable of synchronizing audio playback between different Bluetooth circuits |
-
2020
- 2020-10-27 US US17/081,591 patent/US11457421B2/en active Active
- 2020-11-02 JP JP2020183919A patent/JP7105848B2/ja active Active
- 2020-11-04 KR KR1020200145884A patent/KR102433696B1/ko active IP Right Grant
-
2022
- 2022-08-17 US US17/889,949 patent/US11770784B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002152212A (ja) | 2000-09-01 | 2002-05-24 | Toshiba Corp | 放送型サービスシステム及びその通信方法 |
JP2009153070A (ja) | 2007-12-21 | 2009-07-09 | Toshiba Corp | 無線通信装置及び無線通信方法 |
US20180006798A1 (en) | 2016-06-30 | 2018-01-04 | Imagination Technologies Limited | Master Synchronisation |
WO2019051089A2 (en) | 2017-09-06 | 2019-03-14 | Texas Instruments Incorporated | TIME SYNCHRONIZATION OF BLUETOOTH MULTIMEDIA DEVICES |
US20190274024A1 (en) | 2017-11-09 | 2019-09-05 | Pixart Imaging Inc. | Wireless bluetooth communication mechanism capable of effectively reducing number of audio packet retransmission |
Also Published As
Publication number | Publication date |
---|---|
US20220394641A1 (en) | 2022-12-08 |
US20210136704A1 (en) | 2021-05-06 |
US11457421B2 (en) | 2022-09-27 |
US11770784B2 (en) | 2023-09-26 |
JP2021078117A (ja) | 2021-05-20 |
KR20210055010A (ko) | 2021-05-14 |
KR102433696B1 (ko) | 2022-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10782730B2 (en) | Synchronisation of hardware clock using software clock synchronisation error | |
JP7096310B2 (ja) | ブルートゥース回路内のクロック更新の手間を低減可能なマルチ構成要員型ブルートゥース装置 | |
JP7105848B2 (ja) | ブルートゥース回路内のクロック更新の手間を低減可能なマルチ構成要員型ブルートゥース装置におけるブルートゥース副回路 | |
JP7087042B2 (ja) | 異なるブルートゥース回路によるオーディオ再生を同期させ続けることが可能なマルチ構成要員型ブルートゥース装置 | |
CN112788736B (zh) | 可降低时钟更新复杂度的多成员蓝牙装置中的副蓝牙电路 | |
JP7105849B2 (ja) | 異なるブルートゥース回路によるオーディオ再生を同期させ続けることが可能なマルチ構成要員型ブルートゥース装置における、ブルートゥース主回路およびブルートゥース副回路 | |
Anwar et al. | Precision time protocol over LR-WPAN and 6LoWPAN | |
US20240231417A9 (en) | Timing synchronization system with error measurement | |
US9026834B2 (en) | Communication entity with timing generator coupled via a digital protocol to sample-driven further communication entity | |
CN116528347A (zh) | 时钟同步方法、开放式无线单元及无线电接入网结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20201102 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20211008 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20211124 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220216 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220628 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220712 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7105848 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |