JP7071005B2 - インタフェース回路、装置、方法及びプログラム - Google Patents
インタフェース回路、装置、方法及びプログラム Download PDFInfo
- Publication number
- JP7071005B2 JP7071005B2 JP2020093264A JP2020093264A JP7071005B2 JP 7071005 B2 JP7071005 B2 JP 7071005B2 JP 2020093264 A JP2020093264 A JP 2020093264A JP 2020093264 A JP2020093264 A JP 2020093264A JP 7071005 B2 JP7071005 B2 JP 7071005B2
- Authority
- JP
- Japan
- Prior art keywords
- terminal
- connection
- voltage value
- host device
- connector
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Information Transfer Systems (AREA)
Description
その一方で、スクリューネジを1つだけ有するコネクタも存在する。このような構造のコネクタをホスト機器やデバイス機器のコネクタに挿入する場合は、構造上、挿入向きを逆にすると挿入が妨げられるため、接続が反転することはない。このようなType-C規格のコネクタを用いてホスト機器とデバイス機器とを接続する場合には、ホスト機器のType-Cインタフェース回路はMUXを必要としない。なお、コネクタの挿入向きを検出する技術は、例えば特許文献1に開示されている。
実施形態1について、図1を参照しながら説明する。図1は、実施形態1にかかるインタフェース回路の概要を示すブロック図である。
まず、関連技術にかかるType-Cインタフェース回路について、図7を用いて説明する。図7は、実施形態に至る前の構想段階のType-Cインタフェース回路12が搭載された情報処理装置10の概要を示すブロック図である。
情報処理装置10は、Type-Cインタフェース回路12と、独立して設けられた自装置の制御部11を有する。Type-Cインタフェース回路12及び制御部11のそれぞれの構成要素の全部は、一つの半導体チップ上に形成されてもよいし、それらの一部は、個別の半導体チップ上に形成されてもよい。
まず、図2を用いて、本実施形態にかかるType-Cインタフェース回路12が搭載された情報処理装置10の概要について説明する。図2は、本実施形態にかかるType-Cインタフェース回路12が搭載された情報処理装置10の概要を示すブロック図である。
次に、実施形態3について、図5を用いて、実施形態2との相違点を中心に説明する。図5は、本実施形態にかかるType-Cインタフェース回路12が搭載された情報処理装置10の概要を示すブロック図である。
次に、実施形態4について、図6を用いて、実施形態3との相違点を中心に説明する。図6は、本実施形態にかかるType-Cインタフェース回路12が搭載された情報処理装置10の概要を示すブロック図である。
実施形態2ないし実施形態4におけるType-C制御回路121が有する機能を、制御部11が担うこととしてもよい。
1a 制御回路
1b、125 コネクタ
10 情報処理装置
11 制御部
12 Type-Cインタフェース回路
13 ケーブル
121 Type-C制御回路
122 VCONN制御回路
123 VBUS制御回路
124 MUX
201 報知制御回路
202 表示駆動回路
203 音響駆動回路
211 報知部
212 表示部
213 音声発生部
Rp1,Rp2 プルアップ抵抗
Rd1、Rd2、Ra1、Ra2 プルダウン抵抗
Claims (5)
- ホスト機器に設けられるType-C規格のインタフェース回路であって、
制御回路と、
デバイス機器との接続の向きが変更可能な、Type-C規格に基づくケーブルを介して接続するType-C規格のコネクタと、
を備え、
前記インタフェース回路は、前記コネクタに対するデバイス機器の接続の向きに応じて信号の入れ替え処理を行うマルチプレクス回路を非搭載であり、
前記制御回路は、前記インタフェース回路に対する電力供給が省電力モードである状態において、スタンバイ電源を用いて前記デバイス機器と前記ホスト機器が接続する時にCC(Configuration Channel)1信号及びCC2信号の電圧値に基づいて、前記コネクタに対するデバイス機器の接続状態、及び接続の向きを監視し、その監視結果を報知部により報知させるための報知信号を、当該報知部に対して出力し、
前記報知部は、前記監視結果を表示する表示部であり、
前記ホスト機器のCC1端子及びCC2端子は、それぞれ、所定のプルアップ電圧でプルアップされ、
前記デバイス機器のCC端子と接続されていると判断される前記ホスト機器のCC1端子又はCC2端子の電圧値である接続電圧値は、前記ホスト機器が備える供給電力と前記プルアップ電圧とによって定まるプルアップ抵抗値に基づいており、
前記ホスト機器のCC1端子及びCC2端子の一方と、前記デバイス機器のCC端子とが接続して通信可能であり、
前記デバイス機器のCC端子と接続した、前記ホスト機器のCC1端子及びCC2端子の一方の電圧値が、前記接続電圧値である場合は、前記表示部は、前記デバイス機器との接続が正常である旨を表示し、
前記デバイス機器のCC端子と接続した、前記ホスト機器のCC1端子及びCC2端子の他方の電圧値が、前記接続電圧値である場合は、前記表示部は、前記デバイス機器との接続が反転している旨を表示し、
前記ホスト機器のCC1端子とCC2端子の両方の電圧値がプルアップ電圧である場合は、前記表示部は、前記デバイス機器又は前記ケーブルが未接続である旨を表示し、
前記ホスト機器のCC1端子、又はCC2端子の電圧値が、接続電圧値又はプルアップ電圧値ではない場合は、前記表示部は、前記接続が異常である旨を表示する、
インタフェース回路。 - Type-C規格のインタフェース回路と、Type-C規格のコネクタと、制御部と、報知部を備えたホスト機器を構成する情報処理装置であって、
前記インタフェース回路は、前記インタフェース回路に対する電力供給が省電力モードである状態において、スタンバイ電源を用いてデバイス機器と前記ホスト機器が接続する時にCC(Configuration Channel)1信号及びCC2信号の電圧値に基づいて前記コネクタに対するデバイス機器の接続状態、及び接続の向きを監視し、その監視結果を前記報知部により報知させるための報知信号を出力する接続回路を有し、前記コネクタに対するデバイス機器の接続の向きに応じて信号の入れ替え処理を行うマルチプレクス回路を非搭載であり、
前記制御部は、前記デバイス機器からコネクタに入力された信号を入力し、
前記報知部は、前記監視結果を表示する表示部であり、
前記ホスト機器のCC1端子及びCC2端子は、それぞれ、所定のプルアップ電圧でプルアップされ、
前記デバイス機器のCC端子と接続されていると判断される前記ホスト機器のCC1端子又はCC2端子の電圧値である接続電圧値は、前記ホスト機器が備える供給電力と前記プルアップ電圧とによって定まるプルアップ抵抗値に基づいており、
前記ホスト機器のCC1端子及びCC2端子の一方と、前記デバイス機器のCC端子とが接続して通信可能であり、
前記デバイス機器のCC端子と接続した、前記ホスト機器のCC1端子及びCC2端子の一方の電圧値が、前記接続電圧値である場合は、前記表示部は、入力した前記報知信号に基づいてユーザに対して、前記デバイス機器との接続が正常である旨を表示し、
前記デバイス機器のCC端子と接続した、前記ホスト機器のCC1端子及びCC2端子の他方の電圧値が、前記接続電圧値である場合は、前記表示部は、前記デバイス機器との接続が反転している旨を表示し、
前記ホスト機器のCC1端子とCC2端子の両方の電圧値がプルアップ電圧である場合は、前記表示部は、前記デバイス機器が未接続である旨を表示し、
前記ホスト機器のCC1端子、又はCC2端子の電圧値が、接続電圧値又はプルアップ電圧値ではない場合は、前記表示部は、前記接続が異常である旨を表示する、
情報処理装置。 - 前記制御部は、前記接続回路から前記報知信号を入力し、当該報知信号に対して所定処理を実行して当該報知信号を生成し、前記報知部に対して出力する、請求項2記載の情報処理装置。
- Type-C規格のインタフェース回路と、Type-C規格のコネクタと、制御部と、表示部とを備えたホスト機器を構成する情報処理装置の接続状態の報知方法であって、
前記インタフェース回路は、前記コネクタに対するデバイス機器の接続の向きに応じて信号の入れ替え処理を行うマルチプレクス回路を非搭載であり、
前記ホスト機器のCC1端子及びCC2端子は、それぞれ、所定のプルアップ電圧でプルアップされ、
前記デバイス機器のCC端子と接続されていると判断される前記ホスト機器のCC1端子又はCC2端子の電圧値である接続電圧値は、前記ホスト機器が備える供給電力と前記プルアップ電圧とによって定まるプルアップ抵抗値に基づいており、
前記インタフェース回路に対する電力供給が省電力モードである状態において、スタンバイ電源を用いて、前記コネクタに接続されたデバイス機器より入力されたCC(Configuration Channel)1信号及びCC2信号の電圧値に基づいて、前記コネクタに対するデバイス機器の接続状態、及び接続の向きを監視するステップと、
前記ホスト機器のCC1端子及びCC2端子の一方と、前記デバイス機器のCC端子とが接続して通信可能であり、
前記デバイス機器のCC端子と接続した、前記ホスト機器のCC1端子及びCC2端子の一方の電圧値が、前記接続電圧値である場合は、前記デバイス機器との接続が正常である旨を前記表示部に表示し、
前記デバイス機器のCC端子と接続した、前記ホスト機器のCC1端子及びCC2端子の他方の電圧値が、前記接続電圧値である場合は、前記デバイス機器との接続が反転している旨を前記表示部に表示し、
前記ホスト機器のCC1端子とCC2端子の両方の電圧値がプルアップ電圧である場合は、前記デバイス機器が未接続である旨を前記表示部に表示し、又は、
前記ホスト機器のCC1端子、又はCC2端子の電圧値が、接続電圧値又はプルアップ電圧値ではない場合は、前記接続が異常である旨を前記表示部に表示するステップと、
を備えた接続状態の報知方法。 - Type-C規格のインタフェース回路と、Type-C規格のコネクタと、制御部と、表示部とを備えたホスト機器であって、接続状態を報知する情報処理装置としてコンピュータを動作させるプログラムであって、
前記インタフェース回路は、前記コネクタに対するデバイス機器の接続の向きに応じて信号の入れ替え処理を行うマルチプレクス回路を非搭載であり、
前記ホスト機器のCC1端子及びCC2端子は、それぞれ、所定のプルアップ電圧でプルアップされ、
前記デバイス機器のCC端子と接続されていると判断される前記ホスト機器のCC1端子又はCC2端子の電圧値である接続電圧値は、前記ホスト機器が備える供給電力と前記プルアップ電圧とによって定まるプルアップ抵抗値に基づいており、
前記インタフェース回路に対する電力供給が省電力モードである状態において、スタンバイ電源を用いて、前記コネクタに接続されたデバイス機器より入力されたCC(Configuration Channel)1信号及びCC2信号の電圧値に基づいて、前記コネクタに対するデバイス機器の接続状態、及び接続の向きを監視するステップと、
前記ホスト機器のCC1端子及びCC2端子の一方と、前記デバイス機器のCC端子とが接続して通信可能であり、
前記デバイス機器のCC端子と接続した、前記ホスト機器のCC1端子及びCC2端子の一方の電圧値が、前記接続電圧値である場合は、前記デバイス機器との接続が正常である旨を前記表示部に表示させ、
前記デバイス機器のCC端子と接続した、前記ホスト機器のCC1端子及びCC2端子の他方の電圧値が、前記接続電圧値である場合は、前記デバイス機器との接続が反転している旨を前記表示部に表示させ、
前記ホスト機器のCC1端子とCC2端子の両方の電圧値がプルアップ電圧である場合は、前記デバイス機器が未接続である旨を前記表示部に表示させ、又は、
前記ホスト機器のCC1端子、又はCC2端子の電圧値が、接続電圧値又はプルアップ電圧値ではない場合は、前記接続が異常である旨を前記表示部に表示させるステップと、
を実行させるプログラム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020093264A JP7071005B2 (ja) | 2020-05-28 | 2020-05-28 | インタフェース回路、装置、方法及びプログラム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020093264A JP7071005B2 (ja) | 2020-05-28 | 2020-05-28 | インタフェース回路、装置、方法及びプログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2021189661A JP2021189661A (ja) | 2021-12-13 |
JP7071005B2 true JP7071005B2 (ja) | 2022-05-18 |
Family
ID=78850331
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2020093264A Active JP7071005B2 (ja) | 2020-05-28 | 2020-05-28 | インタフェース回路、装置、方法及びプログラム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP7071005B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7544886B1 (ja) | 2023-02-24 | 2024-09-03 | Necプラットフォームズ株式会社 | 制御装置、電子機器システム及び制御方法 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015076101A (ja) | 2013-10-10 | 2015-04-20 | ノキア コーポレイション | コネクタ・インターフェース・ピンのマッピング |
JP2016220422A (ja) | 2015-05-21 | 2016-12-22 | シャープ株式会社 | 電子機器およびケーブル |
JP2017224261A (ja) | 2016-06-16 | 2017-12-21 | レノボ・シンガポール・プライベート・リミテッド | 電子機器、機能拡張装置、周辺機器および通信方法 |
JP6583520B1 (ja) | 2018-11-30 | 2019-10-02 | 富士通クライアントコンピューティング株式会社 | 制御装置及び制御システム |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005004445A (ja) * | 2003-06-11 | 2005-01-06 | Sony Corp | 情報処理装置及び情報処理方法 |
-
2020
- 2020-05-28 JP JP2020093264A patent/JP7071005B2/ja active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2015076101A (ja) | 2013-10-10 | 2015-04-20 | ノキア コーポレイション | コネクタ・インターフェース・ピンのマッピング |
JP2016220422A (ja) | 2015-05-21 | 2016-12-22 | シャープ株式会社 | 電子機器およびケーブル |
JP2017224261A (ja) | 2016-06-16 | 2017-12-21 | レノボ・シンガポール・プライベート・リミテッド | 電子機器、機能拡張装置、周辺機器および通信方法 |
JP6583520B1 (ja) | 2018-11-30 | 2019-10-02 | 富士通クライアントコンピューティング株式会社 | 制御装置及び制御システム |
Also Published As
Publication number | Publication date |
---|---|
JP2021189661A (ja) | 2021-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107111588B (zh) | 经由USB端口使用PCIe协议的数据传输 | |
CN108259803B (zh) | 电子终端设备、电视终端、信号输入电路及方法 | |
TWI676895B (zh) | 擴充座組配技術 | |
US10042801B2 (en) | System for detecting universal serial bus (USB) device and method thereof | |
TWI544339B (zh) | USB Type-C連接器模組(一) | |
KR101682611B1 (ko) | 성능 정보를 통신하기 위한 회로부를 갖는 케이블 | |
US9304544B2 (en) | System and display control method for external device | |
CN104054064B (zh) | 基于接口耦合的灵活的端口配置 | |
CN104809088A (zh) | 连接装置及其控制芯片与控制方法 | |
JP7071005B2 (ja) | インタフェース回路、装置、方法及びプログラム | |
CN114006653A (zh) | 一种兼容不同类型光模块的设备及其控制方法、存储介质 | |
US11537188B2 (en) | Interface circuit, information processing apparatus, display method, and non-transitory computer-readable medium | |
TWM516187U (zh) | USB Type-C連接器模組 | |
US8994445B2 (en) | Electronic device | |
US10712793B2 (en) | External device, electronic device and electronic system | |
US11288224B2 (en) | Semiconductor system and semiconductor device | |
CN208061189U (zh) | Ops转接板及电子设备 | |
JP2018169676A (ja) | 電子機器及び電子機器の電力供給方法 | |
JP6645671B1 (ja) | Type−Cインターフェース回路、その制御方法、及び、CC通信監視プログラム | |
CN108513656A (zh) | 控制方法、usb系统和电子装置 | |
CN103631749B (zh) | 扩充模块 | |
CN115834369B (zh) | 一种服务器网络配置方法及系统 | |
JP2017097651A (ja) | 電子機器及び周辺機器 | |
US8909821B2 (en) | Slim-line connector for serial ATA interface that is mounted on expansion bay of computer includes detection signals which indicate connection status and type of device | |
WO2017182001A1 (zh) | 一种接口配置的方法、装置和计算机存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200528 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210713 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210906 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20210914 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211214 |
|
C60 | Trial request (containing other claim documents, opposition documents) |
Free format text: JAPANESE INTERMEDIATE CODE: C60 Effective date: 20211214 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20211223 |
|
C21 | Notice of transfer of a case for reconsideration by examiners before appeal proceedings |
Free format text: JAPANESE INTERMEDIATE CODE: C21 Effective date: 20220104 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220301 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220328 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220405 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220428 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7071005 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |