JP6903849B2 - 時間測定回路、時間測定チップ、レーザー検出・測距システム、自動化装置、および時間測定方法 - Google Patents
時間測定回路、時間測定チップ、レーザー検出・測距システム、自動化装置、および時間測定方法 Download PDFInfo
- Publication number
- JP6903849B2 JP6903849B2 JP2019568365A JP2019568365A JP6903849B2 JP 6903849 B2 JP6903849 B2 JP 6903849B2 JP 2019568365 A JP2019568365 A JP 2019568365A JP 2019568365 A JP2019568365 A JP 2019568365A JP 6903849 B2 JP6903849 B2 JP 6903849B2
- Authority
- JP
- Japan
- Prior art keywords
- delay
- signal
- unit
- delay unit
- rising edge
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000005259 measurement Methods 0.000 title claims description 39
- 238000001514 detection method Methods 0.000 title claims description 12
- 238000000691 measurement method Methods 0.000 title description 8
- 230000000630 rising effect Effects 0.000 claims description 151
- 238000000034 method Methods 0.000 claims description 33
- 230000004044 response Effects 0.000 claims description 23
- 238000012545 processing Methods 0.000 claims description 17
- 238000006243 chemical reaction Methods 0.000 claims description 15
- 230000005540 biological transmission Effects 0.000 claims description 7
- 238000005070 sampling Methods 0.000 description 19
- 238000010586 diagram Methods 0.000 description 11
- 230000008569 process Effects 0.000 description 7
- 230000009471 action Effects 0.000 description 4
- 238000003860 storage Methods 0.000 description 4
- 238000012360 testing method Methods 0.000 description 4
- 238000004590 computer program Methods 0.000 description 3
- 230000008878 coupling Effects 0.000 description 3
- 238000010168 coupling process Methods 0.000 description 3
- 238000005859 coupling reaction Methods 0.000 description 3
- 238000004364 calculation method Methods 0.000 description 2
- 238000004891 communication Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000000644 propagated effect Effects 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- 230000000712 assembly Effects 0.000 description 1
- 238000000429 assembly Methods 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000013500 data storage Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 238000003754 machining Methods 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 239000013307 optical fiber Substances 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/483—Details of pulse systems
- G01S7/486—Receivers
- G01S7/4865—Time delay measurement, e.g. time-of-flight measurement, time of arrival measurement or determining the exact position of a peak
- G01S7/4866—Time delay measurement, e.g. time-of-flight measurement, time of arrival measurement or determining the exact position of a peak by fitting a model or function to the received signal
-
- G—PHYSICS
- G04—HOROLOGY
- G04F—TIME-INTERVAL MEASURING
- G04F10/00—Apparatus for measuring unknown time intervals by electric means
- G04F10/005—Time-to-digital converters [TDC]
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S17/00—Systems using the reflection or reradiation of electromagnetic waves other than radio waves, e.g. lidar systems
- G01S17/88—Lidar systems specially adapted for specific applications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S7/00—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00
- G01S7/48—Details of systems according to groups G01S13/00, G01S15/00, G01S17/00 of systems according to group G01S17/00
- G01S7/483—Details of pulse systems
- G01S7/484—Transmitters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Electromagnetism (AREA)
- Optical Radar Systems And Details Thereof (AREA)
- Measurement Of Unknown Time Intervals (AREA)
- Tests Of Electronic Circuits (AREA)
Description
本特許書類で開示されている内容は、版権の保護を受ける材料を含む。この版権は、版権所有者が所有する。版権所有者は、特許庁の公式な記録及びドシエ中に存在するこの特許書類又はこの特許の開示をいかなる者が複製することにも反対しない。
0000000000000000000000000000000000000000000000000000000000000000000000000000である。
1000000000000000000000000000000100000000000000000000000000000000000000000000である。
1110000000000000000000000000000111000000000000000000000000000000000000000000である。
1111111111111111111100000000000011111111111111111110000000000000000000000000である。
1111111111111111111111100000000000011111111111111111110000000000000000000000である。
1111111111111111111111111111111100000000000011111111111111111110000000000000である。
1111111111111111111111111111111111111111000000000000111111111111111111100000である。
920、1つ目のディレイユニットに応答して被測定信号を受信し、ディレイチェーンによって、1つ目のディレイユニットが受信した被測定信号の立ち上がりエッジである第1の立ち上がりエッジを1つ目のディレイユニットからディレイチェーンのn個目のディレイユニットまで順に伝達し、
930、論理制御ユニットの入力端に応答して被測定信号を受信し、論理制御ユニットによって、論理制御ユニットが受信した被測定信号の立ち上がりエッジである第2の立ち上がりエッジをk個目のディレイユニットに伝達し、ディレイチェーンによって、第2の立ち上がりエッジをk個目のディレイユニットからn個目のディレイユニットまで順に伝達し、
940、k個目のディレイユニットに第2の立ち上がりエッジを伝達した後、第1の立ち上がりエッジをk個目のディレイユニットまで伝達する前に、論理制御ユニットによってk個目のディレイユニットに低レベル信号を送信し、低レベル信号をk個目のディレイユニットからn個目のディレイユニットまで順に伝達し、
950、ラッチユニットによってn個のディレイユニットの出力信号をラッチする。
[項目1]
被測定信号を受信するための信号入力端と、
ディレイチェーンであって、n個(nは2よりも大きい正の整数)のディレイユニットを含み、上記信号入力端から上記被測定信号を受信するように、上記ディレイチェーンの1つ目のディレイユニットが上記信号入力端と接続され、上記ディレイチェーンは、上記1つ目のディレイユニットに応答して上記被測定信号を受信し、上記第1ディレイユニットが受信した上記被測定信号の立ち上がりエッジである第1の立ち上がりエッジを上記1つ目のディレイユニットから上記ディレイチェーンのn個目のディレイユニットまで順に伝達するように配置されるものと、
論理制御ユニットであって、上記論理制御ユニットの入力端が上記信号入力端と接続され、上記信号入力端から上記被測定信号を受信し、出力端が上記ディレイチェーンのk個(kは正の整数であり、かつ1<k<n)目のディレイユニットと接続され、上記論理制御ユニットは上記論理制御ユニットの入力端に応答して上記被測定信号を受信し、上記論理制御ユニットが受信した上記被測定信号の立ち上がりエッジである第2の立ち上がりエッジを上記k個目のディレイユニットに伝達し、上記第2の立ち上がりエッジを上記k個目のディレイユニットから上記n個目のディレイユニットまで順に伝達するように配置され、さらに、上記論理制御ユニットは、上記k個目のディレイユニットに上記第2の立ち上がりエッジを伝達した後、上記第1の立ち上がりエッジを上記k個目のディレイユニットまで伝達する前に、上記k個目のディレイユニットに低レベル信号を送信し、上記低レベル信号を上記k個目のディレイユニットから上記n個目のディレイユニットまで順に伝達するよう配置されるものと、
上記n個のディレイユニットと接続され、上記n個のディレイユニットの出力信号をラッチするためのラッチユニットと、を含む時間測定回路。
[項目2]
上記論理制御ユニットの入力端は、さらにn個目のディレイユニットにおけるt個(tは正の整数であり、かつ1<t<k)目のディレイユニットと接続され、
上記論理制御ユニットは、第1の立ち上がりエッジに応答してt個目のディレイユニットまで伝達し、k個目のディレイユニットに低レベル信号を送信するよう配置されている項目1に記載の回路。
[項目3]
上記論理制御ユニットは、
入力端が上記信号入力端および上記t個目のディレイユニット接続される排他的論理和ユニットと、
入力端が上記排他的論理和ユニットの出力端および上記ディレイチェーンの(k−1)個目のディレイユニットと接続され、出力端が上記k個目のディレイユニット接続される論理和ユニットと、を含む項目2に記載の回路。
[項目4]
nの配置によって、上記被測定信号が上記ディレイチェーンを通過する時間が、2クロック周期以上である項目1から3のいずれか一項に記載の回路。
[項目5]
上記回路がフィールドプログラマブルゲートアレイ(FPGA)チップまたは特定用途向け集積回路(ASIC)チップに集積されている項目1から4のいずれか一項に記載の回路。
[項目6]
上記回路がFPGAチップに集積されており、上記ディレイチェーンにおけるディレイユニットは、キャリーチェーンおよびルックアップテーブルの少なくともひとつを含む項目5に記載の回路。
[項目7]
上記回路がFPGAチップに集積されており、上記ディレイチェーンにおけるディレイユニットは、上記FPGAチップの同じスライスまたは異なるスライスに位置する項目5または6に記載の回路。
[項目8]
項目1から7のいずれか一項に記載の時間測定回路と、
上記時間測定回路におけるラッチユニットと接続され、上記ラッチユニットに記憶された上記n個のディレイユニットの出力信号に基づき、上記信号入力端が上記被測定信号を受信した時間を確定するよう配置された処理回路と、を含む時間測定チップ。
[項目9]
上記時間測定回路接続される変換回路であって、アナログ信号をパルス形式の上記被測定信号に変換し、上記被測定信号を上記時間測定回路の信号入力端に送信するよう配置された変換回路をさらに含む項目8に記載の時間測定チップ。
[項目10]
レーザー信号を発するよう配置された送信器と、
上記レーザー信号に対応するアナログ信号である反射信号を受信するよう配置された受信器と、
項目9に記載の時間測定チップと、を含み、上記時間測定チップの変換回路は、上記受信器と接続され、上記受信器から上記アナログ信号を受信するよう配置されているレーザー検出・測距システム。
[項目11]
項目10に記載のレーザー検出・測距システムを含む自動化装置。
[項目12]
いずれもラッチユニット接続されるn個(nは正の整数であり、n>2)のディレイユニットを含むディレイチェーンの1つ目のディレイユニットと接続され、出力端が上記ディレイチェーンのk個(kは正の整数であり、1<k<n)目のディレイユニット接続される論理制御ユニットの入力端にさらに接続されている信号入力端によって被測定信号を受信することと、
上記1つ目のディレイユニットに応答して上記被測定信号を受信し、上記ディレイチェーンによって、上記1つ目のディレイユニットが受信した上記被測定信号の立ち上がりエッジである第1の立ち上がりエッジを上記1つ目のディレイユニットから上記ディレイチェーンのn個目のディレイユニットまで順に伝達することと、
上記論理制御ユニットの入力端に応答して上記被測定信号を受信し、上記論理制御ユニットによって、上記論理制御ユニットが受信した上記被測定信号の立ち上がりエッジである第2の立ち上がりエッジを上記k個目のディレイユニットに伝達し、上記ディレイチェーンによって、上記第2の立ち上がりエッジを上記k個目のディレイユニットから上記n個目のディレイユニットまで順に伝達することと、
上記k個目のディレイユニットに上記第2の立ち上がりエッジを伝達した後、上記第1の立ち上がりエッジを上記k個目のディレイユニットまで伝達する前に、上記論理制御ユニットによって上記k個目のディレイユニットに低レベル信号を送信し、上記低レベル信号を上記k個目のディレイユニットから上記n個目のディレイユニットまで順に伝達することと、
上記ラッチユニットによって上記n個のディレイユニットの出力信号をラッチすることと、を含む時間測定方法。
[項目13]
上記論理制御ユニットの入力端は、さらにn個目のディレイユニットにおけるt個(tは正の整数であり、かつ1<t<k)目のディレイユニットと接続され、
上記論理制御ユニットの入力端に応答して上記被測定信号を受信し、上記論理制御ユニットによって、第2の立ち上がりエッジを上記k個目のディレイユニットに伝達することは、
上記第1の立ち上がりエッジに応答して上記t個目のディレイユニットまで伝達し、上記論理制御ユニットによって、上記k個目のディレイユニットに上記低レベル信号を送信することを含む項目12に記載の方法。
[項目14]
上記論理制御ユニットは、
入力端が上記信号入力端および上記t個目のディレイユニット接続される排他的論理和ユニットと、
入力端が上記排他的論理和ユニットの出力端および上記ディレイチェーンの(k−1)個目のディレイユニットと接続され、出力端が上記k個目のディレイユニット接続される論理和ユニットと、を含む項目13に記載の方法。
[項目15]
nの配置によって、上記被測定信号が上記ディレイチェーンを通過する時間が、2クロック周期以上である項目12から14のいずれか一項に記載の方法。
[項目16]
上記ディレイチェーンにおけるディレイユニットは、キャリーチェーンおよびルックアップテーブルの少なくともひとつを含む項目12から15のいずれか一項に記載の方法。
[項目17]
上記ディレイチェーンにおけるディレイユニットが、同じスライスまたは異なるスライスに位置する項目16に記載の方法。
Claims (17)
- 被測定信号を受信するための信号入力端と、
ディレイチェーンであって、n個(nは2よりも大きい正の整数)のディレイユニットを含み、前記信号入力端から前記被測定信号を受信するように、前記ディレイチェーンの1つ目のディレイユニットが前記信号入力端と接続され、前記ディレイチェーンは、前記1つ目のディレイユニットに応答して前記被測定信号を受信し、前記1つ目のディレイユニットが受信した前記被測定信号の立ち上がりエッジである第1の立ち上がりエッジを前記1つ目のディレイユニットから前記ディレイチェーンのn個目のディレイユニットまで順に伝達するように配置されるものと、
論理制御ユニットであって、前記論理制御ユニットの入力端が前記信号入力端と接続され、前記信号入力端から前記被測定信号を受信し、出力端が前記ディレイチェーンのk個(kは正の整数であり、かつ1<k<n)目のディレイユニットと接続され、前記論理制御ユニットは前記論理制御ユニットの入力端に応答して前記被測定信号を受信し、前記論理制御ユニットが受信した前記被測定信号の立ち上がりエッジである第2の立ち上がりエッジを前記k個目のディレイユニットに伝達し、前記第2の立ち上がりエッジを前記k個目のディレイユニットから前記n個目のディレイユニットまで順に伝達するように配置され、さらに、前記論理制御ユニットは、前記k個目のディレイユニットに前記第2の立ち上がりエッジを伝達した後、前記第1の立ち上がりエッジを前記k個目のディレイユニットまで伝達する前に、前記k個目のディレイユニットに低レベル信号を送信し、前記低レベル信号を前記k個目のディレイユニットから前記n個目のディレイユニットまで順に伝達するよう配置されるものと、
前記n個のディレイユニットと接続され、前記n個のディレイユニットの出力信号をラッチするためのラッチユニットと、を含む時間測定回路。 - 前記論理制御ユニットの入力端は、さらにn個のディレイユニットにおけるt個(tは正の整数であり、かつ1<t<k)目のディレイユニットと接続され、
前記論理制御ユニットは、第1の立ち上がりエッジに応答してt個目のディレイユニットまで伝達し、k個目のディレイユニットに低レベル信号を送信するよう配置されている請求項1に記載の回路。 - 前記論理制御ユニットは、
入力端が前記信号入力端および前記t個目のディレイユニット接続される排他的論理和ユニットと、
入力端が前記排他的論理和ユニットの出力端および前記ディレイチェーンの(k−1)個目のディレイユニットと接続され、出力端が前記k個目のディレイユニットと接続される論理和ユニットと、を含む請求項2に記載の回路。 - 前記被測定信号が前記ディレイチェーンを通過する時間が、2クロック周期以上となるように、nの値が選択される請求項1から3のいずれか一項に記載の回路。
- 前記回路がフィールドプログラマブルゲートアレイ(FPGA)チップまたは特定用途向け集積回路(ASIC)チップに集積されている請求項1から4のいずれか一項に記載の回路。
- 前記回路がFPGAチップに集積されており、前記ディレイチェーンにおけるディレイユニットは、キャリーチェーンおよびルックアップテーブルの少なくともひとつを含む請求項5に記載の回路。
- 前記回路がFPGAチップに集積されており、前記ディレイチェーンにおけるディレイユニットは、前記FPGAチップの同じスライスまたは異なるスライスに位置する請求項5または6に記載の回路。
- 請求項1から7のいずれか一項に記載の時間測定回路と、
前記時間測定回路におけるラッチユニットと接続され、前記ラッチユニットに記憶された前記n個のディレイユニットの出力信号に基づき、前記信号入力端が前記被測定信号を受信した時間を確定するよう配置された処理回路と、を含む時間測定チップ。 - 前記時間測定回路に接続される変換回路であって、アナログ信号をパルス形式の前記被測定信号に変換し、前記被測定信号を前記時間測定回路の信号入力端に送信するよう配置された変換回路をさらに含む請求項8に記載の時間測定チップ。
- レーザー信号を発するよう配置された送信器と、
前記レーザー信号に対応するアナログ信号である反射信号を受信するよう配置された受信器と、
請求項9に記載の時間測定チップと、を含み、前記時間測定チップの変換回路は、前記受信器と接続され、前記受信器から前記アナログ信号を受信するよう配置されているレーザー検出・測距システム。 - 請求項10に記載のレーザー検出・測距システムを含む自動化装置。
- いずれもラッチユニットに接続されるn個(nは正の整数であり、n>2)のディレイユニットを含むディレイチェーンの1つ目のディレイユニットと接続され、出力端が前記ディレイチェーンのk個(kは正の整数であり、1<k<n)目のディレイユニットと接続される論理制御ユニットの入力端にさらに接続されている信号入力端によって被測定信号を受信することと、
前記1つ目のディレイユニットに応答して前記被測定信号を受信し、前記ディレイチェーンによって、前記1つ目のディレイユニットが受信した前記被測定信号の立ち上がりエッジである第1の立ち上がりエッジを前記1つ目のディレイユニットから前記ディレイチェーンのn個目のディレイユニットまで順に伝達することと、
前記論理制御ユニットの入力端に応答して前記被測定信号を受信し、前記論理制御ユニットによって、前記論理制御ユニットが受信した前記被測定信号の立ち上がりエッジである第2の立ち上がりエッジを前記k個目のディレイユニットに伝達し、前記ディレイチェーンによって、前記第2の立ち上がりエッジを前記k個目のディレイユニットから前記n個目のディレイユニットまで順に伝達することと、
前記k個目のディレイユニットに前記第2の立ち上がりエッジを伝達した後、前記第1の立ち上がりエッジを前記k個目のディレイユニットまで伝達する前に、前記論理制御ユニットによって前記k個目のディレイユニットに低レベル信号を送信し、前記低レベル信号を前記k個目のディレイユニットから前記n個目のディレイユニットまで順に伝達することと、
前記ラッチユニットによって前記n個のディレイユニットの出力信号をラッチすることと、を含む時間測定方法。 - 前記論理制御ユニットの入力端は、さらにn個のディレイユニットにおけるt個(tは正の整数であり、かつ1<t<k)目のディレイユニットと接続され、
前記論理制御ユニットの入力端に応答して前記被測定信号を受信し、前記論理制御ユニットによって、第2の立ち上がりエッジを前記k個目のディレイユニットに伝達することは、
前記第1の立ち上がりエッジに応答して前記t個目のディレイユニットまで伝達し、前記論理制御ユニットによって、前記k個目のディレイユニットに前記低レベル信号を送信することを含む請求項12に記載の方法。 - 前記論理制御ユニットは、
入力端が前記信号入力端および前記t個目のディレイユニットと接続される排他的論理和ユニットと、
入力端が前記排他的論理和ユニットの出力端および前記ディレイチェーンの(k−1)個目のディレイユニットと接続され、出力端が前記k個目のディレイユニットと接続される論理和ユニットと、を含む請求項13に記載の方法。 - 前記被測定信号が前記ディレイチェーンを通過する時間が、2クロック周期以上となるように、nの値が選択される請求項12から14のいずれか一項に記載の方法。
- 前記ディレイチェーンにおけるディレイユニットは、キャリーチェーンおよびルックアップテーブルの少なくともひとつを含む請求項12から15のいずれか一項に記載の方法。
- 前記ディレイチェーンにおけるディレイユニットが、FPGAチップの同じスライスまたは異なるスライスに位置する請求項16に記載の方法。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2017/091048 WO2019000373A1 (zh) | 2017-06-30 | 2017-06-30 | 用于测量时间的电路、方法及相关芯片、系统和设备 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2020525761A JP2020525761A (ja) | 2020-08-27 |
JP6903849B2 true JP6903849B2 (ja) | 2021-07-14 |
Family
ID=63094889
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2019568365A Active JP6903849B2 (ja) | 2017-06-30 | 2017-06-30 | 時間測定回路、時間測定チップ、レーザー検出・測距システム、自動化装置、および時間測定方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US20200124709A1 (ja) |
EP (1) | EP3647884B1 (ja) |
JP (1) | JP6903849B2 (ja) |
CN (1) | CN108401445B (ja) |
WO (1) | WO2019000373A1 (ja) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN109286463B (zh) * | 2018-12-05 | 2020-12-04 | 北京中创为南京量子通信技术有限公司 | 一种基于fpga的高精度时间测量方法 |
WO2020142948A1 (zh) * | 2019-01-09 | 2020-07-16 | 深圳市大疆创新科技有限公司 | 一种激光雷达设备、专用集成电路及测距装置 |
CN110515067B (zh) * | 2019-09-02 | 2021-05-14 | 北京理工大学 | 一种提升动态范围的调频连续波雷达装置 |
CN112506031B (zh) * | 2020-11-30 | 2021-09-21 | 中国计量科学研究院 | 一种激光干涉条纹信号的高精度时间间隔测量系统 |
CN114637182B (zh) * | 2020-12-15 | 2023-12-01 | 武汉万集光电技术有限公司 | 基于fpga进位链的tdc细时间测量系统及方法 |
CN112650044B (zh) * | 2020-12-24 | 2021-09-10 | 中国科学院精密测量科学与技术创新研究院 | 基于延时环冗余状态信息的高精度时间测量装置及方法 |
CN112445121B (zh) * | 2021-02-01 | 2021-04-16 | 南京邮电大学 | 一种时间寄存器及用于时间-数字转换器的时域运算电路 |
CN114779607B (zh) * | 2021-05-10 | 2023-11-28 | 深圳阜时科技有限公司 | 时间测量电路、时间测量方法、时间测量芯片、时间测量模组和电子设备 |
CN113325387A (zh) * | 2021-05-17 | 2021-08-31 | 武汉光迹融微科技有限公司 | 一种抗多激光雷达信号干扰的激光签名方法及装置 |
CN114089318A (zh) * | 2021-11-25 | 2022-02-25 | 武汉市聚芯微电子有限责任公司 | 时间间隔测试电路、时间间隔测试方法以及测距系统 |
CN114326358B (zh) * | 2021-12-20 | 2024-05-17 | 中国科学院上海光学精密机械研究所 | 一种多链并行分割高精度fpga时间数字转换方法 |
CN115509111B (zh) * | 2022-09-26 | 2023-09-01 | 西北核技术研究所 | 用于延时链型时间数字转换器的采样控制电路及控制方法 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0886870A (ja) * | 1994-09-19 | 1996-04-02 | Mitsubishi Electric Corp | レーザ測距装置 |
CN1214478A (zh) * | 1997-10-15 | 1999-04-21 | 西安电子科技大学 | 时间间隔的量化时延测量装置及方法 |
JP4008200B2 (ja) * | 2001-01-16 | 2007-11-14 | 株式会社デンソー | フィルタ機能を有する信号レベル検出方法及び装置 |
JP5055471B2 (ja) * | 2006-02-17 | 2012-10-24 | アドバンテスト (シンガポール) プライベート リミテッド | 遅延素子の遅延寄与決定を有する時間−デジタル変換 |
JP4725418B2 (ja) * | 2006-05-31 | 2011-07-13 | 株式会社デンソー | 時間計測回路 |
DE102007026684B4 (de) * | 2007-06-08 | 2009-03-19 | Gesellschaft für Schwerionenforschung mbH | Zeit-Amplituden-Konverter-Bauelement |
US7816960B2 (en) * | 2007-08-09 | 2010-10-19 | Qualcomm Incorporated | Circuit device and method of measuring clock jitter |
JP5507053B2 (ja) * | 2008-03-27 | 2014-05-28 | パナソニック株式会社 | 距離測定装置 |
CN102882527B (zh) * | 2011-07-11 | 2015-04-22 | 山东欧龙电子科技有限公司 | 时间数字转换器及时间数字转换方法 |
GB2502096B (en) * | 2012-05-15 | 2019-08-14 | Mbda Uk Ltd | A phased-array RF pulse generator |
US8558728B1 (en) * | 2012-07-27 | 2013-10-15 | Dust Networks, Inc. | Phase noise tolerant sampling |
CN103744087B (zh) * | 2014-01-11 | 2016-03-02 | 桂林理工大学 | 一种脉冲式n×n阵列激光雷达系统 |
CN104216279A (zh) * | 2014-09-23 | 2014-12-17 | 西安宏泰时频技术有限公司 | 一种基于fpga的时间间隔测量装置 |
CN104714403B (zh) * | 2015-04-03 | 2017-02-22 | 北京福星晓程电子科技股份有限公司 | 一种基于fpga的时间测量系统及方法 |
CN105652259B (zh) * | 2015-12-30 | 2018-04-24 | 天津大学 | 基于盖革模式apd阵列的激光测距读出时序电路及方法 |
CN106443202B (zh) * | 2016-08-31 | 2018-11-23 | 西北核技术研究所 | 一种片上自触发单粒子瞬态脉冲宽度测量方法及系统 |
-
2017
- 2017-06-30 CN CN201780004389.9A patent/CN108401445B/zh active Active
- 2017-06-30 JP JP2019568365A patent/JP6903849B2/ja active Active
- 2017-06-30 WO PCT/CN2017/091048 patent/WO2019000373A1/zh active Application Filing
- 2017-06-30 EP EP17916318.3A patent/EP3647884B1/en not_active Not-in-force
-
2019
- 2019-12-19 US US16/721,438 patent/US20200124709A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2020525761A (ja) | 2020-08-27 |
CN108401445B (zh) | 2021-11-19 |
US20200124709A1 (en) | 2020-04-23 |
EP3647884A4 (en) | 2021-01-27 |
CN108401445A (zh) | 2018-08-14 |
EP3647884B1 (en) | 2022-04-13 |
EP3647884A1 (en) | 2020-05-06 |
WO2019000373A1 (zh) | 2019-01-03 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6903849B2 (ja) | 時間測定回路、時間測定チップ、レーザー検出・測距システム、自動化装置、および時間測定方法 | |
US9071234B2 (en) | High-resolution link-path delay estimator and method for estimating a signal-path delay | |
AU2017398160B2 (en) | Phase difference estimator and signal source locating system | |
JP2011525737A (ja) | 時間差に関するデータを評価する装置及び方法、並びにディレイラインを較正する装置及び方法 | |
US20180217241A1 (en) | Method of preparing histograms of a sensor signal from an array of sensors, in particular proximity sensors, and corresponding device | |
US20170343661A1 (en) | Pulse radar, method of correcting transmission pulse in pulse radar, and method of correcting reception pulse in pulse radar | |
EP2533423B1 (en) | Method for detecting with a high temporal accuracy a threshold crossing instant by a signal | |
WO2019049480A1 (ja) | センサ装置および測定方法 | |
US8334716B1 (en) | Digital phase detection circuit and method | |
JP2007157147A (ja) | クロックサイクルの数分の1までイベントをタイムスタンピングする回路及び方法 | |
US9198150B2 (en) | Link path delay estimator that combines coarse and fine delay estimates | |
JP2010091560A (ja) | 高速サンプリング装置を用いた目標検出装置および方法 | |
US20200162064A1 (en) | Debounce circuit using d flip-flops | |
JP2012220466A (ja) | 光測距装置 | |
US11009597B2 (en) | Phase noise compensation in digital beamforming radar systems | |
CN109286391B (zh) | 定位信号接收方法、装置及设备 | |
CN111007520A (zh) | 基于fpga的多通道时间测量系统、方法及激光扫描仪 | |
JPH09222476A (ja) | レーダ装置 | |
JP2006170816A (ja) | パルス諸元検出回路 | |
JPH10240374A (ja) | クロック異常検出回路 | |
US7996701B2 (en) | Automated clock relationship detection |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200121 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200121 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20210129 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210209 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210308 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210525 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210527 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6903849 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |