JP6862760B2 - 送受信機および送受信機の制御方法 - Google Patents
送受信機および送受信機の制御方法 Download PDFInfo
- Publication number
- JP6862760B2 JP6862760B2 JP2016210107A JP2016210107A JP6862760B2 JP 6862760 B2 JP6862760 B2 JP 6862760B2 JP 2016210107 A JP2016210107 A JP 2016210107A JP 2016210107 A JP2016210107 A JP 2016210107A JP 6862760 B2 JP6862760 B2 JP 6862760B2
- Authority
- JP
- Japan
- Prior art keywords
- impedance
- switch
- digital
- receiving circuit
- impedance regulator
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Transceivers (AREA)
Description
図1は、本発明の第1の実施形態における送受信機100の構成を示すブロック図である。図1を参照すると、本発明の第1の実施形態における送受信機100は、デジタルパワーアンプ(PA:Power Amplifier)101、マッチング回路102、RF(Radio Frequency)スイッチ103、および受信回路104を含む。
ここで、αはデジタルPA101に入力されるデジタルコードに依存した定数である。αは、デューティー比50%の周期的な矩形信号の場合、2/π2である。数1より、負荷インピーダンスRloadを小さくするほど、デジタルPA101から出力される電力は大きくなる。
図4は、本発明の第2の実施形態における送受信機200の構成を示すブロック図である。図4を参照すると、送受信機200は、デジタルPA101、マッチング回路102、RFスイッチ103、受信回路104、および第2のインピーダンス調整器205を含む。第2の実施形態における送受信機200は、第2のインピーダンス調整器205をさらに含む点で、第1の実施形態における送受信機100と相違する。
図6は、本発明の第3の実施形態における送受信機300の構成を示すブロック図である。図6を参照すると、送受信機300は、デジタルPA101、マッチング回路102、RFスイッチ103、受信回路104、第2のインピーダンス調整器205、および第3のインピーダンス調整器306を含む。第3の実施形態における送受信機300は、第3のインピーダンス調整器306をさらに含む点で、第2の実施形態における送受信機200と相違する。
図7は、本発明の第4の実施形態における送受信機400の構成を示すブロック図である。図7を参照すると、送受信機400は、デジタルPA101、マッチング回路102、第1のRFスイッチ103、受信回路104、第4のインピーダンス調整器407、および第2のRFスイッチ408を含む。第4の実施形態における送受信機400は、第4のインピーダンス調整器407と第2のRFスイッチ408とをさらに含む点で、第1の実施形態における送受信機100と相違する。
101 デジタルPA
102 マッチング回路
1021 フィルタ
1022 第1のインピーダンス調整器
103 RFスイッチ、第1のRFスイッチ
104 受信回路
205 第2のインピーダンス調整器
306 第3のインピーダンス調整器
407 第4のインピーダンス調整器
408 第2のRFスイッチ
Claims (7)
- デジタルRF信号を出力するデジタルPA(Power Amplifier)と、
一端が前記デジタルPAの出力端子に接続され、他端がアンテナに接続されたマッチング回路と、
前記アンテナが受信した受信信号が前記マッチング回路を介して入力される受信回路と、
一端が前記デジタルPAの出力端子、他端が前記受信回路の入力端子に接続され、CLOSEに制御された場合、前記受信信号を前記受信回路に入力するRF(Radio Frequency)スイッチと、
前記RFスイッチと前記受信回路の入力端子との間を接続する第2のインピーダンス調整器とを備え、
前記マッチング回路は、第1のインピーダンス調整器を有し、
前記第1のインピーダンス調整器および前記第2のインピーダンス調整器は、それぞれ1または複数のインダクタおよびキャパシタを含んで構成され、
前記第1のインピーダンス調整器が、
前記デジタルPAの出力端子側と前記アンテナとに直列接続された直列インダクタと、
その直列インダクタの前記アンテナ側において、該直列インダクタと接地電位との間で並列に接続された対地並列キャパシタとにより構成される1つのLC回路と
によって構成される場合、或いは、複数の前記LC回路が、個々の前記LC回路の前記直列インダクタの直列接続を維持した状態で接続された構成とした場合において、
前記第2のインピーダンス調整器は、
前記第1のインピーダンス調整器を構成する1つ或いは複数の前記LC回路において、
前記直列インダクタが配置された箇所に、前記RFスイッチと前記受信回路の入力端子とに直列接続された直列キャパシタが配置され、
前記対地並列キャパシタが配置された箇所に、前記直列キャパシタの前記受信回路の入力端子側において、前記直列インダクタと接地電位との間で並列に接続された対地並列インダクタが配置された構成か、
或いは、
前記第1のインピーダンス調整器の構成において、前記LC回路における前記直列インダクタの代わりにキャパシタが配置されると共に前記対地並列キャパシタの代わりにインダクタが配置された構成の場合に、前記第2のインピーダンス調整器は、前記直列キャパシタの代わりにインダクタが配置されると共に前記対地並列インダクタの代わりにキャパシタが配置された構成であり、
前記RFスイッチがOPENに制御された場合、前記第1のインピーダンス調整器は、前記デジタルPAの出力インピーダンスと前記マッチング回路の入力端子から前記アンテナを見込んだインピーダンスとがマッチングするように設定され、
前記RFスイッチがCLOSEに制御された場合、前記第2のインピーダンス調整器は、前記マッチング回路の出力インピーダンスと前記第2のインピーダンス調整器の入力端子から前記受信回路を見込んだインピーダンスとが複素共役となるように設定される
ことを特徴とする送受信機。 - 前記デジタルPAは、各々の一端が電源または接地ノードに接続された複数のスイッチ素子を備え、
前記RFスイッチがOPENに制御された場合、前記複数のスイッチ素子のうち1つのスイッチ素子がCLOSEに制御されるとともに他のスイッチ素子が全てOPENに制御され、
前記RFスイッチがCLOSEに制御された場合、前記複数のスイッチ素子が全てOPENに制御される
ことを特徴とする請求項1に記載の送受信機。 - 前記RFスイッチと前記第2のインピーダンス調整器との間を接続する第3のインピーダンス調整器をさらに備え、
前記第3のインピーダンス調整器は、
前記RFスイッチと前記第2のインピーダンス調整器との間と、接地電位との間に接続された対地インダクタまたは対地キャパシタのみで構成される
ことを特徴とする請求項1に記載の送受信機。 - デジタルRF信号を出力するデジタルPA(Power Amplifier)と、
第1のインピーダンス調整器を有し、一端が前記デジタルPAの出力端子に接続され、他端がアンテナに接続されたマッチング回路と、
前記アンテナが受信した受信信号が前記マッチング回路を介して入力される受信回路と、
一端が前記デジタルPAの出力端子、他端が前記受信回路の入力端子に接続され、CLOSEに制御された場合、前記受信信号を前記受信回路に入力するRF(Radio Frequency)スイッチと、
前記第1のインピーダンス調整器をバイパスする他のRFスイッチを備え、
前記RFスイッチがOPENに制御された場合、前記他のRFスイッチがOPENに制御され、前記第1のインピーダンス調整器は、前記デジタルPAの出力インピーダンスと前記マッチング回路の入力端子から前記アンテナを見込んだインピーダンスとがマッチングするように設定され、
前記RFスイッチがCLOSEに制御された場合、前記他のRFスイッチがCLOSEに制御され、前記第1のインピーダンス調整器を短絡する
ことを特徴とする送受信機。 - 前記RFスイッチと前記受信回路の入力端子との間を接続する第4のインピーダンス調整器をさらに備え、
前記第4のインピーダンス調整器は、
前記RFスイッチと前記受信回路の入力端子との間と、接地電位との間に接続された対地インダクタまたは対地キャパシタのみで構成される
ことを特徴とする請求項4に記載の送受信機。 - デジタルRF信号を出力するデジタルPA(Power Amplifier)と、
一端が前記デジタルPAの出力端子に接続され、他端がアンテナに接続されたマッチング回路と、
前記アンテナが受信した受信信号が前記マッチング回路を介して入力される受信回路と、
一端が前記デジタルPAの出力端子、他端が前記受信回路の入力端子に接続され、CLOSEにされた場合、前記受信信号を前記受信回路に入力するRF(Radio Frequency)スイッチと、
前記RFスイッチと前記受信回路の入力端子との間を接続する第2のインピーダンス調整器と
によって送受信機を構成し、
前記マッチング回路に第1のインピーダンス調整器を設け、
前記第1のインピーダンス調整器および前記第2のインピーダンス調整器を、それぞれ1または複数のインダクタおよびキャパシタを含んで構成し、
前記第1のインピーダンス調整器を、
前記デジタルPAの出力端子側と前記アンテナとに直列接続された直列インダクタと、
その直列インダクタの前記アンテナ側において、該直列インダクタと接地電位との間で並列に接続された対地並列キャパシタとにより構成される1つのLC回路と
によって構成した場合、或いは、複数の前記LC回路が、個々の前記LC回路の前記直列インダクタの直列接続を維持した状態で接続した構成の場合に、
前記第2のインピーダンス調整器は、
前記第1のインピーダンス調整器を構成する1つ或いは複数の前記LC回路において、
前記直列インダクタが配置された箇所に、前記RFスイッチと前記受信回路の入力端子とに直列接続した直列キャパシタを配置し、
前記対地並列キャパシタが配置された箇所に、前記直列キャパシタの前記受信回路の入力端子側において、前記直列インダクタと接地電位との間で並列に接続した対地並列インダクタを配置した構成とするか、
或いは、
前記第1のインピーダンス調整器の構成において、前記LC回路における前記直列インダクタの代わりにキャパシタを配置すると共に前記対地並列キャパシタの代わりにインダクタを配置した場合には、
前記第2のインピーダンス調整器の構成において、前記直列キャパシタの代わりにインダクタを配置すると共に前記対地並列インダクタの代わりにキャパシタを配置した構成とし、
前記RFスイッチがOPENとなった場合、前記第1のインピーダンス調整器によって、前記デジタルPAの出力インピーダンスと前記マッチング回路の入力端子から前記アンテナを見込んだインピーダンスとがマッチングするように設定し、
前記RFスイッチがCLOSEとなった場合、前記第2のインピーダンス調整器によって、前記マッチング回路の出力インピーダンスと前記第2のインピーダンス調整器の入力端子から前記受信回路を見込んだインピーダンスとが複素共役となるように設定する
ことを特徴とする送受信機の制御方法。 - デジタルRF信号を出力するデジタルPA(Power Amplifier)と、
第1のインピーダンス調整器を有し、一端が前記デジタルPAの出力端子に接続され、他端がアンテナに接続されるマッチング回路と、
前記アンテナが受信した受信信号が前記マッチング回路を介して入力される受信回路と、
一端が前記デジタルPAの出力端子、他端が前記受信回路の入力端子に接続され、CLOSEにされた場合、前記受信信号を前記受信回路に入力するRF(Radio Frequency)スイッチと、
前記第1のインピーダンス調整器をバイパスする他のRFスイッチと
によって送受信機を構成し、
前記RFスイッチがOPENにされた場合、前記他のRFスイッチをOPENとし、前記第1のインピーダンス調整器によって、前記デジタルPAの出力インピーダンスと前記マッチング回路の入力端子から前記アンテナを見込んだインピーダンスとがマッチングするように設定し、
前記RFスイッチがCLOSEにされた場合、前記他のRFスイッチをCLOSEとし、前記第1のインピーダンス調整器を短絡する
ことを特徴とする送受信機の制御方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016210107A JP6862760B2 (ja) | 2016-10-27 | 2016-10-27 | 送受信機および送受信機の制御方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016210107A JP6862760B2 (ja) | 2016-10-27 | 2016-10-27 | 送受信機および送受信機の制御方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018074303A JP2018074303A (ja) | 2018-05-10 |
| JP6862760B2 true JP6862760B2 (ja) | 2021-04-21 |
Family
ID=62111751
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016210107A Active JP6862760B2 (ja) | 2016-10-27 | 2016-10-27 | 送受信機および送受信機の制御方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP6862760B2 (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102527402B1 (ko) * | 2019-02-15 | 2023-04-28 | 한국전자통신연구원 | 무선 통신 시스템에서 신호의 송수신을 스위칭하기 위한 장치 및 방법 |
| US11533023B2 (en) * | 2021-04-23 | 2022-12-20 | International Business Machines Corporation | Embedded transmit/receive switch |
| US11411596B1 (en) | 2021-05-24 | 2022-08-09 | Apple Inc. | Transmit-receive switch with harmonic distortion rejection and electrostatic discharge protection |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO1997023053A1 (en) * | 1995-12-18 | 1997-06-26 | Matsushita Electric Industrial Co., Ltd. | Transmitter-receiver circuit for radio communication and semiconductor integrated circuit device |
| JP2005124126A (ja) * | 2003-09-24 | 2005-05-12 | Seiko Epson Corp | インピーダンス回路網、これを用いたフィルタ回路、増幅回路、半導体集積回路、電子機器及び無線通信装置 |
| US9160379B2 (en) * | 2012-03-22 | 2015-10-13 | Nec Corporation | Transmitter and transmitting method |
| US9838068B2 (en) * | 2013-10-22 | 2017-12-05 | Nec Corporation | Transmitter/receiver apparatus, transmitter apparatus and transmitting/receiving method |
| JP6290431B2 (ja) * | 2014-08-25 | 2018-03-07 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
-
2016
- 2016-10-27 JP JP2016210107A patent/JP6862760B2/ja active Active
Also Published As
| Publication number | Publication date |
|---|---|
| JP2018074303A (ja) | 2018-05-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR102836149B1 (ko) | 푸시-풀 전력 증폭기들을 위한 부하선 스위칭 | |
| US8773211B2 (en) | Common mode rejection circuit | |
| US9899988B2 (en) | Switch, antenna tuner, and radio frequency apparatus | |
| JP7654755B2 (ja) | 増幅器、半導体ダイ及び無線デバイス | |
| JP6376136B2 (ja) | 送受信装置、送信装置及び送受信方法 | |
| EP2999114B1 (en) | Amplifier with base current reuse | |
| US9209769B2 (en) | Power amplifier and communication device | |
| CN108183331A (zh) | 天线调谐电路、天线装置以及移动终端 | |
| JP2003101440A (ja) | アンテナ切換装置及び信号供給方法 | |
| US10109999B2 (en) | Technology for extending a radio frequency (RF) bandwidth of an envelope tracking (ET) power amplifier (PA) | |
| JP6862760B2 (ja) | 送受信機および送受信機の制御方法 | |
| Nakatani et al. | A highly integrated RF frontend module including Doherty PA, LNA and switch for high SHF wide-band massive MIMO in 5G | |
| EP3240317B1 (en) | Switching method for mobile terminal switching antenna | |
| WO2024159884A1 (zh) | 功率放大器、射频前端模块和射频系统 | |
| US11030510B2 (en) | Radio frequency integrated circuit operating in multiple modes and wireless communication device including the same | |
| US9509262B2 (en) | Concurrent multi-band radio frequency amplifying circuit | |
| US20150171800A1 (en) | Tunable loadline | |
| JP2015122627A (ja) | スイッチング回路および高周波モジュール | |
| US12489474B2 (en) | RF transceiver | |
| US20250293639A1 (en) | Frequency converter | |
| HK40058385A (en) | Load-line switching for push-pull power amplifiers | |
| JP2007221308A (ja) | 電力増幅器及び高周波通信装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190913 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20200626 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200721 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200915 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20201208 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210128 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20210302 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20210315 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6862760 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
