JP6753808B2 - DC / DC converter controller - Google Patents

DC / DC converter controller Download PDF

Info

Publication number
JP6753808B2
JP6753808B2 JP2017066382A JP2017066382A JP6753808B2 JP 6753808 B2 JP6753808 B2 JP 6753808B2 JP 2017066382 A JP2017066382 A JP 2017066382A JP 2017066382 A JP2017066382 A JP 2017066382A JP 6753808 B2 JP6753808 B2 JP 6753808B2
Authority
JP
Japan
Prior art keywords
value
duty ratio
capacitor voltage
reactor
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2017066382A
Other languages
Japanese (ja)
Other versions
JP2018170857A (en
Inventor
大谷 裕樹
裕樹 大谷
山田 堅滋
堅滋 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyota Motor Corp
Toyota Central R&D Labs Inc
Original Assignee
Toyota Motor Corp
Toyota Central R&D Labs Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyota Motor Corp, Toyota Central R&D Labs Inc filed Critical Toyota Motor Corp
Priority to JP2017066382A priority Critical patent/JP6753808B2/en
Publication of JP2018170857A publication Critical patent/JP2018170857A/en
Application granted granted Critical
Publication of JP6753808B2 publication Critical patent/JP6753808B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Dc-Dc Converters (AREA)

Description

本発明は、DC/DCコンバータの制御装置に関する。 The present invention relates to a control device for a DC / DC converter.

従来から電気自動車、ハイブリッド自動車において、直流電源から供給される電圧を昇圧等の電圧変換を行うためにDC/DCコンバータを搭載することが行われている。 Conventionally, in electric vehicles and hybrid vehicles, a DC / DC converter has been installed in order to perform voltage conversion such as boosting the voltage supplied from a DC power source.

このようなDC/DCコンバータに対して、特許文献1には、DC/DCコンバータにインバータを接続し、DC/DCコンバータのキャリア周波数を、インバータのキャリア周波数の2倍に設定する技術が開示されている。特許文献1には、このような技術により、DC/DCコンバータの出力側に接続されたコンデンサに流れるリップル電流を低減できるとされている。 For such a DC / DC converter, Patent Document 1 discloses a technique of connecting an inverter to the DC / DC converter and setting the carrier frequency of the DC / DC converter to twice the carrier frequency of the inverter. ing. Patent Document 1 states that such a technique can reduce the ripple current flowing through the capacitor connected to the output side of the DC / DC converter.

特許文献2には、単相交流電源から供給された交流電圧を直流電圧に変換するコンバータの出力側にコンデンサを接続し、このコンデンサの出力電圧であるコンデンサ電圧からその電圧のリップル周波数及びリップル振幅を検出する技術が開示されている。この技術では、検出したリップル周波数と等しくなるように中心周波数が設定されたノッチフィルタを設けている。ノッチフィルタは、リップル振幅の増大にしたがってノッチ深さを大きくする。ノッチフィルタは、補正トルク分電流指令を出力し、その指令に応じてインバータの制御が行われる。 In Patent Document 2, a capacitor is connected to the output side of a converter that converts an AC voltage supplied from a single-phase AC power supply into a DC voltage, and the ripple frequency and ripple amplitude of the voltage from the capacitor voltage, which is the output voltage of this capacitor. The technology for detecting the voltage is disclosed. In this technique, a notch filter in which the center frequency is set so as to be equal to the detected ripple frequency is provided. The notch filter increases the notch depth as the ripple amplitude increases. The notch filter outputs a current command for the correction torque, and the inverter is controlled according to the command.

特許第4698769号公報Japanese Patent No. 4698769 特開2016−127736号公報Japanese Unexamined Patent Publication No. 2016-127736

特許文献1に記載された技術では、DC/DCコンバータの三角波キャリア周波数が低くなると、DC/DCコンバータが有するリアクトルのインダクタンス容量が小さい場合に、リアクトルを流れるリアクトル電流のリップルが大きくなる。これにより、インバータのキャリア周波数が小さくなる場合には、DC/DCコンバータのキャリア周波数が低くなることにより、リアクトル電流のリップルが大きくなる可能性がある。このため、コンデンサに流れるリップル電流が大きくなり、コンデンサの発熱が大きくなる可能性がある。コンデンサの容量を大きくすることによりこの発熱を抑制することが考えられるが、コンデンサが大型化する。 In the technique described in Patent Document 1, when the triangular wave carrier frequency of the DC / DC converter is low, the ripple of the reactor current flowing through the reactor becomes large when the inductance capacitance of the reactor of the DC / DC converter is small. As a result, when the carrier frequency of the inverter becomes small, the carrier frequency of the DC / DC converter becomes low, which may increase the ripple of the reactor current. Therefore, the ripple current flowing through the capacitor increases, and the heat generated by the capacitor may increase. It is conceivable to suppress this heat generation by increasing the capacity of the capacitor, but the size of the capacitor becomes large.

また、特許文献2に記載されたノッチフィルタを、コンデンサ電圧検出部に用いることが考えられるが、コンデンサ電圧検出値の振動は、DC/DCコンバータのキャリア周波数の1/2周期に対応する。これにより、デジタルフィルタであるノッチフィルタでは、長い周期の成分しか除去できず、コンデンサ電圧検出部の検出値のリップルを除去することは困難である。 Further, it is conceivable to use the notch filter described in Patent Document 2 for the capacitor voltage detection unit, but the vibration of the capacitor voltage detection value corresponds to 1/2 cycle of the carrier frequency of the DC / DC converter. As a result, the notch filter, which is a digital filter, can remove only long-period components, and it is difficult to remove the ripple of the detection value of the capacitor voltage detection unit.

本発明の制御装置の目的は、DC/DCコンバータの制御装置において、DC/DCコンバータに接続されたコンデンサのコンデンサ電圧の制御を安定化させることにより、コンデンサに流れるリップル電流を抑制することである。 An object of the control device of the present invention is to suppress the ripple current flowing through the capacitor by stabilizing the control of the capacitor voltage of the capacitor connected to the DC / DC converter in the control device of the DC / DC converter. ..

本発明の1つの態様は、第1スイッチング素子及び第2スイッチング素子と、前記第1スイッチング素子及び前記第2スイッチング素子の接続点と直流電源とに両端が接続されるリアクトルとを含むDC/DCコンバータを制御する制御装置であって、前記DC/DCコンバータに接続され前記リアクトルからの出力電圧を平滑化させるコンデンサの両端間電圧の検出値であるコンデンサ電圧検出値が入力され、前記コンデンサ電圧検出値の振動除去の処理を行う振動除去器を備え、前記振動除去器は、前記DC/DCコンバータの三角キャリア波における谷点毎、または山点毎で検出される前記コンデンサ電圧検出値について、それぞれの回での今回検出値と前回検出値との偏差の符号が正負で反転した場合には、前記今回検出値と前記前回検出値との平均値を処理後の前記コンデンサ電圧検出値として出力し、前記偏差の符号が正負で反転しない場合には前記今回検出値を処理後の前記コンデンサ電圧検出値として出力し、前記制御装置は、前記コンデンサのコンデンサ電圧の目標値となるコンデンサ電圧指令値と処理後の前記コンデンサ電圧検出値とに応じて前記DC/DCコンバータを制御する、制御装置である。 One aspect of the present invention is a DC / DC including a first switching element and a second switching element, and a reactor in which both ends are connected to a connection point between the first switching element and the second switching element and a DC power supply. A control device that controls the converter, the capacitor voltage detection value, which is the detection value of the voltage across the capacitor connected to the DC / DC converter and smoothing the output voltage from the reactor, is input, and the capacitor voltage detection A vibration remover that performs a value vibration removal process is provided, and the vibration remover is provided with respect to the capacitor voltage detection value detected at each valley point or each peak point in the triangular carrier wave of the DC / DC converter. When the sign of the deviation between the current detection value and the previous detection value in the above times is reversed between positive and negative, the average value of the current detection value and the previous detection value is output as the processed capacitor voltage detection value. If the sign of the deviation is positive or negative and does not reverse, the detected value is output as the processed capacitor voltage detection value, and the control device sets the capacitor voltage command value as the target value of the capacitor voltage of the capacitor. It is a control device that controls the DC / DC converter according to the voltage detection value of the capacitor after processing.

本発明によれば、DC/DCコンバータの制御装置において、DC/DCコンバータに接続されたコンデンサのコンデンサ電圧の制御を安定化させることにより、コンデンサに流れるリップル電流を抑制できる。 According to the present invention, in the DC / DC converter control device, the ripple current flowing through the capacitor can be suppressed by stabilizing the control of the capacitor voltage of the capacitor connected to the DC / DC converter.

本発明の実施形態におけるDC/DCコンバータの制御装置を含むモータ駆動装置の基本構成を示す図である。It is a figure which shows the basic structure of the motor drive device which includes the control device of the DC / DC converter in embodiment of this invention. 本発明の実施形態におけるDC/DCコンバータの制御装置の構成を示す図である。It is a figure which shows the structure of the control device of the DC / DC converter in embodiment of this invention. 図2に示している振動除去器の構成を示す図である。It is a figure which shows the structure of the vibration remover shown in FIG. 本発明の実施形態の別例における制御装置の構成を示す図である。It is a figure which shows the structure of the control device in another example of embodiment of this invention. 図4に示しているオブザーバの構成を示す図である。It is a figure which shows the structure of the observer shown in FIG. 図5に示しているオブザーバゲインの切換部の構成を示す図である。It is a figure which shows the structure of the switching part of the observer gain shown in FIG. 本発明の実施形態の別例における制御装置の構成を示す図である。It is a figure which shows the structure of the control device in another example of embodiment of this invention. 本発明の実施形態の別例における制御装置の構成を示す図である。It is a figure which shows the structure of the control device in another example of embodiment of this invention. 図8に示しているデューティ比制御器を構成するモデル予測制御器の構成を示す図である。It is a figure which shows the structure of the model prediction controller which comprises the duty ratio controller shown in FIG. 比較例の制御装置において、インバータのキャリア周波数fci及びDC/DCコンバータのキャリア周波数fccについて、│2×fci−fcc│を変化させた場合におけるコンデンサ電圧及びその検出波形を示す図である。It is a figure which shows the capacitor voltage and the detection waveform thereof at the time of changing | 2 × fci-fcc | for the carrier frequency fci of the inverter and the carrier frequency fcc of a DC / DC converter in the control device of the comparative example. 実施形態の制御装置において、インバータのキャリア周波数fci及びDC/DCコンバータのキャリア周波数fccについて、│2×fci−fcc│を変化させた場合におけるコンデンサ電圧及びその検出波形を示す図である。It is a figure which shows the capacitor voltage and the detection waveform thereof at the time of changing | 2 × fci-fcc | for the carrier frequency fci of the inverter and the carrier frequency fcc of a DC / DC converter in the control apparatus of embodiment. 本発明の実施形態において、リアクトルのインダクタンスにおける電流依存性の例を示す図である。It is a figure which shows the example of the current dependence in the inductance of a reactor in embodiment of this invention.

<第1の実施形態>
図1は、第1の実施形態におけるDC/DCコンバータの制御装置30を含むモータ駆動装置100の基本構成を示している。モータ駆動装置100は、直流電源10、DC/DCコンバータ11、低圧側コンデンサ17、高圧側コンデンサ18及び負荷104を含んで構成される。DC/DCコンバータ11は、リアクトル12、第1スイッチング素子14、第2スイッチング素子16を有する。第1スイッチング素子14は、上側スイッチング素子に相当し、第2スイッチング素子16は、下側スイッチング素子に相当する。負荷104は、インバータ105と、インバータ105に接続され、インバータ105によって駆動されるモータ106とを有する。モータ106はU相、V相、W相の3相交流電流により駆動される3相モータである。
<First Embodiment>
FIG. 1 shows a basic configuration of a motor drive device 100 including a DC / DC converter control device 30 according to the first embodiment. The motor drive device 100 includes a DC power supply 10, a DC / DC converter 11, a low-voltage side capacitor 17, a high-voltage side capacitor 18, and a load 104. The DC / DC converter 11 includes a reactor 12, a first switching element 14, and a second switching element 16. The first switching element 14 corresponds to the upper switching element, and the second switching element 16 corresponds to the lower switching element. The load 104 has an inverter 105 and a motor 106 connected to the inverter 105 and driven by the inverter 105. The motor 106 is a three-phase motor driven by a three-phase alternating current of U-phase, V-phase, and W-phase.

直流電源10の正極にはリアクトル12の一端が接続され、リアクトル12の他端には第1スイッチング素子14の一端及び第2スイッチング素子16の一端の接続点Cが接続される。第1スイッチング素子14の他端は正極母線19を介して、負荷104を構成するインバータ105の正極側に接続される。第2スイッチング素子16の他端は負極母線20を介して、直流電源10の負極とインバータ105の負極側とに接続される。低圧側コンデンサ17は、DC/DCコンバータ11の入力側で、リアクトル12の一端及び直流電源10の正極の間と負極母線20との間に接続され、電圧を平滑化させるために用いられる。高圧側コンデンサ18は、DC/DCコンバータ11の出力側で、正極母線19及び負極母線20の間に接続され、リアクトル12からの出力電圧を平滑化させるために用いられる。 One end of the reactor 12 is connected to the positive electrode of the DC power supply 10, and the connection point C of one end of the first switching element 14 and one end of the second switching element 16 is connected to the other end of the reactor 12. The other end of the first switching element 14 is connected to the positive electrode side of the inverter 105 constituting the load 104 via the positive electrode bus 19. The other end of the second switching element 16 is connected to the negative electrode side of the DC power supply 10 and the negative electrode side of the inverter 105 via the negative electrode bus 20. The low-voltage side capacitor 17 is connected to one end of the reactor 12 and between the positive electrode of the DC power supply 10 and between the negative electrode bus 20 on the input side of the DC / DC converter 11, and is used to smooth the voltage. The high-voltage side capacitor 18 is connected between the positive electrode bus 19 and the negative electrode bus 20 on the output side of the DC / DC converter 11 and is used to smooth the output voltage from the reactor 12.

なお、実施の形態では、第1スイッチング素子14及び第2スイッチング素子16はNPNトランジスタとする。第1スイッチング素子14は、正極母線19側がコレクタ、リアクトル12側がエミッタとされる。第2スイッチング素子16は、リアクトル12側がコレクタ、負極母線20側がエミッタとされる。また、第1スイッチング素子14及び第2スイッチング素子16のそれぞれに並列に環流ダイオードが接続される。 In the embodiment, the first switching element 14 and the second switching element 16 are NPN transistors. In the first switching element 14, the positive electrode bus 19 side is a collector and the reactor 12 side is an emitter. In the second switching element 16, the reactor 12 side is a collector and the negative electrode bus 20 side is an emitter. Further, a recirculation diode is connected in parallel to each of the first switching element 14 and the second switching element 16.

DC/DCコンバータ11において、第1スイッチング素子14をオフ状態及び第2スイッチング素子16をオン状態とすることで、リアクトル12を介して直流電源10の正極から負極に向けたリアクトル電流iLが流れる。これによって、リアクトル12にエネルギーが蓄積される。次に、第2スイッチング素子16をオフ状態とすることで、リアクトル電流iLが遮断され、リアクトル12の端部に直流電源10の電圧(電源電圧vb)よりも高い電圧が生じる。そして、これに応じた電流が正極母線19に向けて流れて高圧側コンデンサ18が充電されて高圧側コンデンサ18の両端間電圧であるコンデンサ電圧vcが上昇する。このコンデンサ電圧vcが負荷104に印加される。また、第1スイッチング素子14がオン状態とされることで、高圧側コンデンサ18から直流電源10の正極へ向けたリアクトル電流iLが流れる。これによって、コンデンサ電圧vcが低下する。DC/DCコンバータ11の出力電圧、すなわちコンデンサ電圧vcは、キャリア信号の1周期に対する第1スイッチング素子14のオン割合を示すデューティ比によって決定される。 In the DC / DC converter 11, by turning the first switching element 14 off and the second switching element 16 on, a reactor current i L flows from the positive electrode to the negative electrode of the DC power supply 10 via the reactor 12. .. As a result, energy is stored in the reactor 12. Then, by the second switching element 16 turned off, the reactor current i L is interrupted, a voltage higher than the voltage (power supply voltage v b) of the DC power supply 10 to the end of the reactor 12 may occur. Then, a current corresponding to this flows toward the positive electrode bus 19, the high-voltage side capacitor 18 is charged, and the capacitor voltage v c, which is the voltage between both ends of the high-voltage side capacitor 18, rises. This capacitor voltage v c is applied to the load 104. Further, since the first switching element 14 is turned on, the reactor current i L flows toward the high pressure side capacitor 18 to the positive electrode of the DC power source 10. As a result, the capacitor voltage v c drops. The output voltage of the DC / DC converter 11, that is, the capacitor voltage v c, is determined by the duty ratio indicating the on ratio of the first switching element 14 to one cycle of the carrier signal.

DC/DCコンバータ11は、制御装置30によって各スイッチング素子14,16のオンオフ状態が制御される。制御装置30には、DC/DCコンバータ11の現在の状態値が入力される。制御装置30は入力された状態値に応じてDC/DCコンバータ11を制御する。状態値として、直流電源10の電源電圧vb、リアクトル12を流れるリアクトル電流iL、コンデンサ18のコンデンサ電圧vc、負荷であるモータ106の電流iu,iw及びモータ106の回転角θの検出値が対応するセンサから制御装置30へ入力される。例えば、モータ駆動装置100は、コンデンサ電圧vcを検出する高圧側の電圧センサ21と、直流電源10の電源電圧vbを検出する低圧側の電圧センサ22とを備える。制御装置30は、モータの電流iu,iw及びモータの回転角θからDC/DCコンバータ11の出力電流imを算出する。 In the DC / DC converter 11, the on / off state of each of the switching elements 14 and 16 is controlled by the control device 30. The current state value of the DC / DC converter 11 is input to the control device 30. The control device 30 controls the DC / DC converter 11 according to the input state value. The state values are the power supply voltage v b of the DC power supply 10, the reactor current i L flowing through the reactor 12, the capacitor voltage v c of the capacitor 18, the current i u , i w of the motor 106 which is the load, and the rotation angle θ of the motor 106. The detected value is input to the control device 30 from the corresponding sensor. For example, the motor drive device 100 includes a high-voltage side voltage sensor 21 that detects the capacitor voltage v c and a low-voltage side voltage sensor 22 that detects the power supply voltage v b of the DC power supply 10. Control device 30 calculates the output current i m of the motor current i u, i w and the DC / DC converter 11 from the rotation angle θ of the motor.

図2は、制御装置30の構成を示す図である。制御装置30は、振動除去器31、デューティ比制御器34、及び三角波比較器36を含んで構成される。 FIG. 2 is a diagram showing the configuration of the control device 30. The control device 30 includes a vibration remover 31, a duty ratio controller 34, and a triangular wave comparator 36.

振動除去器31には、高圧側の電圧センサ21からコンデンサ電圧検出値vcが入力される。振動除去器31は、後述のようにコンデンサ電圧検出値vcの振動除去の処理を行って、処理後のコンデンサ電圧検出値vcを出力する。 The capacitor voltage detection value v c is input to the vibration remover 31 from the voltage sensor 21 on the high voltage side. Vibration remover 31 performs the processing of the vibration removal of the capacitor voltage detection value v c as described later, outputs a capacitor voltage detection value v c after treatment.

デューティ比制御器34には、コンデンサ電圧指令値vc *と処理後のコンデンサ電圧検出値vcとの偏差が入力される。デューティ比制御器は、例えば入力された偏差を比例積分演算であるPI演算して、指令値となるデューティ比d(k+1)を求めるための演算が行われる。算出されたデューティ比d(k+1)は、後述の三角波比較器36に入力される。 The deviation between the capacitor voltage command value v c * and the processed capacitor voltage detection value v c is input to the duty ratio controller 34. In the duty ratio controller, for example, the input deviation is subjected to PI calculation, which is a proportional integration operation, and an operation for obtaining the duty ratio d (k + 1), which is a command value, is performed. The calculated duty ratio d (k + 1) is input to the triangular wave comparator 36 described later.

次に、振動除去器31を説明する。図3は、振動除去器31の構成を示す図である。振動除去器31は、DC/DCコンバータ11の三角キャリア波における谷点毎で検出されるコンデンサ電圧検出値vcを高圧側の電圧センサ21から取得する。そして、振動除去器31は、DC/DCコンバータ11の三角キャリア波における谷点毎で検出されるコンデンサ電圧検出値vcについて、それぞれの回での今回検出値と前回検出値との偏差の符号が正負で反転するか否かに応じて、振動除去処理を行う。振動除去処理は、偏差の符号が正負で反転した場合には、今回検出値と前回検出値との平均値を処理後のコンデンサ電圧検出値vcとして出力し、偏差の符号が正負で反転しない場合には今回検出値を処理後のコンデンサ電圧検出値vcとして出力する。 Next, the vibration remover 31 will be described. FIG. 3 is a diagram showing the configuration of the vibration remover 31. The vibration remover 31 acquires the capacitor voltage detection value v c detected at each valley point in the triangular carrier wave of the DC / DC converter 11 from the voltage sensor 21 on the high voltage side. Then, the vibration remover 31 indicates the sign of the deviation between the current detection value and the previous detection value at each time with respect to the capacitor voltage detection value v c detected at each valley point in the triangular carrier wave of the DC / DC converter 11. Vibration removal processing is performed depending on whether or not is reversed between positive and negative. In the vibration removal processing, when the sign of the deviation is reversed between positive and negative, the average value of the current detection value and the previous detection value is output as the processed capacitor voltage detection value v c , and the deviation sign is not reversed between positive and negative. In this case, the detected value is output as the processed capacitor voltage detected value v c .

また、実施形態では、今回検出値と前回検出値との偏差の符号を、今回から予め設定された複数回前までさかのぼって計算する。そして、振動除去器31は、偏差の符号の変化が所定回数以上では、今回検出値と前回検出値との平均値を処理後のコンデンサ電圧検出値vcとして出力する。一方、振動除去器31は、偏差の符号の変化が所定回数未満では今回検出値を処理後のコンデンサ電圧検出値vcとして出力する。以下、コンデンサ電圧検出値vcを検出値vcとして説明する場合がある。 Further, in the embodiment, the sign of the deviation between the current detection value and the previous detection value is calculated retroactively from this time to a plurality of preset times before. Then, when the deviation sign changes by a predetermined number of times or more, the vibration remover 31 outputs the average value of the current detection value and the previous detection value as the processed capacitor voltage detection value v c . On the other hand, the vibration remover 31 outputs the detected value this time as the processed capacitor voltage detected value v c when the change of the deviation sign is less than a predetermined number of times. Hereinafter, the capacitor voltage detection value v c may be described as the detection value v c .

具体的には、本実施形態では、振動除去器31は、今回検出値と前回検出値との偏差の符号を、今回から3回前までさかのぼって合計4回、計算する。図3に示すように、振動除去器31は、減算器40(40−1〜40−4)、前回検出取得部42(42−1〜42−4)、判定器44(44−1〜44−4)、加算器45、絶対値計算器46及び出力切換部48を含んで構成される。 Specifically, in the present embodiment, the vibration remover 31 calculates the sign of the deviation between the current detection value and the previous detection value four times in total, going back three times from this time to three times before. As shown in FIG. 3, the vibration remover 31 includes a subtractor 40 (40-1 to 40-4), a previous detection acquisition unit 42 (42-1 to 42-4), and a determination device 44 (44-1 to 44). -4), an adder 45, an absolute value calculator 46, and an output switching unit 48 are included.

前回検出取得部42は、入力された検出値vcについて、その検出の回より1つ前である前回に検出された検出値vcを、制御装置30の記憶部より取得して出力する。前回検出取得部42−1〜42−3の出力値は、対応する回と同じ回、及び次の回の減算器40と、その前の回の前回検出取得部42とに入力される。前回検出取得部42−4の出力値は、対応する回の次の回の減算器40に入力される。減算器40は、対応する回と同じ回の検出値から、その前の回の検出値を減算した値である偏差を判定器44に出力する。 The previous detection acquisition unit 42 acquires and outputs the previously detected detection value v c , which is one time before the detection, from the storage unit of the control device 30 with respect to the input detection value v c . The output values of the previous detection and acquisition units 42-1 to 42-3 are input to the subtractor 40 of the same and next times as the corresponding times and the previous detection and acquisition unit 42 of the previous times. The output value of the previous detection acquisition unit 42-4 is input to the subtractor 40 of the next time of the corresponding time. The subtractor 40 outputs a deviation, which is a value obtained by subtracting the detection value of the previous time from the detection value of the same time as the corresponding time, to the determination device 44.

判定器44は、入力された偏差の符号の正負を判定し、判定結果を加算器45に出力する。例えば、判定器44は、入力された偏差の符号が正の場合に1を出力し、偏差の符号が負の場合に−1を出力する。判定器44は、偏差の符号が0であれば出力しない、すなわち出力値が0である。 The determination device 44 determines whether the sign of the input deviation is positive or negative, and outputs the determination result to the adder 45. For example, the determination device 44 outputs 1 when the sign of the input deviation is positive, and outputs -1 when the sign of the deviation is negative. If the deviation sign is 0, the determination device 44 does not output, that is, the output value is 0.

例えば、判定器44−1には、今回の検出値vcから前回の検出値vcを減算した偏差が入力される。判定器44−2には、前回の検出値vcから、今回より2回前の検出値vcを減算した偏差が入力される。判定器44−3には、2回前の検出値vcから、今回より3回前の検出値vcを減算した偏差が入力される。判定器44−4には、3回前の検出値vcから、今回より4回前の検出値vcを減算した偏差が入力される。 For example, the deviation obtained by subtracting the previous detection value v c from the current detection value v c is input to the determination device 44-1. A determiner 44-2, from the previous detection value v c, the deviation obtained by subtracting the detection value v c of two previous than time is input. The deviation obtained by subtracting the detection value v c three times before this time from the detection value v c two times before is input to the determination device 44-3. The deviation obtained by subtracting the detection value v c four times before this time from the detection value v c three times before is input to the determination device 44-4.

加算器45は、すべての判定器44−1〜44−4から判定結果が入力され、その判定結果を加算する。加算された結果は、絶対値計算器46に入力される。 In the adder 45, determination results are input from all the determination devices 44-1 to 44-4, and the determination results are added. The added result is input to the absolute value calculator 46.

絶対値計算器46は、加算された結果である数値の絶対値を算出して出力切換部48に出力する。出力切換部48には、今回の検出値vcと、今回の検出値vc及び前回の検出値vcの平均値とも入力される。 The absolute value calculator 46 calculates the absolute value of the numerical value as a result of the addition and outputs it to the output switching unit 48. The current detection value v c , the current detection value v c, and the average value of the previous detection value v c are also input to the output switching unit 48.

出力切換部48は、絶対値計算器46から入力された絶対値に応じて、今回検出値、または今回検出値及び前回検出値の平均値を、振動除去の処理後の検出値として出力する。具体的には、出力切換部48は、入力された絶対値が2以下の場合には、今回検出値及び前回検出値の平均値を処理後の検出値として出力する。一方、出力切換部48は、入力された絶対値が2より大きい場合には、今回検出値を処理後の検出値として出力する。出力切換部48に入力された絶対値が2以下であることは、今回から4回前までさかのぼって偏差の符号の変化が1回以上あることを意味する。 The output switching unit 48 outputs the current detection value, or the average value of the current detection value and the previous detection value, as the detection value after the vibration removal process, according to the absolute value input from the absolute value calculator 46. Specifically, when the input absolute value is 2 or less, the output switching unit 48 outputs the average value of the current detection value and the previous detection value as the detected value after processing. On the other hand, when the input absolute value is larger than 2, the output switching unit 48 outputs the detected value this time as the detected value after processing. The fact that the absolute value input to the output switching unit 48 is 2 or less means that the deviation sign has changed once or more from this time to four times before.

これにより、振動除去器31によって、今回検出値と前回検出値との偏差の符号が、今回から4回前までさかのぼって計算される。そして、振動除去器31は、偏差の符号が正負で反転した場合には、今回検出値と前回検出値との平均値を処理後のコンデンサ電圧検出値vcとして出力し、偏差の符号が正負で反転しない場合には今回検出値を処理後のコンデンサ電圧検出値vcとして出力する。実施形態では、偏差の符号が、4回前までさかのぼって計算されるので、振動除去処理の精度を高くできる。なお、偏差の符号は、5回以上の任意の回数前までさかのぼって計算してもよい。 As a result, the vibration remover 31 calculates the sign of the deviation between the current detection value and the previous detection value retroactively from this time to four times before. When the deviation sign is reversed between positive and negative, the vibration remover 31 outputs the average value of the current detection value and the previous detection value as the processed capacitor voltage detection value v c , and the deviation sign is positive or negative. If it is not inverted in, the detected value is output as the processed capacitor voltage detection value v c . In the embodiment, since the sign of the deviation is calculated as far back as four times, the accuracy of the vibration removal process can be improved. The sign of the deviation may be calculated retroactively up to an arbitrary number of times of 5 times or more.

振動除去器31の出力は、振動除去の処理後のコンデンサ電圧検出値vcとして、減算器37に入力される。減算器37は、処理後のコンデンサ電圧検出値vcからコンデンサ電圧指令値vc *を減算した値を偏差として、デューティ比制御器34に出力する。 The output of the vibration remover 31 is input to the subtractor 37 as the capacitor voltage detection value v c after the vibration removal process. The subtractor 37 outputs a value obtained by subtracting the capacitor voltage command value v c * from the processed capacitor voltage detection value v c as a deviation to the duty ratio controller 34.

デューティ比制御器34は、入力された偏差に応じて、上記のように指令値となるデューティ比d(k+1)を求めるための演算を行う。デューティ比制御器34から出力されたデューティ比d(k+1)は、三角波比較器36に入力される。三角波比較器36は、三角波キャリア信号の値と、デューティ比とを比較し、その比較した結果に基づいてスイッチング信号を生成し、DC/DCコンバータ11の各スイッチング素子14,16に出力される。各スイッチング素子14,16は、そのスイッチング信号によりオンオフ状態が制御されることにより、適切な電圧制御が行われる。これにより、リアクトル電流指令値に応じてDC/DCコンバータ11が制御される。 The duty ratio controller 34 performs an operation for obtaining the duty ratio d (k + 1) which is a command value as described above according to the input deviation. The duty ratio d (k + 1) output from the duty ratio controller 34 is input to the triangular wave comparator 36. The triangle wave comparator 36 compares the value of the triangle wave carrier signal with the duty ratio, generates a switching signal based on the comparison result, and outputs the switching signal to the switching elements 14 and 16 of the DC / DC converter 11. The on / off state of each of the switching elements 14 and 16 is controlled by the switching signal, so that appropriate voltage control is performed. As a result, the DC / DC converter 11 is controlled according to the reactor current command value.

具体的には、制御装置30は、デューティ比制御器34から出力されたデューティ比d(=d(k+1))となるように第1スイッチング素子14及び第2スイッチング素子16のオン期間を制御する。これにより、DC/DCコンバータ11は、指令値とされるコンデンサ電圧指令値vc *及びリアクトル電流指令値iL *となるようにコンデンサ電圧vc及びリアクトル電流iLが制御される。 Specifically, the control device 30 controls the on period of the first switching element 14 and the second switching element 16 so that the duty ratio d (= d (k + 1)) output from the duty ratio controller 34 is obtained. .. As a result, the DC / DC converter 11 controls the capacitor voltage v c and the reactor current i L so that the capacitor voltage command value v c * and the reactor current command value i L * , which are the command values, are obtained.

なお、デューティ比制御器34から出力されたデューティ比d(k+1)は、リミッタ(図示せず)に入力することもできる。リミッタは、デューティ比制御器34から出力されたデューティ比d(k+1)の入力をうけ、入力されたデューティ比d(k+1)が最適デューティ比範囲DR内になるように制限する。リミッタから出力された最適範囲のデューティ比d(k+1)は、三角波比較器36に入力される。これにより、制御装置30は、三角波比較器36に入力されたデューティ比d(=d(k+1))となるように第1スイッチング素子14及び第2スイッチング素子16のオン期間を制御する。 The duty ratio d (k + 1) output from the duty ratio controller 34 can also be input to a limiter (not shown). The limiter receives the input of the duty ratio d (k + 1) output from the duty ratio controller 34, and limits the input duty ratio d (k + 1) so as to be within the optimum duty ratio range DR. The duty ratio d (k + 1) in the optimum range output from the limiter is input to the triangular wave comparator 36. As a result, the control device 30 controls the on period of the first switching element 14 and the second switching element 16 so that the duty ratio d (= d (k + 1)) input to the triangular wave comparator 36 is obtained.

上記の制御装置30によれば、振動除去器31による処理後のコンデンサ電圧検出値vcを用いてDC/DCコンバータ11を制御するので、コンデンサ電圧vcの制御を安定化させることができる。これにより、高圧側コンデンサ18に流れるリップル電流を抑制できるので、高圧側コンデンサ18の発熱を抑制しつつ高圧側コンデンサ18の容量を小さくできる。 According to the above-mentioned control device 30, since the DC / DC converter 11 is controlled by using the capacitor voltage detection value v c after the processing by the vibration remover 31, the control of the capacitor voltage v c can be stabilized. As a result, the ripple current flowing through the high-voltage side capacitor 18 can be suppressed, so that the capacity of the high-voltage side capacitor 18 can be reduced while suppressing heat generation of the high-voltage side capacitor 18.

一方、比較例として、本実施形態と異なり、振動除去器を介さずにコンデンサ電圧の検出値と指令値とを用いて、DC/DCコンバータを制御する構成が考えられる。この比較例において、DC/DCコンバータのキャリア周波数fccを、インバータのキャリア周波数fciの2倍の周波数以外の周波数とする場合がある。この場合には、DC/DCコンバータの三角波キャリアにおける谷点毎にコンデンサ電圧検出値をサンプリングすると、コンデンサ電圧検出値が大きく振動する可能性がある。実施形態では、振動除去器31により、コンデンサ電圧vcについて今回検出値と前回検出値との偏差の符号の反転により振動を判定し、振動した場合に今回検出値と前回検出値との平均値を処理後の検出値として出力する。これにより、コンデンサ電圧vcの制御の安定化を図れる。 On the other hand, as a comparative example, unlike the present embodiment, a configuration in which the DC / DC converter is controlled by using the detected value and the command value of the capacitor voltage without using the vibration remover can be considered. In this comparative example, the carrier frequency fcc of the DC / DC converter may be a frequency other than twice the carrier frequency fci of the inverter. In this case, if the capacitor voltage detection value is sampled for each valley point in the triangular wave carrier of the DC / DC converter, the capacitor voltage detection value may vibrate significantly. In the embodiment, the vibration remover 31 determines vibration by reversing the sign of the deviation between the current detection value and the previous detection value for the capacitor voltage v c , and when it vibrates, the average value between the current detection value and the previous detection value. Is output as the detected value after processing. As a result, the control of the capacitor voltage v c can be stabilized.

なお、上記では、振動除去器31において、DC/DCコンバータ11の三角波キャリアにおける谷点毎のコンデンサ電圧検出値を用いる場合を説明した。一方、DC/DCコンバータ11の三角キャリア波における山点毎で検出されるコンデンサ電圧検出値について、それぞれの回での今回検出値と前回検出値との偏差の符号が正負で反転するか否かに応じて、処理後のコンデンサ電圧検出値を出力してもよい。この場合において、偏差の符号の反転に応じて処理後のコンデンサ電圧検出値を出力する方法は、三角キャリア波における山点毎で検出されるコンデンサ電圧検出値を用いる場合と同様である。 In the above description, the case where the capacitor voltage detection value for each valley point in the triangular wave carrier of the DC / DC converter 11 is used in the vibration remover 31 has been described. On the other hand, regarding the capacitor voltage detection value detected at each peak point in the triangular carrier wave of the DC / DC converter 11, whether or not the sign of the deviation between the current detection value and the previous detection value at each time is reversed between positive and negative. Depending on the situation, the processed capacitor voltage detection value may be output. In this case, the method of outputting the processed capacitor voltage detection value according to the inversion of the deviation sign is the same as the case of using the capacitor voltage detection value detected at each peak point in the triangular carrier wave.

<第2の実施形態>
第1の実施形態では、処理後のコンデンサ電圧検出値とコンデンサ電圧指令値との偏差をデューティ比制御器に入力する場合を説明した。図4は、第2の実施形態における制御装置30aの構成を示す図である。第2の実施形態では、制御装置30aは、図4に示すように、電流指令生成器(iL指令生成器)32と、オブザーバ33とを含んで構成される。
<Second embodiment>
In the first embodiment, the case where the deviation between the processed capacitor voltage detection value and the capacitor voltage command value is input to the duty ratio controller has been described. FIG. 4 is a diagram showing a configuration of the control device 30a according to the second embodiment. In the second embodiment, the control device 30a includes a current command generator (iL command generator) 32 and an observer 33, as shown in FIG.

電流指令生成器32には、振動除去器31から出力された処理後のコンデンサ電圧検出値vcと、コンデンサ電圧指令値vc *との偏差が入力される。電流指令生成器32は、例えば入力された偏差を比例積分演算であるPI演算して、リアクトル12を流れるリアクトル電流の指令値iL *を生成するPI制御器とすることができる。後述のデューティ比制御器34aには、リアクトル電流指令値iL *と、後述のオブザーバ33から出力されるリアクトル電流iLの推定値との偏差が入力される。なお、以下において、図中の推定値には上付の波線(チルダ)を付して示す。 The deviation between the processed capacitor voltage detection value v c and the capacitor voltage command value v c * output from the vibration remover 31 is input to the current command generator 32. The current command generator 32 can be a PI controller that generates a command value i L * of the reactor current flowing through the reactor 12 by performing a PI operation, which is a proportional integration operation, on the input deviation, for example. The deviation between the reactor current command value i L * and the estimated value of the reactor current i L output from the observer 33 described later is input to the duty ratio controller 34a described later. In the following, the estimated values in the figure are shown with an attached wavy line (tilde).

オブザーバ33は、処理後のコンデンサ電圧検出vc、電源電圧vb及び出力電流imを受けて、これらの値からリアクトル電流iLの推定値を、DC/DCコンバータ11の状態方程式を用いて算出して出力する。 Observer 33, the capacitor voltage detecting v c after processing, receives power supply voltage v b and the output current i m, the estimated value of the reactor current i L from these values, using the equation of state of the DC / DC converter 11 Calculate and output.

ここで、DC/DCコンバータ11の状態方程式を説明するために、まず、コンデンサ電圧の検出誤差Δvcを含まないと仮定した比較例の状態方程式としての比較例状態方程式を説明する。 Here, in order to explain the state equation of the DC / DC converter 11, first, the comparative example state equation as the state equation of the comparative example assuming that the detection error Δv c of the capacitor voltage is not included will be described.

比較例状態方程式は、数式(1)にて表される。ここで、コンデンサ電圧はvc、リアクトル電流はiL、電源電圧はvb、出力電流(負荷電流)はim、リアクトル12のインダクタンスはL、コンデンサ18のキャパシタンスはC、リアクトル12の抵抗値はRL、デューティ比はdと示す。
Comparative example The equation of state is represented by the mathematical formula (1). Here, the capacitor voltage v c, the reactor current i L, the power supply voltage v b, the output current (load current) i m, inductance of the reactor 12 is L, and the capacitance of the capacitor 18 C, the resistance value of the reactor 12 Is shown as RL and the duty ratio is shown as d.

数式(1)にデッドタイムを考慮した誤差デューティ比Δdを組み込むと数式(2)に示す状態方程式となる。ここで誤差デューティ比とは、第1スイッチング素子のオン時間の割合であるデューティ比に対する、デッドタイムの有無の違いにより生じるデューティ比の差分である。
When the error duty ratio Δd in consideration of the dead time is incorporated into the equation (1), the equation of state shown in the equation (2) is obtained. Here, the error duty ratio is a difference in the duty ratio caused by the difference in the presence or absence of the dead time with respect to the duty ratio which is the ratio of the on-time of the first switching element.

数式(2)を、双1次変換を用いて離散化させると数式(3)のように示される。
When the mathematical formula (2) is discretized using a bilinear transformation, it is shown as the mathematical formula (3).

図5は、実施形態のオブザーバ33を示す図である。オブザーバ33において、入力信号、出力信号が図5で示されるようになる。図5において、Aは、数式(3)の破線枠αで示される係数と、破線枠A1で示される行列とを乗じたものであり、α×A1で表される。 FIG. 5 is a diagram showing an observer 33 of the embodiment. In the observer 33, the input signal and the output signal are shown in FIG. In FIG. 5, A is a product of the coefficient represented by the broken line frame α in the mathematical formula (3) and the matrix represented by the broken line frame A1, and is represented by α × A1.

図5において、Bは、数式(3)の破線枠αで示される係数と破線枠B1で示される行列とを乗じたものであり、α×B1で表される。図5のCは、数式(4a)、数式(4b)で表されるものである。
In FIG. 5, B is the product of the coefficient represented by the broken line frame α in the mathematical formula (3) and the matrix represented by the broken line frame B1, and is represented by α × B1. C in FIG. 5 is represented by a mathematical formula (4a) and a mathematical formula (4b).

図5のCとして、数式(4a)、数式(4b)で表されるもので用いることによりリアクトル電流の推定精度を高くできるが、計算量軽減のために、数式(5)を用いることもできる。
As C in FIG. 5, the estimation accuracy of the reactor current can be increased by using those represented by the mathematical formulas (4a) and (4b), but the mathematical formula (5) can also be used to reduce the amount of calculation. ..

ここで、本実施形態では、DC/DCコンバータ11の状態方程式として、誤差デューティ比Δdとコンデンサ電圧検出誤差ΔvCとを含む数式(6)を定義する。
Here, in the present embodiment, the equation of state (6) including the error duty ratio Δd and the capacitor voltage detection error Δv C is defined as the equation of state of the DC / DC converter 11.

数式(6)を、双1次変換を用いて離散化させると数式(7)のように示される。
When the mathematical formula (6) is discretized using a bilinear transformation, it is shown as the mathematical formula (7).

数式(7)に基づいて、コンデンサ18の電圧の推定値であるコンデンサ電圧推定値vc〜(チルダ)(k)と、リアクトル12の電流の推定値であるリアクトル電流予測値iL〜(チルダ)(k)とは、数式(8)のように表すことができる。また、数式(7)に基づいて、誤差デューティ比の推定値である誤差デューティ比推定値Δd〜(チルダ)(k)と、コンデンサ電圧検出誤差の推定値であるコンデンサ電圧誤差推定値Δvc〜(チルダ)(k)とは数式(8)のように表すことができる。ここで、Tは制御周期であり、h1〜h4はオブザーバゲインである。以下では推定値を表すチルダの〜(波線)を省略する場合がある。
Based on the equation (7), the capacitor voltage estimate v c ~ (tilda) (k), which is the estimated value of the voltage of the capacitor 18, and the reactor current predicted value i L ~ (tilda), which is the estimated value of the current of the reactor 12. ) (K) can be expressed as in the mathematical formula (8). Further, based on the equation (7), the error duty ratio estimated value Δd ~ (tilder) (k) which is an estimated value of the error duty ratio and the capacitor voltage error estimated value Δv c ~ which is an estimated value of the capacitor voltage detection error. (Tilda) (k) can be expressed as in the equation (8). Here, T is a control cycle, and h 1 to h 4 are observer gains. In the following, the ~ (wavy line) of the tilde representing the estimated value may be omitted.

オブザーバ33は、入力された処理後のコンデンサ電圧vc、電源電圧vb及び出力電流imを数式(8)に代入することによって、リアクトル電流iL(=iL(k))の推定値を算出する。また、オブザーバ33は、コンデンサ電圧検出誤差Δvc(=Δvc(k))の推定値も算出する。 Observer 33, by substituting capacitor voltage v c after treatment with the input power supply voltage v b and the output current i m in Equation (8), the estimated value of the reactor current i L (= i L (k )) Is calculated. The observer 33 also calculates an estimated value of the capacitor voltage detection error Δv c (= Δv c (k)).

なお、推定されるコンデンサ電圧検出誤差推定値Δvc(チルダ)、誤差デューティ比Δd(チルダ)及びリアクトル電流推定値iL(チルダ)は、数式(8)におけるkをk−1に読み替えて処理することによって算出することができる。算出されたリアクトル電流推定値iL〜(チルダ)は、減算器35に入力される。 The estimated capacitor voltage detection error estimated value Δv c (tilde), error duty ratio Δd (tilde), and reactor current estimated value i L (tilde) are processed by replacing k in the equation (8) with k-1. It can be calculated by doing. The calculated reactor current estimates i L to (tilde) are input to the subtractor 35.

なお、kは、制御回数を示す。例えば、iL(k)は、k回目の制御におけるリアクトル電流iLを表し、iL(k+1)は、(k+1)回目の制御におけるリアクトル電流iLを表す。他の状態量についても同様である。 Note that k indicates the number of controls. For example, i L (k) represents a reactor current i L in the control of the k-th, i L (k + 1) represents a reactor current i L in the (k + 1) th control. The same applies to other state quantities.

ここで、本実施形態において、オブザーバ33は、数式(8)の4つのオブザーバゲインh1、h2、h3、h4を持つ。このうち、数式(8)の3行目と4行目とに対応するh3、h4は、第1スイッチング素子14の常時オン状態か否かに応じて、値が切り替わる。以下、h3は第1オブザーバゲインh3と記載し、h4は、第2オブザーバゲインh4と記載する場合がある。オブザーバゲインh1、h2、h3、h4は、図5のhに対応する。 Here, in the present embodiment, the observer 33 has four observer gains h 1 , h 2 , h 3 , and h 4 of the mathematical formula (8). Among, h 3, h 4 corresponding to third and fourth lines eyes of Equation (8), depending on the always-on state whether the first switching element 14 switches the value. Hereinafter, h3 is described as the first observer gain h 3, h 4 may be described as a second observer gain h 4. Observer gains h 1 , h 2 , h 3 , and h 4 correspond to h in FIG.

図6は、オブザーバゲインの切換部38の構成を示す図である。制御装置30aは、切換部38を持ち、その切換部38は、第1及び第2オブザーバゲインh3、h4の値を、第1スイッチング素子14の常時オン状態か否かに応じて切り換える。具体的には、第1オブザーバゲインh3は、デッドタイムによる誤差でデューティ比を計算するためのオブザーバゲインである。第2オブザーバゲインh4は、コンデンサ電圧検出誤差を計算するためのオブザーバゲインである。 FIG. 6 is a diagram showing a configuration of an observer gain switching unit 38. Controller 30a has a switching unit 38, the switching unit 38, the value of the first and second observer gain h 3, h 4, switched in accordance with the always on whether the first switching element 14. Specifically, the first observer gain h 3 is an observer gain for calculating the duty ratio based on the error due to the dead time. The second observer gain h 4 is an observer gain for calculating the capacitor voltage detection error.

図6において、上アームオン信号として、第1スイッチング素子14の常時オン状態か否かが切換部38に入力される。図6では、切換部38の内部において「1」は、第1スイッチング素子14が常時オンとなり、上アームが常時オンされたことを表す。このときには第2スイッチング素子16が常時オフされる。図6の切換部38の内部において「0」は、第1スイッチング素子14が常時オフとなり、上アームの常時オンが解除されたことを表す。このときには第2スイッチング素子16がスイッチングを開始する。 In FIG. 6, as an upper arm-on signal, whether or not the first switching element 14 is always on is input to the switching unit 38. In FIG. 6, “1” in the switching unit 38 indicates that the first switching element 14 is always on and the upper arm is always on. At this time, the second switching element 16 is always turned off. "0" in the switching unit 38 of FIG. 6 indicates that the first switching element 14 is always off and the upper arm is always off. At this time, the second switching element 16 starts switching.

切換部38は、第1スイッチング素子14が常時オンされたときに、第1オブザーバゲインh3を0とし、第2オブザーバゲインh4に0以外の数値C4を持たせる。一方、切換部38は、第1スイッチング素子14が常時オンが解除された後に、第1オブザーバゲインh3に0以外の数値を持たせ、第2オブザーバゲインh4を0とする。 When the first switching element 14 is always on, the switching unit 38 sets the first observer gain h 3 to 0, and gives the second observer gain h 4 a numerical value C4 other than 0. On the other hand, the switching unit 38 gives the first observer gain h 3 a numerical value other than 0 and sets the second observer gain h 4 to 0 after the first switching element 14 is always turned off.

また、数式(8)の1行目と2行目とに対応するオブザーバゲインh1、h2は、第1スイッチング素子14の常時オン状態に無関係に0以外の数値C1、C2を持っている。 Further, the observer gains h 1 and h 2 corresponding to the first and second lines of the mathematical formula (8) have numerical values C1 and C2 other than 0 regardless of the constantly on state of the first switching element 14. ..

これにより、第1スイッチング素子14が常時オンされたときに、コンデンサ電圧検出誤差に対応する値が第2オブザーバゲインh4に対応して出力されるので、コンデンサ電圧検出誤差を精度よく推定できる。また、第1スイッチング素子14が常時オンが解除されたときには、デッドタイムによる誤差デューティ比に対応する値が第1オブザーバゲインh3に対応して出力される。これにより、誤差デューティ比を用いてデューティ比を精度よく計算することができる。このように数式(8)を用いたオブザーバ33では、コンデンサ電圧検出誤差を推定でき、その推定値が次の制御周期に用いられて、コンデンサ電圧vc及びリアクトル電流iL、及び誤差デューティ比Δdの推定値が推定される。本実施形態では、コンデンサ電圧vc、リアクトル電流iL、及び誤差デューティ比Δdのうち、リアクトル電流iLのみをオブザーバ33で推定することもできる。 As a result, when the first switching element 14 is always turned on, the value corresponding to the capacitor voltage detection error is output corresponding to the second observer gain h 4 , so that the capacitor voltage detection error can be estimated accurately. Further, when the first switching element 14 is turned ON released constantly, the value corresponding to the error duty ratio according to the dead time are output in response to the first observer gain h 3. As a result, the duty ratio can be calculated accurately using the error duty ratio. In this way, the observer 33 using the equation (8) can estimate the capacitor voltage detection error, and the estimated value is used in the next control cycle to obtain the capacitor voltage v c, the reactor current i L , and the error duty ratio Δ d. The estimated value of is estimated. In the present embodiment, of the capacitor voltage v c , the reactor current i L , and the error duty ratio Δ d, only the reactor current i L can be estimated by the observer 33.

デューティ比制御器34aには、減算器35からリアクトル電流指令値iL *と、オブザーバ33から出力されたリアクトル電流推定値iL(チルダ)との偏差が入力される。デューティ比制御器34aは、例えば入力された偏差を比例積分演算であるPI演算して、指令値となるデューティ比d(k+1)を求めるための演算が行われる。算出されたデューティ比d(k+1)は、三角波比較器36に入力される。本実施形態において、その他の構成及び作用は、図1から図3の第1の実施形態と同様である。 The deviation between the reactor current command value i L * from the subtractor 35 and the reactor current estimated value i L (tilde) output from the observer 33 is input to the duty ratio controller 34a. The duty ratio controller 34a performs an operation for obtaining a duty ratio d (k + 1) which is a command value, for example, by performing a PI operation which is a proportional integration operation on the input deviation. The calculated duty ratio d (k + 1) is input to the triangular wave comparator 36. In this embodiment, other configurations and operations are the same as those in the first embodiment of FIGS. 1 to 3.

<第3の実施形態>
図7は、第3の実施形態における制御装置30bの構成を示す図である。第3の実施形態では、図4から図6の第2の実施形態と異なり、制御装置30bは、電流指令生成器32aに対し、コンデンサ電圧指令値及び処理後のコンデンサ電圧検出値の偏差を入力しない。その代わりに、第2の実施形態では、電流指令生成器32aには、コンデンサ電圧指令値vc *及び処理後のコンデンサ電圧検出値vcが入力される。また、電流指令生成器32aには、オブザーバ33から、リアクトル電流iL、誤差デューティ比Δd、及びコンデンサ電圧検出誤差Δvcの推定値が入力される。
<Third embodiment>
FIG. 7 is a diagram showing a configuration of the control device 30b according to the third embodiment. In the third embodiment, unlike the second embodiment of FIGS. 4 to 6, the control device 30b inputs the deviation of the capacitor voltage command value and the processed capacitor voltage detection value to the current command generator 32a. do not do. Instead, in the second embodiment, the capacitor voltage command value v c * and the processed capacitor voltage detection value v c are input to the current command generator 32a. Further, the current command generator 32a, the observer 33, the reactor current i L, the error duty ratio [Delta] d, and the estimated value of the capacitor voltage detection errors Delta] v c is input.

このために、オブザーバ33は、入力された処理後のコンデンサ電圧vc、電源電圧vb及び出力電流imを上記の数式(8)に代入することによって、リアクトル電流iL(=iL(k))の推定値を算出する。また、オブザーバ33は、コンデンサ電圧検出誤差Δvc(=Δvc(k))及び誤差デューティ比Δd(=Δd(k))の推定値も算出する。 Therefore, observer 33, by substituting capacitor voltage v c after treatment with the input power supply voltage v b and the output current i m in Equation (8) described above, the reactor current i L (= i L ( k)) Calculate the estimated value. The observer 33 also calculates an estimated value of the capacitor voltage detection error Δv c (= Δv c (k)) and the error duty ratio Δd (= Δd (k)).

算出されたリアクトル電流推定値iL(チルダ)は、減算器35と電流指令生成器32aとに入力される。算出されたコンデンサ電圧検出誤差推定値Δvc(チルダ)及び誤差デューティ比推定値Δd(チルダ)は電流指令生成器32aに入力される。 The calculated reactor current estimated value i L (tilde) is input to the subtractor 35 and the current command generator 32a. The calculated capacitor voltage detection error estimated value Δv c (tilde) and error duty ratio estimated value Δd (tilde) are input to the current command generator 32a.

電流指令生成器32aは、誤差デューティ比Δdと、コンデンサ電圧検出誤差Δvcとを含む状態方程式からリアクトル電流指令値iL *を算出する。 The current command generator 32a calculates the reactor current command value i L * from the equation of state including the error duty ratio Δd and the capacitor voltage detection error Δv c .

電流指令生成器32aでは、DC/DCコンバータ11の状態方程式を離散化した数式、すなわち数式(7)を変形することによってリアクトル電流指令値iL *を算出する。リアクトル電流指令値iL *は、数式(7)において、左辺の1行目vc(k+1)をvc *(k)、右辺のiL(k)をiL *(k)に、Δd(k)をΔd(k)(チルダ)に、ΔvcをΔvc(k)(チルダ)に置き換えて展開した数式(9)を用いて算出される。電流指令生成器32aで算出されたリアクトル電流指令値iL *は、減算器35に入力される。減算器35は、リアクトル電流指令値iL *と、オブザーバ33から入力されたリアクトル電流推定値iL(チルダ)との偏差を演算して、その偏差をデューティ比制御器34aに出力する。
In the current command generator 32a, the reactor current command value i L * is calculated by transforming a mathematical formula obtained by discretizing the equation of state of the DC / DC converter 11, that is, the mathematical formula (7). The reactor current command value i L * is calculated by changing the first line v c (k + 1) on the left side to v c * (k), i L (k) on the right side to i L * (k), and Δd in the mathematical formula (7). It is calculated using the mathematical formula (9) expanded by replacing (k) with Δd (k) (tilde) and Δv c with Δv c (k) (tilde). The reactor current command value i L * calculated by the current command generator 32a is input to the subtractor 35. The subtractor 35 calculates the deviation between the reactor current command value i L * and the reactor current estimated value i L (tilde) input from the observer 33, and outputs the deviation to the duty ratio controller 34a.

本実施形態において、その他の構成及び作用は、図1から図3の第1の実施形態、または図4から図6の第2の実施形態と同様である。 In this embodiment, other configurations and operations are the same as those of the first embodiment of FIGS. 1 to 3 or the second embodiment of FIGS. 4 to 6.

<第4の実施形態>
図8は、第4の実施形態における制御装置30cの構成を示す図である。第4の実施形態では、図7の第3の実施形態と異なり、制御装置30cは、デューティ比制御器34aの代わりに、第1モデル予測制御器(MPC)50(図9)を有するデューティ比制御器34bを含んでいる。以下、第1モデル予測制御器50は第1MPC50と記載する場合がある。
<Fourth Embodiment>
FIG. 8 is a diagram showing the configuration of the control device 30c according to the fourth embodiment. In the fourth embodiment, unlike the third embodiment of FIG. 7, the control device 30c has a duty ratio having a first model predictive controller (MPC) 50 (FIG. 9) instead of the duty ratio controller 34a. Includes controller 34b. Hereinafter, the first model prediction controller 50 may be referred to as the first MPC 50.

制御装置30cは、オブザーバ33aを含んでいる。オブザーバ33aは、第3の実施形態と同様に、コンデンサ電圧vc、電源電圧vb及び出力電流imを受けて、これらの値から現在の誤差デューティ比Δd(=Δd(k))、リアクトル電流iL、コンデンサ電圧検出誤差Δvcの推定値を算出して出力する。算出された誤差デューティ比推定値Δd(チルダ)、リアクトル電流推定値iL(チルダ)、コンデンサ電圧検出誤差推定値Δvc(チルダ)は、電流指令生成器32a及びデューティ比制御器34bの第1MPC50に入力される。 The control device 30c includes an observer 33a. Observer 33a, as in the third embodiment, receives the capacitor voltage v c, the power supply voltage v b and the output current i m, the current from these values the error duty ratio Δd (= Δd (k)) , reactor current i L, calculates and outputs the estimated value of the capacitor voltage detection errors Delta] v c. The calculated error duty ratio estimate [Delta] d (tilde), reactor current estimated value i L (tilde), the capacitor voltage detection error estimate Delta] v c (tilde) is the current command generator 32a and the duty ratio control unit 34b 1MPC50 Is entered in.

電流指令生成器32aは、第3の実施形態と同様に、リアクトル電流指令値iL *を算出する。算出されたリアクトル電流指令値iL *は、第1MPC50に入力される。 The current command generator 32a calculates the reactor current command value i L * as in the third embodiment. The calculated reactor current command value i L * is input to the first MPC 50.

第1MPC50は、DC/DCコンバータ11の状態方程式を用いてデューティ比を制御する。このとき、第1MPC50は、第1及び第2スイッチング素子14、16のデューティ比dを複数の異なる値に変化させたときのDC/DCコンバータ11における所定の状態値(状態量)に対する予測値を算出する。そして、第1MPC50は、その状態値(状態量)の目標を示す指令値と予測値との差に応じてデューティ比dを制御する。 The first MPC 50 controls the duty ratio using the equation of state of the DC / DC converter 11. At this time, the first MPC 50 sets a predicted value for a predetermined state value (state amount) in the DC / DC converter 11 when the duty ratios d of the first and second switching elements 14 and 16 are changed to a plurality of different values. calculate. Then, the first MPC 50 controls the duty ratio d according to the difference between the command value indicating the target of the state value (state amount) and the predicted value.

本実施形態では、第1MPC50は、所定の状態値としてリアクトル12を流れる電流の予測値であるリアクトル電流予測値iL ^(ハット)を算出する。そして、第1MPC50は、リアクトル電流指令値iL *に近づくようなリアクトル電流予測値iL ^(ハット)となるデューティ比dを求める処理を行う。 In the present embodiment, the first MPC 50 calculates a reactor current predicted value i L ^ (hat), which is a predicted value of the current flowing through the reactor 12 as a predetermined state value. Then, the first MPC 50 performs a process of obtaining a duty ratio d such that the reactor current predicted value i L ^ (hat) approaches the reactor current command value i L * .

図9は、第1MPC50の構成を示す図である。図9に示すように、第1MPC50は、加算器60(60−2〜60−129)、予測演算器62(62−1〜62−129)、評価関数演算器64(64−1〜64−129)、最小値選択器66を含んで構成される。 FIG. 9 is a diagram showing the configuration of the first MPC 50. As shown in FIG. 9, the first MPC 50 includes an adder 60 (60-2 to 60-129), a prediction calculator 62 (62-1 to 62-129), and an evaluation function calculator 64 (64-1 to 64-2). 129), the minimum value selector 66 is included.

加算器60(60−2〜60−129)は、現在のデューティ比d(k)に所定値を加算することによりデューティ比d(k)に変化を与えて出力する。本実施の形態では、デューティ比d(k)は、0〜1023の値の範囲で表されるものとする。すなわち、下アームである第2スイッチング素子16が常時オンであり、上アームである第1スイッチング素子14が常時オフである状態のときのデューティ比dが0で表されるものとする。また、下アームである第2スイッチング素子16が常時オフであり、上アームである第1スイッチング素子14が常時オンである状態のときのデューティ比dが1023で表されるものとする。加算器60は、現在のデューティ比d(k)を中心値として、d(k)±64の範囲で変化を与えて出力する。変化の範囲は、DC/DCコンバータ11のデッドタイムの期間及びPWM周期に基づいて設定することが好適である。例えば、デッドタイム/PWM周期×デューティ比dの数値範囲で算出される値よりも大きな変換の範囲とすることが好適である。具体的には、デッドタイムが5μs、PWM周期が100μsである場合、デューティ比dを0〜1023の範囲で表した場合には5/100×1023=51よりも大きい数値範囲を変化の範囲とすることが好適である。一方、演算負荷をできるだけ小さくするために、変化の範囲はできるだけ狭い方が好適である。そこで、本実施の形態では、変化の範囲を±64とした例を示している。 The adder 60 (60-2 to 60-129) changes the duty ratio d (k) and outputs it by adding a predetermined value to the current duty ratio d (k). In the present embodiment, the duty ratio d (k) is represented in the range of values from 0 to 1023. That is, it is assumed that the duty ratio d when the second switching element 16 which is the lower arm is always on and the first switching element 14 which is the upper arm is always off is represented by 0. Further, it is assumed that the duty ratio d when the second switching element 16 which is the lower arm is always off and the first switching element 14 which is the upper arm is always on is represented by 1023. The adder 60 outputs a change in the range of d (k) ± 64 with the current duty ratio d (k) as the center value. The range of change is preferably set based on the dead time period and the PWM cycle of the DC / DC converter 11. For example, it is preferable that the conversion range is larger than the value calculated in the numerical range of dead time / PWM cycle × duty ratio d. Specifically, when the dead time is 5 μs and the PWM cycle is 100 μs, when the duty ratio d is expressed in the range of 0 to 1023, a numerical range larger than 5/100 × 1023 = 51 is defined as the range of change. It is preferable to do so. On the other hand, in order to reduce the calculation load as much as possible, it is preferable that the range of change is as narrow as possible. Therefore, in the present embodiment, an example in which the range of change is ± 64 is shown.

加算器60−2は、現在のデューティ比d(k)に1を加算してd(k)+1を出力する。加算器60−3は、現在のデューティ比d(k)に2を加算してd(k)+2を出力する。同様に、加算器60−4〜加算器60−65は、現在のデューティ比d(k)にそれぞれ3〜64を加算して出力する。また、加算器60−66は、現在のデューティ比d(k)から1を減算してd(k)−1を出力する。加算器60−67は、現在のデューティ比d(k)から2を減算してd(k)−2を出力する。同様に、加算器60−68〜加算器60−129は、現在のデューティ比d(k)からそれぞれ3〜64を減算して出力する。加算器60−2〜60−129からの出力は、それぞれ予測演算器62−2〜62−129へ入力される。 The adder 60-2 adds 1 to the current duty ratio d (k) and outputs d (k) + 1. The adder 60-3 adds 2 to the current duty ratio d (k) and outputs d (k) +2. Similarly, the adders 60-4 to 60-65 add 3 to 64 to the current duty ratio d (k) and output them. Further, the adder 60-66 subtracts 1 from the current duty ratio d (k) to output d (k) -1. The adder 60-67 subtracts 2 from the current duty ratio d (k) to output d (k) -2. Similarly, the adders 60-68 to 60-129 output by subtracting 3 to 64 from the current duty ratio d (k), respectively. The outputs from the adders 60-2 to 60-129 are input to the predictors 62-2 to 62-129, respectively.

予測演算器62は、加算器60からの出力、コンデンサ電圧vc、リアクトル電流推定値iL〜(=ΔiL〜(k)(チルダ))、電源電圧vb、出力電流(負荷電流)im、誤差デューティ比推定値Δd〜(=Δd〜(k)(チルダ))及びコンデンサ電圧検出誤差推定値ΔvC〜(=ΔvC〜(k)(チルダ))を用いてリアクトル電流予測値iL ^(ハット)を算出して出力する。リアクトル電流予測値iL ^(ハット)は、リアクトル12を流れる電流の予測値である。 The predictor 62 has an output from the adder 60, a capacitor voltage v c , a reactor current estimated value i L to (= Δi L to (k) (tilder)), a power supply voltage v b , and an output current (load current) i. Reactor current prediction value i using m , error duty ratio estimated value Δd ~ (= Δd ~ (k) (tilda)) and capacitor voltage detection error estimated value Δv C ~ (= Δv C ~ (k) (tilda)) Calculate and output L ^ (hat). The reactor current predicted value i L ^ (hat) is a predicted value of the current flowing through the reactor 12.

リアクトル電流予測値iL ^(ハット)は、数式(7)において、左辺の2行目iL(k+1)をiL ^[d(k)+a](ハット)、右辺のΔd(k)をΔd〜(k)(チルダ)、右辺のΔvC(k)をΔvC〜(k)(チルダ)に置き換えて展開したiL ^[d(k)+a](ハット)の演算式を用いて算出される。 For the predicted reactor current value i L ^ (hat), in the mathematical formula (7), the second line i L (k + 1) on the left side is i L ^ [d (k) + a] (hat), and Δd (k) on the right side is Using the formula of i L ^ [d (k) + a] (hat) expanded by replacing Δd to (k) (tilde) and Δv C (k) on the right side with Δv C to (k) (tilde). It is calculated.

予測演算器62−1は、iL ^[d(k)+a](ハット)の演算式のaを0としてiL ^[d(k)](ハット)を算出して出力する。予測演算器62−2は、iL ^[d(k)+a](ハット)の演算式のaを1としてiL ^[d(k)+1](ハット)を算出して出力する。同様に、予測演算器62−3〜予測演算器62−65は、それぞれaを2〜64としてiL ^[d(k)+a](ハット)を算出して出力する。予測演算器62−66は、iL ^[d(k)+a](ハット)の演算式のaを−1としてiL ^[d(k)−1](ハット)を算出して出力する。予測演算器62−67は、iL ^[d(k)+a](ハット)の演算式のaを−2としてiL ^[d(k)−2](ハット)を算出して出力する。同様に、予測演算器62−68〜予測演算器62−129は、それぞれaを−3〜−64としてiL ^[d(k)+a](ハット)を算出して出力する。予測演算器62−1〜62−129の出力は、それぞれ評価関数演算器64−1〜64−129へ入力される。 The prediction calculator 62-1 calculates and outputs i L ^ [d (k)] (hat) with a of the arithmetic expression of i L ^ [d (k) + a] (hat) as 0. Prediction calculator 62-2, i L ^ [d (k ) + a] ( hat) i L ^ a a calculation formula as 1 [d (k) +1] calculates and outputs the (hat). Similarly, the prediction calculators 62-3 to 62-65 calculate and output i L ^ [d (k) + a] (hat) with a as 2 to 64, respectively. The predictive calculator 62-66 calculates and outputs i L ^ [d (k) -1] (hat) with a of the arithmetic expression of i L ^ [d (k) + a] (hat) as -1. .. The predictive calculator 62-67 calculates and outputs i L ^ [d (k) -2] (hat) with a of the arithmetic expression of i L ^ [d (k) + a] (hat) as -2. .. Similarly, the prediction calculators 62-68 to 62-129 calculate and output i L ^ [d (k) + a] (hat) with a as -3 to −64, respectively. The outputs of the predictive calculators 62-1 to 62-129 are input to the evaluation function calculators 64-1 to 64-129, respectively.

評価関数演算器64は、コンデンサ電圧指令値vc *、予測演算器62から入力されたリアクトル電流予測値iL ^(ハット)、電流指令生成器32aから入力されたリアクトル電流指令値iL *に基づいて評価関数Jの演算を行い、演算結果を出力する。評価関数Jは、数式(10)にて表される。
The evaluation function calculator 64 has a capacitor voltage command value v c * , a reactor current predictive value i L ^ (hat) input from the predictor calculator 62, and a reactor current command value i L * input from the current command generator 32a . The evaluation function J is calculated based on the above, and the calculation result is output. The evaluation function J is represented by the mathematical formula (10).

評価関数演算器64−1は、数式(9)のaを0としてJ[d(k)]を算出して出力する。評価関数演算器64−2は、数式(9)のaを1としてJ[d(k)+1]を算出して出力する。同様に、評価関数演算器64−3〜評価関数演算器64−65は、それぞれaを2〜64としてJ[d(k)+a]を算出して出力する。評価関数演算器64−66は、数式(9)のaを−1としてJ[d(k)−1]を算出して出力する。評価関数演算器64−67は、数式(9)のaを−2としてJ[d(k)−2]を算出して出力する。同様に、評価関数演算器64−68〜評価関数演算器64−129は、それぞれaを−3〜−64としてJ[d(k)+a]を算出して出力する。評価関数演算器64−1〜64−129の出力は、最小値選択器66へ入力される。 The evaluation function calculator 64-1 calculates and outputs J [d (k)] with a as 0 in the mathematical formula (9). The evaluation function calculator 64-2 calculates and outputs J [d (k) +1] with a in the mathematical formula (9) as 1. Similarly, the evaluation function calculators 64-3 to the evaluation function calculators 64-65 calculate and output J [d (k) + a] with a as 2 to 64, respectively. The evaluation function calculator 64-66 calculates and outputs J [d (k) -1] with a as -1 in the mathematical formula (9). The evaluation function calculator 64-67 calculates and outputs J [d (k) -2] with a in the mathematical formula (9) as -2. Similarly, the evaluation function calculator 64-68 to the evaluation function calculator 64-129 calculate and output J [d (k) + a] with a as -3 to −64, respectively. The output of the evaluation function calculators 64-1 to 64-129 is input to the minimum value selector 66.

なお、評価関数Jは、数式(11)としてもよい。この場合も、評価関数演算器64−1〜評価関数演算器64−129にてそれぞれJ[d(k)],J[d(k)+1]・・・J[d(k)−64]を算出して出力する。
The evaluation function J may be the mathematical formula (11). In this case as well, J [d (k)], J [d (k) +1] ... J [d (k) -64] in the evaluation function calculator 64-1 to the evaluation function calculator 64-129, respectively. Is calculated and output.

最小値選択器66は、評価関数演算器64−1〜評価関数演算器64−129にて算出されたJ[d(k)],J[d(k)+1]・・・J[d(k)−64]のうち最小値を選択し、評価関数Jを最小値とするd(k)+aを次の制御の際のデューティ比d(k+1)として三角波比較器36に出力する。これにより、これにより、デューティ比制御器34bは、リアクトル電流推定値iL(チルダ)がリアクトル電流指令値iL *となるようにデューティ比d(k+1)を制御する。本実施形態において、その他の構成及び作用は、図1から図4に示した第1の実施形態、または図7に示した第3の実施形態と同様である。 The minimum value selector 66 is J [d (k)], J [d (k) +1] ... J [d () calculated by the evaluation function calculator 64-1 to the evaluation function calculator 64-129. k) -64] is selected, and d (k) + a with the evaluation function J as the minimum value is output to the triangular wave comparator 36 as the duty ratio d (k + 1) in the next control. As a result, the duty ratio controller 34b controls the duty ratio d (k + 1) so that the reactor current estimated value i L (tilde) becomes the reactor current command value i L * . In this embodiment, other configurations and operations are the same as those of the first embodiment shown in FIGS. 1 to 4 or the third embodiment shown in FIG. 7.

第4の実施形態の別例として、第4の実施形態における第1MPC50の構成を第2モデル予測制御器に変更してもよい。以下、図1〜3、図8を参照して説明する。第2モデル予測制御器は、第2MPCと記載する場合がある。第4の実施形態の別例では、第2MPCは、DC/DCコンバータ11の状態方程式を、第1スイッチング素子14及び第2スイッチング素子16のデューティ比dに対する二次方程式に変形し、当該二次方程式にオブザーバ33a(図8)で算出された誤差デューティ比推定値Δd〜(=Δd〜(k)(チルダ))とコンデンサ電圧検出誤差推定値ΔvC〜(=ΔvC〜(k)(チルダ))とリアクトル電流推定値iL〜(=iL〜(k)(チルダ))を導入、すなわち適用することでデューティ比dを算出して制御する。制御装置は、算出されたデューティ比dを用いてDC/DCコンバータ11を制御する。 As another example of the fourth embodiment, the configuration of the first MPC 50 in the fourth embodiment may be changed to the second model predictive controller. Hereinafter, description will be made with reference to FIGS. 1 to 3 and 8. The second model predictive controller may be referred to as the second MPC. In another example of the fourth embodiment, the second MPC transforms the state equation of the DC / DC converter 11 into a quadratic equation with respect to the duty ratio d of the first switching element 14 and the second switching element 16, and the quadratic equation thereof. The error duty ratio estimated value Δd ~ (= Δd ~ (k) (tilder)) calculated by the observer 33a (FIG. 8) and the capacitor voltage detection error estimated value Δv C ~ (= Δv C ~ (k) (tilder)) in the equation. )) And the reactor current estimated value i L ~ (= i L ~ (k) (tilda)) are introduced, that is, the duty ratio d is calculated and controlled. The control device controls the DC / DC converter 11 using the calculated duty ratio d.

数式(7)の左辺の2行目iL(k+1)をiL *(k)、右辺のΔd(k)をΔd〜(k)(チルダ)、右辺のΔvC(k)をΔvC〜(k)(チルダ)、右辺のiL(k)をiL〜(k)(チルダ)に置き換えて、デューティ比d(k)に対する二次方程式に変更すると数式(12)となる。
The second line i L (k + 1) on the left side of equation (7) is i L * (k), Δd (k) on the right side is Δd ~ (k) (tilde), and Δv C (k) on the right side is Δv C ~. (K) (tilde), if i L (k) on the right side is replaced with i L to (k) (tilde) and changed to a quadratic equation for the duty ratio d (k), the equation (12) is obtained.

数式(12)の二次方程式をデューティ比d(k+1)に対して解くと、数式(13)で表される。
When the quadratic equation of the equation (12) is solved with respect to the duty ratio d (k + 1), it is expressed by the equation (13).

第2MPCは、数式(13)に、DC/DCコンバータ11の各状態量及びオブザーバ33aで算出された誤差デューティ比推定値Δd〜(=Δd〜(k)(チルダ))とコンデンサ電圧検出誤差推定値ΔvC〜(=ΔvC〜(k)(チルダ))とリアクトル電流推定値iL〜(=iL〜(k)(チルダ))を代入することによって制御に用いるデューティ比d(k+1)を算出する。 In the second MPC, the equation (13) shows the error duty ratio estimated values Δd to (= Δd to (k) (tilde)) calculated by each state quantity of the DC / DC converter 11 and the observer 33a, and the capacitor voltage detection error estimation. Duty ratio d (k + 1) used for control by substituting the values Δv C ~ (= Δv C ~ (k) (tilde)) and the reactor current estimated value i L ~ (= i L ~ (k) (tilde)) Is calculated.

第2MPCは、算出したデューティ比d(k+1)を、リミッタを介してまたはリミッタを介さずに三角波比較器36に出力する。これにより、制御装置は、三角波比較器36に入力されるデューティ比d(=d(k+1))となるように第1スイッチング素子14及び第2スイッチング素子16のオン期間を制御する。このため、DC/DCコンバータ11は、指令値とされるコンデンサ電圧指令値vc *及びリアクトル電流指令値iL *となるようにコンデンサ電圧vc及びリアクトル電流iLが制御される。 The second MPC outputs the calculated duty ratio d (k + 1) to the triangular wave comparator 36 with or without a limiter. As a result, the control device controls the on period of the first switching element 14 and the second switching element 16 so that the duty ratio d (= d (k + 1)) input to the triangular wave comparator 36 is obtained. Therefore, in the DC / DC converter 11, the capacitor voltage v c and the reactor current i L are controlled so as to be the capacitor voltage command value v c * and the reactor current command value i L * , which are the command values.

次に、本発明の効果を確認するために行ったシミュレーションの結果を説明する。図10は、比較例の制御装置において、インバータのキャリア周波数fci及びDC/DCコンバータのキャリア周波数fccについて、│2×fci−fcc│(絶対値)を変化させた場合におけるコンデンサ電圧及びその検出波形を示す図である。図10及び後述の図11のシミュレーション結果では、デューティ比を固定している。 Next, the result of the simulation performed to confirm the effect of the present invention will be described. FIG. 10 shows the capacitor voltage and its detection waveform when │2 × fci-fcc│ (absolute value) is changed for the carrier frequency fci of the inverter and the carrier frequency fcc of the DC / DC converter in the control device of the comparative example. It is a figure which shows. In the simulation results of FIG. 10 and FIG. 11 described later, the duty ratio is fixed.

比較例は、図1から図3の第1の実施形態において、振動除去器を設けず、電圧センサ21からのコンデンサ電圧検出値を減算器37(図2)に入力する制御装置である。図10(a)は、インバータのキャリア周波数fciが5kHzでDC/DCコンバータのキャリア周波数fccが10kHzである。この場合、│2×fci−fcc│(絶対値)が0であり、図10(a)に「検出値」を付した矢印で示す検出波形のように、コンデンサ電圧の検出値におけるリップルを抑制できる。 A comparative example is a control device in the first embodiment of FIGS. 1 to 3 in which a vibration eliminator is not provided and a capacitor voltage detection value from the voltage sensor 21 is input to the subtractor 37 (FIG. 2). In FIG. 10A, the carrier frequency fci of the inverter is 5 kHz and the carrier frequency fcc of the DC / DC converter is 10 kHz. In this case, │2 × fci-fcc│ (absolute value) is 0, and ripple in the detected value of the capacitor voltage is suppressed as shown by the detection waveform indicated by the arrow with “detected value” in FIG. 10 (a). it can.

一方、図10(b)(c)(d)は、それぞれDC/DCコンバータのキャリア周波数fccを9.804kHz、9.615kHz,9.434kHzに変化させた場合のコンデンサ電圧とその検出波形である。これにより、│2×fci−fcc│(絶対値)は、図10(b)(c)(d)でそれぞれ、196kHz、385kHz、566kHzと変化して0以外の値を持っている。この場合、図10(b)(c)(d)でそれぞれコンデンサ電圧及びその検出波形が196kHz、385kHz、566kHzに対応する周期をもって変動する。また、図10(b)(c)(d)のいずれにおいてもコンデンサ電圧の検出波形において、矩形波状に大きく変動するリップルが生じている。 On the other hand, FIGS. 10B, 10C and 10D show capacitor voltages and their detection waveforms when the carrier frequencies fcc of the DC / DC converter are changed to 9.804 kHz, 9.615 kHz, and 9.434 kHz, respectively. .. As a result, │2 × fci-fcc│ (absolute value) changes to 196 kHz, 385 kHz, and 566 kHz in FIGS. 10 (b), (c), and (d), respectively, and has a value other than 0. In this case, in FIGS. 10B, 10C, and 10D, the capacitor voltage and its detection waveform fluctuate with a period corresponding to 196 kHz, 385 kHz, and 566 kHz, respectively. Further, in any of FIGS. 10B, 10C, and 10D, ripples that greatly fluctuate in a rectangular wave shape occur in the detection waveform of the capacitor voltage.

一方、図11は、実施形態の制御装置において、インバータのキャリア周波数fci及びDC/DCコンバータのキャリア周波数fccについて、│2×fci−fcc│を変化させた場合におけるコンデンサ電圧及びその検出波形を示す図である。図11は、図1から図3の第1の実施形態のシミュレーション結果を示している。図11(a)(b)(c)(d)における、インバータ及びDC/DCコンバータのキャリア周波数fci、fccの関係は、図10(a)(b)(c)(d)の場合とそれぞれ同じである。 On the other hand, FIG. 11 shows the capacitor voltage and its detection waveform when │2 × fci-fcc│ is changed with respect to the carrier frequency fci of the inverter and the carrier frequency fcc of the DC / DC converter in the control device of the embodiment. It is a figure. FIG. 11 shows the simulation results of the first embodiment of FIGS. 1 to 3. The relationships between the carrier frequencies fci and fcc of the inverter and the DC / DC converter in FIGS. 11 (a), (b), (c) and (d) are the same as those in FIGS. 10 (a), (b), (c) and (d), respectively. It is the same.

図11(b)(c)(d)の結果から分かるように、実施形態によれば、コンデンサ電圧の検出波形において、│2×fci−fcc│が0でない場合でも、コンデンサ電圧の検出波形におけるリップルを抑制できた。
[変形例]
DC/DCコンバータにおいて、リアクトル電流に応じてリアクトル12のインダクタンスLの値は変化する。そこで、上記の各実施形態における制御において、リアクトル12に流れるリアクトル電流iL又は流れると予想されるリアクトル電流推定値iL〜(チルダ)に応じてリアクトル12のインダクタンスLを変更するように設定することが好適である。
As can be seen from the results of FIGS. 11B, 11C and 11D, according to the embodiment, even when │2 × fci-fcc│ is not 0 in the detection waveform of the capacitor voltage, the detection waveform of the capacitor voltage Ripple could be suppressed.
[Modification example]
In the DC / DC converter, the value of the inductance L of the reactor 12 changes according to the reactor current. Therefore, in the control in each of the above embodiments, the inductance L of the reactor 12 is set to be changed according to the reactor current i L flowing through the reactor 12 or the estimated reactor current i L to (tilde) expected to flow. Is preferable.

図12は、電流値に対するリアクトル12のインダクタンスLの変化を示す図である。図12において、横軸の電流値は最大電流を1として正規化し、縦軸のリアクトル12のインダクタンスLは電流値が0のときを1として正規化して示している。 FIG. 12 is a diagram showing a change in the inductance L of the reactor 12 with respect to the current value. In FIG. 12, the current value on the horizontal axis is normalized with the maximum current as 1, and the inductance L of the reactor 12 on the vertical axis is normalized with 1 when the current value is 0.

上記の各実施形態において、制御に用いられるリアクトル電流iL又はリアクトル電流推定値iL〜(チルダ)に応じたリアクトル12のインダクタンスLを各数式に適用することによって、DC/DCコンバータに対してより適切な制御を行うことができる。 In each of the above embodiments, the inductance L of the reactor 12 corresponding to the reactor current i L or the reactor current estimated value i L to (tilde) used for control is applied to each mathematical formula to the DC / DC converter. More appropriate control can be performed.

なお、上記実施の形態では、オブザーバを同一次元オブザーバとしたが、最小次元オブザーバを適用してもよい。また、双1次変換を利用して状態方程式を離散化したが、これに限定されるものではなく、0次ホールド、前進差分、後退差分を利用して離散化させてもよい。 In the above embodiment, the observer is the same dimension observer, but the minimum dimension observer may be applied. Further, although the equation of state is discretized by using a bilinear transformation, the equation of state is not limited to this, and may be discretized by using a 0th order hold, a forward difference, and a backward difference.

上記の各実施形態及びその変形例によれば、コンデンサ電圧の制御を安定化させることにより、コンデンサに流れるリップル電流を抑制できる。 According to each of the above embodiments and modifications thereof, the ripple current flowing through the capacitor can be suppressed by stabilizing the control of the capacitor voltage.

10 直流電源、11 DC/DCコンバータ、12 リアクトル、14 第1スイッチング素子、16 第2スイッチング素子、17 低圧側コンデンサ、18 高圧側コンデンサ、19 正極母線、20 負極母線、21,22 電圧センサ、30,30a,30b,30c 制御装置、31 振動除去器、32,32a 電流指令生成器、33,33a オブザーバ、34,34a,34b デューティ比制御器、35 減算器、36 三角波比較器、37 減算器、38 切換部、40 減算器、42 前回検出取得部、44 判定器、45 加算器、46 絶対値計算器、48 出力切換部、50 第1モデル予測制御器、60 加算器、62 予測演算器、64 評価関数演算器、66 最小値選択器、100 モータ駆動装置、104 負荷、105 インバータ、106 モータ。 10 DC power supply, 11 DC / DC converter, 12 reactor, 14 1st switching element, 16 2nd switching element, 17 low voltage side capacitor, 18 high voltage side capacitor, 19 positive voltage bus, 20 negative voltage bus, 21,22 voltage sensor, 30 , 30a, 30b, 30c controller, 31 vibration eliminator, 32, 32a current command generator, 33, 33a observer, 34, 34a, 34b duty ratio controller, 35 subtractor, 36 triangular wave comparer, 37 subtractor, 38 Switching unit, 40 Subtractor, 42 Previous detection acquisition unit, 44 Judgment unit, 45 Adder, 46 Absolute value calculator, 48 Output switching unit, 50 First model prediction controller, 60 Adder, 62 Prediction calculator, 64 evaluation function adder, 66 minimum value selector, 100 motor drive, 104 load, 105 inverter, 106 motor.

Claims (7)

第1スイッチング素子及び第2スイッチング素子と、前記第1スイッチング素子及び前記第2スイッチング素子の接続点と直流電源とに両端が接続されるリアクトルとを含むDC/DCコンバータを制御する制御装置であって、
前記DC/DCコンバータに接続され前記リアクトルからの出力電圧を平滑化させるコンデンサの両端間電圧の検出値であるコンデンサ電圧検出値が入力され、前記コンデンサ電圧検出値の振動除去の処理を行う振動除去器を備え、
前記振動除去器は、
前記DC/DCコンバータの三角キャリア波における谷点毎、または山点毎で検出される前記コンデンサ電圧検出値について、それぞれの回での今回検出値と前回検出値との偏差の符号が正負で反転した場合には、前記今回検出値と前記前回検出値との平均値を処理後の前記コンデンサ電圧検出値として出力し、前記今回検出値と前記前回検出値との偏差の符号が正負で反転しない場合には前記今回検出値を処理後の前記コンデンサ電圧検出値として出力し、
前記制御装置は、
前記コンデンサのコンデンサ電圧の目標値となるコンデンサ電圧指令値と処理後の前記コンデンサ電圧検出値とに応じて前記DC/DCコンバータを制御する、制御装置。
A control device that controls a DC / DC converter including a first switching element and a second switching element, a reactor in which both ends are connected to a connection point of the first switching element and the second switching element and a DC power supply. hand,
A capacitor voltage detection value, which is a detection value of the voltage across the capacitor connected to the DC / DC converter and smoothing the output voltage from the reactor, is input, and vibration removal processing of the capacitor voltage detection value is performed. Equipped with a vessel
The vibration remover is
Regarding the capacitor voltage detection value detected at each valley point or peak point in the triangular carrier wave of the DC / DC converter, the sign of the deviation between the current detection value and the previous detection value at each time is reversed between positive and negative. In this case, the average value of the current detection value and the previous detection value is output as the processed capacitor voltage detection value, and the sign of the deviation between the current detection value and the previous detection value is positive or negative and does not reverse. In this case, the current detection value is output as the processed capacitor voltage detection value.
The control device is
A control device that controls the DC / DC converter according to a capacitor voltage command value that is a target value of the capacitor voltage of the capacitor and the capacitor voltage detection value after processing.
請求項1に記載の制御装置において、
前記コンデンサ電圧指令値と処理後の前記コンデンサ電圧検出値との偏差に基づく値を用いて、前記DC/DCコンバータのデューティ比を制御するデューティ比制御器を備える、制御装置。
In the control device according to claim 1,
A control device including a duty ratio controller that controls a duty ratio of the DC / DC converter by using a value based on a deviation between the capacitor voltage command value and the processed capacitor voltage detection value.
請求項1に記載の制御装置において、
前記DC/DCコンバータの現在の状態値に応じて、前記リアクトルを流れるリアクトル電流を推定するオブザーバと、
前記コンデンサ電圧指令値と処理後の前記コンデンサ電圧検出値との偏差をPI演算することにより前記リアクトル電流を制御するための目標値となるリアクトル電流指令値を算出する電流指令生成器と、
前記リアクトル電流指令値と前記リアクトル電流の推定値との偏差に応じて前記DC/DCコンバータのデューティ比を制御するデューティ比制御器と、
を備える、制御装置。
In the control device according to claim 1,
An observer that estimates the reactor current flowing through the reactor according to the current state value of the DC / DC converter.
A current command generator that calculates a reactor current command value that is a target value for controlling the reactor current by performing PI calculation on the deviation between the capacitor voltage command value and the processed capacitor voltage detection value.
A duty ratio controller that controls the duty ratio of the DC / DC converter according to the deviation between the reactor current command value and the estimated value of the reactor current.
And a control device.
請求項1に記載の制御装置において、
前記DC/DCコンバータの現在の状態値に応じて、前記リアクトルを流れるリアクトル電流と、前記第1スイッチング素子のオン時間の割合であるデューティ比に対するデッドタイムの有無における前記デューティ比の差分である誤差デューティ比と、前記コンデンサのコンデンサ電圧検出誤差とを推定するオブザーバと、
前記誤差デューティ比と、前記コンデンサ電圧検出誤差とを含む状態方程式から前記リアクトル電流を制御するための目標値となるリアクトル電流指令値を算出する電流指令生成器と、
前記リアクトル電流指令値と前記リアクトル電流の推定値との偏差に応じて前記DC/DCコンバータのデューティ比を制御するデューティ比制御器と、
を備える、制御装置。
In the control device according to claim 1,
An error that is the difference between the reactor current flowing through the reactor and the duty ratio with or without the dead time with respect to the duty ratio, which is the ratio of the on-time of the first switching element, according to the current state value of the DC / DC converter. An observer that estimates the duty ratio and the capacitor voltage detection error of the capacitor,
A current command generator that calculates a reactor current command value that is a target value for controlling the reactor current from a state equation including the error duty ratio and the capacitor voltage detection error.
A duty ratio controller that controls the duty ratio of the DC / DC converter according to the deviation between the reactor current command value and the estimated value of the reactor current.
And a control device.
請求項3または請求項4に記載の制御装置において、
前記オブザーバは、現在の前記状態値として、前記直流電源の電源電圧、前記コンデンサ電圧、及び前記DC/DCコンバータの出力電流を用いる、制御装置。
In the control device according to claim 3 or 4.
The observer is a control device that uses the power supply voltage of the DC power supply, the capacitor voltage, and the output current of the DC / DC converter as the current state values.
請求項1に記載の制御装置において、
前記DC/DCコンバータの現在の状態値に応じて、前記リアクトルを流れるリアクトル電流と、前記第1スイッチング素子のオン時間の割合であるデューティ比に対するデッドタイムの有無における前記デューティ比の差分である誤差デューティ比と、前記コンデンサのコンデンサ電圧検出誤差とを推定するオブザーバと、
前記誤差デューティ比と、前記コンデンサ電圧検出誤差とを含む状態方程式から前記リアクトルを流れるリアクトル電流を制御するための目標値となるリアクトル電流指令値を算出する電流指令生成器と、
前記DC/DCコンバータの状態方程式を用いて、前記デューティ比を複数の異なる値に変化させたときの前記DC/DCコンバータにおける所定状態値に対する予測値を算出し、前記所定状態値の目標を示す指令値と前記予測値との差に応じて前記デューティ比を制御する第1モデル予測制御器を有するデューティ比制御器とを備える、制御装置。
In the control device according to claim 1,
An error that is the difference between the reactor current flowing through the reactor and the duty ratio with or without the dead time with respect to the duty ratio, which is the ratio of the on-time of the first switching element, according to the current state value of the DC / DC converter. An observer that estimates the duty ratio and the capacitor voltage detection error of the capacitor,
A current command generator that calculates a reactor current command value that is a target value for controlling the reactor current flowing through the reactor from an equation of state including the error duty ratio and the capacitor voltage detection error.
Using the state equation of the DC / DC converter, a predicted value with respect to a predetermined state value in the DC / DC converter when the duty ratio is changed to a plurality of different values is calculated, and a target of the predetermined state value is shown. A control device including a duty ratio controller having a first model prediction controller that controls the duty ratio according to a difference between a command value and the predicted value.
請求項1に記載の制御装置において、
前記DC/DCコンバータの現在の状態値に応じて、前記リアクトルを流れるリアクトル電流と、前記第1スイッチング素子のオン時間の割合であるデューティ比に対するデッドタイムの有無における前記デューティ比の差分である誤差デューティ比と、前記コンデンサのコンデンサ電圧検出誤差とを推定するオブザーバと、
前記誤差デューティ比と、前記コンデンサ電圧検出誤差とを含む状態方程式から前記リアクトルを流れるリアクトル電流を制御するための目標値となるリアクトル電流指令値を算出する電流指令生成器と、
前記DC/DCコンバータの状態方程式を前記デューティ比の二次方程式に変形し、前記誤差デューティ比を前記二次方程式に導入することによって前記デューティ比を制御する第2モデル予測制御器を有するデューティ比制御器とを備える、制御装置。
In the control device according to claim 1,
An error that is the difference between the reactor current flowing through the reactor and the duty ratio with or without the dead time with respect to the duty ratio, which is the ratio of the on-time of the first switching element, according to the current state value of the DC / DC converter. An observer that estimates the duty ratio and the capacitor voltage detection error of the capacitor,
A current command generator that calculates a reactor current command value that is a target value for controlling the reactor current flowing through the reactor from an equation of state including the error duty ratio and the capacitor voltage detection error.
A duty ratio having a second model predictive controller that controls the duty ratio by transforming the state equation of the DC / DC converter into a quadratic equation of the duty ratio and introducing the error duty ratio into the quadratic equation. A control device including a controller.
JP2017066382A 2017-03-29 2017-03-29 DC / DC converter controller Expired - Fee Related JP6753808B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2017066382A JP6753808B2 (en) 2017-03-29 2017-03-29 DC / DC converter controller

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017066382A JP6753808B2 (en) 2017-03-29 2017-03-29 DC / DC converter controller

Publications (2)

Publication Number Publication Date
JP2018170857A JP2018170857A (en) 2018-11-01
JP6753808B2 true JP6753808B2 (en) 2020-09-09

Family

ID=64017966

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017066382A Expired - Fee Related JP6753808B2 (en) 2017-03-29 2017-03-29 DC / DC converter controller

Country Status (1)

Country Link
JP (1) JP6753808B2 (en)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4639585B2 (en) * 2003-12-02 2011-02-23 日産自動車株式会社 Motor control device, motor control method, and vehicle including motor control device
JP4545508B2 (en) * 2004-07-28 2010-09-15 株式会社豊田中央研究所 DC / DC converter control system
JP2006311635A (en) * 2005-04-26 2006-11-09 Nissan Motor Co Ltd Step-up converter controller
JP5578046B2 (en) * 2010-11-22 2014-08-27 トヨタ自動車株式会社 Motor voltage conversion control device

Also Published As

Publication number Publication date
JP2018170857A (en) 2018-11-01

Similar Documents

Publication Publication Date Title
JP4749874B2 (en) Power conversion device and motor drive device using the same
JP6593242B2 (en) AC motor control device
JP6503277B2 (en) Controller and AC motor drive
US9166513B2 (en) Inverter apparatus, method of controlling inverter apparatus, and electric motor drive system
JP6428248B2 (en) Motor control device
JP2009044810A (en) Converter equipment
JP3892804B2 (en) Power converter and control method thereof
JP6653645B2 (en) Control device for DC / DC converter
JP2011101554A (en) Controller converter
JP6753808B2 (en) DC / DC converter controller
JP6685967B2 (en) Control device for DC / DC converter
JP6776203B2 (en) DC / DC converter controller
JP6685966B2 (en) Control device for DC / DC converter
JP4844051B2 (en) Power converter
JP2019030042A (en) Electric power conversion system
JP2005269722A (en) Motor drive controller
JP6691035B2 (en) Control device for controlling two-winding motor
JP4797371B2 (en) Power converter control method
JP2014135878A (en) Controller of three-phase converter and electric power conversion system using the same
JP5338853B2 (en) Power converter
JP2019030044A (en) Power generation brake controller
JP6478867B2 (en) Power converter
JP2005269723A (en) Motor drive controller
JP2007104813A (en) Motor driving inverter control device
JP6443209B2 (en) Inverter control device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190613

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20200730

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200804

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200820

R150 Certificate of patent or registration of utility model

Ref document number: 6753808

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees