JP6707039B2 - Conversion circuit - Google Patents
Conversion circuit Download PDFInfo
- Publication number
- JP6707039B2 JP6707039B2 JP2017017052A JP2017017052A JP6707039B2 JP 6707039 B2 JP6707039 B2 JP 6707039B2 JP 2017017052 A JP2017017052 A JP 2017017052A JP 2017017052 A JP2017017052 A JP 2017017052A JP 6707039 B2 JP6707039 B2 JP 6707039B2
- Authority
- JP
- Japan
- Prior art keywords
- pulse signal
- circuit
- delay
- clock signal
- generation circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000006243 chemical reaction Methods 0.000 title claims description 86
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 claims description 81
- 230000001419 dependent effect Effects 0.000 claims description 37
- 230000003111 delayed effect Effects 0.000 claims description 36
- 230000000694 effects Effects 0.000 claims description 11
- 230000005669 field effect Effects 0.000 claims description 8
- 230000001934 delay Effects 0.000 claims description 5
- 230000036962 time dependent Effects 0.000 claims 1
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 20
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 19
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 19
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 19
- 230000000630 rising effect Effects 0.000 description 16
- 101150110971 CIN7 gene Proteins 0.000 description 13
- 101100286980 Daucus carota INV2 gene Proteins 0.000 description 13
- 101150110298 INV1 gene Proteins 0.000 description 13
- 101100397044 Xenopus laevis invs-a gene Proteins 0.000 description 13
- 101100397045 Xenopus laevis invs-b gene Proteins 0.000 description 13
- 238000010586 diagram Methods 0.000 description 7
- 230000007423 decrease Effects 0.000 description 6
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 5
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 5
- 239000000470 constituent Substances 0.000 description 4
- 238000012886 linear function Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 3
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Landscapes
- Pulse Circuits (AREA)
- Analogue/Digital Conversion (AREA)
Description
本明細書が開示する技術は、対象電圧をデジタル出力値に変換する変換回路に関する。 The technique disclosed in the present specification relates to a conversion circuit that converts a target voltage into a digital output value.
対象電圧の大きさに依存した長さを有する依存時間をカウントすることで、対象電圧をデジタル出力値に変換する変換回路が知られている。このような変換回路は、TDC(Time to Digital Converter)回路とも称され、様々な回路で利用されており、例えば物理量センサの出力電圧をデジタル出力値に変換するために利用されている。このような変換回路では、対象電圧の大きさに依存した長さを有する依存時間をカウントするために、そのような依存時間が反映した信号を生成する必要がある。特許文献1は、遅延回路を利用した変換回路を開示する。遅延回路を通過する基準パルス信号の遅延時間の長さは、遅延回路の駆動電圧に依存する。特許文献1の変換回路は、遅延回路の駆動電圧として物理量センサの出力電圧を用いることにより、基準パルス信号の遅延時間の長さを物理量センサの出力電圧に依存させる。これにより、特許文献1の変換回路は、基準パルス信号の遅延時間の長さからセンサの出力電圧を換算することができる。 There is known a conversion circuit that converts a target voltage into a digital output value by counting a dependent time having a length that depends on the magnitude of the target voltage. Such a conversion circuit is also called a TDC (Time to Digital Converter) circuit and is used in various circuits, for example, it is used to convert the output voltage of a physical quantity sensor into a digital output value. In such a conversion circuit, in order to count the dependent time having a length depending on the magnitude of the target voltage, it is necessary to generate a signal reflecting such a dependent time. Patent Document 1 discloses a conversion circuit using a delay circuit. The length of the delay time of the reference pulse signal passing through the delay circuit depends on the drive voltage of the delay circuit. The conversion circuit of Patent Document 1 uses the output voltage of the physical quantity sensor as the drive voltage of the delay circuit to make the length of the delay time of the reference pulse signal dependent on the output voltage of the physical quantity sensor. As a result, the conversion circuit of Patent Document 1 can convert the output voltage of the sensor from the length of the delay time of the reference pulse signal.
しかしながら、遅延回路の遅延時間の長さは、温度依存特性を有しており、環境温度の変動に追随して変動する。このように、遅延回路の遅延時間の長さには対象電圧の大きさに加えて環境温度も反映しており、これにより、対象電圧の大きさを正確に知ることが困難になる。このような問題は、遅延回路に限られない。一般的に、対象電圧の大きさに依存した長さを有する依存時間が反映した信号を生成しようとすると、そのような信号は温度依存性を有することが多い。したがって、この種の変換回路では、このような温度依存特性の影響を抑える技術が必要とされている。 However, the length of the delay time of the delay circuit has a temperature-dependent characteristic and changes in accordance with the change in the environmental temperature. Thus, the length of the delay time of the delay circuit reflects not only the magnitude of the target voltage but also the ambient temperature, which makes it difficult to accurately know the magnitude of the target voltage. Such a problem is not limited to the delay circuit. Generally, when an attempt is made to generate a signal having a length dependent on the magnitude of a target voltage and reflecting a dependent time, such a signal often has temperature dependence. Therefore, in this type of conversion circuit, a technique for suppressing the influence of such temperature-dependent characteristics is required.
本明細書が開示する変換回路の一実施形態は、対象電圧をデジタル出力値に変換する変換回路であって、仮カウント値出力回路と再生パルス信号生成回路とデジタル信号出力回路を備えることができる。仮カウント値出力回路は、第1クロック信号に基づいて対象電圧の大きさに依存した長さを有する依存時間をカウントし、そのカウント値を仮カウント値として出力する。再生パルス信号生成回路は、第1クロック信号よりも低速な第2クロック信号が仮カウント値と同数をカウントするのに要する時間の長さを有する再生パルス信号を生成する。デジタル信号出力回路は、第3クロック信号に基づいて再生パルス信号の長さをカウントし、そのカウント値をデジタル出力値として出力する。この実施形態の変換回路では、依存時間の長さの温度に対する温度依存特性と第3クロック信号の周期の温度に対する温度依存特性が一致する。ここで、「依存時間の長さの温度に対する温度依存特性と第3クロック信号の周期の温度に対する温度依存特性が一致する」とは、依存時間の温度に対する変化率(基準温度の依存時間を「1」としたときの任意温度における依存時間の比)と第3クロック信号CLK3の周期の温度に対する変化率(基準温度の周期を「1」としたときの任意温度における周期の比)の相違が、±10%の範囲内、より好ましくは±3%の範囲内であることをいう。この実施形態の変換回路は、依存時間に含まれる温度依存特性が第3クロック信号に含まれる温度依存特性で相殺されるので、温度の影響が抑えられたデジタル出力値を出力することができる。さらに、この実施形態の変換回路は、第1クロック信号に高速なクロック信号を採用することができるので、高い時間分解能を有することができる。 One embodiment of the conversion circuit disclosed in the present specification is a conversion circuit that converts a target voltage into a digital output value, and may include a provisional count value output circuit, a reproduction pulse signal generation circuit, and a digital signal output circuit. .. The temporary count value output circuit counts a dependent time having a length depending on the magnitude of the target voltage based on the first clock signal, and outputs the count value as a temporary count value. The reproduction pulse signal generation circuit generates a reproduction pulse signal having a length of time required for the second clock signal, which is slower than the first clock signal, to count the same number as the provisional count value. The digital signal output circuit counts the length of the reproduction pulse signal based on the third clock signal and outputs the count value as a digital output value. In the conversion circuit of this embodiment, the temperature dependence characteristic with respect to the temperature of the length of the dependence time and the temperature dependence characteristic with respect to the temperature of the cycle of the third clock signal match. Here, "the temperature dependence characteristic of the length of the dependent time with respect to the temperature and the temperature dependence characteristic of the period of the third clock signal with respect to the temperature match" means the rate of change of the dependent time with respect to the temperature (the dependence time of the reference temperature 1) and the rate of change of the period of the third clock signal CLK3 with respect to temperature (the ratio of the period at the arbitrary temperature when the period of the reference temperature is "1"). , ±10%, more preferably ±3%. In the conversion circuit of this embodiment, the temperature-dependent characteristic included in the dependent time is canceled by the temperature-dependent characteristic included in the third clock signal, so that it is possible to output a digital output value in which the influence of temperature is suppressed. Furthermore, since the conversion circuit of this embodiment can adopt a high-speed clock signal as the first clock signal, it can have high time resolution.
上記実施形態の変換回路では、仮カウント値出力回路が、基準パルス信号生成回路と遅延回路を有することができる。基準パルス信号生成回路は、基準パルス信号を生成する。遅延回路は、対象電圧に依存して基準パルス信号を遅延させた遅延パルス信号を生成する遅延パルス信号生成回路を有する。ここで、遅延パルス信号の遅延時間が依存時間に相当する。この実施形態の変換回路は、対象電圧に依存した遅延時間を有する遅延パルス信号を利用して、対象電圧をデジタル出力値に変換することができる。 In the conversion circuit of the above embodiment, the provisional count value output circuit may include the reference pulse signal generation circuit and the delay circuit. The reference pulse signal generation circuit generates a reference pulse signal. The delay circuit has a delay pulse signal generation circuit that generates a delay pulse signal by delaying the reference pulse signal depending on the target voltage. Here, the delay time of the delayed pulse signal corresponds to the dependent time. The conversion circuit of this embodiment can convert the target voltage into a digital output value by using a delayed pulse signal having a delay time that depends on the target voltage.
上記実施形態の変換回路は、第1電圧と第2電圧の差電圧をデジタル出力値に変換するように構成することができる。この場合、仮カウント値出力回路は、基準パルス信号生成回路と遅延回路を有することができる。基準パルス信号生成回路は、基準パルス信号を生成する。遅延回路は、第1電圧に依存して基準パルス信号を遅延させた第1遅延パルス信号と第2電圧に依存して基準パルス信号を遅延させた第2遅延パルス信号を生成する遅延パルス信号生成回路を有する。ここで、第1遅延パルス信号の遅延時間と第2遅延パルス信号の遅延時間の差分時間が依存時間に相当する。この実施形態の変換回路は、例えば物理量センサの差動電圧をデジタル出力値に変換することができる。 The conversion circuit of the above embodiment can be configured to convert the difference voltage between the first voltage and the second voltage into a digital output value. In this case, the temporary count value output circuit can include a reference pulse signal generation circuit and a delay circuit. The reference pulse signal generation circuit generates a reference pulse signal. The delay circuit generates a delay pulse signal that delays the reference pulse signal depending on the first voltage and a second delay pulse signal that delays the reference pulse signal depending on the second voltage. It has a circuit. Here, the difference time between the delay time of the first delay pulse signal and the delay time of the second delay pulse signal corresponds to the dependent time. The conversion circuit of this embodiment can convert the differential voltage of the physical quantity sensor into a digital output value, for example.
本明細書が開示する変換回路の一実施形態は、対象電圧をデジタル出力値に変換する変換回路であって、仮カウント値出力回路と再生パルス信号生成回路と第3クロック信号生成回路とデジタル信号出力回路を備えることができる。仮カウント値出力回路は、第1クロック信号に基づいて対象電圧の大きさに依存した長さを有する依存時間をカウントし、そのカウント値を仮カウント値として出力する。再生パルス信号生成回路は、第1クロック信号よりも低速な第2クロック信号が仮カウント値と同数をカウントするのに要する時間の長さを有する再生パルス信号を生成する。第3クロック信号生成回路は、第3クロック信号を生成する。デジタル信号出力回路は、第3クロック信号に基づいて再生パルス信号の長さをカウントし、そのカウント値をデジタル出力値として出力する。この実施形態の変換回路では、仮カウント値出力回路が、基準パルス信号生成回路と遅延回路を有することができる。基準パルス信号生成回路は、基準パルス信号を生成する。遅延回路は、対象電圧に依存して基準パルス信号を遅延させた遅延パルス信号を生成する遅延パルス信号生成回路を有する。ここで、遅延パルス信号の遅延時間が依存時間に対応する。遅延パルス信号生成回路は、CMOSインバータの複数個が直列に接続されているインバータチェーンを有する。第3クロック信号生成回路は、CMOSインバータの複数個がリング状に接続されているリングオシレータを有する。この実施形態の変換回路では、遅延パルス信号生成回路と第3クロック信号生成回路の各々のCMOSインバータを構成する電界効果型トランジスタが、共通のチャネル長変調効果を有するように構成されていてもよい。ここで、「共通のチャネル長変調効果を有する」とは、両者のチャネル長変調効果の相違が±10%の範囲内、より好ましくは±3%の範囲内であることをいう。あるいは、遅延パルス信号生成回路と第3クロック信号生成回路の各々のCMOSインバータを構成する電界効果型トランジスタのゲート構造が、共通の形態を有するように構成されていてもよい。ここで、「電界効果型トランジスタのゲート構造が共通の形態を有する」とは、電界効果トランジスタのゲート幅及びゲート長の設計値が一致することをいう。これらの実施形態の変換回路では、遅延パルス信号の遅延時間の長さの温度に対する温度依存特性と第3クロック信号の周期の温度に対する温度依存特性が一致し得る。このため、これらの実施形態の変換回路は、遅延時間に含まれる温度依存特性が第3クロック信号に含まれる温度依存特性で相殺されるので、温度の影響が抑えられたデジタル出力値を出力することができる。さらに、これらの実施形態の変換回路は、第1クロック信号に高速なクロック信号を採用することができるので、高い時間分解能を有することができる。 One embodiment of a conversion circuit disclosed in the present specification is a conversion circuit for converting a target voltage into a digital output value, which includes a provisional count value output circuit, a reproduction pulse signal generation circuit, a third clock signal generation circuit, and a digital signal. An output circuit can be provided. The temporary count value output circuit counts a dependent time having a length depending on the magnitude of the target voltage based on the first clock signal, and outputs the count value as a temporary count value. The reproduction pulse signal generation circuit generates a reproduction pulse signal having a length of time required for the second clock signal, which is slower than the first clock signal, to count the same number as the provisional count value. The third clock signal generation circuit generates a third clock signal. The digital signal output circuit counts the length of the reproduction pulse signal based on the third clock signal and outputs the count value as a digital output value. In the conversion circuit of this embodiment, the temporary count value output circuit can include a reference pulse signal generation circuit and a delay circuit. The reference pulse signal generation circuit generates a reference pulse signal. The delay circuit has a delay pulse signal generation circuit that generates a delay pulse signal by delaying the reference pulse signal depending on the target voltage. Here, the delay time of the delayed pulse signal corresponds to the dependent time. The delayed pulse signal generation circuit has an inverter chain in which a plurality of CMOS inverters are connected in series. The third clock signal generation circuit has a ring oscillator in which a plurality of CMOS inverters are connected in a ring shape. In the conversion circuit of this embodiment, the field effect transistors forming the CMOS inverters of the delayed pulse signal generation circuit and the third clock signal generation circuit may be configured to have a common channel length modulation effect. .. Here, “having a common channel length modulation effect” means that the difference between the channel length modulation effects of both is within ±10%, more preferably within ±3%. Alternatively, the gate structures of the field effect transistors forming the CMOS inverters of the delay pulse signal generation circuit and the third clock signal generation circuit may be configured to have a common form. Here, "the field effect transistor has a common gate structure" means that the design values of the gate width and the gate length of the field effect transistor are the same. In the conversion circuits of these embodiments, the temperature dependence of the delay time of the delay pulse signal on temperature and the temperature dependence of the cycle of the third clock signal on temperature may match. Therefore, in the conversion circuits of these embodiments, the temperature-dependent characteristic included in the delay time is canceled by the temperature-dependent characteristic included in the third clock signal, and thus the digital output value in which the influence of temperature is suppressed is output. be able to. Furthermore, since the conversion circuits of these embodiments can adopt a high-speed clock signal as the first clock signal, they can have high time resolution.
CMOSインバータを構成する電界効果型トランジスタのチャネル長変調効果又はゲート構造の形態を共通にさせた上記実施形態の変換回路は、第1電圧と第2電圧の差電圧をデジタル出力値に変換するように構成することができる。この場合、遅延回路の遅延パルス信号生成回路は、第1電圧に依存して基準パルス信号を遅延させた第1遅延パルス信号と第2電圧に依存して基準パルス信号を遅延させた第2遅延パルス信号を生成するように構成されていてもよい。ここで、第1遅延パルス信号の遅延時間と第2遅延パルス信号の遅延時間の差分時間が依存時間に対応する。この実施形態の変換回路は、例えば物理量センサの差動電圧をデジタル出力値に変換することができる。 The conversion circuit of the above embodiment in which the channel length modulation effect or the gate structure of the field effect transistor forming the CMOS inverter is common, the conversion voltage of the first voltage and the second voltage is converted into a digital output value. Can be configured to. In this case, the delay pulse signal generation circuit of the delay circuit includes the first delay pulse signal that delays the reference pulse signal depending on the first voltage and the second delay pulse that delays the reference pulse signal depending on the second voltage. It may be configured to generate a pulse signal. Here, the difference time between the delay time of the first delay pulse signal and the delay time of the second delay pulse signal corresponds to the dependent time. The conversion circuit of this embodiment can convert the differential voltage of the physical quantity sensor into a digital output value, for example.
第1電圧と第2電圧の差電圧をデジタル出力値に変換する変換回路では、仮カウンタ値出力回路が、第1遅延パルス信号の遅延時間と第2遅延パルス信号の遅延時間の差に相当する長さを有する差分パルス信号を生成し、第1クロック信号に基づいて差分パルス信号の長さをカウントし、そのカウント値を仮カウント値として出力するように構成されていてもよい。あるいは、仮カウンタ値出力回路は、第1クロック信号に基づいて第1遅延パルス信号の遅延時間をカウントした第1カウント値と第1クロック信号に基づいて第2遅延パルス信号の遅延時間をカウントした第2カウント値の差分を仮カウント値として出力するように構成されていてもよい。 In the conversion circuit that converts the difference voltage between the first voltage and the second voltage into a digital output value, the temporary counter value output circuit corresponds to the difference between the delay time of the first delay pulse signal and the delay time of the second delay pulse signal. The differential pulse signal having a length may be generated, the length of the differential pulse signal may be counted based on the first clock signal, and the count value may be output as a temporary count value. Alternatively, the provisional counter value output circuit counts the delay time of the first delayed pulse signal based on the first clock signal and the delay time of the second delayed pulse signal based on the first clock signal. The difference between the second count values may be output as the temporary count value.
上記実施形態の変換回路では、第2クロック信号生成回路が、第1クロック信号を分周して第2クロック信号を生成する分周器を有することができる。例えば第1クロック信号を生成するための駆動電圧が変動して第1クロック信号の周波数が変動した場合でも、その変動に追随して第2クロック信号の周波数も変動する。このため、再生パルス信号生成回路は、分周回路の分周比を正確に反映した増幅率で増幅する再生パルス信号を生成することができる。 In the conversion circuit of the above embodiment, the second clock signal generation circuit may include a frequency divider that divides the first clock signal to generate the second clock signal. For example, even if the driving voltage for generating the first clock signal fluctuates and the frequency of the first clock signal fluctuates, the frequency of the second clock signal also fluctuates following the fluctuation. Therefore, the reproduction pulse signal generation circuit can generate a reproduction pulse signal that is amplified by an amplification factor that accurately reflects the frequency division ratio of the frequency division circuit.
(第1実施形態)図1に、対象電圧V1をデジタル出力値N2に変換する変換回路1の回路構成を示す。変換回路1は、1チップ化された回路であり、仮カウント値出力回路100、分周回路50、再生パルス信号生成回路60、第3クロック信号生成回路70及びデジタル信号出力回路80を備える。仮カウント値出力回路100は、基準パルス信号生成回路10、遅延回路20、第1クロック信号生成回路30及びカウンタ回路40を備える。 (First Embodiment) FIG. 1 shows a circuit configuration of a conversion circuit 1 for converting a target voltage V1 into a digital output value N2. The conversion circuit 1 is a one-chip circuit and includes a temporary count value output circuit 100, a frequency dividing circuit 50, a reproduction pulse signal generation circuit 60, a third clock signal generation circuit 70, and a digital signal output circuit 80. The temporary count value output circuit 100 includes a reference pulse signal generation circuit 10, a delay circuit 20, a first clock signal generation circuit 30, and a counter circuit 40.
基準パルス信号生成回路10は、基準パルス信号P0を生成するように構成されている。基準パルス信号生成回路10は、例えばクロック信号を分周して基準パルス信号P0を生成するように構成されていてもよい。 The reference pulse signal generation circuit 10 is configured to generate the reference pulse signal P0. The reference pulse signal generation circuit 10 may be configured to divide the clock signal to generate the reference pulse signal P0, for example.
遅延回路20は、遅延パルス信号生成回路22とXOR回路24を有する。遅延パルス信号生成回路22は、基準パルス信号P0を遅延させた遅延パルス信号P1を生成するように構成されている。図2に示されるように、遅延パルス信号生成回路22は、第1インバータINV1の複数個が直列に接続されたインバータチェーンで構成されている。例えば、インバータチェーンは、50段の第1インバータINV1を有する。遅延パルス信号生成回路22は、対象電圧V1が駆動電圧として入力するように構成されている。このため、遅延パルス信号P1の遅延時間は、対象電圧V1の大きさに依存した長さを有することができる。 The delay circuit 20 has a delayed pulse signal generation circuit 22 and an XOR circuit 24. The delayed pulse signal generation circuit 22 is configured to generate a delayed pulse signal P1 that is a delay of the reference pulse signal P0. As shown in FIG. 2, the delayed pulse signal generation circuit 22 is composed of an inverter chain in which a plurality of first inverters INV1 are connected in series. For example, the inverter chain has 50 stages of first inverters INV1. The delayed pulse signal generation circuit 22 is configured so that the target voltage V1 is input as a drive voltage. Therefore, the delay time of the delayed pulse signal P1 can have a length depending on the magnitude of the target voltage V1.
図1に示されるように、XOR回路24は、基準パルス信号P0と遅延パルス信号P1の排他的論理和を演算するように構成されており、基準パルス信号P0の立ち上がりエッジから遅延パルス信号P1の立ち上がりエッジまでの長さを有する差分パルス信号P2を生成するように構成されている。したがって、差分パルス信号P2は、対象電圧V1の大きさに依存した長さを有することができる。 As shown in FIG. 1, the XOR circuit 24 is configured to calculate the exclusive OR of the reference pulse signal P0 and the delayed pulse signal P1, and from the rising edge of the reference pulse signal P0 to the delayed pulse signal P1. It is configured to generate the differential pulse signal P2 having a length up to the rising edge. Therefore, the differential pulse signal P2 can have a length depending on the magnitude of the target voltage V1.
第1クロック信号生成回路30は、変換回路1内で最も高速な第1クロック信号CLK1を生成するように構成されている。第1クロック信号CLK1は、例えばデューティー比が50%の矩形波である。第1クロック信号生成回路30には、様々な回路構成を採用することができ、例えばCMOSインバータの複数個がリング状に接続されたリングオシレータを採用することができる。 The first clock signal generation circuit 30 is configured to generate the fastest first clock signal CLK1 in the conversion circuit 1. The first clock signal CLK1 is, for example, a rectangular wave with a duty ratio of 50%. Various circuit configurations can be adopted for the first clock signal generation circuit 30, and for example, a ring oscillator in which a plurality of CMOS inverters are connected in a ring shape can be adopted.
カウンタ回路40は、複数個のD型フリップフロップで構成されるアップカウンタを有しており、第1クロック信号CLK1に基づいて差分パルス信号P2の長さをカウントし、そのカウント値を仮カウント値N1として出力するように構成されている。なお、カウンタ回路40は、基準パルス信号P0の立ち上がりエッジでリセットされ、遅延パルス信号P1の立ち上がりエッジでセットされるように構成されてもよい。この場合、遅延回路20で差分パルス信号P2を生成する必要がなくなり、回路構成を簡素化することができる。 The counter circuit 40 has an up counter composed of a plurality of D-type flip-flops, counts the length of the differential pulse signal P2 based on the first clock signal CLK1, and uses the count value as a provisional count value. It is configured to output as N1. The counter circuit 40 may be configured to be reset at the rising edge of the reference pulse signal P0 and set at the rising edge of the delayed pulse signal P1. In this case, the delay circuit 20 does not need to generate the differential pulse signal P2, and the circuit configuration can be simplified.
分周回路50は、第1クロック信号CLK1の周波数を低周波化し、第2クロック信号CLK2を生成するように構成されている。第2クロック信号CLK2は、例えば第1クロック信号CLK1の周波数が1/4に低周波化されたクロック信号である。 The frequency divider circuit 50 is configured to reduce the frequency of the first clock signal CLK1 to generate the second clock signal CLK2. The second clock signal CLK2 is, for example, a clock signal in which the frequency of the first clock signal CLK1 is reduced to 1/4.
再生パルス信号生成回路60は、複数個のD型フリップフロップで構成されるダウンカウンタを有しており、第2クロック信号CLKが仮カウント値N1と同数をカウントするのに要する時間の長さを有する再生パルス信号P3を生成する。この例では、分周回路50の分周比が4分周であることから、再生パルス信号P3は、差分パルス信号P2の4倍の長さを有することができる。 The reproduction pulse signal generation circuit 60 has a down counter composed of a plurality of D-type flip-flops, and determines the length of time required for the second clock signal CLK to count the same number as the provisional count value N1. The reproduction pulse signal P3 having the same is generated. In this example, since the frequency division ratio of the frequency dividing circuit 50 is 4, the reproduction pulse signal P3 can have a length four times that of the differential pulse signal P2.
第3クロック信号生成回路70は、第3クロック信号CLK3を生成するように構成されている。第3クロック信号CLK3は、例えばデューティー比が50%の矩形波である。図3に示されるように、第3クロック信号生成回路70は、第2インバータINV2の複数個がリング状に接続されたリングオシレータで構成されている。 The third clock signal generation circuit 70 is configured to generate the third clock signal CLK3. The third clock signal CLK3 is, for example, a rectangular wave with a duty ratio of 50%. As shown in FIG. 3, the third clock signal generation circuit 70 is composed of a ring oscillator in which a plurality of second inverters INV2 are connected in a ring shape.
デジタル信号出力回路80は、複数個のD型フリップフロップで構成されるアップカウンタを有しており、第3クロック信号CLK3に基づいて再生パルス信号P3の長さをカウントし、そのカウント値をデジタル出力値N2として出力するように構成されている。 The digital signal output circuit 80 has an up counter composed of a plurality of D-type flip-flops, counts the length of the reproduction pulse signal P3 based on the third clock signal CLK3, and digitalizes the count value. It is configured to output as the output value N2.
上記したように、変換回路1では、遅延パルス信号生成回路22が第1インバータINV1の複数個が直列に接続されたインバータチェーンで構成されており、第3クロック信号生成回路70が第2インバータINV2の複数個がリング状に接続されたリングオシレータで構成されている。図4に示されるように、インバータチェーンの第1インバータINV1とリングオシレータの第2インバータINV2はいずれも、正電源ラインと負電源ラインの間に直列に接続された第1トランジスタTr1と第2トランジスタTr2を有するCMOSを備える。第1トランジスタTr1は、p型のMOSFET(Metal Oxide Semiconductor Field Effect Transistor)であり、ソースが正電源ラインに接続されており、ドレインが第2トランジスタTr2のドレインに接続されている。第2トランジスタTr2は、n型のMOSFETであり、ドレインが第1トランジスタTr1のドレインに接続されており、ソースが負電源ラインに接続されている。第1トランジスタTr1と第2トランジスタTr2の接続点が、次段のCMOSインバータを構成するトランジスタのゲートに接続されている。遅延パルス信号生成回路22のインバータチェーンでは、正電源ラインに対象電圧V1が入力するように構成されている。第3クロック信号生成回路70のリングオシレータでは、正電源ラインに電源電圧VDDが入力するように構成されている。 As described above, in the conversion circuit 1, the delayed pulse signal generation circuit 22 is composed of an inverter chain in which a plurality of the first inverters INV1 are connected in series, and the third clock signal generation circuit 70 is connected to the second inverter INV2. A plurality of ring oscillators connected in a ring shape. As shown in FIG. 4, the first inverter INV1 of the inverter chain and the second inverter INV2 of the ring oscillator are both the first transistor Tr1 and the second transistor Tr1 connected in series between the positive power supply line and the negative power supply line. A CMOS having Tr2 is provided. The first transistor Tr1 is a p-type MOSFET (Metal Oxide Semiconductor Field Effect Transistor), the source is connected to the positive power supply line, and the drain is connected to the drain of the second transistor Tr2. The second transistor Tr2 is an n-type MOSFET, the drain is connected to the drain of the first transistor Tr1, and the source is connected to the negative power supply line. The connection point between the first transistor Tr1 and the second transistor Tr2 is connected to the gate of the transistor that forms the CMOS inverter of the next stage. In the inverter chain of the delayed pulse signal generation circuit 22, the target voltage V1 is input to the positive power supply line. The ring oscillator of the third clock signal generation circuit 70 is configured such that the power supply voltage VDD is input to the positive power supply line.
変換回路1では、インバータチェーンの第1インバータINV1を構成するトランジスタTr1,Tr2によるチャネル長変調効果とリングオシレータの第2インバータINV2を構成するトランジスタTr1,Tr2によるチャネル長変調効果が一致するように構成されていることを特徴としている。具体的には、第1インバータINV1と第2インバータINV2の各々を構成する第1トランジスタTr1のゲート幅及びゲート長が等しく、第1インバータINV1と第2インバータINV2の各々を構成する第2トランジスタTr2のゲート幅及びゲート長が等しい。 The conversion circuit 1 is configured such that the channel length modulation effect by the transistors Tr1 and Tr2 forming the first inverter INV1 of the inverter chain and the channel length modulation effect by the transistors Tr1 and Tr2 forming the second inverter INV2 of the ring oscillator match. It is characterized by being. Specifically, the first transistor Tr1 forming each of the first inverter INV1 and the second inverter INV2 has the same gate width and gate length, and the second transistor Tr2 forming each of the first inverter INV1 and the second inverter INV2. Have the same gate width and gate length.
通常、トランジスタTr1,Tr2は、低温よりも高温で動作電流が小さくなり、動作速度が低下する。このため、インバータチェーンの第1インバータINV1では、低温よりも高温で動作速度が低下するので、低温よりも高温で遅延パルス信号P1の遅延時間が増加する。すなわち、遅延パルス信号P1の遅延時間の長さは、温度に対して略一次関数で増加する正の温度依存特性を有している。また、リングオシレータの第2インバータINV2でも、低温よりも高温で動作速度が低下するので、低温よりも高温で発振する第3クロック信号CLK3の周期が増加する(周波数が低下する)。すなわち、第3クロック信号CLK3の周期は、温度に対して略一次関数で増加する正の温度依存特性を有している。 Normally, the operating current of the transistors Tr1 and Tr2 decreases at a high temperature rather than a low temperature, and the operating speed decreases. Therefore, the operation speed of the first inverter INV1 of the inverter chain decreases at a temperature higher than the low temperature, and the delay time of the delay pulse signal P1 increases at a temperature higher than the low temperature. That is, the length of the delay time of the delayed pulse signal P1 has a positive temperature-dependent characteristic that increases with a substantially linear function with respect to temperature. Also, in the second inverter INV2 of the ring oscillator, the operating speed decreases at a temperature higher than the low temperature, so that the cycle of the third clock signal CLK3 oscillating at a temperature higher than the low temperature increases (frequency decreases). That is, the cycle of the third clock signal CLK3 has a positive temperature-dependent characteristic that increases with a substantially linear function with respect to temperature.
ここで、チャネル長変調効果とは、IV特性の飽和領域における電流増加量をいう。このため、チャネル長変調効果が一致すると、IV特性の飽和領域における電流増加量が一致する。このため、低温から高温に変化したときに、インバータチェーンとリングオシレータの各々のトランジスタTr1,Tr2での電流変化量は一致する。この結果、低温から高温に変化したときに、インバータチェーンとリングオシレータの各々の動作速度の変化量が一致するので、インバータチェーンで生成される遅延パルス信号P1の長さの温度依存特性とリングオシレータで生成される第3クロック信号CLK3の周期の温度依存特性が一致する。前記したように、遅延パルス信号P1の遅延時間の長さは、温度に対して略一次関数で増加する正の温度依存特性を有している。第3クロック信号CLK3の周期も、温度に対して略一次関数で増加する正の温度依存特性を有している。さらに、第3クロック信号CLK3の周期の温度に対する変化率(基準温度の周期を「1」としたときの任意温度における周期の比)が遅延パルス信号P1の遅延時間の温度に対する変化率(基準温度の遅延時間を「1」としたときの任意温度における遅延時間の比)が一致する関係となっており、双方の温度依存特性が一致する。 Here, the channel length modulation effect refers to the amount of current increase in the saturation region of the IV characteristic. Therefore, when the channel length modulation effects are the same, the current increase amounts in the saturation region of the IV characteristic are the same. Therefore, when the temperature changes from a low temperature to a high temperature, the amounts of current changes in the transistors Tr1 and Tr2 of the inverter chain and the ring oscillator match. As a result, when the temperature changes from a low temperature to a high temperature, the change amounts of the operating speeds of the inverter chain and the ring oscillator match, so the temperature dependence of the length of the delay pulse signal P1 generated in the inverter chain and the ring oscillator. The temperature-dependent characteristics of the cycle of the third clock signal CLK3 generated in step 1 are the same. As described above, the length of the delay time of the delayed pulse signal P1 has a positive temperature dependence characteristic which increases with a substantially linear function with respect to temperature. The cycle of the third clock signal CLK3 also has a positive temperature-dependent characteristic that increases with a substantially linear function with respect to temperature. Further, the rate of change of the cycle of the third clock signal CLK3 with respect to temperature (the ratio of the cycle at an arbitrary temperature when the cycle of reference temperature is "1") is the rate of change of the delay time of the delay pulse signal P1 with respect to temperature (reference temperature). The ratio of the delay time at an arbitrary temperature when the delay time of 1 is set to "1" is matched, and the temperature dependence characteristics of both are matched.
図4の例に代えて、インバータチェーンの第1インバータINV1とリングオシレータの第2インバータINV2は、図5に示すCMOSを備えていてもよい。このCMOSは、第2トランジスタTrと負電源ラインの間に第3トランジスタTrを備えており、その第3トランジスタTr3のゲートに入力電圧Vcが入力するように構成されている。このCMOSが用いられる場合、インバータチェーンの第1インバータINVにおいては入力電圧Vcが対象電圧V1であり、リングオシレータの第2インバータINV2においては入力電圧Vcが電源電圧VDDである。このCMOSにおいても、インバータチェーンの第1インバータINV1を構成するトランジスタTr1,Tr2,Tr3によるチャネル長変調効果とリングオシレータの第2インバータINV2を構成するトランジスタTr1,Tr2,Tr3によるチャネル長変調効果が一致するように構成されており、具体的には、第1インバータINV1と第2インバータINV2の各々を構成する第1トランジスタTr1のゲート幅及びゲート長が等しく、第1インバータINV1と第2インバータINV2の各々を構成する第2トランジスタTr2のゲート幅及びゲート長が等しく、第1インバータINV1と第2インバータINV2の各々を構成する第3トランジスタTr3のゲート幅及びゲート長が等しい。 Instead of the example of FIG. 4, the first inverter INV1 of the inverter chain and the second inverter INV2 of the ring oscillator may include the CMOS shown in FIG. This CMOS includes a third transistor Tr between the second transistor Tr and the negative power supply line, and the input voltage Vc is input to the gate of the third transistor Tr3. When this CMOS is used, the input voltage Vc is the target voltage V1 in the first inverter INV of the inverter chain, and the input voltage Vc is the power supply voltage VDD in the second inverter INV2 of the ring oscillator. Also in this CMOS, the channel length modulation effect by the transistors Tr1, Tr2, Tr3 forming the first inverter INV1 of the inverter chain matches the channel length modulation effect by the transistors Tr1, Tr2, Tr3 forming the second inverter INV2 of the ring oscillator. Specifically, the first transistor Tr1 forming each of the first inverter INV1 and the second inverter INV2 has the same gate width and gate length, and the first inverter INV1 and the second inverter INV2 have the same gate width and gate length. The gate width and the gate length of the second transistor Tr2 forming each of them are the same, and the gate width and the gate length of the third transistor Tr3 forming each of the first inverter INV1 and the second inverter INV2 are the same.
図6に、変換回路1が対象電圧V1をデジタル出力値N2に変換する動作を示す。まず、遅延パルス信号生成回路22が、基準パルス信号P0を遅延させた遅延パルス信号P1を生成する。遅延パルス信号P1の遅延時間の長さτ1は、対象電圧V1の大きさに依存する。XOR回路24は、遅延時間の長さτ1に対応した長さを有する差分パルス信号P2を生成する。なお、上記したように、変換回路1は、差分パルス信号P2を生成しない回路構成を採用することもできる。カウンタ回路40は、第1クロック信号CLK1に基づいて差分パルス信号P2の長さをカウントし、そのカウント値を仮カウント値N1として出力する。 FIG. 6 shows an operation in which the conversion circuit 1 converts the target voltage V1 into the digital output value N2. First, the delay pulse signal generation circuit 22 generates a delay pulse signal P1 that is a delay of the reference pulse signal P0. The delay time length τ1 of the delayed pulse signal P1 depends on the magnitude of the target voltage V1. The XOR circuit 24 generates the differential pulse signal P2 having a length corresponding to the delay time length τ1. Note that, as described above, the conversion circuit 1 can also adopt a circuit configuration that does not generate the differential pulse signal P2. The counter circuit 40 counts the length of the differential pulse signal P2 based on the first clock signal CLK1 and outputs the count value as a provisional count value N1.
再生パルス信号生成回路60は、第2クロック信号CLK2が仮カウント値N1と同数をカウントするのに要する時間の長さを有する再生パルス信号P3を生成する。これにより、再生パルス信号P3は、遅延時間の長さτ1が分周回路50の分周比に基づいて増幅された長さを有することができる。この例では、分周回路50の分周比が4分周であることから、再生パルス信号P3は遅延時間の長さτ1の4倍の長さを有することができる。最後に、デジタル信号出力回路80は、第3クロック信号CLK3に基づいて再生パルス信号P3の長さをカウントし、そのカウント値をデジタル出力値N2として出力する。 The reproduction pulse signal generation circuit 60 generates a reproduction pulse signal P3 having a length of time required for the second clock signal CLK2 to count the same number as the provisional count value N1. As a result, the reproduction pulse signal P3 can have a length obtained by amplifying the delay time length τ1 based on the frequency division ratio of the frequency dividing circuit 50. In this example, since the frequency division ratio of the frequency divider circuit 50 is 4, the reproduction pulse signal P3 can have a length four times the delay time length τ1. Finally, the digital signal output circuit 80 counts the length of the reproduction pulse signal P3 based on the third clock signal CLK3 and outputs the count value as the digital output value N2.
変換回路1は、遅延パルス信号P1の遅延時間の長さτ1の温度に対する温度依存特性と第3クロック信号CLK3の周期の温度に対する温度依存特性が一致することを特徴とする。これにより、遅延パルス信号P1の遅延時間の長さτ1の温度依存特性が第3クロック信号CLK3の周期の温度依存特性により相殺されるので、変換回路1は、温度に依存しないデジタル出力値N2を出力することができる。 The conversion circuit 1 is characterized in that the temperature dependence characteristic of the delay pulse signal P1 with respect to the temperature of the delay time τ1 and the temperature dependence characteristic of the cycle of the third clock signal CLK3 with respect to the temperature are the same. As a result, the temperature-dependent characteristic of the delay time length τ1 of the delay pulse signal P1 is canceled by the temperature-dependent characteristic of the cycle of the third clock signal CLK3, so that the conversion circuit 1 outputs the digital output value N2 that does not depend on the temperature. Can be output.
さらに、変換回路1は、第1クロック信号CLK1を利用して遅延パルス信号P1の遅延時間を仮カウントすることを特徴とする。例えば、温度依存特性を相殺するためだけなら、第1クロック信号CLK1の周期の温度依存特性を遅延パルス信号P1の遅延時間の長さの温度依存特性と一致させれば、わざわざ再生パルス信号P3を生成した後に第3クロック信号CLK3でカウントすることなく、仮カウント値N1をデジタル出力値として出力することも可能である。しかしながら、第1クロック信号CLK1の周期の温度依存特性を遅延パルス信号P1の遅延時間の長さの温度依存特性と一致させようとすると、遅延パルス信号P1に必要とされる遅延特性を満足させながら、第1クロック信号CLK1の周波数を高速化することが難しいという問題がある。一方、変換回路1では、第3クロック信号CLK3を利用して温度依存特性を相殺させることから、第1クロック信号CLK1に用いるクロック信号の設計自由度が高まる。このため、変換回路1内で最高速のクロック信号を第1クロック信号CLK1に用いることできる。このように、変換回路1は、第1クロック信号CLK1を利用して遅延時間を仮カウントすることで高い時間分解能を有することができる。即ち、変換回路1は、温度依存特性の影響を抑えながら、高い時間分解能を有することができる。 Furthermore, the conversion circuit 1 is characterized in that the delay time of the delay pulse signal P1 is provisionally counted by using the first clock signal CLK1. For example, if the temperature-dependent characteristic of the cycle of the first clock signal CLK1 is made to coincide with the temperature-dependent characteristic of the length of the delay time of the delay pulse signal P1, the reproduction pulse signal P3 is purposely set in order to cancel the temperature-dependent characteristic. It is also possible to output the provisional count value N1 as a digital output value without counting with the third clock signal CLK3 after the generation. However, if an attempt is made to match the temperature dependence characteristic of the cycle of the first clock signal CLK1 with the temperature dependence characteristic of the delay time length of the delay pulse signal P1, while satisfying the delay characteristics required for the delay pulse signal P1. However, it is difficult to increase the frequency of the first clock signal CLK1. On the other hand, in the conversion circuit 1, since the temperature dependence is canceled by using the third clock signal CLK3, the degree of freedom in designing the clock signal used as the first clock signal CLK1 is increased. Therefore, the fastest clock signal in the conversion circuit 1 can be used as the first clock signal CLK1. As described above, the conversion circuit 1 can have a high time resolution by provisionally counting the delay time by using the first clock signal CLK1. That is, the conversion circuit 1 can have a high time resolution while suppressing the influence of the temperature-dependent characteristics.
(第2実施形態)図7〜9を参照して、第2実施形態の変換回路2を説明する。なお、第1実施形態の変換回路1と共通する構成要素については共通の符号を付し、その説明を省略する。 (Second Embodiment) The conversion circuit 2 of the second embodiment will be described with reference to FIGS. The same components as those of the conversion circuit 1 of the first embodiment are designated by the same reference numerals and the description thereof will be omitted.
図8に示す変換回路2は、図7に示す物理量センサSE1の差動電圧をデジタル出力値に変換するために用いられる。物理量センサSE1は、正端子T1と負端子T2の間にフルブリッジ接続されている4つの可変抵抗素子R1,R2,R3,R4と、正端子T1と負端子T2の間に直列接続されている2つの固定抵抗素子R5,R6を有する。物理量センサSE1は、例えば圧力に依存して変動する正側出力電圧VP及び負側出力電圧VMを出力するように構成されている。第1可変抵抗素子R1と第3可変抵抗素子R3は、圧力の増加に比例して抵抗値が低下するように構成されている。第2可変抵抗素子R2と第4可変抵抗素子R4は、圧力の増加に比例して抵抗値が増加するように構成されている。これにより、物理量センサSE1は、作用する圧力が増加したときに、正側出力端子T3に出力される正側出力電圧VPが増加するとともに負側出力端子T4に出力される負側出力電圧VMが低下するように動作する。第1固定抵抗素子R5と第2固定抵抗素子R6は、同一の抵抗値を有しており、正端子T1と負端子T2の間に直列に接続されている。 The conversion circuit 2 shown in FIG. 8 is used to convert the differential voltage of the physical quantity sensor SE1 shown in FIG. 7 into a digital output value. The physical quantity sensor SE1 is connected in series between the four variable resistance elements R1, R2, R3 and R4 which are full-bridge connected between the positive terminal T1 and the negative terminal T2, and between the positive terminal T1 and the negative terminal T2. It has two fixed resistance elements R5 and R6. The physical quantity sensor SE1 is configured to output a positive side output voltage VP and a negative side output voltage VM that fluctuate depending on pressure, for example. The first variable resistance element R1 and the third variable resistance element R3 are configured such that the resistance value decreases in proportion to the increase in pressure. The second variable resistance element R2 and the fourth variable resistance element R4 are configured so that the resistance value increases in proportion to the increase in pressure. As a result, in the physical quantity sensor SE1, when the acting pressure increases, the positive output voltage VP output to the positive output terminal T3 increases and the negative output voltage VM output to the negative output terminal T4 increases. Operates to fall. The first fixed resistance element R5 and the second fixed resistance element R6 have the same resistance value, and are connected in series between the positive terminal T1 and the negative terminal T2.
物理量センサSE1はさらに、3つのボルテージフォロア回路VF1,VF2,VF3を有する。第1ボルテージフォロア回路VF1は、正側出力端子T3に接続されており、正側出力電圧VPに応じた第1電圧V11を出力する。第2ボルテージフォロア回路VF2は、負側出力端子T4に接続されており、負側出力電圧VMに応じた第2電圧V12を出力する。第3ボルテージフォロア回路VF3は、第1固定抵抗素子R5と第2固定抵抗素子R6の間の中間端子T5に接続されており、センサ駆動電圧VBの中間電圧(VB/2)に相当する第3電圧V13を出力する。この例に代えて、第1固定抵抗素子R5と第2固定抵抗素子R6が第1ボルテージフォロア回路VF1の出力ノードと第2ボルテージフォロア回路VF2の出力ノードの間に接続されており、第3ボルテージフォロア回路VF3がその第1固定抵抗素子R5と第2固定抵抗素子R6の間の中間端子T5に接続されていてもよい。この場合でも、第3ボルテージフォロア回路VF3は、センサ駆動電圧VBの中間電圧(VB/2)に相当する第3電圧V13を出力することができる。なお、この例では、3つのボルテージフォロア回路VF1,VF2,VF3が物理量センサSE1の構成要素として説明したが、後述する変換回路2の構成要素に含まれてもよい。 The physical quantity sensor SE1 further includes three voltage follower circuits VF1, VF2, VF3. The first voltage follower circuit VF1 is connected to the positive side output terminal T3 and outputs the first voltage V11 according to the positive side output voltage VP. The second voltage follower circuit VF2 is connected to the negative side output terminal T4 and outputs the second voltage V12 according to the negative side output voltage VM. The third voltage follower circuit VF3 is connected to an intermediate terminal T5 between the first fixed resistance element R5 and the second fixed resistance element R6, and corresponds to an intermediate voltage (VB/2) of the sensor drive voltage VB. The voltage V13 is output. Instead of this example, the first fixed resistance element R5 and the second fixed resistance element R6 are connected between the output node of the first voltage follower circuit VF1 and the output node of the second voltage follower circuit VF2, and the third voltage The follower circuit VF3 may be connected to the intermediate terminal T5 between the first fixed resistance element R5 and the second fixed resistance element R6. Even in this case, the third voltage follower circuit VF3 can output the third voltage V13 corresponding to the intermediate voltage (VB/2) of the sensor drive voltage VB. In this example, the three voltage follower circuits VF1, VF2, VF3 have been described as the constituent elements of the physical quantity sensor SE1, but they may be included in the constituent elements of the conversion circuit 2 described later.
図8に示されるように、変換回路2は、遅延回路20が2つの遅延パルス信号生成回路22A,22Bを有することを1つの特徴とする。なお、2つの遅延パルス信号生成回路22A,22Bはいずれも、遅延パルス信号生成回路22(図1参照)と共通の形態、即ち、インバータチェーン(図2参照)を有することができる。第1遅延パルス信号生成回路22Aは、第1電圧V11が駆動電圧として入力するように構成されており、第1電圧V11に依存して基準パルス信号P0を遅延させた第1遅延パルス信号P11を生成するように構成されている。第2遅延パルス信号生成回路22Bは、第2電圧V12が駆動電圧として入力するように構成されており、第2電圧V12に依存して基準パルス信号P0を遅延させた第2遅延パルス信号P12を生成するように構成されている。XOR回路24は、第1遅延パルス信号P11と第2遅延パルス信号P12の排他的論理和を演算するように構成されており、第1遅延パルス信号P11の立ち上がりエッジから第2遅延パルス信号P12の立ち上がりエッジまでの長さを有する差分パルス信号P13を生成するように構成されている。したがって、差分パルス信号P13は、第1電圧V11と第2電圧V12の差動電圧の大きさに依存した長さを有する。 As shown in FIG. 8, the conversion circuit 2 is characterized in that the delay circuit 20 has two delayed pulse signal generation circuits 22A and 22B. Each of the two delayed pulse signal generation circuits 22A and 22B can have a common form with the delayed pulse signal generation circuit 22 (see FIG. 1), that is, an inverter chain (see FIG. 2). The first delay pulse signal generation circuit 22A is configured so that the first voltage V11 is input as a drive voltage, and the first delay pulse signal P11 obtained by delaying the reference pulse signal P0 depending on the first voltage V11 is supplied. Is configured to generate. The second delay pulse signal generation circuit 22B is configured to receive the second voltage V12 as a drive voltage, and outputs the second delay pulse signal P12 that is the reference pulse signal P0 delayed depending on the second voltage V12. Is configured to generate. The XOR circuit 24 is configured to calculate the exclusive OR of the first delay pulse signal P11 and the second delay pulse signal P12, and the XOR circuit 24 calculates the second delay pulse signal P12 from the rising edge of the first delay pulse signal P11. It is configured to generate the differential pulse signal P13 having a length up to the rising edge. Therefore, the differential pulse signal P13 has a length depending on the magnitude of the differential voltage between the first voltage V11 and the second voltage V12.
カウンタ回路40は、第1クロック信号CLK1に基づいて差分パルス信号P13の長さをカウントし、そのカウント値を仮カウント値N3として出力するように構成されている。なお、カウンタ回路40は、第1遅延パルス信号P11の立ち上がりエッジでリセットされ、第2遅延パルス信号P12の立ち上がりエッジでセットされるように構成されてもよい。この場合、遅延回路20で差分パルス信号P13を生成する必要がなくなり、回路構成を簡素化することができる。 The counter circuit 40 is configured to count the length of the differential pulse signal P13 based on the first clock signal CLK1 and output the count value as a temporary count value N3. The counter circuit 40 may be configured to be reset at the rising edge of the first delay pulse signal P11 and set at the rising edge of the second delay pulse signal P12. In this case, the delay circuit 20 does not need to generate the differential pulse signal P13, and the circuit configuration can be simplified.
また、変換回路2では、第3クロック信号生成回路70が、第3電圧V13(センサ駆動電圧VBの中間電圧)が駆動電圧として入力するように構成されていることを特徴とする。これにより、センサ駆動電圧VBの変動に追随して第1電圧V11及び第2電圧V12が変動した場合に、第3電圧V13もセンサ駆動電圧VBの変動に追随して変動することができるので、そのようなセンサ駆動電圧VBの変動の影響が相殺される。 Further, the conversion circuit 2 is characterized in that the third clock signal generation circuit 70 is configured to input the third voltage V13 (intermediate voltage of the sensor drive voltage VB) as a drive voltage. Accordingly, when the first voltage V11 and the second voltage V12 change following the fluctuation of the sensor drive voltage VB, the third voltage V13 can also change following the change of the sensor drive voltage VB. The influence of such fluctuations in the sensor drive voltage VB is offset.
図9に、変換回路2が第1電圧V11と第2電圧V12の差動電圧をデジタル出力値N4に変換する動作を示す。まず、第1遅延パルス信号生成回路22Aが、基準パルス信号P0を遅延させた第1遅延パルス信号P11を生成する。第1遅延パルス信号P11の遅延時間の長さτ11は、第1電圧V11の大きさに依存する。第2遅延パルス信号生成回路22Bが、基準パルス信号P0を遅延させた第2遅延パルス信号P12を生成する。第2遅延パルス信号P12の遅延時間の長さτ12は、第2電圧V12の大きさに依存する。XOR回路24は、遅延時間τ11と遅延時間τ12の差分時間Δτに対応した長さを有する差分パルス信号P13を生成する。なお、上記したように、変換回路2は、差分パルス信号P13を生成しない回路構成を採用することもできる。カウンタ回路40は、第1クロック信号CLK1に基づいて差分パルス信号P13の長さをカウントし、そのカウント値を仮カウント値N3として出力する。 FIG. 9 shows an operation in which the conversion circuit 2 converts the differential voltage between the first voltage V11 and the second voltage V12 into the digital output value N4. First, the first delay pulse signal generation circuit 22A generates the first delay pulse signal P11 by delaying the reference pulse signal P0. The delay time length τ11 of the first delay pulse signal P11 depends on the magnitude of the first voltage V11. The second delay pulse signal generation circuit 22B generates the second delay pulse signal P12 by delaying the reference pulse signal P0. The delay time length τ12 of the second delay pulse signal P12 depends on the magnitude of the second voltage V12. The XOR circuit 24 generates a differential pulse signal P13 having a length corresponding to the differential time Δτ between the delay time τ11 and the delay time τ12. Note that, as described above, the conversion circuit 2 can also adopt a circuit configuration that does not generate the differential pulse signal P13. The counter circuit 40 counts the length of the differential pulse signal P13 based on the first clock signal CLK1 and outputs the count value as a temporary count value N3.
再生パルス信号生成回路60は、第2クロック信号CLK2が仮カウント値N3と同数をカウントするのに要する時間の長さを有する再生パルス信号P14を生成する。再生パルス信号生成回路60は、第2クロック信号CLK2に基づいて仮カウント値N3と同数をカウントするのに要する時間の長さを有する再生パルス信号P14を生成する。これにより、再生パルス信号P14は、差分時間Δτが分周回路50の分周比に基づいて増幅された長さを有することができる。この例では、分周回路50の分周比が4分周であることから、再生パルス信号P14は差分時間Δτの4倍の長さを有することができる。最後に、デジタル信号出力回路80は、第3クロック信号CLK3に基づいて再生パルス信号P14の長さをカウントし、そのカウント値をデジタル出力値N4として出力する。デジタル出力値N4は、第1電圧V11と第2電圧V12の差動電圧の情報、即ち、物理量センサSE1が測定した圧力情報を含むことができる。 The reproduction pulse signal generation circuit 60 generates the reproduction pulse signal P14 having a length of time required for the second clock signal CLK2 to count the same number as the provisional count value N3. The reproduction pulse signal generation circuit 60 generates a reproduction pulse signal P14 having a length of time required to count the same number as the provisional count value N3 based on the second clock signal CLK2. As a result, the reproduction pulse signal P14 can have a length obtained by amplifying the difference time Δτ based on the frequency division ratio of the frequency dividing circuit 50. In this example, since the frequency division ratio of the frequency dividing circuit 50 is 4, the reproduction pulse signal P14 can have a length four times the difference time Δτ. Finally, the digital signal output circuit 80 counts the length of the reproduction pulse signal P14 based on the third clock signal CLK3, and outputs the count value as the digital output value N4. The digital output value N4 may include information on the differential voltage between the first voltage V11 and the second voltage V12, that is, pressure information measured by the physical quantity sensor SE1.
変換回路2でも、第1遅延パルス信号P11の遅延時間の長さτ11の温度に対する温度依存特性と第2遅延パルス信号P12の遅延時間の長さτ12の温度に対する温度依存特性と第3クロック信号CLK3の周期の温度に対する温度依存特性が一致することを特徴とする。これにより、第1遅延パルス信号P11及び第2遅延パルス信号P12の遅延時間の長さの温度依存特性が第3クロック信号CLK3の周期の温度依存特性により相殺されるので、変換回路2は、温度に依存しないデジタル出力値N4を出力することができる。 Also in the conversion circuit 2, the temperature dependence of the delay time length τ11 of the first delay pulse signal P11 with respect to temperature, the temperature dependence of the delay time length τ12 of the second delay pulse signal P12 with respect to temperature, and the third clock signal CLK3. It is characterized in that the temperature dependence characteristics with respect to the temperature of the cycle of are the same. As a result, the temperature dependence characteristics of the delay time lengths of the first delay pulse signal P11 and the second delay pulse signal P12 are canceled by the temperature dependence characteristics of the cycle of the third clock signal CLK3. It is possible to output a digital output value N4 that does not depend on
さらに、変換回路2でも、第1クロック信号CLK1を利用して差分時間を仮カウントすることから、高い時間分解能を有することができる。即ち、変換回路2も、温度依存特性の影響を抑えながら、高い時間分解能を有することができる。 Further, the conversion circuit 2 also has a high time resolution because the difference time is provisionally counted by using the first clock signal CLK1. That is, the conversion circuit 2 can also have a high time resolution while suppressing the influence of the temperature-dependent characteristics.
(第3実施形態)図10及び図11を参照して、第3実施形態の変換回路3を説明する。なお、第1実施形態の変換回路1及び第2実施形態の変換回路2と共通する構成要素については共通の符号を付し、その説明を省略する。 (Third Embodiment) The conversion circuit 3 of the third embodiment will be described with reference to FIGS. The same components as those of the conversion circuit 1 of the first embodiment and the conversion circuit 2 of the second embodiment are designated by the same reference numerals, and the description thereof will be omitted.
図11に示す変換回路3は、図10に示す物理量センサSE2の差動電圧をデジタル出力値に変換するために用いられる。物理量センサSE2は、図7に示す物理量センサSE1と対比すると、スイッチ部SW1を有することを特徴とする。スイッチ部SW1は、第1モードにおいて正側出力端子T3をボルテージフォロア回路VF10に接続し、第2モードにおいて負側出力端子T4をボルテージフォロア回路VF10に接続し、第3モードにおいて正側出力端子T3及び負側出力端子T4の双方をボルテージフォロア回路VF10に接続するように構成されている。これにより、ボルテージフォロア回路VF10は、第1モードにおいて正側出力電圧VPに応じた第1電圧V11を出力し、第2モードにおいて負側出力電圧VMに応じた第2電圧V12を出力し、第3モードにおいてセンサ駆動電圧VBの中間電圧(VB/2)に相当する第3電圧V13を出力する。このように、物理量センサSE2は、スイッチ部SW1を採用することにより、図7に示す物理量センサSE1に比して簡素な回路構成とすることができる。なお、この例では、スイッチ部SW1及びボルテージフォロア回路VF10が物理量センサSE2の構成要素として説明したが、後述する変換回路3の構成要素に含まれてもよい。 The conversion circuit 3 shown in FIG. 11 is used to convert the differential voltage of the physical quantity sensor SE2 shown in FIG. 10 into a digital output value. The physical quantity sensor SE2 is characterized by having a switch section SW1 as compared with the physical quantity sensor SE1 shown in FIG. The switch unit SW1 connects the positive side output terminal T3 to the voltage follower circuit VF10 in the first mode, connects the negative side output terminal T4 to the voltage follower circuit VF10 in the second mode, and the positive side output terminal T3 in the third mode. And the negative output terminal T4 are both connected to the voltage follower circuit VF10. As a result, the voltage follower circuit VF10 outputs the first voltage V11 according to the positive side output voltage VP in the first mode, outputs the second voltage V12 according to the negative side output voltage VM in the second mode, and outputs the first voltage V12. In the three modes, the third voltage V13 corresponding to the intermediate voltage (VB/2) of the sensor drive voltage VB is output. As described above, the physical quantity sensor SE2 can have a simpler circuit configuration than the physical quantity sensor SE1 shown in FIG. 7 by adopting the switch section SW1. In this example, the switch unit SW1 and the voltage follower circuit VF10 have been described as the constituent elements of the physical quantity sensor SE2, but may be included in the constituent elements of the conversion circuit 3 described later.
図11に示すように、変換回路3では、遅延パルス信号生成回路22が、第1モードにおいて第1電圧V11が駆動電圧として入力し、さらに、第2モードにおいて第2電圧V12が駆動電圧として入力するように構成されている。これにより、遅延パルス信号生成回路22は、第1モードにおいて第1電圧V11に依存して基準パルス信号P0を遅延させた第1遅延パルス信号P11を生成し、さらに、第2モードにおいて第2電圧V12に依存して基準パルス信号P0を遅延させた第2遅延パルス信号P12を生成するように構成されている。 As shown in FIG. 11, in the conversion circuit 3, the delayed pulse signal generation circuit 22 inputs the first voltage V11 as a drive voltage in the first mode, and further inputs the second voltage V12 as a drive voltage in the second mode. Is configured to. Thereby, the delay pulse signal generation circuit 22 generates the first delay pulse signal P11 by delaying the reference pulse signal P0 depending on the first voltage V11 in the first mode, and further, the second voltage in the second mode. It is configured to generate the second delayed pulse signal P12 by delaying the reference pulse signal P0 depending on V12.
XOR回路24は、第1モードにおいて基準パルス信号P0と第1遅延パルス信号P11の排他的論理和を演算するように構成されており、基準パルス信号P0の立ち上がりエッジから第1遅延パルス信号P11の立ち上がりエッジまでの長さを有する差分パルス信号を生成するように構成されている。したがって、第1モードで生成される差分パルス信号は、第1電圧V11の大きさに依存した長さを有する。XOR回路24はさらに、第2モードにおいて基準パルス信号P0と第2遅延パルス信号P12の排他的論理和を演算するように構成されており、基準パルス信号P0の立ち上がりエッジから第2遅延パルス信号P12の立ち上がりエッジまでの長さを有する差分パルス信号を生成するように構成されている。したがって、第2モードで生成される差分パルス信号は、第2電圧V12の大きさに依存した長さを有する。 The XOR circuit 24 is configured to calculate the exclusive OR of the reference pulse signal P0 and the first delay pulse signal P11 in the first mode, and the first delay pulse signal P11 from the rising edge of the reference pulse signal P0. It is configured to generate a differential pulse signal having a length up to the rising edge. Therefore, the differential pulse signal generated in the first mode has a length depending on the magnitude of the first voltage V11. The XOR circuit 24 is further configured to calculate the exclusive OR of the reference pulse signal P0 and the second delay pulse signal P12 in the second mode, and the second delay pulse signal P12 is calculated from the rising edge of the reference pulse signal P0. Is configured to generate a differential pulse signal having a length up to the rising edge of. Therefore, the differential pulse signal generated in the second mode has a length depending on the magnitude of the second voltage V12.
カウンタ回路40は、第1モードにおいて第1クロック信号CLK1に基づいて第1遅延パルス信号P11の遅延時間の長さτ11(図9参照)をカウントし、そのカウント値を第1カウント値N11として出力し、さらに、第2モードにおいて第1クロック信号CLK1に基づいて第2遅延パルス信号P12の遅延時間の長さτ12(図9参照)をカウントし、そのカウント値を第2カウント値N12として出力するように構成されている。なお、カウンタ回路40は、第1モードにおいて基準パルス信号P0の立ち上がりエッジでリセットされ第1遅延パルス信号P11の立ち上がりエッジでセットされるとともに、第2モードにおいて基準パルス信号P0の立ち上がりエッジでリセットされ第2遅延パルス信号P12の立ち上がりエッジでセットされるように構成されてもよい。この場合、遅延回路20で差分パルス信号を生成する必要がなくなり、回路構成を簡素化することができる。 The counter circuit 40 counts the delay time length τ11 (see FIG. 9) of the first delay pulse signal P11 based on the first clock signal CLK1 in the first mode, and outputs the count value as the first count value N11. Further, in the second mode, the delay time length τ12 (see FIG. 9) of the second delay pulse signal P12 is counted based on the first clock signal CLK1 and the count value is output as the second count value N12. Is configured. The counter circuit 40 is reset at the rising edge of the reference pulse signal P0 in the first mode and set at the rising edge of the first delay pulse signal P11, and is reset at the rising edge of the reference pulse signal P0 in the second mode. It may be configured to be set at the rising edge of the second delay pulse signal P12. In this case, the delay circuit 20 does not need to generate the differential pulse signal, and the circuit configuration can be simplified.
変換回路3は、減算回路90を備えていることを特徴とする。減算回路90は、第2カウント値N12から第1カウント値N11を減算したカウント値を演算し、そのカウント値を仮カウント値N3として出力するように構成されている。減算回路90が出力する仮カウント値N3は、図8のカウンタ回路40が出力する仮カウント値N3と同様に、第1遅延パルス信号P11の遅延時間と第2遅延パルス信号P12の遅延時間の差分時間Δτの長さに対応する。 The conversion circuit 3 is characterized by including a subtraction circuit 90. The subtraction circuit 90 is configured to calculate a count value obtained by subtracting the first count value N11 from the second count value N12 and output the count value as a provisional count value N3. The temporary count value N3 output by the subtraction circuit 90 is the difference between the delay time of the first delay pulse signal P11 and the delay time of the second delay pulse signal P12, similar to the temporary count value N3 output by the counter circuit 40 in FIG. Corresponds to the length of time Δτ.
このように、変換回路3でも、第1遅延パルス信号P11の遅延時間の長さτ11の温度に対する温度依存特性と第2遅延パルス信号P12の遅延時間の長さτ12の温度に対する温度依存特性と第3クロック信号CLK3の周期の温度に対する温度依存特性が一致することを特徴とする。これにより、第1遅延パルス信号P11及び第2遅延パルス信号P12の遅延時間の温度依存特性が第3クロック信号CLK3の周期の温度依存特性により相殺されるので、変換回路3は、温度に依存しないデジタル出力値N4を出力することができる。 As described above, also in the conversion circuit 3, the temperature dependence of the delay time length τ11 of the first delay pulse signal P11 with respect to temperature and the temperature dependence of the delay time length τ12 of the second delay pulse signal P12 with respect to temperature and the first delay pulse signal P12. It is characterized in that the temperature dependence characteristics of the three clock signals CLK3 with respect to the temperature of the cycle match. As a result, the temperature dependence characteristics of the delay times of the first delay pulse signal P11 and the second delay pulse signal P12 are canceled by the temperature dependence characteristics of the cycle of the third clock signal CLK3, so that the conversion circuit 3 does not depend on the temperature. A digital output value N4 can be output.
さらに、変換回路3でも、第1クロック信号CLK1を利用して差分時間を仮カウントすることから、高い時間分解能を有することができる。即ち、変換回路3も、温度依存特性の影響を抑えながら、高い時間分解能を有することができる。 Furthermore, since the conversion circuit 3 also temporarily counts the difference time using the first clock signal CLK1, it can have a high time resolution. That is, the conversion circuit 3 can also have a high time resolution while suppressing the influence of the temperature-dependent characteristics.
さらに、変換回路3は、図8の変換回路2と対比すると分かるように、1つの遅延パルス信号生成回路22で第1電圧V11と第2電圧V12の差動電圧をデジタル出力値N4に変換することができる。このため、変換回路3は、回路面積の消費を抑えることができる。 Further, the conversion circuit 3 converts the differential voltage of the first voltage V11 and the second voltage V12 into the digital output value N4 by one delay pulse signal generation circuit 22, as can be seen by comparing with the conversion circuit 2 of FIG. be able to. Therefore, the conversion circuit 3 can suppress the consumption of the circuit area.
以上、本発明の具体例を詳細に説明したが、これらは例示に過ぎず、特許請求の範囲を限定するものではない。特許請求の範囲に記載の技術には、以上に例示した具体例を様々に変形、変更したものが含まれる。また、本明細書または図面に説明した技術要素は、単独であるいは各種の組合せによって技術的有用性を発揮するものであり、出願時請求項記載の組合せに限定されるものではない。また、本明細書または図面に例示した技術は複数目的を同時に達成し得るものであり、そのうちの一つの目的を達成すること自体で技術的有用性を持つものである。 Specific examples of the present invention have been described above in detail, but these are merely examples and do not limit the scope of the claims. The technology described in the claims includes various modifications and changes of the specific examples illustrated above. Further, the technical elements described in the present specification or the drawings exert technical utility alone or in various combinations, and are not limited to the combinations described in the claims at the time of filing. In addition, the technique illustrated in the present specification or the drawings can achieve a plurality of purposes at the same time, and achieving one of the purposes has technical utility.
1:変換回路
10:基準パルス信号生成回路
20:遅延回路
22:遅延パルス信号生成回路
24:XOR回路
30:第1クロック信号生成回路
40:カウンタ回路
50:分周回路
60:再生パルス信号生成回路
70:第3クロック信号生成回路
80:デジタル信号出力回路
100:仮カウント値出力回路
1: conversion circuit 10: reference pulse signal generation circuit 20: delay circuit 22: delayed pulse signal generation circuit 24: XOR circuit 30: first clock signal generation circuit 40: counter circuit 50: frequency division circuit 60: reproduction pulse signal generation circuit 70: Third clock signal generation circuit 80: Digital signal output circuit 100: Temporary count value output circuit
Claims (5)
第1クロック信号に基づいて前記対象電圧の大きさに依存した長さを有する依存時間をカウントし、そのカウント値を仮カウント値として出力する仮カウント値出力回路と、
前記第1クロック信号を分周して生成された第2クロック信号が前記仮カウント値と同数をカウントするのに要する時間の長さを有する再生パルス信号を生成する再生パルス信号生成回路と、
第3クロック信号を生成する第3クロック信号生成回路と、
前記第3クロック信号に基づいて前記再生パルス信号の長さをカウントし、そのカウント値を前記デジタル出力値として出力するデジタル信号出力回路と、を備えており、
前記仮カウント値出力回路は、
基準パルス信号を生成する基準パルス信号生成回路と、
前記対象電圧に依存して前記基準パルス信号を遅延させた遅延パルス信号を生成する遅延パルス信号生成回路を有する遅延回路と、を有しており、
前記遅延パルス信号の遅延時間が前記依存時間に相当しており、
前記遅延パルス信号生成回路は、CMOSインバータの複数個が直列に接続されているインバータチェーンを有しており、
前記第3クロック信号生成回路は、CMOSインバータの複数個がリング状に接続されているリングオシレータを有しており、
前記遅延パルス信号生成回路と前記第3クロック信号生成回路の各々の前記CMOSインバータを構成する電界効果型トランジスタが、共通のチャネル長変調効果を有するように構成されている、変換回路。 A conversion circuit for converting a target voltage into a digital output value,
A temporary count value output circuit that counts a dependent time having a length depending on the magnitude of the target voltage based on a first clock signal, and outputs the count value as a temporary count value;
A reproduction pulse signal generation circuit for generating a reproduction pulse signal having a length of time required for the second clock signal generated by dividing the first clock signal to count the same number as the temporary count value;
A third clock signal generation circuit for generating a third clock signal;
A digital signal output circuit for counting the length of the reproduction pulse signal based on the third clock signal and outputting the count value as the digital output value,
The temporary count value output circuit,
A reference pulse signal generation circuit for generating a reference pulse signal,
A delay circuit having a delay pulse signal generation circuit that generates a delay pulse signal that is obtained by delaying the reference pulse signal depending on the target voltage,
The delay time of the delayed pulse signal corresponds to the dependent time,
The delayed pulse signal generation circuit has an inverter chain in which a plurality of CMOS inverters are connected in series,
The third clock signal generation circuit has a ring oscillator in which a plurality of CMOS inverters are connected in a ring shape,
A conversion circuit in which the field effect transistors forming the CMOS inverters of the delay pulse signal generation circuit and the third clock signal generation circuit are configured to have a common channel length modulation effect.
第1クロック信号に基づいて前記対象電圧の大きさに依存した長さを有する依存時間をカウントし、そのカウント値を仮カウント値として出力する仮カウント値出力回路と、
前記第1クロック信号を分周して生成された第2クロック信号が前記仮カウント値と同数をカウントするのに要する時間の長さを有する再生パルス信号を生成する再生パルス信号生成回路と、
第3クロック信号を生成する第3クロック信号生成回路と、
前記第3クロック信号に基づいて前記再生パルス信号の長さをカウントし、そのカウント値を前記デジタル出力値として出力するデジタル信号出力回路と、を備えており、
前記仮カウント値出力回路は、
基準パルス信号を生成する基準パルス信号生成回路と、
前記対象電圧に依存して前記基準パルス信号を遅延させた遅延パルス信号を生成する遅延パルス信号生成回路を有する遅延回路と、を有しており、
前記遅延パルス信号の遅延時間が前記依存時間に相当しており、
前記遅延パルス信号生成回路は、CMOSインバータの複数個が直列に接続されているインバータチェーンを有しており、
前記第3クロック信号生成回路は、CMOSインバータの複数個がリング状に接続されているリングオシレータを有しており、
前記遅延パルス信号生成回路と前記第3クロック信号生成回路の各々の前記CMOSインバータを構成する電界効果型トランジスタのゲート構造が、共通の形態を有するように構成されている、変換回路。 A conversion circuit for converting a target voltage into a digital output value,
A temporary count value output circuit that counts a dependent time having a length depending on the magnitude of the target voltage based on a first clock signal, and outputs the count value as a temporary count value;
A reproduction pulse signal generation circuit for generating a reproduction pulse signal having a length of time required for the second clock signal generated by dividing the first clock signal to count the same number as the temporary count value;
A third clock signal generation circuit for generating a third clock signal,
A digital signal output circuit for counting the length of the reproduction pulse signal based on the third clock signal and outputting the count value as the digital output value,
The temporary count value output circuit,
A reference pulse signal generation circuit for generating a reference pulse signal,
A delay circuit having a delay pulse signal generation circuit that generates a delay pulse signal that is obtained by delaying the reference pulse signal depending on the target voltage,
The delay time of the delayed pulse signal corresponds to the dependent time,
The delayed pulse signal generation circuit has an inverter chain in which a plurality of CMOS inverters are connected in series,
The third clock signal generation circuit has a ring oscillator in which a plurality of CMOS inverters are connected in a ring shape,
A conversion circuit in which the gate structures of the field effect transistors forming the CMOS inverters of the delay pulse signal generation circuit and the third clock signal generation circuit are configured to have a common form.
前記遅延回路の前記遅延パルス信号生成回路は、前記第1電圧に依存して前記基準パルス信号を遅延させた第1遅延パルス信号と前記第2電圧に依存して前記基準パルス信号を遅延させた第2遅延パルス信号を生成するように構成されており、
前記第1遅延パルス信号の遅延時間と前記第2遅延パルス信号の遅延時間の差分時間が前記依存時間に相当する、請求項1又は2に記載の変換回路。 The target voltage is a difference voltage between the first voltage and the second voltage,
The delayed pulse signal generation circuit of the delay circuit delays the reference pulse signal depending on the first voltage and the first delayed pulse signal delayed from the reference pulse signal. Is configured to generate a second delayed pulse signal,
The differential time of the delay time of the first delay pulse signal delay time and the second delay pulse signal corresponds to the time-dependent conversion circuit according to claim 1 or 2.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017017052A JP6707039B2 (en) | 2017-02-01 | 2017-02-01 | Conversion circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017017052A JP6707039B2 (en) | 2017-02-01 | 2017-02-01 | Conversion circuit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2018125737A JP2018125737A (en) | 2018-08-09 |
JP6707039B2 true JP6707039B2 (en) | 2020-06-10 |
Family
ID=63109739
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017017052A Active JP6707039B2 (en) | 2017-02-01 | 2017-02-01 | Conversion circuit |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6707039B2 (en) |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08264718A (en) * | 1995-03-24 | 1996-10-11 | Kawasaki Steel Corp | Semiconductor device |
JPH10240374A (en) * | 1997-02-21 | 1998-09-11 | Nec Eng Ltd | Clock abnormality detection circuit |
JP2003060489A (en) * | 2001-08-20 | 2003-02-28 | Yokogawa Electric Corp | Circuit for compensating delay quantity |
JP3762988B2 (en) * | 2002-07-09 | 2006-04-05 | 独立行政法人産業技術総合研究所 | Digital circuit having delay circuit for clock signal timing adjustment |
JP4337924B2 (en) * | 2007-05-17 | 2009-09-30 | 株式会社デンソー | A / D conversion circuit |
JP2009098019A (en) * | 2007-10-17 | 2009-05-07 | Mitsubishi Electric Corp | Timing circuit |
JP2009290857A (en) * | 2008-01-11 | 2009-12-10 | Toshiba Corp | Semiconductor device |
JP6032131B2 (en) * | 2013-05-31 | 2016-11-24 | 株式会社豊田中央研究所 | Temperature sensor circuit |
JP6252303B2 (en) * | 2014-03-28 | 2017-12-27 | 株式会社デンソー | A / D converter |
-
2017
- 2017-02-01 JP JP2017017052A patent/JP6707039B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2018125737A (en) | 2018-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5275367B2 (en) | Comparator and A / D converter | |
JP6032131B2 (en) | Temperature sensor circuit | |
JP5719446B2 (en) | Level shift circuit | |
JP6686571B2 (en) | Counter circuit, time measuring circuit and temperature sensor circuit | |
US8384438B1 (en) | Single-to-differential conversion circuit and method | |
JP2013185985A (en) | Temperature sensor circuit | |
JP2877205B2 (en) | Two-phase non-overlap signal generation circuit | |
JP6295985B2 (en) | Time measuring circuit and temperature sensor circuit having the same | |
JP6707039B2 (en) | Conversion circuit | |
JP6163992B2 (en) | Temperature sensor circuit | |
JP6640773B2 (en) | Time digital converter | |
JP2008092271A (en) | Delay circuit | |
JP6769051B2 (en) | Time measurement circuit and temperature sensor circuit equipped with it | |
US6833736B2 (en) | Pulse generating circuit | |
JP6707922B2 (en) | Physical quantity sensor | |
JP6746876B2 (en) | Temperature sensor circuit | |
US8841945B2 (en) | Semiconductor device and method of driving the same | |
JP2020102701A (en) | Digital bias circuit | |
TWI462483B (en) | Clock generating circuit and associated method for generating output clock signal | |
JP2019086416A (en) | Digital sensor | |
JP2020010243A (en) | Conversion circuit | |
TW201724753A (en) | Clock selection circuit and power supply device equipped with the same | |
TWI242927B (en) | Delay circuit of delay-locked loop | |
JP2020113894A (en) | Level conversion circuit | |
JP4695415B2 (en) | Delay circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181102 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190909 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20191023 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191220 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200428 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200519 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6707039 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |