JP6575772B2 - ネットワークデバイス内のフレームの送信をブロックするためのシステムおよび方法 - Google Patents
ネットワークデバイス内のフレームの送信をブロックするためのシステムおよび方法 Download PDFInfo
- Publication number
- JP6575772B2 JP6575772B2 JP2016571730A JP2016571730A JP6575772B2 JP 6575772 B2 JP6575772 B2 JP 6575772B2 JP 2016571730 A JP2016571730 A JP 2016571730A JP 2016571730 A JP2016571730 A JP 2016571730A JP 6575772 B2 JP6575772 B2 JP 6575772B2
- Authority
- JP
- Japan
- Prior art keywords
- clock signal
- local clock
- time
- module
- edge
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000005540 biological transmission Effects 0.000 title claims description 91
- 238000000034 method Methods 0.000 title claims description 73
- 230000000903 blocking effect Effects 0.000 title claims description 16
- 230000015654 memory Effects 0.000 claims description 54
- 230000001934 delay Effects 0.000 claims description 43
- 230000001351 cycling effect Effects 0.000 claims description 10
- 230000003111 delayed effect Effects 0.000 claims description 10
- 230000000977 initiatory effect Effects 0.000 claims description 3
- 230000009471 action Effects 0.000 claims description 2
- 230000000630 rising effect Effects 0.000 description 50
- 238000012937 correction Methods 0.000 description 32
- 230000000737 periodic effect Effects 0.000 description 16
- 238000006243 chemical reaction Methods 0.000 description 13
- 238000010586 diagram Methods 0.000 description 8
- 230000006870 function Effects 0.000 description 8
- 238000012544 monitoring process Methods 0.000 description 7
- 238000013459 approach Methods 0.000 description 6
- 238000004891 communication Methods 0.000 description 6
- 238000004590 computer program Methods 0.000 description 6
- 235000008694 Humulus lupulus Nutrition 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 230000004913 activation Effects 0.000 description 4
- 102100030373 HSPB1-associated protein 1 Human genes 0.000 description 2
- 101000843045 Homo sapiens HSPB1-associated protein 1 Proteins 0.000 description 2
- 230000008859 change Effects 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000001360 synchronised effect Effects 0.000 description 2
- 238000012546 transfer Methods 0.000 description 2
- 241000723353 Chrysanthemum Species 0.000 description 1
- 235000005633 Chrysanthemum balsamita Nutrition 0.000 description 1
- 108700009949 PTP protocol Proteins 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000003795 chemical substances by application Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000002045 lasting effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002265 prevention Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 230000000644 propagated effect Effects 0.000 description 1
- ZLIBICFPKPWGIZ-UHFFFAOYSA-N pyrimethanil Chemical compound CC1=CC(C)=NC(NC=2C=CC=CC=2)=N1 ZLIBICFPKPWGIZ-UHFFFAOYSA-N 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000012552 review Methods 0.000 description 1
- 239000010979 ruby Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
- 230000000007 visual effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/50—Queue scheduling
- H04L47/62—Queue scheduling characterised by scheduling criteria
- H04L47/6215—Individual queue per QOS, rate or priority
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/02—Details
- H04J3/06—Synchronising arrangements
- H04J3/0635—Clock or time synchronisation in a network
- H04J3/0685—Clock or time synchronisation in a node; Intranode synchronisation
- H04J3/0697—Synchronisation in a packet node
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/74—Address processing for routing
- H04L45/745—Address table lookup; Address filtering
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/22—Traffic shaping
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/50—Queue scheduling
- H04L47/56—Queue scheduling implementing delay-aware scheduling
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/25—Routing or path finding in a switch fabric
- H04L49/253—Routing or path finding in a switch fabric using establishment or release of connections between ports
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/28—Flow control; Congestion control in relation to timing considerations
- H04L47/283—Flow control; Congestion control in relation to timing considerations in response to processing delays, e.g. caused by jitter or round trip time [RTT]
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Small-Scale Networks (AREA)
Description
本開示は、2015年6月8日に出願された米国実用特許出願第14/733,370号に基づく優先権を主張し、2014年6月11日に出願された米国仮出願第62/010,542号および2014年6月13日に出願された米国仮出願第62/011,760号に基づく優先権の利益を主張する。本開示は、2015年6月8日に出願された米国実用特許出願第14/733,296号(発明の名称「ガードバンドの残りの期間のサイズに基づきキューのソフトブロックを実行するためのシステムおよび方法」および代理人整理番号MP5903)と関連する。本願は、2012年3月8日に出願された米国実用特許出願第13/415,112号(現在米国特許第8,982,896号)とも関連する。上記複数の出願の開示は、参照により本明細書にそれら全体が組み込まれる。
[ポート間のローカルクロックt0をスキューする]
[Qbv動作構成へリセットする段階]
ポート遅延=ローカルクロックt0+第1のウィンドウの開始時間−ガードバンドの継続期間(式1)
a.100個の8nsクロックサイクルごとの10Mbpで、GBLeftを1だけデクリメントする。
b.10個の8nsクロックサイクルごとの100Mbpsで、GBLeftを1だけデクリメントする。
c.1個の8nsクロックサイクルごとの1Gbpsで、GBLeftを1だけデクリメントする。
d.1個の8nsクロックサイクルごとの10Gbpsで、GBLeftを10だけデクリメントする(ゼロクリップと共に)。
e.GBLeft=0になるまで、タスク408に戻る。
[クリティカルフレームのリタイミングを持つ非カットスルーブリッジ]
[クリティカルフレームのカットスルー‐最低レイテンシ]
第1のウィンドウとのQbv‐カットスルーモード
[複数のウィンドウの構成]
(項目1)
フレームを格納するための第1のキューと、
ローカルクロック信号を生成するための第1のタイミングモジュールと、
(i)グローバルクロック信号の第1のエッジに基づいて、前記グローバルクロック信号の第2のエッジの予期時間、および(ii)前記グローバルクロック信号の前記第2のエッジの前記予期時間の中心に置かれるウィンドウを判断するための調整モジュールと、
前記ローカルクロック信号の第1のエッジの時間をキャプチャするためのレジスタモジュールであって、前記調整モジュールは前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間および前記グローバルクロック信号の前記第1のエッジの前記時間に基づいて、前記ローカルクロック信号の第2のエッジを前記ウィンドウの中心に置くための調整信号を生成する、レジスタモジュールと、
前記ローカルクロック信号の前記第2のエッジの調整後、前記ローカルクロック信号のタイミングに基づいて、ネットワークデバイスからの前記フレームの送信をブロックするためのブロックシェーパと、を備える、ネットワークデバイス。
(項目2)
複数のポートであって、前記複数のポートの各々は(i)複数のキューと、(ii)エグレスモジュールと、(iii)複数のキュー状態テーブルのうちのそれぞれのものと、を含み、前記複数のキュー状態テーブルの各々は複数のエントリを含み、前記複数のエントリの各々は対応する前記ポートの前記複数のキューのうちのそれぞれのものの状態を含み、前記複数のポートは第1のポートを含み、前記第1のポートは前記第1のキューを含み、
前記エグレスモジュールの各々は前記複数のキュー状態テーブルのうちの対応するものにある前記複数のエントリを循環する、複数のポートと、
ポートテーブルを格納するためのメモリであって、前記ポートテーブルは前記複数のポートのそれぞれに対する複数の遅延を含み、
前記エグレスモジュールの各々はそれぞれの前記遅延に基づいて、対応する前記ポートの前記複数のキューの循環を開始する、メモリと、をさらに備える、項目1に記載のネットワークデバイス。
(項目3)
前記第1のポートの前記エグレスモジュールは、前記ポートテーブル内の対応する前記遅延に基づいて、前記ローカルクロック信号のエッジから遅延させ、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環し、
前記第1のポート以外の前記複数のポートの前記エグレスモジュールの各々は、前記ポートテーブル内の対応する複数の前記遅延に基づいて、前記複数のポートのうちの連続する前のものによって行われる動作から遅延させ、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環する、項目2に記載のネットワークデバイス。
(項目4)
前記第1のタイミングモジュールまたは前記調整モジュールは、複数の前記テーブルにわたる、前記複数のポートのサイクル開始時間を調整すべく、前記ローカルクロック信号のタイミングを調整する、項目3に記載のネットワークデバイス。
(項目5)
前記第1のタイミングモジュールまたは前記調整モジュールは、前記ポートテーブルの前記複数の遅延を調整することなく、前記ローカルクロック信号のタイミングを調整する、項目4に記載のネットワークデバイス。
(項目6)
前記第1のタイミングモジュールまたは前記調整モジュールは、前記複数のポートの前記複数のキュー状態テーブルの複数の継続期間または複数の遅延を調整することなく、前記ローカルクロック信号のタイミングを調整する、項目4に記載のネットワークデバイス。
(項目7)
前記調整モジュールは、
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間が前記グローバルクロック信号の前記第1のエッジの予め定められた時間範囲内にない場合、前記ローカルクロック信号のタイミングの調整を控える、および
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間が前記グローバルクロック信号の前記第1のエッジの前記予め定められた時間範囲内にある場合、前記ローカルクロック信号の前記第2のエッジが前記ウィンドウの中心に置かれるように、前記ローカルクロック信号の前記タイミングを調整する、項目1から6のいずれか一項に記載のネットワークデバイス。
(項目8)
前記第1のタイミングモジュールは、前記グローバルクロック信号に基づいて、前記ローカルクロック信号を生成する、項目1から7のいずれか一項に記載のネットワークデバイス。
(項目9)
前記グローバルクロック信号に基づいてトリガ信号を生成するための第2のタイミングモジュールをさらに備え、
前記レジスタモジュールは、前記トリガ信号に基づいて、前記ローカルクロック信号の前記第1のエッジの前記時間をキャプチャする、項目1から8のいずれか一項に記載のネットワークデバイス。
(項目10)
前記レジスタモジュールは、前記グローバルクロック信号に基づいて、前記ローカルクロック信号の前記第1のエッジの前記時間をキャプチャする、項目1から9のいずれか一項に記載のネットワークデバイス。
(項目11)
テーブルを格納するためのメモリをさらに備え、
前記テーブルは複数の遅延時間を含み、
前記複数の遅延時間は前記ネットワークデバイスの複数のポートのそれぞれのためのものであり、
前記複数のポートの動作タイミングは(i)前記複数の遅延時間、および(ii)前記ローカルクロック信号に基づく、項目1に記載のネットワークデバイス。
(項目12)
前記複数の遅延時間は、前記グローバルクロック信号または前記ローカルクロック信号のエッジからのそれぞれの遅延量を指す、項目11に記載のネットワークデバイス。
(項目13)
テーブルを格納するためのメモリであって、前記テーブルは複数のエントリを含み、前記複数のエントリの各々は(i)複数のキューのうちのそれぞれのものに対する状態、および(ii)対応する前記状態にとどまる継続時間を含む、メモリと、
前記テーブルの前記複数のエントリを循環するためのエグレスモジュールと、をさらに備え、
前記ブロックシェーパは、前記複数のエントリのうちの現在のものに基づいて、前記フレームが前記ネットワークデバイスから送信されることをブロックする、項目1に記載のネットワークデバイス。
(項目14)
テーブルを格納するためのメモリであって、前記テーブルは複数のエントリを含み、前記複数のエントリの各々は(i)複数のキューのうちのそれぞれのものに対する状態、および(ii)対応するキューからの送信を許可する前に待機する遅延時間を含む、メモリと、
前記テーブルの前記複数のエントリを循環するためのエグレスモジュールと、をさらに備え、
前記ブロックシェーパは、前記複数のエントリのうちの現在のものに基づいて、前記フレームが前記ネットワークデバイスから送信されることをブロックする、項目1に記載のネットワークデバイス。
(項目15)
フレームを格納するための第1のキューと、
ローカルクロック信号を生成するためのタイミングモジュールと、
複数のポートであって、前記複数のポートの各々は(i)複数のキューと、(ii)エグレスモジュールと、(iii)複数のキュー状態テーブルのうちのそれぞれのものと、を含み、前記複数のキュー状態テーブルの各々は複数のエントリを含み、前記複数のエントリの各々は対応する前記ポートの前記複数のキューのうちのそれぞれのものの状態を含み、前記複数のポートは第1のポートを含み、前記第1のポートは前記第1のキューを含み、
前記エグレスモジュールの各々は前記複数のキュー状態テーブルのうちの対応するものにある前記複数のエントリを循環する、複数のポートと、
ポートテーブルを格納するためのメモリであって、前記ポートテーブルは前記複数のポートのそれぞれに対する複数の遅延を含み、
前記エグレスモジュールの各々はそれぞれの前記遅延に基づいて、対応する前記ポートの前記複数のキューの循環を開始し、
前記第1のポートの前記エグレスモジュールは、前記ポートテーブル内の対応する前記遅延に基づいて、前記ローカルクロック信号のエッジから遅延させ、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環し、
前記第1のポート以外の前記複数のポートの前記エグレスモジュールの各々は、前記ポートテーブル内の対応する複数の前記遅延に基づいて、前記複数のポートのうちの連続する前のものによって行われる動作から遅延させ、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環する、メモリと、を備える、ネットワークデバイス。
(項目16)
ネットワークデバイスを動作する方法であって、前記ネットワークデバイスは第1のキューを含み、前記方法は、
前記第1のキュー内にフレームを格納する段階と、
ローカルクロック信号を生成する段階と、
(i)グローバルクロック信号の第1のエッジに基づいて、前記グローバルクロック信号の第2のエッジの予期時間、および(ii)前記グローバルクロック信号の前記第2のエッジの前記予期時間の中心に置かれるウィンドウを判断する段階と、
前記ローカルクロック信号の第1のエッジの時間をキャプチャする段階と、
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間および前記グローバルクロック信号の前記第1のエッジの前記時間に基づいて、前記ローカルクロック信号の第2のエッジを前記ウィンドウの中心に置くための調整信号を生成する段階と、
前記ローカルクロック信号の前記第2のエッジを調整する段階の後、前記ローカルクロック信号のタイミングに基づいて、前記ネットワークデバイスからの前記フレームの送信をブロックする段階と、を備える、方法。
(項目17)
前記ネットワークデバイスは複数のポートを含み、前記複数のポートの各々は(i)複数のキューと、(ii)エグレスモジュールと、(iii)複数のキュー状態テーブルのうちのそれぞれのものと、を含み、前記複数のキュー状態テーブルの各々は複数のエントリを含み、前記複数のエントリの各々は対応する前記ポートの前記複数のキューのうちのそれぞれのものの状態を含み、前記複数のポートは第1のポートを含み、前記第1のポートは前記第1のキューを含み、前記方法は、
前記エグレスモジュールの各々を介し、前記複数のキュー状態テーブルのうちの対応するものにある前記複数のエントリを循環する段階と、
ポートテーブルを格納する段階であって、前記ポートテーブルは前記複数のポートのそれぞれに対する複数の遅延を含む、段階と、
前記エグレスモジュールの各々を介し、およびそれぞれの前記遅延に基づいて、対応する前記ポートの前記複数のキューの循環を開始する段階と、をさらに備える、項目16に記載の方法。
(項目18)
前記第1のポートの前記エグレスモジュールを介し、および前記ポートテーブル内の対応する前記遅延に基づいて、前記ローカルクロック信号のエッジから遅延させる段階であって、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環する、段階と、
前記第1のポート以外の前記複数のポートの前記エグレスモジュールの各々を介し、および前記ポートテーブル内の対応する複数の前記遅延に基づいて、前記複数のポートのうちの連続する前のものによって行われる動作から遅延させる段階であって、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環する、段階と、をさらに備える、項目17に記載の方法。
(項目19)
複数の前記テーブルにわたる、前記複数のポートのサイクル開始時間を調整すべく、前記ローカルクロック信号のタイミングを調整する段階をさらに備える、項目18に記載の方法。
(項目20)
前記ポートテーブルの前記複数の遅延を調整することなく、前記ローカルクロック信号のタイミングを調整する段階をさらに備える、項目19に記載の方法。
(項目21)
前記複数のポートの前記複数のキュー状態テーブルの複数の継続期間または複数の遅延を調整することなく、前記ローカルクロック信号のタイミングを調整する段階をさらに備える、項目19に記載の方法。
(項目22)
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間が前記グローバルクロック信号の前記第1のエッジの予め定められた時間範囲内にない場合、前記ローカルクロック信号のタイミングの調整を控える段階と、
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間が前記グローバルクロック信号の前記第1のエッジの前記予め定められた時間範囲内にある場合、前記ローカルクロック信号の前記第2のエッジが前記ウィンドウの中心に置かれるように、前記ローカルクロック信号の前記タイミングを調整する段階と、をさらに備える、項目16から20のいずれか一項に記載の方法。
(項目23)
前記グローバルクロック信号に基づいて、前記ローカルクロック信号を生成する段階をさらに備える、項目16から21のいずれか一項に記載の方法。
(項目24)
前記グローバルクロック信号に基づいて、トリガ信号を生成する段階をさらに備え、
前記トリガ信号に基づいて、前記ローカルクロック信号の前記第1のエッジの前記時間はキャプチャされる、項目16から22のいずれか一項に記載の方法。
(項目25)
前記グローバルクロック信号に基づいて、前記ローカルクロック信号の前記第1のエッジの前記時間はキャプチャされる、項目16から23のいずれか一項に記載の方法。
(項目26)
テーブルを格納する段階であって、前記テーブルは複数の遅延時間を含み、前記複数の遅延時間は前記ネットワークデバイスの複数のポートのそれぞれのためのものである、段階と、
前記複数のポートの動作タイミングを(i)前記複数の遅延時間、および(ii)前記ローカルクロック信号に基づいて制御する段階と、をさらに備える、項目16に記載の方法。
(項目27)
前記複数の遅延時間は、前記グローバルクロック信号または前記ローカルクロック信号のエッジからのそれぞれの遅延量を指す、項目26に記載の方法。
(項目28)
テーブルを格納する段階であって、前記テーブルは複数のエントリを含み、前記複数のエントリの各々は(i)複数のキューのうちのそれぞれのものに対する状態、および(ii)対応する前記状態にとどまる継続時間を含む、段階と、
前記ネットワークデバイスのエグレスモジュールを介し、前記テーブルの前記複数のエントリを循環する段階と、
前記複数のエントリのうちの現在のものに基づいて、前記フレームが前記ネットワークデバイスから送信されることをブロックする段階と、をさらに備える、項目16に記載の方法。
(項目29)
テーブルを格納する段階であって、前記テーブルは複数のエントリを含み、前記複数のエントリの各々は(i)複数のキューのうちのそれぞれのものに対する状態、および(ii)対応するキューからの送信を許可する前に待機する遅延時間を含む、段階と、
前記ネットワークデバイスのエグレスモジュールを介し、前記テーブルの前記複数のエントリを循環する段階と、
前記複数のエントリのうちの現在のものに基づいて、前記フレームが前記ネットワークデバイスから送信されることをブロックする段階と、をさらに備える、項目16に記載の方法。
Claims (28)
- フレームを格納するように構成された第1のキューと、
ローカルクロック信号を生成するように構成された第1のタイミングモジュールと、
(i)グローバルクロック信号の第1のエッジに基づいて、前記グローバルクロック信号の第2のエッジの予期時間、および(ii)前記グローバルクロック信号の前記第2のエッジが前記予期時間の中心に置かれるウィンドウを判断するように構成された調整モジュールと、
前記ローカルクロック信号の第1のエッジの時間をキャプチャするように構成されたレジスタモジュールと、
ブロックシェーパと、を備え、
前記調整モジュールは前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間および前記グローバルクロック信号の前記第1のエッジの前記時間に基づいて、前記ローカルクロック信号の第2のエッジを前記ウィンドウの中心に置くための調整信号を生成し、
前記ブロックシェーパは、前記ローカルクロック信号の前記第2のエッジの調整後、前記ローカルクロック信号のタイミングに基づいて、ネットワークデバイスからの前記フレームの送信をブロックするように構成される、ネットワークデバイス。 - 複数のポートであって、前記複数のポートの各々は(i)複数のキューと、(ii)エグレスモジュールと、(iii)複数のキュー状態テーブルのうちのそれぞれのものと、を含み、前記複数のキュー状態テーブルの各々は複数のエントリを含み、前記複数のエントリの各々は対応する前記ポートの前記複数のキューのうちのそれぞれのものの状態を含み、前記複数のポートは第1のポートを含み、前記第1のポートは前記第1のキューを含み、
前記エグレスモジュールの各々は前記複数のキュー状態テーブルのうちの対応するものにある前記複数のエントリを循環するように構成された、複数のポートと、
ポートテーブルを格納するように構成されたメモリであって、前記ポートテーブルは前記複数のポートのそれぞれに対する複数の遅延を含み、
前記エグレスモジュールの各々はそれぞれの前記遅延に基づいて、対応する前記ポートの前記複数のキューの循環を開始するように構成された、メモリと、をさらに備える、請求項1に記載のネットワークデバイス。 - 前記第1のポートの前記エグレスモジュールは、前記ポートテーブル内の対応する前記遅延に基づいて、前記ローカルクロック信号のエッジから遅延するように構成され、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環し、
前記第1のポート以外の前記複数のポートの前記エグレスモジュールの各々は、前記ポートテーブル内の対応する複数の前記遅延に基づいて、前記複数のポートのうちの連続する前のものによって行われる動作から遅延するように構成され、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環する、請求項2に記載のネットワークデバイス。 - 前記第1のタイミングモジュールまたは前記調整モジュールは、複数の前記テーブルにわたる、前記複数のポートのサイクル開始時間を調整すべく、前記ローカルクロック信号のタイミングを調整するように構成された、請求項3に記載のネットワークデバイス。
- 前記第1のタイミングモジュールまたは前記調整モジュールは、前記ポートテーブルの前記複数の遅延を調整することなく、前記ローカルクロック信号のタイミングを調整するように構成された、請求項4に記載のネットワークデバイス。
- 前記第1のタイミングモジュールまたは前記調整モジュールは、前記複数のポートの前記複数のキュー状態テーブルの複数の継続期間または複数の遅延を調整することなく、前記ローカルクロック信号のタイミングを調整するように構成された、請求項4に記載のネットワークデバイス。
- 前記調整モジュールは、
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間が前記グローバルクロック信号の前記第1のエッジの予め定められた時間範囲内にない場合、前記ローカルクロック信号のタイミングの調整を控えるように構成され、および
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間が前記グローバルクロック信号の前記第1のエッジの前記予め定められた時間範囲内にある場合、前記ローカルクロック信号の前記第2のエッジが前記ウィンドウの中心に置かれるように、前記ローカルクロック信号の前記タイミングを調整するように構成された、請求項1から6のいずれか一項に記載のネットワークデバイス。 - 前記タイミングモジュールは、前記グローバルクロック信号に基づいて、前記ローカルクロック信号を生成するように構成された、請求項1から7のいずれか一項に記載のネットワークデバイス。
- 前記グローバルクロック信号に基づいてトリガ信号を生成するように構成された第2のタイミングモジュールをさらに備え、
前記レジスタモジュールは、前記トリガ信号に基づいて、前記ローカルクロック信号の前記第1のエッジの前記時間をキャプチャするように構成された、請求項1から8のいずれか一項に記載のネットワークデバイス。 - 前記レジスタモジュールは、前記グローバルクロック信号に基づいて、前記ローカルクロック信号の前記第1のエッジの前記時間をキャプチャするように構成された、請求項1から9のいずれか一項に記載のネットワークデバイス。
- テーブルを格納するように構成されたメモリをさらに備え、
前記テーブルは複数の遅延時間を含み、
前記複数の遅延時間は前記ネットワークデバイスの複数のポートのそれぞれのためのものであり、
前記複数のポートの動作タイミングは(i)前記複数の遅延時間、および(ii)前記ローカルクロック信号に基づく、請求項1に記載のネットワークデバイス。 - 前記複数の遅延時間は、前記グローバルクロック信号または前記ローカルクロック信号のエッジからのそれぞれの遅延量を指す、請求項11に記載のネットワークデバイス。
- テーブルを格納するように構成されたメモリであって、前記テーブルは複数のエントリを含み、前記複数のエントリの各々は(i)複数のキューのうちのそれぞれのものに対する状態、および(ii)対応する前記状態にとどまる継続時間を含む、メモリと、
前記テーブルの前記複数のエントリを循環するように構成されたエグレスモジュールと、をさらに備え、
前記ブロックシェーパは、前記複数のエントリのうちの現在のものに基づいて、前記フレームが前記ネットワークデバイスから送信されることをブロックするように構成された、請求項1に記載のネットワークデバイス。 - テーブルを格納するように構成されたメモリであって、前記テーブルは複数のエントリを含み、前記複数のエントリの各々は(i)複数のキューのうちのそれぞれのものに対する状態、および(ii)対応するキューからの送信を許可する前に待機する遅延時間を含む、メモリと、
前記テーブルの前記複数のエントリを循環するように構成されたエグレスモジュールと、をさらに備え、
前記ブロックシェーパは、前記複数のエントリのうちの現在のものに基づいて、前記フレームが前記ネットワークデバイスから送信されることをブロックするように構成された、請求項1に記載のネットワークデバイス。 - ネットワークデバイスを動作する方法であって、前記ネットワークデバイスは第1のキューを含み、前記方法は、
前記第1のキュー内にフレームを格納する段階と、
ローカルクロック信号を生成する段階と、
(i)グローバルクロック信号の第1のエッジに基づいて、前記グローバルクロック信号の第2のエッジの予期時間、および(ii)前記グローバルクロック信号の前記第2のエッジが前記予期時間の中心に置かれるウィンドウを判断する段階と、
前記ローカルクロック信号の第1のエッジの時間をキャプチャする段階と、
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間および前記グローバルクロック信号の前記第1のエッジの前記時間に基づいて、前記ローカルクロック信号の第2のエッジを前記ウィンドウの中心に置くための調整信号を生成する段階と、
前記ローカルクロック信号の前記第2のエッジを調整する段階の後、前記ローカルクロック信号のタイミングに基づいて、前記ネットワークデバイスからの前記フレームの送信をブロックする段階と、を備える、方法。 - 前記ネットワークデバイスは複数のポートを含み、前記複数のポートの各々は(i)複数のキューと、(ii)エグレスモジュールと、(iii)複数のキュー状態テーブルのうちのそれぞれのものと、を含み、前記複数のキュー状態テーブルの各々は複数のエントリを含み、前記複数のエントリの各々は対応する前記ポートの前記複数のキューのうちのそれぞれのものの状態を含み、前記複数のポートは第1のポートを含み、前記第1のポートは前記第1のキューを含み、前記方法は、
前記エグレスモジュールの各々を介し、前記複数のキュー状態テーブルのうちの対応するものにある前記複数のエントリを循環する段階と、
ポートテーブルを格納する段階であって、前記ポートテーブルは前記複数のポートのそれぞれに対する複数の遅延を含む、段階と、
前記エグレスモジュールの各々を介し、およびそれぞれの前記遅延に基づいて、対応する前記ポートの前記複数のキューの循環を開始する段階と、をさらに備える、請求項15に記載の方法。 - 前記第1のポートの前記エグレスモジュールを介し、および前記ポートテーブル内の対応する前記遅延に基づいて、前記ローカルクロック信号のエッジから遅延させる段階であって、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環する、段階と、
前記第1のポート以外の前記複数のポートの前記エグレスモジュールの各々を介し、および前記ポートテーブル内の対応する複数の前記遅延に基づいて、前記複数のポートのうちの連続する前のものによって行われる動作から遅延させる段階であって、前記複数のキュー状態テーブルのうちの前記対応するものにある前記複数のエントリを循環する、段階と、をさらに備える、請求項16に記載の方法。 - 複数の前記テーブルにわたる、前記複数のポートのサイクル開始時間を調整すべく、前記ローカルクロック信号のタイミングを調整する段階をさらに備える、請求項17に記載の方法。
- 前記ポートテーブルの前記複数の遅延を調整することなく、前記ローカルクロック信号のタイミングを調整する段階をさらに備える、請求項18に記載の方法。
- 前記複数のポートの前記複数のキュー状態テーブルの複数の継続期間または複数の遅延を調整することなく、前記ローカルクロック信号のタイミングを調整する段階をさらに備える、請求項18に記載の方法。
- 前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間が前記グローバルクロック信号の前記第1のエッジの予め定められた時間範囲内にない場合、前記ローカルクロック信号のタイミングの調整を控える段階と、
前記ローカルクロック信号の前記第1のエッジの前記キャプチャされた時間が前記グローバルクロック信号の前記第1のエッジの前記予め定められた時間範囲内にある場合、前記ローカルクロック信号の前記第2のエッジが前記ウィンドウの中心に置かれるように、前記ローカルクロック信号の前記タイミングを調整する段階と、をさらに備える、請求項15から20のいずれか一項に記載の方法。 - 前記グローバルクロック信号に基づいて、前記ローカルクロック信号を生成する段階をさらに備える、請求項15から21のいずれか一項に記載の方法。
- 前記グローバルクロック信号に基づいて、トリガ信号を生成する段階をさらに備え、
前記トリガ信号に基づいて、前記ローカルクロック信号の前記第1のエッジの前記時間はキャプチャされる、請求項15から22のいずれか一項に記載の方法。 - 前記グローバルクロック信号に基づいて、前記ローカルクロック信号の前記第1のエッジの前記時間はキャプチャされる、請求項15から23のいずれか一項に記載の方法。
- テーブルを格納する段階であって、前記テーブルは複数の遅延時間を含み、前記複数の遅延時間は前記ネットワークデバイスの複数のポートのそれぞれのためのものである、段階と、
前記複数のポートの動作タイミングを(i)前記複数の遅延時間、および(ii)前記ローカルクロック信号に基づいて制御する段階と、をさらに備える、請求項15に記載の方法。 - 前記複数の遅延時間は、前記グローバルクロック信号または前記ローカルクロック信号のエッジからのそれぞれの遅延量を指す、請求項25に記載の方法。
- テーブルを格納する段階であって、前記テーブルは複数のエントリを含み、前記複数のエントリの各々は(i)複数のキューのうちのそれぞれのものに対する状態、および(ii)対応する前記状態にとどまる継続時間を含む、段階と、
前記ネットワークデバイスのエグレスモジュールを介し、前記テーブルの前記複数のエントリを循環する段階と、
前記複数のエントリのうちの現在のものに基づいて、前記フレームが前記ネットワークデバイスから送信されることをブロックする段階と、をさらに備える、請求項15に記載の方法。 - テーブルを格納する段階であって、前記テーブルは複数のエントリを含み、前記複数のエントリの各々は(i)複数のキューのうちのそれぞれのものに対する状態、および(ii)対応するキューからの送信を許可する前に待機する遅延時間を含む、段階と、
前記ネットワークデバイスのエグレスモジュールを介し、前記テーブルの前記複数のエントリを循環する段階と、
前記複数のエントリのうちの現在のものに基づいて、前記フレームが前記ネットワークデバイスから送信されることをブロックする段階と、をさらに備える、請求項15に記載の方法。
Applications Claiming Priority (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201462010542P | 2014-06-11 | 2014-06-11 | |
US62/010,542 | 2014-06-11 | ||
US201462011760P | 2014-06-13 | 2014-06-13 | |
US62/011,760 | 2014-06-13 | ||
US14/733,370 US9882823B2 (en) | 2012-03-08 | 2015-06-08 | Systems and methods for blocking transmission of a frame in a network device |
US14/733,370 | 2015-06-08 | ||
PCT/US2015/034879 WO2015191564A1 (en) | 2014-06-11 | 2015-06-09 | Systems and methods for blocking transmission of a frame in a network device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017521914A JP2017521914A (ja) | 2017-08-03 |
JP6575772B2 true JP6575772B2 (ja) | 2019-09-18 |
Family
ID=53488464
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016571730A Active JP6575772B2 (ja) | 2014-06-11 | 2015-06-09 | ネットワークデバイス内のフレームの送信をブロックするためのシステムおよび方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US9882823B2 (ja) |
EP (1) | EP3155737B1 (ja) |
JP (1) | JP6575772B2 (ja) |
CN (1) | CN106464606B (ja) |
WO (1) | WO2015191564A1 (ja) |
Families Citing this family (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101918695B1 (ko) | 2011-03-10 | 2018-11-14 | 마벨 월드 트레이드 리미티드 | 비-자의적인 네트워크들을 위한 데이터 차단 시스템들 |
US9219693B2 (en) | 2012-02-22 | 2015-12-22 | Marvell World Trade Ltd. | Network devices with time aware medium access controller |
US9288149B2 (en) | 2012-03-08 | 2016-03-15 | Marvell World Trade Ltd. | Method and apparatus for transmitting packets in accordance with IEEE 802.1 Qbv |
US9882823B2 (en) | 2012-03-08 | 2018-01-30 | Marvell World Trade Ltd. | Systems and methods for blocking transmission of a frame in a network device |
US9960872B2 (en) * | 2012-03-08 | 2018-05-01 | Marvell International Ltd. | Systems and methods for performing a soft-block of a queue based on a size of a remaining period of a guard band |
US9641245B2 (en) * | 2015-05-12 | 2017-05-02 | Saudi Arabian Oil Company | System, method, and apparatus for daisy chain network protection from node malfunction or power outage |
EP3136678B1 (en) * | 2015-08-27 | 2019-11-27 | Tata Consultancy Services Limited | System and method for real-time transfer of audio and/or video streams through an ethernet avb network |
EP3375152A1 (en) * | 2015-11-09 | 2018-09-19 | Telefonaktiebolaget LM Ericsson (publ) | Packet processing technique for a communication network |
US9606959B1 (en) | 2015-11-12 | 2017-03-28 | International Business Machines Corporation | Indicating a sending buffer and receiving buffer in a message to use to validate the message in the receiving buffer |
WO2017092879A1 (de) * | 2015-11-30 | 2017-06-08 | Siemens Aktiengesellschaft | Verfahren zur industriellen kommunikation über tsn |
CN106254180B (zh) * | 2016-08-10 | 2019-06-21 | 杭州熠芯科技有限公司 | 数据传输方法和装置 |
US9742549B1 (en) * | 2016-09-29 | 2017-08-22 | Analog Devices Global | Apparatus and methods for asynchronous clock mapping |
JP7173267B2 (ja) * | 2017-01-30 | 2022-11-16 | 富士通株式会社 | パケット処理装置及びパケット処理方法 |
JP7013650B2 (ja) * | 2017-01-30 | 2022-02-01 | 富士通株式会社 | パケット処理装置及びパケット処理方法 |
JP6376229B2 (ja) * | 2017-02-09 | 2018-08-22 | オムロン株式会社 | 通信システム、通信装置および通信方法 |
CN110366841B (zh) * | 2017-03-06 | 2021-09-17 | 三菱电机株式会社 | 传送装置、传送方法和传送系统 |
WO2018206110A1 (de) * | 2017-05-11 | 2018-11-15 | Siemens Aktiengesellschaft | Verfahren und vorrichtung zur modularen lenkung eines avb-streams |
CN107145061A (zh) * | 2017-06-09 | 2017-09-08 | 广州北极瑞光电子科技有限公司 | 卫星授时信号的智能抗干扰技术在时间同步中的防御方法 |
JP6768625B2 (ja) * | 2017-11-17 | 2020-10-14 | 株式会社東芝 | 情報処理装置、情報処理方法、およびプログラム |
US10742555B1 (en) * | 2017-12-11 | 2020-08-11 | Amazon Technologies, Inc. | Network congestion detection and resolution |
US11368972B2 (en) * | 2018-02-14 | 2022-06-21 | Qualcomm Incorporated | Receiver-side buffering for time-aware scheduling across cellular link |
JP7130551B2 (ja) * | 2018-12-27 | 2022-09-05 | ルネサスエレクトロニクス株式会社 | 半導体装置、通信システムおよび通信システム制御方法 |
US10855490B2 (en) * | 2019-03-15 | 2020-12-01 | Hamilton Sunstrand Corporation | Transmission duration report and transmission target time allocation for controller area network synchronization |
KR102422442B1 (ko) * | 2020-01-06 | 2022-07-20 | 삼성전자 주식회사 | 이동통신 시스템에서 시간 민감 네트워킹 동기화 정보 전달 방법 및 장치 |
EP4300872A3 (en) | 2020-01-06 | 2024-03-06 | Samsung Electronics Co., Ltd. | Method and device for delivering time-sensitive networking synchronization information in mobile communication system |
EP3869752B1 (en) * | 2020-02-24 | 2024-02-14 | Moxa Inc. | Device for handling routing paths for streams in a time-sensitive networking network |
EP3872466B1 (en) * | 2020-02-27 | 2022-08-24 | Nokia Technologies Oy | Method and apparatus for providing for a time domain based temperature determination |
WO2022157750A1 (en) | 2021-01-25 | 2022-07-28 | Marvell Israel (M.I.S.L) Ltd. | Centralized control of time gates for time sensitive networking (tsn) |
US11824788B2 (en) * | 2021-04-22 | 2023-11-21 | Moxa Inc. | Apparatuses and methods for supporting class-based scheduling in a time-sensitive networking (TSN) network |
Family Cites Families (47)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5572703A (en) | 1994-03-01 | 1996-11-05 | Intel Corporation | Method and apparatus for snoop stretching using signals that convey snoop results |
US5822381A (en) | 1995-05-05 | 1998-10-13 | Silicon Graphics, Inc. | Distributed global clock system |
JP4063392B2 (ja) * | 1998-03-26 | 2008-03-19 | 富士通株式会社 | 信号伝送システム |
US6247138B1 (en) * | 1997-06-12 | 2001-06-12 | Fujitsu Limited | Timing signal generating circuit, semiconductor integrated circuit device and semiconductor integrated circuit system to which the timing signal generating circuit is applied, and signal transmission system |
US7426206B1 (en) | 1998-06-11 | 2008-09-16 | Synchrodyne Networks, Inc. | Switching system and methodology having scheduled connection on input and output ports responsive to common time reference |
US6038230A (en) | 1998-07-22 | 2000-03-14 | Synchrodyne, Inc. | Packet switching with common time reference over links with dynamically varying delays |
US6707791B1 (en) | 1999-07-08 | 2004-03-16 | Telefonaktiebolaget Lm Ericsson (Publ) | Internet protocol stack for real time applications |
US6785236B1 (en) | 2000-05-28 | 2004-08-31 | Lucent Technologies Inc. | Packet transmission scheduling with threshold based backpressure mechanism |
NO313778B1 (no) | 2000-06-06 | 2002-11-25 | Ontime Networks As | Fremgangsmåte for å sikre aksess til et transmisjonsmedium ved et forhåndsbestemt tidspunkt og en tidsserver som benytterfremgangsmåten |
JP3584859B2 (ja) | 2000-06-29 | 2004-11-04 | 日本電気株式会社 | パケットスケジューリング装置 |
US6707821B1 (en) | 2000-07-11 | 2004-03-16 | Cisco Technology, Inc. | Time-sensitive-packet jitter and latency minimization on a shared data link |
KR100716950B1 (ko) * | 2000-08-11 | 2007-05-10 | 삼성전자주식회사 | 버스 시스템 |
US20020118692A1 (en) | 2001-01-04 | 2002-08-29 | Oberman Stuart F. | Ensuring proper packet ordering in a cut-through and early-forwarding network switch |
US20020118706A1 (en) * | 2001-02-26 | 2002-08-29 | Maple Optical Systems, Inc. | Data packet transmission scheduling based on anticipated finish times |
US7287649B2 (en) | 2001-05-18 | 2007-10-30 | Broadcom Corporation | System on a chip for packet processing |
US6990079B2 (en) | 2001-06-08 | 2006-01-24 | International Business Machines Corporation | Optimizing fragment sizes in frame relay networks |
US7120113B1 (en) | 2001-07-16 | 2006-10-10 | Juniper Networks, Inc. | Systems and methods for limiting low priority traffic from blocking high priority traffic |
US7254113B2 (en) | 2002-09-18 | 2007-08-07 | Alcatel Lucent | Partially preemptive burst scheduling model for an optical burst switching network |
US7411971B2 (en) | 2003-09-09 | 2008-08-12 | Avaya Inc. | Systems and methods for the schedule alignment of packet flow |
CN1839593A (zh) * | 2003-09-26 | 2006-09-27 | 三菱电机株式会社 | 通信装置及时序安排方法 |
US7924711B2 (en) | 2004-10-20 | 2011-04-12 | Qualcomm Incorporated | Method and apparatus to adaptively manage end-to-end voice over internet protocol (VolP) media latency |
US7680053B1 (en) | 2004-10-29 | 2010-03-16 | Marvell International Ltd. | Inter-device flow control |
JP2006303724A (ja) * | 2005-04-18 | 2006-11-02 | Sumitomo Electric Ind Ltd | 可変長フレームのシェーピング装置およびシェーピング方法 |
US8126488B2 (en) | 2005-04-22 | 2012-02-28 | Axiometric Llc | Wireless communication system and related methods |
US8379644B1 (en) | 2006-06-30 | 2013-02-19 | Marvell International Ltd. | System and method of processing management frames |
KR101298640B1 (ko) | 2006-09-22 | 2013-09-16 | 삼성전자주식회사 | 전송 스트림 패킷을 전송하는 방법 및 장치 |
US7830796B2 (en) | 2006-10-18 | 2010-11-09 | Ericsson Ab | Method and apparatus for traffic shaping |
EP2165541B1 (en) | 2007-05-11 | 2013-03-27 | Audinate Pty Ltd | Systems, methods and computer-readable media for configuring receiver latency |
CN101364932B (zh) | 2007-08-07 | 2011-12-07 | 创锐讯通讯科技(上海)有限公司 | 包交换网络的数据分段传输的方法 |
CN101414958B (zh) | 2007-10-18 | 2011-02-09 | 华为技术有限公司 | 一种业务调度方法及装置 |
US8098778B2 (en) | 2007-11-27 | 2012-01-17 | Infineon Technologies Ag | Controlled transmission of data in a data transmission system |
WO2010022338A2 (en) | 2008-08-22 | 2010-02-25 | Marvell World Trade Ltd. | Method and apparatus for integrating precise time protocol and media access control security in network elements |
CN101692181B (zh) * | 2009-09-18 | 2011-08-10 | 南京工程学院 | 高速协调控制网络及节点芯片 |
US8238250B2 (en) | 2009-10-16 | 2012-08-07 | Hei Tao Fung | QoS-aware flow-based dynamic load balancing for link aggregation |
ES2415506T5 (es) | 2010-06-09 | 2021-10-21 | Abb Power Grids Switzerland Ag | Sincronización de reloj segura |
GB201101709D0 (en) | 2011-02-01 | 2011-03-16 | Transpacket As | A method and a node arrangement for optimizing traffic processing in integrated hybrid networks |
KR101918695B1 (ko) * | 2011-03-10 | 2018-11-14 | 마벨 월드 트레이드 리미티드 | 비-자의적인 네트워크들을 위한 데이터 차단 시스템들 |
US8838787B2 (en) | 2011-11-30 | 2014-09-16 | Harman International Industries, Incorporated | System for optimizing latency in an AVB network |
US9219693B2 (en) | 2012-02-22 | 2015-12-22 | Marvell World Trade Ltd. | Network devices with time aware medium access controller |
US9960872B2 (en) | 2012-03-08 | 2018-05-01 | Marvell International Ltd. | Systems and methods for performing a soft-block of a queue based on a size of a remaining period of a guard band |
US9288149B2 (en) | 2012-03-08 | 2016-03-15 | Marvell World Trade Ltd. | Method and apparatus for transmitting packets in accordance with IEEE 802.1 Qbv |
US9882823B2 (en) | 2012-03-08 | 2018-01-30 | Marvell World Trade Ltd. | Systems and methods for blocking transmission of a frame in a network device |
US8937974B1 (en) | 2012-05-02 | 2015-01-20 | Marvell International Ltd. | System and method for determining a margin of latency within a device |
CN102868515B (zh) * | 2012-09-27 | 2015-04-29 | 烽火通信科技股份有限公司 | 分组传送网络中的系统时间同步装置及方法 |
CN103152155A (zh) * | 2012-10-22 | 2013-06-12 | 杭州开鼎科技有限公司 | 一种快速时钟数据恢复的方法 |
US10484287B2 (en) | 2013-05-15 | 2019-11-19 | Avago Technologies International Sales Pte. Limited | Support for distinguished minimum latency traffic guard band |
CN103840934B (zh) * | 2014-02-20 | 2017-01-04 | 烽火通信科技股份有限公司 | 一种基于时钟自动恢复的开销传递方法及装置 |
-
2015
- 2015-06-08 US US14/733,370 patent/US9882823B2/en active Active
- 2015-06-09 EP EP15731784.3A patent/EP3155737B1/en active Active
- 2015-06-09 WO PCT/US2015/034879 patent/WO2015191564A1/en active Application Filing
- 2015-06-09 JP JP2016571730A patent/JP6575772B2/ja active Active
- 2015-06-09 CN CN201580031181.7A patent/CN106464606B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
WO2015191564A1 (en) | 2015-12-17 |
US9882823B2 (en) | 2018-01-30 |
CN106464606B (zh) | 2020-06-02 |
EP3155737A1 (en) | 2017-04-19 |
US20150365338A1 (en) | 2015-12-17 |
JP2017521914A (ja) | 2017-08-03 |
EP3155737B1 (en) | 2019-03-20 |
CN106464606A (zh) | 2017-02-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6575772B2 (ja) | ネットワークデバイス内のフレームの送信をブロックするためのシステムおよび方法 | |
US9960872B2 (en) | Systems and methods for performing a soft-block of a queue based on a size of a remaining period of a guard band | |
US9998389B2 (en) | Method and apparatus for blocking transmission of frames from a network device | |
US10433325B2 (en) | Method for scheduling a transmission of packets within a network | |
US9699091B2 (en) | Apparatus and method for time aware transfer of frames in a medium access control module | |
US10447583B2 (en) | Packet processing technique for a communication network | |
US10080226B2 (en) | Timeslot shifting for lower-priority packet in a time slotted network | |
US11968111B2 (en) | Packet scheduling method, scheduler, network device, and network system | |
CN110546926B (zh) | 减少时间敏感分组的分组延迟变化 | |
US10361962B2 (en) | Packet processing technique for a communication network | |
US12074809B2 (en) | Signalling of dejittering buffer capabilities for TSN integration | |
EP3076592B1 (en) | Setting method, communication device, and master device | |
WO2023012948A1 (ja) | 通信装置、通信システム、及び通信方法 | |
WO2022259540A1 (ja) | 信号転送装置、信号転送方法、及びプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170208 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180510 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190320 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190409 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190708 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190723 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190806 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6575772 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |