JP6494642B2 - 低インピーダンスサーキュレータ - Google Patents

低インピーダンスサーキュレータ Download PDF

Info

Publication number
JP6494642B2
JP6494642B2 JP2016547838A JP2016547838A JP6494642B2 JP 6494642 B2 JP6494642 B2 JP 6494642B2 JP 2016547838 A JP2016547838 A JP 2016547838A JP 2016547838 A JP2016547838 A JP 2016547838A JP 6494642 B2 JP6494642 B2 JP 6494642B2
Authority
JP
Japan
Prior art keywords
port
impedance
dielectric material
circulator
matching circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016547838A
Other languages
English (en)
Other versions
JP2016533141A (ja
Inventor
ケン バーカー,
ケン バーカー,
デイビッド キャセンズ,
デイビッド キャセンズ,
マイケル ピッチェル,
マイケル ピッチェル,
Original Assignee
マーキュリー システムズ, インコーポレイテッド
マーキュリー システムズ, インコーポレイテッド
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by マーキュリー システムズ, インコーポレイテッド, マーキュリー システムズ, インコーポレイテッド filed Critical マーキュリー システムズ, インコーポレイテッド
Publication of JP2016533141A publication Critical patent/JP2016533141A/ja
Application granted granted Critical
Publication of JP6494642B2 publication Critical patent/JP6494642B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/32Non-reciprocal transmission devices
    • H01P1/38Circulators
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P1/00Auxiliary devices
    • H01P1/32Non-reciprocal transmission devices
    • H01P1/38Circulators
    • H01P1/383Junction circulators, e.g. Y-circulators
    • H01P1/387Strip line circulators

Landscapes

  • Amplifiers (AREA)
  • Non-Reversible Transmitting Devices (AREA)
  • Transceivers (AREA)

Description

(技術分野)
例示的実施形態は、概して、マイクロ波または無線周波数(RF)機器に関し、より具体的には、いくつかの実施形態は、サーキュレータであって、サーキュレータの他のポートと異なるインピーダンスを有する、少なくとも1つのポートが提供されるサーキュレータに関する。
(背景)
サーキュレータは、例えば、無線伝送場所が合理的にほとんど干渉なく動作することを可能にする、伝送機多重結合器等のRFおよびマイクロ波機器の基本構成要素である。フェライトサーキュレータ等のサーキュレータは、典型的には、外部導波路または伝送ラインがサーキュレータに接続する、少なくとも3つの端子またはポートを含む。任意のポート内に進入する信号が、順番に次のポートにのみ伝送されることができる。さらに、サーキュレータは、RFまたはマイクロ波エネルギーが、2つの隣接するポート間を一方向にのみ流れることを可能にする、3(または4)端子非可逆デバイスである。
サーキュレータの2つの端子のみが使用されるとき、アイソレータが、形成されてもよい。したがって、例えば、3ポートサーキュレータの1つのポートが整合負荷において終端される場合、サーキュレータは、アイソレータとして動作し、信号が2つの残りのポートの間を一方向にのみ進行することを可能にしてもよい。
インピーダンス整合は、サーキュレータ/アイソレータを外部機器に接続するとき、重要な考慮事項である。これまで、サーキュレータ/アイソレータは、概して、50オームの接合インピーダンスが提供されてきた。サーキュレータ/アイソレータのポート毎に、安定的かつ精密な50オームの接合インピーダンスを提供することは、各ポートが予測可能なインピーダンスを有し得るように、工業規格として採用されている。しかしながら、本規格の副作用は、多くの場合において、供給される必要があり得る負荷が、50オーム以外の何らかのインピーダンスを有し得ることである。
サーキュレータ/アイソレータの固有インピーダンスが50オームをはるかに下回ることを前提として、殆どのサーキュレータ/アイソレータは、コネクタポートにおいて50オームの最終インピーダンスを生成するために、ある形態のインピーダンス変換回路網を採用する。故に、50オーム未満のインピーダンスを有する外部デバイスがサーキュレータ/アイソレータに結合されるべきとき、さらなるインピーダンス変換が、インピーダンスを外部デバイスのインピーダンスにまで減少させて変換するために、採用されなければならない。結果として、複雑な一連のカスケード式インピーダンス変換器となり得、これは、デバイスのコストおよび複雑性を追加し得る。
(いくつかの実施例の簡単な要約)
いくつかの例示的実施形態は、設計者が複雑化したカスケード式インピーダンス変換を採用する必要性を回避することを可能にする能力を提供してもよい。これに関して、例示的実施形態は、設計者がサーキュレータの異なるポートにおいて異なる接合インピーダンスを採用することを可能にしてもよい。いくつかの例示的実施形態は、したがって、異なる負荷が遭遇され得る環境において良好に機能する、より低いコストかつより単純なサーキュレータを提供するように、設計者の能力を改善してもよい。
例示的実施形態では、サーキュレータが、提供される。サーキュレータは、第1のポートであって、第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、第1のポートと、第2のポートであって、第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、第2のポートと、第3のポートであって、第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、第3のポートとを含んでもよい。例示的実施形態では、第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供されてもよく、第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供されてもよく、第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供されてもよい。第3のポートのインピーダンスは、第1のポートのインピーダンスと異なってもよい。
別の例示的実施形態では、電力増幅器が、提供される。電力増幅器は、少なくとも1つのサーキュレータを含んでもよい。サーキュレータは、第1のポートであって、第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、第1のポートと、第2のポートであって、第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、第2のポートと、第3のポートであって、第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、第3のポートとを含んでもよい。例示的実施形態では、第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供されてもよく、第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供されてもよく、第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供されてもよい。第3のポートのインピーダンスは、第1のポートのインピーダンスと異なってもよい。
別の例示的実施形態では、サーキュレータを製造する方法が、提供される。本方法は、実質的にY型の導電性ストリップを、上側フェライトパックと下側フェライトパックとの間に提供することを含んでもよい。本方法はさらに、第1のポートを提供することであって、第1のポートは、導電性ストリップの第1の部分から延在する第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、ことと、第2のポートを提供することであって、第2のポートは、導電性ストリップの第2の部分から延在する第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、ことと、第3のポートを提供することであって、第3のポートは、導電性ストリップの第3の部分から延在する第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、こととを含んでもよい。例示的実施形態では、第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供されてもよく、第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供されてもよく、第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供されてもよい。例示的実施形態では、第3のポートのインピーダンスは、第1のポートのインピーダンスと異なるように提供されてもよい。
本発明は、例えば、以下を提供する。
(項目1)
サーキュレータであって、前記サーキュレータは、
第1のポートであって、前記第1のポートは、前記第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、第1のポートと、
第2のポートであって、前記第2のポートは、前記第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、第2のポートと、
第3のポートであって、前記第3のポートは、前記第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、第3のポートと
を備え、
前記第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供され、前記第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供され、前記第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供され、
前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと異なる、サーキュレータ。
(項目2)
前記第1のポートのインピーダンスは、前記第2のポートのインピーダンスと実質的に同一である、項目1に記載のサーキュレータ。
(項目3)
前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと、前記第3のポートのインピーダンスの少なくとも20%だけ異なる、項目1に記載のサーキュレータ。
(項目4)
前記第1のポートインピーダンス整合回路は、第1の変換器の対向側面上に配置されている、第1の上側誘電材料と、第1の下側誘電材料とを備え、
前記第2のポートインピーダンス整合回路は、第2の変換器の対向側面上に配置されている、第2の上側誘電材料と、第2の下側誘電材料とを備え、
前記第3のポートインピーダンス整合回路は、第3の変換器の対向側面上に配置されている、第3の上側誘電材料と、第3の下側誘電材料とを備える、項目1に記載のサーキュレータ。
(項目5)
前記第1、第2、および第3の上側誘電材料は、同一であり、
前記第1、第2、および第3の下側誘電材料は、同一であり、
前記第3の変換器の寸法は、前記第1の変換器の寸法と異なる、項目4に記載のサーキュレータ。
(項目6)
前記第3の変換器の幅寸法は、前記第1の変換器の幅寸法と異なる、項目5に記載のサーキュレータ。
(項目7)
前記第1の上側誘電材料は、前記第3の上側誘電材料と異なり、
前記第1の下側誘電材料は、前記第3の下側誘電材料と異なり、
前記第1、第2、および第3の変換器の寸法は、実質的に同一である、項目4に記載のサーキュレータ。
(項目8)
前記第1の上側誘電材料は、前記第3の上側誘電材料と異なり、
前記第1の下側誘電材料は、前記第3の下側誘電材料と異なり、
前記第3の変換器の寸法は、前記第1の変換器の寸法と異なる、項目4に記載のサーキュレータ。
(項目9)
前記第1のポートのインピーダンスは、約50オームであり、前記第3のポートのインピーダンスは、50オーム未満である、項目1に記載のサーキュレータ。
(項目10)
少なくとも1つのサーキュレータを含む電力増幅器であって、前記少なくとも1つのサーキュレータは、
第1のポートであって、前記第1のポートは、前記第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、第1のポートと、
第2のポートであって、前記第2のポートは、前記第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、第2のポートと、
第3のポートであって、前記第3のポートは、前記第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、第3のポートと
を備え、
前記第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供され、前記第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供され、前記第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供され、
前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと異なる、電力増幅器。
(項目11)
前記第1のポートのインピーダンスは、前記第2のポートのインピーダンスと実質的に同一である、項目10に記載の電力増幅器。
(項目12)
前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと、前記第3のポートのインピーダンスの少なくとも20%だけ異なる、項目10に記載の電力増幅器。
(項目13)
前記第1のポートインピーダンス整合回路は、第1の変換器の対向側面上に配置されている、第1の上側誘電材料と、第1の下側誘電材料とを備え、
前記第2のポートインピーダンス整合回路は、第2の変換器の対向側面上に配置されている、第2の上側誘電材料と、第2の下側誘電材料とを備え、
前記第3のポートインピーダンス整合回路は、第3の変換器の対向側面上に配置されている、第3の上側誘電材料と、第3の下側誘電材料とを備える、項目10に記載の電力増幅器。
(項目14)
前記第1、第2、および第3の上側誘電材料は、同一であり、
前記第1、第2、および第3の下側誘電材料は、同一であり、
前記第3の変換器の寸法は、前記第1の変換器の寸法と異なる、項目13に記載の電力増幅器。
(項目15)
前記第3の変換器の幅寸法は、前記第1の変換器の幅寸法と異なる、項目14に記載の電力増幅器。
(項目16)
前記第1の上側誘電材料は、前記第3の上側誘電材料と異なり、
前記第1の下側誘電材料は、前記第3の下側誘電材料と異なり、
前記第1、第2、および第3の変換器の寸法は、実質的に同一である、項目13に記載の電力増幅器。
(項目17)
前記第1の上側誘電材料は、前記第3の上側誘電材料と異なり、
前記第1の下側誘電材料は、前記第3の下側誘電材料と異なり、
前記第3の変換器の寸法は、前記第1の変換器の寸法と異なる、項目13に記載の電力増幅器。
(項目18)
前記第1のポートのインピーダンスは、約50オームであり、前記第3のポートのインピーダンスは、50オーム未満である、項目10に記載の電力増幅器。
(項目19)
サーキュレータを提供する方法であって、前記方法は、
実質的にY型の導電性ストリップを上側フェライトパックと下側フェライトパックとの間に提供することと、
第1のポートを提供することであって、前記第1のポートは、前記導電性ストリップの第1の部分から延在する前記第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、ことと、
第2のポートを提供することであって、前記第2のポートは、前記導電性ストリップの第2の部分から延在する前記第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、ことと、
第3のポートを提供することであって、前記第3のポートは、前記導電性ストリップの第3の部分から延在する前記第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、ことと
を含み、
前記第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供され、前記第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供され、前記第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供され、
前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと異なる、方法。
(項目20)
前記第3のポートのインピーダンスは、前記第1のポートインピーダンス整合回路および前記第3のポートのインピーダンス整合回路を規定するために、使用される誘電材料、および使用される導電性材料の寸法のうちの一方または両方を改変することによって、前記第1のポートのインピーダンスとは異なるように提供される、項目19に記載の方法。
本発明を一般的観点から前述したので、ここで、付随の図面を参照するが、これらは、必ずしも縮尺通りに描かれていない。
図1は、例示的実施形態による、電力増幅器コンテキスト内で採用され得る、サーキュレータの基本概念図を例証する。 図2は、例示的実施形態の例示的実施形態による、サーキュレータの3次元図を例証する。 図3は、例示的実施形態による、サーキュレータを製造する方法のブロック図を例証する。
(詳細な説明)
いくつかの例示的実施形態が、ここで、全てではないが、いくつかの例示的実施形態が示される、付随の図面を参照して以降により完全に説明される。実際には、本明細書に説明および描写される実施例は、本開示の範囲、可用性、または構成を限定するものとして解釈されるべきではない。むしろ、これらの例示的実施形態は、本開示が適用可能な法的要件を満たすであろうように提供される。同様の参照番号は、全体を通して同様の要素を指す。さらに、本明細書に使用されるように、「または」という用語は、そのオペランドの1つ以上が真である度に真となる、論理演算子として解釈されたい。本明細書に使用されるように、動作可能な結合は、直接または間接接続に関連すると理解されるべきであり、これは、いずれの場合も、相互に動作可能に結合される、構成要素の機能的な相互接続を可能にする。
前述されるように、サーキュレータは、アイソレータとして動作するように構成されてもよい。サーキュレータはまた、例えば、デュプレクサ機能、反射型増幅器機能、および/または同等物等の他の機能を実施するように構成されてもよい。故に、本明細書の説明は、サーキュレータの説明に関して提供されるであろう。しかしながら、本説明は、アイソレータまたはサーキュレータの任意の他の可能性として考えられる構成にも等しく適用可能であることを理解されたい。さらに、また、例示的実施形態は、本明細書に3ポートサーキュレータのコンテキストにおいて説明されるであろうが、本明細書に説明される概念は、異なる数のポートを有し得る他の構成(例えば、4ポートサーキュレータ)にも等しく適用可能であることも理解されたい。
加えて、ある基本回路網は、抵抗器、蓄電器、誘導器等を含めて本明細書に表示されるが、採用される特定の構成要素の値および構成は、異なる設計要件および目的に従って変動し得ることを理解されたい。したがって、本明細書に表示される蓄電器、誘導器、および/または抵抗器は、任意の限定的意味における特定の構成または値ではなく、単に、一般的回路網を表すと理解されたい。
図1は、電力増幅器コンテキスト内で採用され得る、基本サーキュレータ10の基本概念図を例証する。図1に示されるように、サーキュレータ10は、3つのポート(例えば、第1のポート30、第2のポート32、および第3のポート34)を有し、それぞれ、ポートインピーダンス整合回路(例えば、第1のポートインピーダンス整合回路40、第2のポートインピーダンス整合回路42、および第3のポートインピーダンス整合回路44)を採用する。各ポートは、種々の構成のためにソースまたは負荷として動作し得る、外部回路網(例えば、第1の外部回路50、第2の外部回路52、および第3の外部回路54)に動作可能に結合される。電力は、ポートのうちの任意の1つに進入し、矢印60によって示される方向に循環した後、隣接するポートを通して退出してもよい。動作中、外部磁場が、以下により詳細に説明されるように、エネルギー「循環」のための望ましい経路以外の内部循環電流を打ち消すために、サーキュレータ10に印加される。サーキュレータ10は、したがって、現在結合されていないポートの隔離が望ましい異なるポートの選択的結合のための有用なデバイスとなり得る。いくつかの実施形態では、サーキュレータ10は、外部回路の1つ以上が、電力増幅器、またはRFもしくはマイクロ波印加のために使用されるいくつかの他のデバイスのいずれかとして動作し得るような構成と関係して有用であり得る。
前述されるように、典型的なサーキュレータでは、第1のポートインピーダンス整合回路40、第2のポートインピーダンス整合回路42、および第3のポートインピーダンス整合回路44は、それぞれ、第1のポート30、第2のポート32、および第3のポート34のそれぞれにおいて、安定的かつ正確な50オームのインピーダンスを提示するように、提供されるであろう。しかしながら、例示的実施形態は、ポートの少なくとも1つに対して、少なくとも1つの異なるインピーダンスの提供を可能にする。例えば、第1のポート30および第2のポート32は、対応する第1の外部回路50および第2の外部回路52のインピーダンスを整合させるために50オームのインピーダンスを提供するように構成される、対応する第1のポートインピーダンス整合回路40および第2のポートインピーダンス整合回路42を採用してもよい。その一方で、第3のポート34は、第3の外部回路54のインピーダンスを整合させるために12.5オームのインピーダンスを有する第3のポートインピーダンス整合回路44を採用してもよい。
本コンテキストにおいて使用されるように、「異なるインピーダンス値」という用語またはインピーダンス値における差異に関する議論は、インピーダンス値間のほんの僅少な差異よりも大きいことを表すと理解されたい。これに関して、インピーダンス値における差異は、1つのポートのインピーダンス値が別のポートのインピーダンス値と比較されるとき、インピーダンス値における顕著かつ比較的有意な変化を表すと理解されたい。ある場合には、インピーダンス値は、比較的高いインピーダンス値に対して、わずか1%の差異をもって「異なる」と見なされてもよい。しかしながら、典型的な50オームの出力インピーダンスのコンテキストでは、一例示的実施形態によると、1つのポートのインピーダンスは、少なくとも10%(すなわち、5オーム)異なり得る。他の実施例では、差異は、より大きくなり得る(例えば、20%、50%、またはそれを上回る)。
少なくとも1つのポートに異なるインピーダンス値を提供することによって、付加的な変換回路の採用は、回避されることができる。インピーダンス変換器は、多くの場合、伝送ラインの複数の長さを90度にカスケード接続することによって実現されるため、例示的実施形態を採用することによって複数の1/4波長伝送ラインの使用を回避することで、設計者が、比較的有意なサイズ減少を達成することを可能にすることができる。さらに、サーキュレータおよびサーキュレータが機能する構成要素の製造の複雑性およびコストもまた、例示的実施形態を採用することによって減少され得る。大型電力トランジスタ等のある構成要素のより低いインピーダンスは、したがって、ポート(例えば、外部回路網の実施例として)に結合されてもよく、対応するポートのより低いインピーダンス値と適応されることができる。
図2は、例示的実施形態による、サーキュレータ100の3次元図を例証する。図2のサーキュレータ100は、図1と関係して説明されるサーキュレータ10の実施例であってもよい。図2に示されるように、サーキュレータ100は、伝送媒体120の対向側面上に配置され得る、上側フェライトパック110と、下側フェライトパック112とを含んでもよい。伝送媒体120は、相互に実質的に120度離れて配置され得る、3つの方向のそれぞれに延在してもよい。ある場合には、伝送媒体120の端部は、それぞれ、第1の変換器130、第2の変換器132、および第3の変換器134に動作可能に結合されてもよい。したがって、伝送媒体120は、導電性ストリップラインまたはトレースとして形成される、実質的にY型の材料であってもよい。
第1の変換器130、第2の変換器132、および第3の変換器134は、望ましい、予測可能なインピーダンスを有する構成要素を形成するために、それぞれ、上側誘電体と下側誘電体との間に配置されてもよい。したがって、例えば、第1の変換器130は、上側誘電体140と下側誘電体141との間に配置されてもよい。第2の変換器132は、上側誘電体144と下側誘電体145との間に配置されてもよい。第3の変換器134は、上側誘電体148と下側誘電体149との間に配置されてもよい。
第1の変換器130、上側誘電体140、および下側誘電体141は、図1の第1のポートインピーダンス整合回路40に対応してもよい。第2の変換器132、上側誘電体144、および下側誘電体145は、図1の第2のポートインピーダンス整合回路42に対応してもよい。第3の変換器134、上側誘電体148、および下側誘電体149は、図1の第3のポートインピーダンス整合回路44に対応してもよい。第1の変換器130、第2の変換器132、および第3の変換器134は、(図1の第1のポート30、第2のポート32、および第3のポート34のそれぞれに対応してもよい)第1のポート150、第2のポート152、および第3のポート154のそれぞれのものに動作可能に結合されてもよい。第1のポート150、第2のポート152、および第3のポート154は、それぞれ、電力増幅器の機器に接続されてもよく、または設計者の選択のコンテキストにおいて、構成に関して望ましくあり得る任意の他のソースおよび負荷に接続されてもよい。少なくとも1つのポートが他のポートと異なるインピーダンス値を有する実施例では、第1のポート150および第2のポート152のインピーダンスは、50オームになるように提供されてもよく、第3のポート154のインピーダンスは、12.5オームとなり得る。他のインピーダンス値が、他の例示的実施形態に従って採用され得ることを理解されたいが、本実施例では、第1のポート150および第2のポート152は、50オームの負荷に結合され得、第3のポート154は、第3のポートのインピーダンス(すなわち、12.5オームの負荷)を整合させる、(例えば、高電力デバイスインターフェースのコンテキストにおける)外部回路網に結合され得る。
例示的実施形態では、第1の変換器130、第2の変換器132、および第3の変換器134は、所与の誘電材料に対して望ましいポートインピーダンス値を達成するために選択される、物理的寸法を有してもよい。したがって、例えば、上側誘電体140、144、および148は、それぞれ、同一の材料から作製されてもよく、下側誘電体141、145、および149もまた、それぞれ、同一の材料から作製されてもよい。各ポートのそれぞれの変換器の寸法における変更が、それぞれのポート毎に関連付けられる誘電部分の寸法における対応する変更を必要とする場合を除いて、誘電部分はまた、同一または類似する寸法を有してもよい。本例示的実施形態では、各ポートと関連付けられるインピーダンス値は、少なくとも部分的に、第1の変換器130、第2の変換器132、および第3の変換器134によって提供される、導電性経路の寸法(例えば、長さ、高さ、および幅)に基づいて提供されてもよい。より具体的には、ポート間のインピーダンス値における差異は、ポートのうちの少なくとも1つの変換器の寸法の変更をベースに提供されてもよい。故に、第1のポート150および第2のポート152が同一の値のインピーダンスを有し、第3のポート154が異なる値を有する場合、第1の変換器130および第2の変換器132は、実質的に同一の寸法を有してもよいが、第3の変換器134の寸法は、異なり得る。
例示的実施形態によると、サーキュレータ100の全体サイズまたは寸法の対称的または別様に一貫性を提供することが望ましくあり得る。したがって、変換器の長さは、望ましくは、実質的に同一のままにされてもよい。故に、第3のポート154に対して(本実施例の場合のように)より低いインピーダンス値を達成するために、第3の変換器134は、第1の変換器130および第2の変換器132に対して採用される高さおよび/または幅(W1)に対して、第3の変換器134の高さおよび/または幅(W)を増加させることによって提供される、より大きなサイズまたは導電性面積を有してもよい。本実施例では、幅寸法のみが、改変され得る。しかしながら、寸法のうちの任意の1つが(または寸法のうちの複数のものさえも)、他の例示的実施形態に従って改変され得ることを理解されたい。
代替実施形態では、第1のポート150および第2のポート152のインピーダンス値と異なるインピーダンス値を第3のポート154に提供することは、変換器の寸法を変更することなく、代わりに、採用される誘電材料を変更することによって遂行されてもよい。したがって、例えば、第1の変換器130、第2の変換器132、および第3の変換器134の寸法(例えば、高さおよび幅)は、実質的に同一であってもよい。しかしながら、上側誘電体148および下側誘電体149の誘電材料は、第1のポート150および第2のポート152の上側誘電体140および144ならびに下側誘電体141および145において採用される誘電材料と異なる特性を有するように選択され、それによって、第1のポート150および第2のポート152に対するインピーダンス値と異なるインピーダンス値を、第3のポート154にもたらしてもよい。
さらに他の実施形態では、変換器寸法における修正と採用される誘電材料への修正との両方が、ポートのうちの少なくとも1つに対して異なるインピーダンス値を達成するために使用されてもよい。したがって、例えば、第3のポート154は、第1のポート150および第2のポート152において採用される誘電材料および変換器サイズと異なる誘電材料と、異なる変換器サイズとの両方を採用してもよい。
また、いくつかの実施形態では、変換器サイズ、誘電材料選択、または両方の修正のいずれかを通して、第1のポート150、第2のポート152、第3のポート154のそれぞれは、所望される場合、異なるインピーダンス値を有し得ることも理解されたい。さらに、ある場合には、外部構成要素との統合を容易にするための標準ポートサイズを促進するために、第1のポート150、第2のポート152、および第3のポート154に対する一貫した全体サイズおよび/または寸法を有することが望ましくあり得ることを理解されたい。したがって、ポートの全体寸法が相互に必ず整合するように、それらは固定されたままであるが、各ポートのインピーダンスを選択するために使用される構成要素は、望ましいインピーダンスと、ポートの全体寸法の要件内になおも適合することとの両方を達成し得る、任意の望ましい方法で修正されてもよい。
RFまたはマイクロ波エネルギーがポートのうちの1つ(例えば、第1のポート140)に印加されると、等量の反転電磁場が、上側フェライトパック110および下側フェライトパック112内に誘発される。外部の軸方向磁場が、上側フェライトパック110および下側フェライトパック112に印加されてもよい。磁場が適切な強度で印加される場合、反転場は、隣接する伝送ラインのうちの1つにわたって打ち消すように生成されることができる。その一方で、場は、残りの隣接する伝送ラインにわたって相互に増強し得る。したがって、RFまたはマイクロ波エネルギーは、比較的殆ど減衰せずに2つの隣接する伝送ライン間を流れ得るが、他の伝送ライン中には全く流れ得ない。故に、「循環」が、サーキュレータ100内で達成される。
したがって、例示的実施形態では、磁場が、サーキュレータ100の適切な動作を誘発し、第3のポート154への電力伝達を防止しながら、第1のポート150中に提供される電力が、第2のポート152に伝達されることを可能にするために、図2のz軸に沿って印加されてもよい。代替として、第2のポート152中に提供される電力が、第1のポート150への電力伝達を防止しながら、第3のポート154に伝達されてもよい。さらに別の代替として、第3のポート154中に提供される電力が、第2のポート152への電力伝達を防止しながら、第1のポート150に伝達されてもよい。
電力が第1のポート150と第2のポート152との間に伝達される例示的場合では、第1のポート150および第2のポート152のインピーダンスは、同一である。しかしながら、他の実施例では、少なくとも1つのポート(すなわち、第3のポート154)のインピーダンスは、他のポート(すなわち、第1のポート150および第2のポート152)のインピーダンスと異なる。故に、多様な外部回路網が、複雑化した連鎖状のインピーダンス整合変換器の使用を要求することなく適応され得る。代わりに、インピーダンス整合は、複雑性およびコストを減少するために、サーキュレータ自体の内部で遂行されてもよい。例示的実施形態は、いくつかの構成要素が動作することが可能である、周波数帯を拡大してもよい。これに関して、例えば、12.5オームのポートを有する例示的実施形態は、約1〜2GHz帯にわたって優れた性能を提供し得る。しかしながら、他の帯もまた、提供されてもよい。
図3は、例示的実施形態による、サーキュレータを製造する、または別様に提供する方法と関連付けられるブロック図を例証する。図3に示されるように、本方法は、動作200において、実質的にY型の導電性ストリップを、上側フェライトパックと下側フェライトパックとの間に提供することを含んでもよい。本方法はさらに、動作210において、第1のポートを提供することであって、第1のポートは、導電性ストリップの第1の部分から延在する第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、ことと、動作220において、第2のポートを提供することであって、第2のポートは、導電性ストリップの第2の部分から延在する第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、ことと、動作230において、第3のポートを提供することであって、第3のポートは、導電性ストリップの第3の部分から延在する第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、こととを含んでもよい。例示的実施形態では、第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供されてもよく、第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供されてもよく、第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供されてもよい。例示的実施形態では、第3のポートのインピーダンスは、第1のポートのインピーダンスと異なるように提供されてもよい。いくつかの実施形態では、第3のポートのインピーダンスは、第1のポートインピーダンス整合回路および第3のポートのインピーダンス整合回路を規定するために、使用される誘電材料、および使用される導電性材料の寸法のうちの一方または両方を改変することによって、第1のポートのインピーダンスと異なるように提供されてもよい。
本明細書に記載される本発明の多くの修正および他の実施形態が、これらの発明に関連し、前述の説明および関連付けられた図面において提示される教示の利益を有する、当業者に想起されるであろう。したがって、本発明は、開示される特定の実施形態に限定されず、修正および他の実施形態は、添付される請求項の範囲内に含まれることが意図されることを理解されたい。さらに、前述の説明および関連付けられた図面は、要素および/または機能のある例示的組み合わせの文脈において、例示的実施形態を説明するが、要素および/または機能の異なる組み合わせが、添付される請求項の範囲から逸脱することなく、代替実施形態によって提供され得ることを理解されたい。これに関して、例えば、明示的に前述されるものとは異なる要素および/または機能の組み合わせもまた、添付される請求項のいくつかにおいて記載され得るものとして想定される。利点、利益、問題への解決策が本明細書に説明される場合、そのような利点、利益、および/または解決策は、いくつかの例示的実施形態には適用可能であり得るが、必ずしも全ての例示的実施形態に適用可能ではあり得ないことを理解されたい。したがって、本明細書に説明される任意の利点、利益、または解決策は、全ての実施形態または本明細書に請求されるものにとって、重要であり、要求される、不可欠なものとして考えられるべきではない。特定の用語が本明細書に採用されるが、それらは、一般的および説明的意味においてのみ使用され、限定を目的として使用されない。

Claims (9)

  1. サーキュレータであって、前記サーキュレータは、
    第1のポートであって、前記第1のポートは、前記第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、第1のポートと、
    第2のポートであって、前記第2のポートは、前記第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、第2のポートと、
    第3のポートであって、前記第3のポートは、前記第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、第3のポートと
    を備え、
    前記第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供され、前記第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供され、前記第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供され、
    前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと異なり、
    前記第1のポートインピーダンス整合回路は、第1の変換器の対向側面上に配置されている、第1の上側誘電材料と、第1の下側誘電材料とを備え、
    前記第2のポートインピーダンス整合回路は、第2の変換器の対向側面上に配置されている、第2の上側誘電材料と、第2の下側誘電材料とを備え、
    前記第3のポートインピーダンス整合回路は、第3の変換器の対向側面上に配置されている、第3の上側誘電材料と、第3の下側誘電材料とを備え、
    前記第1の上側誘電材料は、前記第3の上側誘電材料と異なり、
    前記第1の下側誘電材料は、前記第3の下側誘電材料と異なり、
    前記第1、第2、および第3の変換器の寸法は、実質的に同一である、サーキュレータ。
  2. 前記第1のポートのインピーダンスは、前記第2のポートのインピーダンスと実質的に同一である、請求項1に記載のサーキュレータ。
  3. 前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと、前記第3のポートのインピーダンスの少なくとも20%だけ異なる、請求項1に記載のサーキュレータ。
  4. 前記第1のポートのインピーダンスは、約50オームであり、前記第3のポートのインピーダンスは、50オーム未満である、請求項1に記載のサーキュレータ。
  5. 少なくとも1つのサーキュレータを含む電力増幅器であって、前記少なくとも1つのサーキュレータは、
    第1のポートであって、前記第1のポートは、前記第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、第1のポートと、
    第2のポートであって、前記第2のポートは、前記第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、第2のポートと、
    第3のポートであって、前記第3のポートは、前記第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、第3のポートと
    を備え、
    前記第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供され、前記第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供され、前記第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供され、
    前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと異なり、
    前記第1のポートインピーダンス整合回路は、第1の変換器の対向側面上に配置されている、第1の上側誘電材料と、第1の下側誘電材料とを備え、
    前記第2のポートインピーダンス整合回路は、第2の変換器の対向側面上に配置されている、第2の上側誘電材料と、第2の下側誘電材料とを備え、
    前記第3のポートインピーダンス整合回路は、第3の変換器の対向側面上に配置されている、第3の上側誘電材料と、第3の下側誘電材料とを備え、
    前記第1の上側誘電材料は、前記第3の上側誘電材料と異なり、
    前記第1の下側誘電材料は、前記第3の下側誘電材料と異なり、
    前記第1、第2、および第3の変換器の寸法は、実質的に同一である、電力増幅器。
  6. 前記第1のポートのインピーダンスは、前記第2のポートのインピーダンスと実質的に同一である、請求項に記載の電力増幅器。
  7. 前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと、前記第3のポートのインピーダンスの少なくとも20%だけ異なる、請求項に記載の電力増幅器。
  8. 前記第1のポートのインピーダンスは、約50オームであり、前記第3のポートのインピーダンスは、50オーム未満である、請求項に記載の電力増幅器。
  9. サーキュレータを提供する方法であって、前記方法は、
    実質的にY型の導電性ストリップを上側フェライトパックと下側フェライトパックとの間に提供することと、
    第1のポートを提供することであって、前記第1のポートは、前記導電性ストリップの第1の部分から延在する前記第1のポートのインピーダンスを規定する第1のポートインピーダンス整合回路を有する、ことと、
    第2のポートを提供することであって、前記第2のポートは、前記導電性ストリップの第2の部分から延在する前記第2のポートのインピーダンスを規定する第2のポートインピーダンス整合回路を有する、ことと、
    第3のポートを提供することであって、前記第3のポートは、前記導電性ストリップの第3の部分から延在する前記第3のポートのインピーダンスを規定する第3のポートインピーダンス整合回路を有する、ことと
    を含み、
    前記第1のポートのインピーダンスは、第1の外部回路のインピーダンスを整合させるために提供され、前記第2のポートのインピーダンスは、第2の外部回路のインピーダンスを整合させるために提供され、前記第3のポートのインピーダンスは、第3の外部回路のインピーダンスを整合させるために提供され、
    前記第3のポートのインピーダンスは、前記第1のポートのインピーダンスと異なり、
    前記第1のポートインピーダンス整合回路は、第1の変換器の対向側面上に配置されている、第1の上側誘電材料と、第1の下側誘電材料とを備え、
    前記第2のポートインピーダンス整合回路は、第2の変換器の対向側面上に配置されている、第2の上側誘電材料と、第2の下側誘電材料とを備え、
    前記第3のポートインピーダンス整合回路は、第3の変換器の対向側面上に配置されている、第3の上側誘電材料と、第3の下側誘電材料とを備え、
    前記第1の上側誘電材料は、前記第3の上側誘電材料と異なり、
    前記第1の下側誘電材料は、前記第3の下側誘電材料と異なり、
    前記第1、第2、および第3の変換器の寸法は、実質的に同一である、方法。
JP2016547838A 2013-10-10 2014-10-02 低インピーダンスサーキュレータ Active JP6494642B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US14/051,011 2013-10-10
US14/051,011 US9246202B1 (en) 2013-10-10 2013-10-10 Low impedance circulator
PCT/US2014/058798 WO2015054022A1 (en) 2013-10-10 2014-10-02 Low impedance circulator

Publications (2)

Publication Number Publication Date
JP2016533141A JP2016533141A (ja) 2016-10-20
JP6494642B2 true JP6494642B2 (ja) 2019-04-03

Family

ID=51844834

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016547838A Active JP6494642B2 (ja) 2013-10-10 2014-10-02 低インピーダンスサーキュレータ

Country Status (6)

Country Link
US (1) US9246202B1 (ja)
EP (1) EP3055901B1 (ja)
JP (1) JP6494642B2 (ja)
AU (1) AU2014332362A1 (ja)
CA (1) CA2926939C (ja)
WO (1) WO2015054022A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPWO2016047323A1 (ja) * 2014-09-25 2017-06-15 株式会社村田製作所 フロントエンド回路および通信装置
US11112489B2 (en) 2018-12-28 2021-09-07 Intel Corporation Radar systems and methods having isolator driven mixer

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5247393Y2 (ja) * 1972-03-28 1977-10-27
JPS5419803Y2 (ja) * 1973-05-19 1979-07-20
JP3680794B2 (ja) 1999-07-29 2005-08-10 Tdk株式会社 パワーアンプ内蔵型アイソレータ装置
US7242264B1 (en) * 2005-04-21 2007-07-10 Hoton How Method and apparatus of obtaining broadband circulator/isolator operation by shaping the bias magnetic field
JP4817050B2 (ja) 2006-02-07 2011-11-16 日立金属株式会社 非可逆回路素子
US8138848B2 (en) 2008-11-03 2012-03-20 Anaren, Inc. Circulator/isolator with an asymmetric resonator

Also Published As

Publication number Publication date
AU2014332362A1 (en) 2016-04-28
CA2926939A1 (en) 2015-04-16
EP3055901B1 (en) 2020-04-29
WO2015054022A1 (en) 2015-04-16
US9246202B1 (en) 2016-01-26
CA2926939C (en) 2018-08-14
JP2016533141A (ja) 2016-10-20
EP3055901A1 (en) 2016-08-17

Similar Documents

Publication Publication Date Title
Xia et al. A new balanced-to-balanced power divider/combiner
Chiu et al. A parallel-strip ring power divider with high isolation and arbitrary power-dividing ratio
US10535912B2 (en) Wideband gysel power divider
Abbosh Planar out-of-phase power divider/combiner for wideband high power microwave applications
US6246299B1 (en) High power broadband combiner having ferrite cores
US20140191800A1 (en) Multiple winding transformer coupled amplifier
Moradi et al. Gysel power divider with efficient second and third harmonic suppression using one resistor
CN111146553A (zh) 一种具有独立任意功分比的双频平衡/不平衡功分器
JP6494642B2 (ja) 低インピーダンスサーキュレータ
Yu et al. A design of single‐ended to differential‐ended power divider for X band application
Lin et al. Compact filtering branch-line coupler with source-load coupling
CN207651645U (zh) 一种改善甚高频带宽的双定向耦合器
Wu et al. Generalized high‐isolation n‐way Gysel power divider with arbitrary power ratio and different real terminated impedances
Velidi et al. Harmonics and size reduced microstrip branch‐line baluns using shunt open‐stubs
JP4708317B2 (ja) 電力分配合成回路
Piacibello et al. Generalized symmetrical 3 dB power dividers with complex termination impedances
CN113328718B (zh) 一种具有差分负群时延特性的平衡式微波电路
Hsieh et al. Bandpass Impedance Transformers With Extremely High Transforming Ratios Using $\Pi $-Tapped Feeds
CN205211910U (zh) 十字型传输线谐波抑制Gysel功分器
US3063026A (en) Coaxial hybrid junctions
KR101559721B1 (ko) 높은 격리 특성을 갖는 광대역 마이크로파 발룬
CN110380689B (zh) 一种侧边耦合蜿蜒结构的硅基片上无源巴伦
Phromloungsri et al. A high directivity coupler design using an inductive compensation technique
Monti et al. Dual‐band artificial transmission lines branch‐line coupler
JP2015035759A (ja) 分配/合成器、及び、スタブ付き伝送線路用スタブ部

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170928

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20181023

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190122

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190205

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190305

R150 Certificate of patent or registration of utility model

Ref document number: 6494642

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250