JP6318727B2 - 情報生成回路、半導体集積回路、及び認証システム - Google Patents
情報生成回路、半導体集積回路、及び認証システム Download PDFInfo
- Publication number
- JP6318727B2 JP6318727B2 JP2014050367A JP2014050367A JP6318727B2 JP 6318727 B2 JP6318727 B2 JP 6318727B2 JP 2014050367 A JP2014050367 A JP 2014050367A JP 2014050367 A JP2014050367 A JP 2014050367A JP 6318727 B2 JP6318727 B2 JP 6318727B2
- Authority
- JP
- Japan
- Prior art keywords
- noise
- identification information
- generation circuit
- information generation
- generated
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 6
- 238000001228 spectrum Methods 0.000 claims description 51
- 238000006243 chemical reaction Methods 0.000 claims description 24
- 238000000034 method Methods 0.000 description 12
- 238000010606 normalization Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 3
- 238000005070 sampling Methods 0.000 description 3
- 238000004891 communication Methods 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 230000003595 spectral effect Effects 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000001788 irregular Effects 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000002194 synthesizing effect Effects 0.000 description 1
Images
Description
カップラ101で受信されたノイズ(システム固有のノイズNA及びチップ固有の動作ノイズNB)は、アンプ102によりアナログデジタル変換器103のダイナミックレンジに対して十分な振幅まで増幅される。アンプ102の出力は、アナログデジタル変換器103によってサンプリングされてデジタルデータに変換される。
本発明の諸態様を付記として以下に示す。
情報生成回路であって、
前記情報生成回路を含む第1のシステムが発生するノイズと、前記第1のシステムを接続した第2のシステムが発生するノイズとの両方を含むノイズを受信する受信部と、
前記受信部が受信したノイズから当該ノイズの周波数スペクトルを取得する変換部と、
前記変換部により取得された前記周波数スペクトルに基づいて、前記第1のシステムの認証のための識別情報を生成する生成部とを有することを特徴とする情報生成回路。
(付記2)
前記第1のシステム及び前記第2のシステムで特定の動作時に発生するノイズを前記受信部で受信し、受信した当該ノイズに基づいて前記識別情報を生成することを特徴とする付記1記載の情報生成回路。
(付記3)
前記特定の動作は、前記第1のシステムを前記第2のシステムに接続したときの起動シーケンスであることを特徴とする付記2記載の情報生成回路。
(付記4)
前記生成部は、前記変換部により取得された前記周波数スペクトルを複数の周波数区間に分割し、各々の前記周波数区間でのスペクトル強度の最大値を基に前記識別情報を生成することを特徴とする付記1〜3の何れか1項に記載の情報生成回路。
(付記5)
前記生成部は、各々の前記周波数区間でのスペクトル強度の最大値を正規化し、正規化後のスペクトル強度と前記識別情報における値とを対応付けたテーブルを用いて前記識別情報を生成することを特徴とする付記4記載の情報生成回路。
(付記6)
各々の前記周波数区間が、前記識別情報における1ビットに対応することを特徴とする付記4又は5記載の情報生成回路。
(付記7)
前記変換部は、前記受信部が受信したノイズの時間軸データを周波数軸データに変換し前記ノイズの周波数スペクトルを取得することを特徴とする付記1〜6の何れか1項に記載の情報生成回路。
(付記8)
識別情報を生成する情報生成回路と、
前記情報生成回路により生成された前記識別情報を保持する、不揮発性の記憶部と、
前記記憶部に保持されている前記識別情報を暗号鍵に用いて暗号処理を行う暗号処理部とを有し、
前記情報生成回路は、
前記情報生成回路を含む第1のシステムが発生するノイズと、前記第1のシステムを接続した第2のシステムが発生するノイズとの両方を含むノイズを受信する受信部と、
前記受信部が受信したノイズから当該ノイズの周波数スペクトルを取得する変換部と、
前記変換部により取得された前記周波数スペクトルに基づいて、前記第1のシステムの認証のための識別情報を生成する生成部とを有することを特徴とする半導体集積回路。
(付記9)
認証のための識別情報を生成する情報生成回路を含む第1のシステムと、
前記第1のシステムが接続され、前記第1のシステムで生成された前記識別情報に応じて前記第1のシステムの認証を行う第2のシステムとを有し、
前記情報生成回路は、
前記第1のシステムが発生するノイズと、前記第1のシステムを接続した前記第2のシステムが発生するノイズとの両方を含むノイズを受信する受信部と、
前記受信部が受信したノイズから当該ノイズの周波数スペクトルを取得する変換部と、
前記変換部により取得された前記周波数スペクトルに基づいて、前記識別情報を生成する生成部とを有することを特徴とする認証システム。
(付記10)
情報生成回路を含む第1のシステムが発生するノイズと、前記第1のシステムを接続した第2のシステムが発生するノイズとの両方を含むノイズを前記情報生成回路の受信部で受信し、
前記受信部が受信したノイズから当該ノイズの周波数スペクトルを取得し、
取得された前記周波数スペクトルに基づいて、前記第1のシステムの認証のための識別情報を生成することを特徴とする識別情報の生成方法。
11 記憶部
12 暗号・復号マクロ
20 サブシステム
21 認証チップ
22 識別情報生成回路
23 記憶部
24 暗号・復号マクロ
101 カップラ(アンテナ)
102 アンプ
103 アナログデジタル変換器
104 メモリ
105 変換回路
106 テーブル回路
107 制御回路
Claims (5)
- 情報生成回路であって、
前記情報生成回路を含む第1のシステムが発生するノイズと、前記第1のシステムを接続した第2のシステムが発生するノイズとの両方を含むノイズを受信する受信部と、
前記受信部が受信したノイズから当該ノイズの周波数スペクトルを取得する変換部と、
前記変換部により取得された前記周波数スペクトルを複数の周波数区間に分割し、各々の前記周波数区間でのスペクトル強度の最大値を基に、前記第1のシステムの認証のための識別情報を生成する生成部とを有することを特徴とする情報生成回路。 - 前記第1のシステム及び前記第2のシステムで特定の動作時に発生するノイズを前記受信部で受信し、受信した当該ノイズに基づいて前記識別情報を生成することを特徴とする請求項1記載の情報生成回路。
- 前記生成部は、各々の前記周波数区間でのスペクトル強度の最大値を正規化し、正規化後のスペクトル強度と前記識別情報における値とを対応付けたテーブルを用いて前記識別情報を生成することを特徴とする請求項1又は2記載の情報生成回路。
- 識別情報を生成する情報生成回路と、
前記情報生成回路により生成された前記識別情報を保持する、揮発性の記憶部と、
前記記憶部に保持されている前記識別情報を暗号鍵に用いて暗号処理を行う暗号処理部とを有し、
前記情報生成回路は、
前記情報生成回路を含む第1のシステムが発生するノイズと、前記第1のシステムを接続した第2のシステムが発生するノイズとの両方を含むノイズを受信する受信部と、
前記受信部が受信したノイズから当該ノイズの周波数スペクトルを取得する変換部と、
前記変換部により取得された前記周波数スペクトルを複数の周波数区間に分割し、各々の前記周波数区間でのスペクトル強度の最大値を基に、前記第1のシステムの認証のための識別情報を生成する生成部とを有することを特徴とする半導体集積回路。 - 認証のための識別情報を生成する情報生成回路を含む第1のシステムと、
前記第1のシステムが接続され、前記第1のシステムで生成された前記識別情報に応じて前記第1のシステムの認証を行う第2のシステムとを有し、
前記情報生成回路は、
前記第1のシステムが発生するノイズと、前記第1のシステムを接続した前記第2のシステムが発生するノイズとの両方を含むノイズを受信する受信部と、
前記受信部が受信したノイズから当該ノイズの周波数スペクトルを取得する変換部と、
前記変換部により取得された前記周波数スペクトルに基づいて、前記識別情報を生成する生成部とを有することを特徴とする認証システム。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014050367A JP6318727B2 (ja) | 2014-03-13 | 2014-03-13 | 情報生成回路、半導体集積回路、及び認証システム |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014050367A JP6318727B2 (ja) | 2014-03-13 | 2014-03-13 | 情報生成回路、半導体集積回路、及び認証システム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015177237A JP2015177237A (ja) | 2015-10-05 |
JP6318727B2 true JP6318727B2 (ja) | 2018-05-09 |
Family
ID=54256051
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014050367A Active JP6318727B2 (ja) | 2014-03-13 | 2014-03-13 | 情報生成回路、半導体集積回路、及び認証システム |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6318727B2 (ja) |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2001257672A (ja) * | 2000-03-14 | 2001-09-21 | Mitsubishi Electric Corp | 認証方法、認証装置、認証システム、および、icカード |
JP2006325080A (ja) * | 2005-05-20 | 2006-11-30 | Xanavi Informatics Corp | 端末認証装置、情報端末、および端末認証システム |
EP2018934A1 (en) * | 2007-07-26 | 2009-01-28 | Renishaw plc | Measurement device having authentication module |
JP5354611B2 (ja) * | 2010-07-29 | 2013-11-27 | 独立行政法人産業技術総合研究所 | 電子回路部品の真贋判定方法 |
JP5276135B2 (ja) * | 2011-03-22 | 2013-08-28 | 本田技研工業株式会社 | 燃料電池システム |
-
2014
- 2014-03-13 JP JP2014050367A patent/JP6318727B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2015177237A (ja) | 2015-10-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Böhm et al. | A microcontroller sram-puf | |
US9184751B2 (en) | Physical unclonable function generation and management | |
JP3773431B2 (ja) | 鍵実装システムおよびこれを実現するためのlsi、並びに鍵実装方法 | |
US10013363B2 (en) | Encryption using entropy-based key derivation | |
KR101987141B1 (ko) | 난수 발생기 | |
KR101579837B1 (ko) | 난수 발생 장치 및 난수 발생 방법 | |
JP6533553B2 (ja) | 暗号化/復号装置及びその電力解析保護方法 | |
JP2012186809A (ja) | 乱数を発生させるための装置および方法 | |
CN106027238A (zh) | 一种适用于无线通信系统的真随机数发生器 | |
CN103138932B (zh) | 一种Mifare卡扇区密钥的配置方法及系统 | |
Bernard et al. | Implementation of Ring‐Oscillators‐Based Physical Unclonable Functions with Independent Bits in the Response | |
EP3214567B1 (en) | Secure external update of memory content for a certain system on chip | |
US11050575B2 (en) | Entanglement and recall system using physically unclonable function technology | |
KR101136973B1 (ko) | 통합 보안 장치 및 통합 보안 방법 | |
JP6318727B2 (ja) | 情報生成回路、半導体集積回路、及び認証システム | |
US20070147604A1 (en) | Integrated circuit having advanced encryption standard core and wrapper for validating advanced encryption standard core | |
CN106326690B (zh) | 密钥保护装置及密钥保护方法 | |
US20110091034A1 (en) | Secure Method for Cryptographic Computation and Corresponding Electronic Component | |
KR101745868B1 (ko) | 정전용량 변화 기반의 암호화 장치 | |
US20160087795A1 (en) | Secure memories using unique identification elements | |
JP2010039838A (ja) | 乱数生成回路及びコンピュータシステム | |
CN107169377A (zh) | 一种基于puf的数据存储系统 | |
CN107194285A (zh) | 一种基于puf的密钥生成方法及数据存储方法 | |
CN111324899A (zh) | 存储/读取数据的方法、装置及系统 | |
JP2005204128A (ja) | 個別鍵生成装置及びプログラム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161201 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170728 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170815 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171005 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171219 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180126 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180306 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180319 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6318727 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |