JP6269163B2 - 中継装置、ストレージ装置、および中継プログラム - Google Patents

中継装置、ストレージ装置、および中継プログラム Download PDF

Info

Publication number
JP6269163B2
JP6269163B2 JP2014036206A JP2014036206A JP6269163B2 JP 6269163 B2 JP6269163 B2 JP 6269163B2 JP 2014036206 A JP2014036206 A JP 2014036206A JP 2014036206 A JP2014036206 A JP 2014036206A JP 6269163 B2 JP6269163 B2 JP 6269163B2
Authority
JP
Japan
Prior art keywords
linked
unit
storage device
connection unit
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2014036206A
Other languages
English (en)
Other versions
JP2015162037A (ja
Inventor
啓介 山▲崎▼
啓介 山▲崎▼
克矢 新潟
克矢 新潟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2014036206A priority Critical patent/JP6269163B2/ja
Priority to US14/612,413 priority patent/US9686195B2/en
Publication of JP2015162037A publication Critical patent/JP2015162037A/ja
Application granted granted Critical
Publication of JP6269163B2 publication Critical patent/JP6269163B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • H04L45/74Address processing for routing
    • H04L45/745Address table lookup; Address filtering
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/01Protocols
    • H04L67/10Protocols in which an application is distributed across nodes in the network
    • H04L67/1097Protocols in which an application is distributed across nodes in the network for distributed storage of data in networks, e.g. transport arrangements for network file system [NFS], storage area networks [SAN] or network attached storage [NAS]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/40Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass for recovering from a failure of a protocol instance or entity, e.g. service redundancy protocols, protocol state redundancy or protocol service redirection

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Debugging And Monitoring (AREA)

Description

本発明はデータを中継する技術に関する。
ストレージ装置において、複数の記憶装置を搭載する場合、制御装置から送信されたデータを各記憶装置に転送する中継装置が用いられている。記憶装置は、例えば、SAS(Serial Attached SCSI)に対応したHDD(Hard Disk Drive)やSSD(Solid State Drive)などのドライブである。制御装置は、例えば、CM(Control Module)などである。中継装置は、例えば、エクスパンダなどである。
ホストコンピュータは、記憶装置にアクセスするとき、LUN(Logical Unit Number)番号を付与したアクセス要求を制御装置に送信する。ホストコンピュータとは、例えば、サーバ等の情報処理装置である。アクセス要求とは、例えば、データの書込み、およびデータの読み出しなどの要求である。そして、ホストコンピュータは、記憶装置にアクセス要求を送信することにより、記憶装置へのデータの書込み、および記憶装置からのデータの読み出しを実行する。以下の説明では、ホストコンピュータのことを、単にホストとも言う。
制御装置は、例えば、メモリを備える。また、メモリには、例えば、中継装置が備える接続部を識別する識別子と、LUN番号とを関連付けて格納した管理テーブルが記憶される。接続部は、例えば、PHY(Physic Layer)などである。PHYは、SAS規格の物理ポートである。識別子は、例えば、PHY番号である。PHY番号は、PHYのポート番号である。
制御装置は、ホストからLUN番号が付与されたアクセス要求を受信すると、管理テーブルを検索し、LUN番号に関連付けられた第1識別子を抽出する。そして、制御装置は、抽出した第1識別子を付与したアクセス要求を中継装置に送信する。
中継装置は、制御装置から第1識別子が付与されたアクセス要求を受信すると、第1識別子で識別される第1接続部を介して記憶装置にアクセス要求を転送する。
以上により、ホストは、記憶装置にアクセスし、記憶装置へのデータの書込み、および記憶装置からのデータの読み出しを実行する。
関連する他の技術として、SASエクスパンダは、SAS PHYに結合された対応するSASリンク上でSASデバイスとの信号の送受信を行うために、SAS PHYを含む。SASエクスパンダは、SASリンク上の通信に関する障害検出パラメータを提供する状態レジスタを含む。マイクロプロセッサは、SASエクスパンダのマイクロプロセッサは障害検出パラメータに基づいて、SASリンクのうちの1つで障害のある通信を識別する技術が知られている(例えば、特許文献1)。
特開2011−175421号公報 特開2006−59201号公報
前述した中継技術の中継装置は、第1接続部と記憶装置とがリンクダウンしたとき、リンクダウンした記憶装置を中継装置の余剰の接続部である第2接続部に接続し、第2接続部をリンクアップする。このとき、ホストや制御装置などの上位の装置は、記憶装置が接続されている接続部を識別する識別子に基づいて記憶装置を識別しているので、リンクダウンした記憶装置にリンクダウン前と同様にアクセスすることができないという問題がある。
本発明は、一側面として、上位の装置からリンクダウンした記憶装置にリンクダウン前と同様にアクセスする技術を提供する。
本明細書で開示するストレージ装置内で制御装置と記憶装置との間に配置される中継装置のひとつに、第1接続部と、第2接続部と、検出部と、転送部とを備える中継装置がある。第1接続部は、記憶装置と接続される。検出部は、第1接続部のリンクダウンを検出する。転送部は、検出部が第1接続部のリンクダウンを検出したとき、第1接続部に接続されていた記憶装置のアドレスと、第2接続部に記憶装置が接続され、第2接続部がリンクアップしたとき、第2接続部に接続された記憶装置のアドレスとの一致を判定する。転送部は、第1接続部に接続されていた記憶装置のアドレスと、第2接続部に接続された記憶装置のアドレスとが一致する場合、制御装置から第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、第2接続部を介してデータを転送する。
1実施態様によれば、上位の装置からリンクダウンした記憶装置にリンクダウン前と同様にアクセスすることができる。
ストレージシステムの一実施例を示すブロック図である。 中継装置の一実施例を示す機能ブロック図である。 ベースボードの一実施例を示すブロック図である。 記憶装置の実装を説明する図(その1)である。 記憶装置の実装を説明する図(その2)である。 記憶装置と第2接続部との接続の一例を示す図である。 ストレージ装置が起動したときの第1テーブルの一例を示す図である。 ストレージ装置が起動したときの第2テーブルの一例を示す図である。 第1接続部がリンクダウンしたときの第1テーブルの一例を示す図である。 第1接続部がリンクダウンしたときの第2テーブルの一例を示す図である。 中継装置と記憶装置との接続を示す図(その1)である。 ストレージ装置が起動したときの第1テーブルおよび第2テーブルの一例を示す図である。 中継装置と記憶装置との接続を示す図(その2)である。 第1接続部がリンクダウンしたときの第1テーブルおよび第2テーブルの一例を示す図である。 中継装置と記憶装置との接続を示す図(その3)である。 第2接続部がリンクアップしたときの第1テーブルの一例を示す図である。 第2接続部がリンクアップしたときの第1テーブルおよび第2テーブルの一例を示す図である。 中継装置と記憶装置との接続を示す図(その4)である。 中継装置と記憶装置との接続を示す図(その5)である。 第1接続部がリンクダウンしたときの第1テーブルおよび第2テーブルの一例を示す図である。 中継装置と記憶装置との接続を示す図(その6)である。 第2接続部がリンクアップしたときの第1テーブルの一例を示す図である。 第2接続部がリンクアップしたときの第1テーブルおよび第2テーブルの一例を示す図である。 中継装置と記憶装置との接続を示す図(その7)である。 第2接続部がリンクアップしたときの第1テーブルの一例を示す図である。 第2接続部がリンクアップしたときの第1テーブルおよび第2テーブルの一例を示す図である。 ストレージ装置が起動したときの第2テーブルの一例を示す図である。 中継装置と記憶装置との接続を示す図(その8)である。 第2接続部がリンクアップしたときの第1テーブルおよび第2テーブルの一例を示す図である。 第2接続部がリンクアップしたときの第1テーブルおよび第2テーブルの一例を示す図である。 中継装置と記憶装置との接続を示す図(その9)である。 第2接続部がリンクアップしたときの第1テーブルの一例を示す図である。 第2接続部がリンクアップしたときの第1テーブルおよび第2テーブルの一例を示す図である。 第1接続部がリンクダウンしたときの第2テーブルの一例を示す図である。 第1接続部がリンクダウンしたときの第2テーブルの一例を示す図である。 第2接続部がリンクアップしたときの第1テーブルの一例を示す図である。 第2接続部がリンクアップしたときの第1テーブルの一例を示す図である。 第2接続部がリンクアップしたときの第2テーブルの一例を示す図である。 中継装置の処理を示すフローチャート(その1)である。 中継装置の処理を示すフローチャート(その2)である。 中継装置の処理を示すフローチャート(その3)である。 中継装置の処理を示すフローチャート(その4)である。 中継装置の処理を示すフローチャート(その5)である。 エクスパンダの一実施例を示すブロック図である。
[実施形態]
実施形態の中継装置について説明する。
図1は、ストレージシステムの一実施例を示すブロック図である。
図1を参照して、実施形態の中継装置が搭載されるストレージシステムについて説明する。
ストレージシステム1は、例えば、ホスト100と、ストレージ装置200とを備える。ホスト100とストレージ装置200とは、例えば、ネットワークで接続される。
ストレージ装置200は、CE(Controller Enclosure)300と、DE(Drive Enclosure)400とを備える。CE300とDE400とは、例えば、通信ケーブルで接続される。通信ケーブルとは、例えば、SASケーブルである。CE300は、例えば、制御装置310と、制御装置320とを備える。DE400は、中継装置410と、中継装置420と、記憶装置431〜43nとを備える。
以下の説明では、制御装置310と、制御装置320とは、同じ構成であるため、制御装置310の説明をして制御装置320の説明を省略する。また、中継装置410と、中継装置420とは、同じ構成であるため、中継装置410の説明をして中継装置420の説明を省略する。そして、制御装置310と制御装置320とを、特に区別しないときには、制御装置330と言う。中継装置410と中継装置420とを、特に区別しないときには、中継装置2と言う。記憶装置431〜43nを特に区別しないときには、記憶装置4と言う。ホスト100とCE300とをまとめてあらわすときには、上位の装置とも言う。
ホスト100は、例えば、ホスト100側で各記憶装置4を識別するときに用いられる識別番号であるLUN番号を記憶している。記憶装置4にアクセスするとき、ユーザからのLUN番号の入力を受け付ける。そして、ホスト100は、入力されたLUN番号を付与したアクセス要求を制御装置310に送信する。LUN番号は、例えば、記憶装置4に接続された中継装置410の接続部(物理ポート)の識別子(ポート番号)に基づいて生成される。また、ホスト100は、例えば、制御装置310を介して実行される記憶装置4との通信に障害が生じたとき、ユーザから入力されたLUN番号を付与したアクセス要求を、制御装置320に送信しても良い。なお、中継装置410と中継装置420とは、それぞれ同じ識別子で識別される接続部を有するものとする。したがって、ユーザは、所定のLUN番号を入力することにより、中継装置410と中継装置420とのどちらを介して通信をしているのかを意識せずに、所定の記憶装置4にアクセスすることができる。
制御装置310は、制御回路311と、メモリ312と、ホストIF313と、記憶IF314とを備える。制御装置310は、例えば、CM(Control Module)である。
制御回路311は、制御装置310全体の制御をする。そして、制御回路311は、例えば、CPU、マルチコアCPU、FPGA(Field Programmable Gate Array)およびPLD(Programmable Logic Device)などである。
メモリ312は、例えば、ROM(Read Only Memory)、RAM(Random Access Memory)、およびSRAM(Static Random Access Memory)などの半導体メモリである。ROMは、例えば、ファームウェアを記憶する。そして、RAMは、例えば、制御回路311のワークエリアとして使用される。また、SRAMは、例えば、送受信するデータを一時的に記憶するキャッシュとして使用される。
ホストIF313は、例えば、ネットワークを介してホスト100との通信をするためのインターフェイスである。
記憶IF314は、例えば、通信ケーブルを介してDE400との通信をするためのインターフェイスである。
制御装置310は、例えば、ストレージ装置200の起動時に、中継装置410から中継装置410に接続された各記憶装置4のアドレスと、各記憶装置4が接続された接続部を識別する識別子とを取得して、関連付けて管理テーブルに格納する。管理テーブルは、例えば、メモリ312に記憶される。
そして、制御装置310は、例えば、ホスト100からの要求に応じて、管理テーブルに格納した識別子を用いてLUN番号を生成し、生成したLUN番号をホスト100に通知する。また、制御回路311は、例えば、生成したLUN番号を識別子と関連付けて管理テーブルに格納する。
制御回路311は、ホスト100からLUN番号が付与されたアクセス要求が与えられたとき、管理テーブルを検索し、管理テーブルにLUN番号に対応する識別子がある場合、対応する識別子を付与したアクセス要求を中継装置410に送信する。そして、中継装置410は、制御回路311から、識別子が付与されたアクセス要求が与えられたとき、与えられた識別子に対応する接続部にアクセス要求を転送する。以上により、ストレージシステム1では、ホスト100から記憶装置4にアクセス要求を通知する。
中継装置410は、例えば、後述するエクスパンダである。そして、中継装置410は、複数の記憶装置4と接続され、制御装置310と各記憶装置4との間の通信を中継する。
図2は、中継装置の一実施例を示す機能ブロック図である。
図2を参照して、中継装置2について説明する。
中継装置2は、例えば、制御部10と、第1記憶部20と、第2記憶部30と、送受信部40とを備える。中継装置2は、例えば、後述するエクスパンダである。
制御部10は、検出部11と、書込部12と、削除部13と、転送部14と、出力部15とを含む。第1記憶部20は、第1テーブル21を記憶する。第2記憶部30は、第2テーブル31を記憶する。また、送受信部40は、第1接続部41〜4nと、第2接続部51、52とを含む。以下の説明において、第1接続部41〜4nを特に区別しないときには、第1接続部4mと言う。また、第2接続部51、52を特に区別しないときには、第2接続部5mと言う。
検出部11は、第1接続部4mのリンクダウンを検出する。リンクダウンとは、例えば、接続部と接続部に接続された記憶装置4とが通信できない状態のことを言う。また、リンクアップとは、例えば、接続部と接続部に接続された記憶装置4とが通信できる状態のことを言う。以下の説明では、接続部と記憶装置4とがリンクダウンすることを、単に、接続部がリンクダウンする、または記憶装置4がリンクダウンするとも言う。さらに、接続部と記憶装置4とがリンクアップすることを、単に、接続部がリンクアップする、または記憶装置4がリンクアップするとも言う。
書込部12は、リンクダウンした第1接続部4mを識別する第1識別子と、リンクダウンした記憶装置4のアドレスとを関連付けて第2テーブルに書き込む。また、書込部12は、第2接続部5mがリンクアップしたとき、リンクアップした記憶装置4のアドレスが第2テーブル31に格納されているか否かを判定する。そして、書込部12は、リンクアップした記憶装置4のアドレスが第2テーブルに格納されているとき、そのアドレスに関連付けられた第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む。
上述した、第2テーブル31においてリンクアップした記憶装置4のアドレスに関連付けられた第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む処理について、さらに詳細に述べる。
書込部12は、リンクダウンした第1接続部4mを識別する第1識別子と、リンクダウンした記憶装置4のアドレスとを関連付けて第2テーブル31に書き込む。さらに、書込部12は、第2接続部5mがリンクアップしたとき、リンクアップした第2接続部5mを識別する第2識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書込む。また、書込部12は、リンクアップした記憶装置4のアドレスが第2テーブル31に格納されているか否かを判定する。書込部12は、リンクアップした記憶装置4のアドレスが第2テーブル31に格納されているとき、第1テーブル21から、リンクアップした記憶装置4のアドレスに関連付けられた第2識別子を抽出する。そして、書込部12は、抽出した第1テーブル21に格納された第2識別子を、第2テーブル31に格納されたリンクアップした記憶装置4のアドレスに関連付けられた第1識別子に書き換える。
以上により、書込部12は、第2テーブル31においてリンクアップした記憶装置4のアドレスに関連付けられた第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む。これにより、第1テーブル21には、リンクダウン前と同じ第1識別子が、同じ記憶装置4に関連付けられて格納される。したがって、上位の装置は、リンクダウンした記憶装置にリンクダウン前と同様にアクセスすることができる。
書込部12は、さらに、リンクダウンした第1接続部4mを識別する第1識別子と、リンクダウンした第1接続部4mがリンクダウンした順番を示すリンクダウン順とを関連付けて第2テーブル31に書き込む。そして、書込部12は、第2接続部5mがリンクアップしたとき、リンクアップした記憶装置4のアドレスが第2テーブル31に格納されているか否かを判定する。書込部12は、リンクアップした記憶装置4のアドレスが第2テーブルに格納されていないとき、第2テーブル31に格納されているリンクダウン順で指定される順番と関連付けられた第1識別子を取得する。そして、書込部12は、取得した第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む。
上述した、リンクダウン順で指定される順番と関連付けられた第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む処理について、さらに詳細に述べる。
書込部12は、リンクダウンした第1接続部4mを識別する第1識別子と、リンクダウンした第1接続部4mがリンクダウンした順番を示すリンクダウン順とを関連付けて第2テーブル31に書き込む。そして、書込部12は、第2接続部5mがリンクアップしたとき、リンクアップした記憶装置4のアドレスが第2テーブル31に格納されているか否かを判定する。書込部12は、リンクアップした記憶装置4のアドレスが第2テーブルに格納されていないとき、第1テーブル21からリンクアップした記憶装置4のアドレスに関連付けられた第2識別子を抽出する。そして、書込部12は、抽出した第1テーブルに格納された第2識別子を、第2テーブルにおいてリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える。リンクダウン順で指定される順番とは、例えば、リンクダウン順の中で最後にリンクダウンしたことを示す順番でも良い。また、リンクダウン順で指定される順番とは、例えば、リンクダウン順の中で最初にリンクダウンしたことを示す順番でも良い。
以上により、書込部12は、リンクダウン順で指定される順番と関連付けられた第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む。これにより、ユーザがリンクダウン順にしたがって、故障した記憶装置4と同等の特徴を持つ他の記憶装置4を第2接続部5mに接続すると、故障した記憶装置4の第1識別子が接続した他の記憶装置4に関連付けられる。したがって、上位の装置は、リンクダウン前と同様にストレージ装置200を運用することができる。
書込部12は、さらに、リンクダウンした第1接続部4mを識別する第1識別子と、リンクダウンした第1接続部4mに接続された記憶装置4の特徴を示す特徴情報とを関連付けて第2テーブル31に書き込む。また、書込部12は、第2接続部5mがリンクアップしたとき、リンクアップした記憶装置4のアドレスが第2テーブル31に記憶されているか否かを判定する。書込部12は、リンクアップした記憶装置4のアドレスが第2テーブル31に記憶されていないとき、第2テーブル31に記憶されている特徴情報の中から第2接続部5mに接続された記憶装置4の特徴情報に少なくとも一部が一致する特徴情報を抽出する。そして、書込部12は、第1テーブル21に格納したリンクアップした記憶装置4のアドレスに関連付けられた第2識別子を、抽出された特徴情報に関連付けられた第1識別子に書き換える。特徴情報とは、例えば、記憶装置4の型格、容量、回転数などの識別情報や性能情報を含む情報である。なお、特徴とは型格、容量、回転数などのパラメータのことである。
上述した、第1テーブル21に格納したリンクアップした記憶装置4のアドレスに関連付けられた第2識別子を、抽出された特徴情報に関連付けられた第1識別子に書き換える処理について、さらに詳細に述べる。以下の説明では、特徴情報が複数の特徴を含むものとして説明する。
書込部12は、記憶装置4が有する複数種類の特徴の中で、記憶装置4の変更によりストレージ装置200の運用に与える影響が大きい種類の特徴から順番に、第2接続部5mに接続された記憶装置4が有する特徴と一致する特徴を特徴情報の中から検索する。そして、書込部12は、第2テーブル31に格納された一つの種類の特徴で一致する特徴が一つのとき、第1テーブル21に格納したリンクアップした記憶装置のアドレスに関連付けられた第2識別子を、一致する特徴に関連付けられた第1識別子に書き換える。
影響が大きい種類の特徴から順番に検索するとは、例えば、特徴情報に型格、容量、および回転数が含まれるとき、記憶装置4の型格と一致する型格を検索し、記憶装置4の容量と一致する容量を検索し、記憶装置4の回転数と一致する回転数を検索する処理である。
記憶装置4の型格は、変更により違う番号になると、種類の違う記憶装置4が接続されたことを示すので、変更によりストレージ装置200の運用に与える影響が最も大きいと考えられる。また、記憶装置4の容量は、変更により少なくなると、変更前の記憶装置4に記憶されていたデータを記憶できないことがあるので、変更によりストレージ装置200の運用に与える影響が回転数よりも大きいと考えられる。記憶装置4の回転数は、変更により遅くなると、変更前の記憶装置4に比べて、データの書き込みや読み出しのスループットが低下する。ただし、記憶装置4の回転数は、変更により遅くなっても、変更前の記憶装置4に記憶されていたデータを記憶することはできるので、変更によりストレージ装置200の運用に与える影響が容量よりも小さいと考えられる。なお、変更によりストレージ装置200の運用に与える影響の大小関係は、ユーザにより適宜設定されても良い。
以上により、書込部12は、第1テーブル21に格納したリンクアップした記憶装置4のアドレスに関連付けられた第2識別子を、抽出された特徴情報に関連付けられた第1識別子に書き換える。これにより、ユーザが故障した記憶装置4と同等の特徴を持つ他の記憶装置4を第2接続部5mに接続すると、故障した記憶装置4の第1識別子が接続した他の記憶装置4に関連付けられる。したがって、上位の装置は、リンクダウン前と同様にストレージ装置200を運用することができる。
削除部13は、書込部12がリンクダウンした第1接続部4mを識別する第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込むまで待機する。そして、削除部13は、第1テーブル21への書込部12による書き込みが完了すると、リンクダウンした第1接続部4mを識別する第1識別子と、リンクダウンした記憶装置4のアドレスとを関連付けたレコードを第1テーブル21から削除する。
転送部14は、制御装置310から第1識別子が付与されたアクセス要求が与えられたとき、第1テーブル21を参照し、第1識別子に対応する接続部を介してデータを転送する。
すなわち、転送部14は、検出部11が第1接続部4mのリンクダウンを検出したとき、リンクダウンした記憶装置4のアドレスと、第2接続部5mがリンクアップしたとき、第2接続部5mに接続された記憶装置4のアドレスとが一致するか否かを判定する。そして、転送部14は、一致判定した2つのアドレスが一致するとき、制御装置310から第1接続部4mを識別する第1識別子が付与されたアクセス要求が与えられた場合、第2接続部5mを介してデータを転送する。
出力部15は、第2テーブル31に記憶されたリンクダウンした第1接続部4mを識別する第1識別子と、リンクダウンした第1接続部4mがリンクダウンした順番を示すリンクダウン順とを関連付けた情報を出力する。これにより、ユーザは、リンクダウン順を確認し、リンクダウン順にしたがって、第2接続部5mと記憶装置4とをリンクアップすることができる。
第1テーブル21は、第1接続部4mを識別する第1識別子、または第2接続部5mを識別する第2識別子と、記憶装置4のアドレスや特徴情報とを関連付けて記憶する。
第2テーブル31は、第1接続部4mを識別する第1識別子、または第2接続部5mを識別する第2識別子と、記憶装置4のアドレス、特徴情報、およびリンクダウン順とを関連付けて記憶する。
第1接続部4mは、例えば、中継装置2と記憶装置4との間でリンクダウンが発生する前に、記憶装置4が接続されている物理ポートである。
第2接続部5mは、例えば、中継装置2と記憶装置4との間でリンクダウンが発生する前に、記憶装置4が接続されていない物理ポートである。中継装置2は、第2接続部5mを2つだけではなく、1以上の任意の数の第2接続部5mを備えても良い。以下の説明では、第2接続部5mが2つであるものとして説明する。
図3は、ベースボードの一実施例を示すブロック図である。
図3を参照して、記憶装置4が搭載されるベースボードについて説明する。以下の説明では、ベースボードのことを、単にボードとも言う。
ボード3は、複数のスロット60と、第3接続部(第3ポート)71〜74とを備える。以下の説明において、第3接続部71〜74を特に区別しないときには、第3接続部70と言う。
スロット60は、第1コネクタ61と、第2コネクタ62とを点対称の位置に配置する。
第1コネクタ61には、中継装置2が備える第1接続部4m(第1ポート)と、電源6が接続される。
第2コネクタ62には、電源6が接続される。
第3接続部70は、第2接続部5m(第2ポート)と接続される。
図4、図5は、記憶装置の実装を説明する図である。
図4を参照して、ストレージ装置200の起動前に、記憶装置4をボード3に実装する処理について説明する。
記憶装置4は、ドングル5を介してボード3に接続される。
ドングル5は、第3コネクタ81と、第4コネクタ82と、第4接続部(第4ポート)83とを備える。
第3コネクタ81は、記憶装置4の図示しないコネクタと接続される。
第4コネクタ82は、ボード3上のスロット60に配置された第1コネクタおよび第2コネクタと接続される。
そして、ストレージ装置200の起動前において、記憶装置4は、それぞれドングル5を介して第1コネクタ61に接続される。
図5を参照して、記憶装置4がリンクダウンしたとき、ユーザが記憶装置4をボード3に実装する処理について説明する。
第1接続部4mと記憶装置4とがリンクダウンすると、ユーザは、第1コネクタ61から記憶装置4とドングル5とを取り外し、記憶装置4を180度回転させて記憶装置4とドングル5とを第2コネクタ62に接続する。ボード3では、第1コネクタ61と第2コネクタ62とが点対象の位置に配置されているので、リンクダウンした記憶装置4を、リンクダウン前に接続されていたスロット60に再度実装することができる。
そして、ユーザは、通信ケーブル91で第4接続部83と第3接続部70とを接続する。これにより、例えば、記憶装置4が記憶装置4Eであるとき、図6に示すように、記憶装置4Eは、第4接続部83と第3接続部74とを介して第2接続部52に接続されてリンクアップする。
また、記憶装置4がリンクダウンしたとき、ユーザが他の記憶装置4をボード3に実装する処理について説明する。
第1接続部4mと記憶装置4とがリンクダウンすると、ユーザは、他の記憶装置4とドングル5とを第2コネクタ62に接続する。そして、ユーザは、通信ケーブル91で第4接続部83と第3接続部74とを接続する。これにより、例えば、他の記憶装置4が記憶装置4Eであるとき、図6に示すように、記憶装置4Eは、第4接続部83と第3接続部74とを介して第2接続部52に接続されてリンクアップする。
(実施形態1)
図7〜図10を参照して、実施形態1の中継装置2の概要を説明する。以下の説明において、第1テーブル21と第2テーブル31とに格納されている0〜61は、第1識別子であるものとする。そして、第1テーブル21と第2テーブル31とに格納されている0〜61は、それぞれ第1接続部41〜4n(n=61)を識別する。また、62、63は、第2識別子であるものとする。そして、第1テーブル21と第2テーブル31とに格納されている62、63は、それぞれ第2接続部51、52を識別する。
中継装置2は、電源6がオン状態となり、ストレージ装置200が起動して、複数の第1接続部4mと複数の記憶装置4とがリンクアップすると、各記憶装置4から記憶装置4のアドレスや特徴情報を取得する。そして、中継装置2は、図7に示すように、取得したアドレスと特徴情報とを、各記憶装置4が接続された第1接続部4mを識別する第1識別子に関連付けて第1テーブル21に格納する。さらに、中継装置2は、図7に示すように、第1テーブル21に第2接続部5mを識別する第2識別子を格納する。なお、中継装置2による記憶装置4のアドレスや特徴情報の取得は、例えば、記憶装置4がリンクアップしたとき、記憶装置4が中継装置2に通知するIDENTIFYフレームを受信することにより行なわれても良い。
また、中継装置2は、ストレージ装置200が起動すると、図8に示すように、第2テーブル31に第1接続部4mの第1識別子と、第2接続部5mの第2識別子とを格納する。
中継装置2は、第1コネクタ61に故障が発生すると、第1接続部4mと記憶装置4とのリンクダウンを検出する。中継装置2は、例えば、第1識別子1で識別される第1接続部42のリンクダウンを検出すると、図9に示すように、第1テーブル21から第1識別子1に関連付けられたアドレスと特長情報とを削除する。
また、中継装置2は、例えば、第1接続部42がリンクダウンすると、図10に示すように、リンクダウンした第1接続部42の第1識別子と、リンクダウンした記憶装置4のアドレスと、リンクダウン順とを関連付けて第2テーブル31に格納する。リンクダウン順は、例えば、最後にリンクダウンした第1接続部4mが1となり、最後から2番目にリンクダウンした第1接続部4mが2となり、最後から3番目にリンクダウンした第1接続部4mが3となるように更新される。
そして、中継装置2は、第2接続部5mがリンクアップしたとき、接続された記憶装置4のアドレスを第2テーブル31から検索する。中継装置2は、接続された記憶装置4のアドレスが第2テーブル31にあるとき、第1テーブル21において、そのアドレスに関連付けられた第1識別子に第2接続部5mの第2識別子を書き換える。中継装置2は、接続された記憶装置4のアドレスが第2テーブル31にないとき、第1テーブル21において、リンクダウン順1に関連付けられた第1識別子に第2接続部5mの第2識別子を書き換える。
図11〜図18を参照して、第1接続部42がリンクダウンしたとき、第1接続部4mの第1コネクタ61に接続された記憶装置4を、第2コネクタ62に接続し、第2接続部52をリンクアップしたときに、中継装置2が実行する処理について説明する。
中継装置2は、例えば、図11に示すように、ユーザにより第1接続部41が記憶装置4A、第1接続部42が記憶装置4B、および第1接続部43が記憶装置4Cに接続される。そして、電源6がオン状態となり、ストレージ装置200が起動すると、中継装置2は、記憶装置4から記憶装置4のアドレスと特徴情報とを取得する。中継装置2は、図12(a)に示すように、取得した記憶装置4のアドレスと、特長情報と、第1識別子とを関連付けて第1テーブル21に格納する。さらに、中継装置2は、図12(b)に示すように、第2テーブル31に第1接続部4mの第1識別子と、第2接続部5mの第2識別子とを格納する。なお、図12(a)において、特徴情報の表記を書略しているが、第1テーブル21には、複数の特徴を含む特長情報が記憶されているものとする。以下の説明における第1テーブル21においても、同様であるものとする。
中継装置2は、図13に示すように、第1接続部42と記憶装置4Bとがリンクダウンすると、図14(a)に示すように、第1テーブル21の第1接続部42を識別する第1識別子1に関連付けられたアドレスと特徴情報とを削除する。また、中継装置2は、図14(b)に示すように、第2テーブル31に第1接続部42の第1識別子1と、リンクダウンした記憶装置4BのアドレスBと、リンクダウン順1とを関連付けて第2テーブル31に格納する。
中継装置2において、図15に示すように、ユーザにより記憶装置4Bが第2コネクタ62に接続され、第2接続部52が第3接続部72と通信ケーブル91とを介して記憶装置4Bに接続さると、第2接続部52と記憶装置4Bとはリンクアップする。すると、中継装置2は、図16に示すように、第1テーブル21の第2接続部52を識別する第2識別子63に、リンクアップした記憶装置4BのアドレスBを関連付けて格納する。
そして、中継装置2は、図14(b)の第2テーブル31に、リンクアップした記憶装置4BのアドレスBがあるか否かを検索する。
中継装置2は、図14(b)の第2テーブル31からリンクアップした記憶装置4BのアドレスBを抽出すると、図17(a)に示すように、リンクダウンした記憶装置4Bの第1識別子1に対応するレコードを削除する。
さらに、中継装置2は、図17(a)に示すように、第1テーブル21において、リンクアップした記憶装置4BのアドレスBに関連付けられた第2識別子63を、図14(b)で抽出したアドレスBに関連付けられた第1識別子1に変更する。
また、中継装置2は、図17(b)に示すように、第2テーブル31の第1識別子1に対応するレコードを削除する。さらに、中継装置2は、図17(b)に示すように、第2テーブル31の第2識別子63を、図14(b)で抽出したアドレスBに関連付けられた第1識別子1に変更する。
以上により、中継装置2において、第2接続部52は、第1識別子1で識別されるようになる。そして、リンクアップした記憶装置4Bは、図18に示すように、第1識別子1で識別される接続部に接続されることになる。したがって、上位の装置は、リンクダウン前と同様に記憶装置4Bにアクセスすることができる。
図19〜図26を参照して、第1接続部42と記憶装置4Bがリンクダウンしたとき、他の記憶装置4αを、第2コネクタ62に接続し、第2接続部51をリンクアップするときの中継装置2の処理について説明する。また、第1接続部43と記憶装置4Cがリンクダウンしたとき、他の記憶装置4βを、第2コネクタ62に接続し、第2接続部52をリンクアップするときの中継装置2の処理について説明する。以下の説明では、第1接続部42がリンクダウンし、その後に第1接続部43がリンクダウンしたものとして説明する。
中継装置2は、図19に示すように、第1コネクタ61の故障などにより、第1接続部42と記憶装置4B、および第1接続部43と記憶装置4Cとがリンクダウンする。すると、中継装置2は、図20(a)に示すように、第1テーブル21の第1接続部42を識別する第1識別子1と、第1接続部43を識別する第1識別子2とに関連付けられたアドレスと特徴情報とを削除する。
また、中継装置2は、図20(b)に示すように、第2テーブル31に第1接続部42の第1識別子1と、リンクダウンした記憶装置4BのアドレスBと、リンクダウン順とを関連付けて第2テーブル31に格納する。さらに、中継装置2は、図20(b)に示すように、第2テーブル31に第1接続部42の第1識別子2と、リンクダウンした記憶装置4CのアドレスCと、リンクダウン順とを関連付けて第2テーブル31に格納する。ここで、リンクダウン順は、第1接続部42がリンクダウンし、その後に第1接続部43がリンクダウンしたため、先にリンクダウンした第1接続部42を識別する第1識別子1に関連付けられたリンクダウン順が2となっている。
中継装置2は、図21に示すように、ユーザにより記憶装置4βが第2コネクタ62に接続され、第2接続部52が第3接続部72と通信ケーブル91とを介して記憶装置4βに接続されると、第2接続部52と記憶装置4βとはリンクアップする。すると、中継装置2は、図22に示すように、第1テーブル21の第2接続部52を識別する第2識別子63に、リンクアップした記憶装置4βのアドレスβを関連付けて格納する。
そして、中継装置2は、図20(b)の第2テーブル31に、リンクアップした記憶装置4βのアドレスβがあるか否かを検索する。
中継装置2は、図20(b)の第2テーブル31にリンクアップした記憶装置4のアドレスβがないと判定する。そして、中継装置2は、図23(a)に示すように、第1テーブル21の第2識別子63を、図20(b)の第2テーブル31のリンクダウン順1に関連付けられた第1識別子2に置き換える。また、中継装置2は、図23(a)に示すように、第1テーブル21からアドレスと特徴情報とを削除した第1識別子2に対応するレコードを削除する。
さらに、中継装置2は、図23(b)に示すように、第2テーブル31の第2識別子63を、図20(b)の第2テーブル31のリンクダウン順1に関連付けられた第1識別子2に置き換える。また、中継装置2は、図23(b)に示すように、リンクダウン順1に関連付けられたレコードを削除する。そして、中継装置2は、図23(b)に示すように、第1識別子1に関連付けられたリンクダウン順を1に変更する。
中継装置2は、図24に示すように、ユーザにより記憶装置4αが第2コネクタ62に接続され、第2接続部51が第3接続部71と通信ケーブル92とを介して記憶装置4αに接続されると、第2接続部51と記憶装置4αとはリンクアップする。すると、中継装置2は、図25に示すように、第1テーブル21の第2接続部51を識別する第2識別子62に、リンクアップした記憶装置4αのアドレスαを関連付けて格納する。
そして、中継装置2は、図23(b)の第2テーブル31に、リンクアップした記憶装置4αのアドレスαがあるか否かを検索する。
中継装置2は、図23(b)の第2テーブル31にリンクアップした記憶装置4のアドレスαがないと判定する。そして、中継装置2は、図26(a)に示すように、第1テーブル21の第2識別子62を、図23(b)の第2テーブル31のリンクダウン順1に関連付けられた第1識別子1に置き換える。また、中継装置2は、図26(a)に示すように、アドレスと特徴情報とを削除した第1識別子1に対応するレコードを削除する。
さらに、中継装置2は、図26(b)に示すように、第2テーブル31の第2識別子62を、図23(b)の第2テーブル31のリンクダウン順1に関連付けられた第1識別子1に置き換える。そして、中継装置2は、図26(b)に示すように、リンクダウン順1に関連付けられたレコードを削除する。
以上により、書込部12は、リンクダウン順で指定される順番と関連付けられた第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む。これにより、ユーザがリンクダウン順にしたがって、故障した記憶装置4と同等の特徴を持つ他の記憶装置4を第2接続部5mに接続したとき、故障した記憶装置4の第1識別子が接続した他の記憶装置4に関連付けられる。したがって、上位の装置は、リンクダウン前と同様にストレージ装置200を運用することができる。
(実施形態2)
ユーザが、リンクダウン順にしたがって記憶装置4を接続するとき、記憶装置4を接続する順番を間違えた場合、各記憶装置4の識別子が互い違いになる。このような、ユーザの操作に起因する問題を回避するため、実施形態2の中継装置2では、特徴情報を格納した第2テーブル31を用いる。以下に、特徴情報を格納した第2テーブル31を用いた中継処理について説明する。
中継装置2は、第1接続部4mがリンクダウンしたとき、リンクダウンした記憶装置4のアドレスと、特徴情報とを取得する。そして、中継装置2は、図27に示すように、記憶装置4の変更によりストレージ装置200の運用に与える影響が大きい種類の特徴から順番に並べて、第2テーブル31に取得した特徴情報を格納する。
中継装置2は、記憶装置4がリンクアップしたとき、記憶装置4のアドレスと同じアドレスが第2テーブル31にない場合、ストレージ装置200の運用に与える影響が大きい特徴から順に、第2テーブル31に格納されている特徴を記憶装置4の特徴と比較する。中継装置2は、第2テーブル31から記憶装置4の特徴と一致する特徴が抽出されると、第1テーブル21において、リンクアップした中継装置2のアドレスに関連付けられた第2識別子を、抽出された特徴に関連付けられた第1識別子に置き換える。
図28〜図33を参照して、ユーザが記憶装置4の接続順を間違えたときに、中継装置2で実行される処理を説明する。以下の説明では、第1接続部42がリンクダウンし、その後に第1接続部43がリンクダウンしたものとする。なお、リンクダウン順にしたがった記憶装置4の接続は、図19〜図26を参照して説明した手順であるものとする。
中継装置2は、図28に示すように、ユーザにより記憶装置4αが第2コネクタ62に接続され、第2接続部52が第3接続部72と通信ケーブル91とを介して記憶装置4αに接続されると、第2接続部52と記憶装置4αとはリンクアップする。すると、中継装置2は、図29(a)に示すように、第1テーブル21の第2接続部52を識別する第2識別子63に、リンクアップした記憶装置4αのアドレスαを関連付けて格納する。
そして、中継装置2は、リンクダウンした記憶装置4の識別子と、アドレスと、リンクダウン順とが関連付けて格納された図29(b)の第2テーブル31に、リンクアップした記憶装置4のアドレスαがあるか否かを検索する。
中継装置2は、図29(b)の第2テーブル31にリンクアップした記憶装置4のアドレスαがないと判定する。そして、中継装置2は、図30(a)に示すように、第1テーブル21の第2識別子63を、図29(b)の第2テーブル31のリンクダウン順1に関連付けられた第1識別子2に置き換える。また、中継装置2は、図30(a)に示すように、アドレスと特徴情報とを削除した第1識別子2に対応するレコードを削除する。
さらに、中継装置2は、図30(b)に示すように、第2テーブル31の第2識別子63を、図30(b)の第2テーブル31のリンクダウン順1に関連付けられた第1識別子2に置き換える。そして、中継装置2は、図30(b)に示すように、リンクダウン順1に関連付けられたレコードを削除する。そして、中継装置2は、図30(b)に示すように、第1識別子1に関連付けられたリンクダウン順を1に変更する。
次に、中継装置2は、図31に示すように、ユーザにより記憶装置4βが第2コネクタ62に接続され、第2接続部51が第3接続部71と通信ケーブル92とを介して記憶装置4βに接続されると、第2接続部51と記憶装置4βとはリンクアップする。すると、中継装置2は、図32に示すように、第1テーブル21の第2接続部51を識別する第2識別子62に、リンクアップした記憶装置4βのアドレスβを関連付けて格納する。
そして、中継装置2は、図30(b)の第2テーブル31に、リンクアップした記憶装置4のアドレスβがあるか否かを検索する。
中継装置2は、図30(b)の第2テーブル31にリンクアップした記憶装置4のアドレスβがないと判定する。そして、中継装置2は、図33(a)に示すように、第1テーブル21の第2識別子62を、図30(b)の第2テーブル31のリンクダウン順1に関連付けられた第1識別子1に置き換える。また、中継装置2は、図33(a)に示すように、アドレスと特徴情報とを削除した第1識別子1に対応するレコードを削除する。
さらに、中継装置2は、図33(b)に示すように、第2テーブル31の第2識別子62を、図30(b)の第2テーブル31のリンクダウン順1に関連付けられた第1識別子1に置き換える。そして、中継装置2は、図33(b)に示すように、リンクダウン順1に関連付けられたレコードを削除する。
以上のように、ユーザの手順ミスにより、リンクダウン順に記憶装置4α、記憶装置4βがボード3に接続されないとき、記憶装置4の識別子がテレコになってしまい、上位の装置は、リンクダウン前と同様にストレージ装置200を運用することができなくなる。
このような問題を解決するために、特徴情報を格納した第2テーブル31を用いた中継処理について説明する。
図7、図19、図28、図34〜図38を参照して、第2テーブル31に特徴情報を格納したときの中継装置2の処理を説明する。以下の説明では、第1接続部42がリンクダウンし、その後に第1接続部43がリンクダウンしたものとする。
中継装置2は、図19に示すように、第1接続部42がリンクダウンすると、図7に示す第1テーブル21から記憶装置4BのアドレスBおよび特徴情報を取得する。そして、中継装置2は、図34に示すように、取得したアドレスおよび特徴情報と、リンクダウン順とを、第1接続部42を識別する第1識別子1に関連付けて第2テーブルに格納する。また、中継装置2は、図36に示すように、第1テーブル21から第1識別子1に関連付けられたアドレスと特長情報とを削除する。
さらに、中継装置2は、図19に示すように、第1接続部43がリンクダウンすると、第1テーブル21から記憶装置4CのアドレスCおよび特徴情報とを取得する。そして、中継装置2は、図35に示すように、取得したアドレスおよび特徴情報と、リンクダウン順とを、第1接続部43を識別する第1識別子2に関連付けて第2テーブルに格納する。そして、中継装置2は、図36に示すように、第1テーブル21から第1識別子2に関連付けられたアドレスと特長情報とを削除する。
中継装置2は、図28に示すように、ユーザにより記憶装置4αが第2コネクタ62に接続され、第2接続部52が第3接続部72と通信ケーブル91とを介して記憶装置4αに接続さると、第2接続部52と記憶装置4αとはリンクアップする。
すると、中継装置2は、記憶装置4αのアドレスαおよび特長情報を取得し、図36に示すように、第1テーブル21の第2接続部52を識別する第2識別子63に、取得したアドレスαおよび特長情報を関連付けて格納する。
そして、中継装置2は、図35の第2テーブル31に、リンクアップした記憶装置4αのアドレスαがあるか否かを検索する。
中継装置2は、図35の第2テーブル31からリンクアップした記憶装置4αのアドレスαが抽出されないので、図35からリンクアップした記憶装置4αの特徴と一致する特徴を検索する。
まず、中継装置2は、型格の運用に与える影響が最も大きいので、記憶装置4αの型格と一致する型格を、図35の第2テーブル31から検索する。中継装置2は、記憶装置4αの型格aaaaが第2テーブル31から抽出されないので、図35の第2テーブル31から、容量の運用に与える影響が次に大きいので、記憶装置4αの容量と一致する容量を検索する。この結果、中継装置2は、記憶装置4αの容量600GBと一致する容量600GBを第2テーブル31から抽出する。そして、中継装置2は、図37に示すように、第1テーブル21の第2識別子63を、第2テーブル31の容量600GBに関連付けられた第1識別子1に書き換える。また、中継装置2は、図37に示すように、第1テーブル21からアドレスと特徴情報とを削除した第1識別子1に対応するレコードを削除する。
そして、中継装置2は、図38に示すように、第2テーブル31の第1識別子1に関連付けられたレコードを削除する。さらに、中継装置2は、図38に示すように、第2テーブル31の第2識別子63を第1識別子1に書き換える。中継装置2は、同様の処理を繰り返すことにより、リンクアップした記憶装置4と、第1識別子とを関連付ける。
以上により、中継装置2は、記憶装置4の特徴に基づいて自動的に第1識別子をリンクアップした記憶装置4に関連付けるので、ユーザが記憶装置4を接続する順番を間違えることにより、各記憶装置4の識別子がテレコになると言う問題を回避することができる。
図39〜図43は、中継装置の処理を示すフローチャートである。
図39〜図43を参照して、中継装置2の処理を説明する。以下の説明において、特徴情報は、型格および容量であるものとする。また、型格は、容量よりも、運用に与える影響が大きいものとする。
図39を参照して説明する。
電源6がオン状態となり、ストレージ装置200が起動すると(S101)、中継装置2は、接続された各記憶装置4からアドレスと特徴情報とを取得する。そして、中継装置2は、中継装置2が備える第1接続部4mの第1識別子と、接続された記憶装置4のアドレスと、接続された記憶装置4の特徴情報とを、関連付けた第1テーブル21を生成する。また、中継装置2は、第1テーブル21に第2接続部5mの識別子を格納する(S102)。
さらに、中継装置2は、中継装置2が備える第1接続部4mと第2接続部5mとの識別子を格納した第2テーブル31を生成する(S103)。
そして、中継装置2は、ホスト100と記憶装置4との間でデータの中継処理を開始する(S104)。中継装置2は、例えば、制御装置330から第1識別子が付与されたアクセス要求が与えられたとき、第1テーブル21を参照し、第1識別子に対応する接続部を介してデータを転送する。
中継装置2は、第1接続部4mがリンクダウンしたか否かを判定する(S105)。中継部は、第1接続部4mがリンクダウンしていないとき(S105にてNo)、ストレージ装置200に供給される電源6がオフ状態となるまで、S105の処理を繰り返し実行する(S106にてNo)。
中継装置2は、第1接続部4mがリンクダウンしていないとき(S105にてNo)、ストレージ装置200に供給される電源6がオフ状態となると(S106にてYes)、中継処理を終了する。なお、中継装置2は、S106に限らず、電源6がオフ状態となったとき、他の処理の途中に中継処理を終了しても良い。
S105において、中継装置2は、第1接続部4mがリンクダウンしたと判定すると(S105にてYes)、第1テーブル21上のリンクダウンした第1接続部4mに対応するレコードのアドレスと特徴情報とを削除する(S107)。
中継装置2は、第2テーブル31上のリンクダウンした第1接続部4mに対応するレコードを更新する(S108)。中継装置2は、例えば、リンクダウンした第1接続部4mに接続されていた記憶装置4のアドレスと特徴情報とを、第2テーブル31に記憶する。そして、中継装置2は、S201の処理を実行する。
図40を参照して説明する。
中継装置2は、さらに、他の第1接続部4mがリンクダウンしたか否かを判定する(S201)。中継装置2は、第1接続部4mがリンクダウンしていないとき(S201にてNo)、第2接続部5mがリンクアップしたか否かを判定する(S202)。
中継部は、第2接続部5mがリンクアップしていないとき(S202にてNo)、ストレージ装置200に供給される電源6がオフ状態でない場合(S203にてNo)、S201の処理を実行する。
中継部は、第2接続部5mがリンクアップしていないとき(S202にてNo)、ストレージ装置200に供給される電源6がオフ状態となると(S203にてYes)、処理を終了する。なお、中継装置2は、S203に限らず、電源6がオフ状態となったとき、他の処理の途中に中継処理を終了しても良い。
S201において、中継装置2は、第1接続部4mがリンクダウンすると(S201にてYes)、S107の処理を実行する。
S202において、中継装置2は、第2接続部5mがリンクアップしたとき(S202)、第1テーブル21上のリンクアップした第2接続部5mに対応するレコードを更新する(S204)。そして、中継装置2は、S301の処理を実行する。中継装置2は、例えば、リンクアップした第2接続部5mに接続されていた記憶装置4のアドレスと特徴情報とを、第1テーブル21のリンクアップした第2接続部5mの第2識別子に関連付けて格納する。
図41を参照して説明する。
中継装置2は、リンクアップした記憶装置4のアドレスと一致するアドレスを第2テーブル31から検索する(S301)。そして、中継装置2は、リンクアップした記憶装置4のアドレスと一致するアドレスが第2テーブル31にあるとき(S302にてYes)、第2テーブル31から一致したアドレスに関連付けられている第1識別子を抽出する(S303)。
そして、中継装置2は、第1テーブル21上の第1識別子に関連するレコードを削除する(S304)。
さらに、中継装置2は、第1テーブル21上のリンクアップした第2接続部5mに対応する第2識別子を、抽出した第1識別子に書き換える(S305)。そして、中継装置2は、S401の処理を実行する。
図42を参照して説明する。
中継装置2は、第2テーブル31上のリンクアップした第2接続部5mに対応する第2識別子を抽出した第1識別子に書き換える(S401)。
中継装置2は、第2テーブル31上の第1識別子を抽出したレコードを削除する(S402)。
中継装置2は、第2テーブル31の他のレコードに、リンクダウンした第1接続部4mの情報が格納されているか否かを判定する(S403)。
中継装置2は、第2テーブル31の他のレコードに、リンクダウンした第1接続部4mの情報が格納されているとき(S403にてYes)、S201の処理を実行する。
中継装置2は、第2テーブル31の他のレコードに、リンクダウンした第1接続部4mの情報が格納されていないとき(S403にてNo)、S104の処理を実行する。
図41を参照して説明する。
S302において、中継装置2は、リンクアップした記憶装置4のアドレスと一致するアドレスが第2テーブル31にないとき(S302にてNo)、リンクアップした記憶装置4のアドレス以外の特徴と一致する特徴を第2テーブル31から検索する(S306)。
そして、中継装置2は、リンクアップした記憶装置4の型格と一致する型格が第2テーブル31にあるとき(S307にてYes)、第2テーブル31から一致した型格に関連付けられている第1識別子を抽出する(S308)。そして、中継装置2は、S304の処理を実行する。
中継装置2は、リンクアップした記憶装置4の型格と一致する型格が第2テーブル31にないとき(S307にてNo)、S501の処理を実行する。
図43を参照して説明する。
そして、中継装置2は、リンクアップした記憶装置4の容量と一致する容量が第2テーブル31にあるとき(S501にてYes)、第2テーブル31から一致した容量に関連付けられている第1識別子を抽出する(S502)。そして、中継装置2は、S304の処理を実行する。
中継装置2は、リンクアップした記憶装置4の容量と一致する容量が第2テーブル31にないとき(S501にてNo)、エラーモードが設定されているか否かを判定する(S503)。なお、エラーモードとは、例えば、リンクアップした記憶装置4のアドレスや特徴情報と一致する情報が第2テーブル31にないとき、ユーザに通知するためのモードであり、適宜ユーザにより適用の有無を設定されるモードである。
中継装置2は、エラーモードが設定されているとき(S503にてYes)、ユーザに通知する(S504)。そして、中継装置2は、中継処理を終了する。
また、中継装置2は、エラーモードが設定されていないとき(S503にてNo)、第2テーブル31からリンクダウン順1に対応する第1識別子を抽出する(S505)。そして、中継装置2は、S304の処理を実行する。
図44は、エクスパンダの一実施例を示すブロック図である。
エクスパンダ500は、制御回路501と、記憶装置502と、クロスバー503と、物理ポート601〜60nとを備える。そして、制御回路501と、記憶装置502と、クロスバー503とは、バス504を介して接続されている。
制御回路501は、エクスパンダ500全体の制御をするコンピュータ(プロセッサ)である。そして、制御回路501は、例えば、CPU、マルチコアCPU、FPGAおよびPLDなどである。制御回路501は、例えば、図2において、制御部10として機能する。なお、第1記憶部20に記憶される第1テーブル21と、第2記憶部30に記憶される第2テーブル31とは、例えば、CPU、FPGA、およびPLDのキャッシュに記憶されても良い。
記憶装置502は、各種データを記憶する。そして、記憶装置502は、例えば、ROMおよびRAMなどの半導体メモリなどで構成される。記憶装置502は、例えば、図2において、第1記憶部20や第2記憶部30として機能する。そして、記憶装置502は、例えば、図2に示す、第1テーブル21と、第2テーブル31とを記憶しても良い。
また、ROMは、ブートプログラムなどのプログラム、OS、アプリケーションプログラム、ファームウェアなどのプログラム、および各種データを記憶している。RAMは、制御回路501のワークエリアとして使用される。
記憶装置502は、例えば、制御回路501を、制御部10として機能させる中継プログラムを記憶する。
中継処理をするとき、中継装置2は、例えば、記憶装置502に記憶された中継プログラムをRAMに読み出す。そして、RAMに読み出された中継プログラムを制御回路501で実行することにより、中継装置2は、中継処理を実行する。
クロスバー503は、制御回路501に制御され、データの転送に用いる物理ポート601〜60nを切替える。
物理ポート601〜60nは、図2において、送受信部40として機能する。
以上のように、実施形態の中継装置2は、第1接続部4mのリンクダウンを検出したとき、リンクダウンした記憶装置4のアドレスと、第2接続部5mがリンクアップしたとき、第2接続部5mに接続された記憶装置4のアドレスとが一致するか否かを判定する。そして、中継装置2は、一致判定した2つのアドレスが一致するとき、制御装置310から第1接続部4mを識別する第1識別子が付与されたアクセス要求が与えられた場合、第2接続部5mを介してデータを転送する。したがって、上位の装置は、リンクダウンした記憶装置にリンクダウン前と同様にアクセスすることができる。
実施形態の中継装置2は、リンクダウンした第1接続部4mを識別する第1識別子と、リンクダウンした記憶装置4のアドレスとを関連付けて第2テーブル31に書き込む。そして、中継装置2は、第2テーブル31においてリンクアップした記憶装置4のアドレスに関連付けられた第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む。これにより、第1テーブル21には、リンクダウン前と同じ第1識別子が、同じ記憶装置4に関連付けられて格納される。したがって、上位の装置は、リンクダウンした記憶装置にリンクダウン前と同様にアクセスすることができる。
実施形態の中継装置2は、リンクダウン順で指定される順番と関連付けられた第1識別子と、リンクアップした記憶装置4のアドレスとを関連付けて第1テーブル21に書き込む。これにより、ユーザがリンクダウン順にしたがって、故障した記憶装置4と同等の特徴を持つ他の記憶装置4を第2接続部5mに接続すると、故障した記憶装置4の第1識別子が接続した他の記憶装置4に関連付けられる。したがって、上位の装置は、リンクダウン前と同様にストレージ装置200を運用することができる。
実施形態の中継装置2は、第1テーブル21に格納したリンクアップした記憶装置4のアドレスに関連付けられた第2識別子を、リンクアップした記憶装置4の特徴情報に関連付けられた第1識別子に書き換える。これにより、ユーザが故障した記憶装置4と同等の特徴を持つ他の記憶装置4を第2接続部5mに接続すると、故障した記憶装置4の第1識別子が接続した他の記憶装置4に関連付けられる。したがって、上位の装置は、リンクダウン前と同様にストレージ装置200を運用することができる。
なお、本実施形態は、以上に述べた実施形態に限定されるものではなく、本実施形態の要旨を逸脱しない範囲内で種々の構成または実施形態を取ることができる。
以上記載した各実施例を含む実施形態に関し、さらに以下の付記を開示する。なお、本発明は、以下の付記に限定されるものではない。
(付記1)
ストレージ装置内で制御装置と記憶装置との間に配置される中継装置であって、
記憶装置と接続される第1接続部と、
第2接続部と、
前記第1接続部のリンクダウンを検出する検出部と、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記第1接続部に接続されていた記憶装置のアドレスと、前記第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
を備えることを特徴とする中継装置。
(付記2)
前記中継装置は、さらに、
前記第1接続部を識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
第2記憶部と、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
前記書込部が前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
を備え、
前記転送部は、
前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送する
ことを特徴とする付記1に記載の中継装置。
(付記3)
前記書込部は、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込み、
前記削除部は、
前記書込部が前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する
ことを特徴とする付記2に記載の中継装置。
(付記4)
前記書込部は、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換える
ことを特徴とする付記2または3に記載の中継装置。
(付記5)
前記書込部は、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える
ことを特徴とする付記4に記載の中継装置。
(付記6)
前記書込部は、
前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順の中で最後にリンクダウンしたことを示す順番と関連付けられた第1識別子に変更する
ことを特徴とする付記5に記載の中継装置。
(付記7)
前記書込部は、
前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順の中で最初にリンクダウンしたことを示す順番と関連付けられた第1識別子に書き換える
ことを特徴とする付記5に記載の中継装置。
(付記8)
前記書込部は、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置の特徴を示す特徴情報とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されている特徴情報の中から前記第2接続部に接続された記憶装置の特徴情報に少なくとも一部が一致する特徴情報を抽出し、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記抽出された特徴情報に関連付けられた第1識別子に書き換える
ことを特徴とする付記4に記載の中継装置。
(付記9)
前記特徴情報は、
記憶装置が有する複数種類の特徴を含み、
前記書込部は、
前記記憶装置が有する複数種類の特徴の中で、記憶装置の変更によりストレージ装置の運用に与える影響が大きい種類の特徴から順番に、前記第2接続部に接続された記憶装置が有する特徴と一致する特徴を前記第2記憶部に記憶されている特徴情報の中から検索し、一つの種類の特徴で一致する特徴が一つのとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記一致する特徴に関連付けられた第1識別子に書き換える
ことを特徴とする付記8に記載の中継装置。
(付記10)
前記中継装置は、さらに、
前記第2記憶部に記憶された前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を出力する出力部
を備えることを特徴とする付記3〜5のいずれか一つに記載の中継装置。
(付記11)
記憶装置を配置するボードと、制御装置と前記ボードとの間に設置される中継装置とを備えるストレージ装置であって、
前記ボードは、
前記中継装置が備える第1ポートが接続された第1コネクタと、第2コネクタとを点対称の位置に配置した複数のスロット
を備え、
前記中継装置は、
前記第1コネクタと接続された第1ポートと、
第2ポートと、
前記第1コネクタに接続された第1ポートのリンクダウンを検出する検出部と、
前記検出部が前記第1ポートのリンクダウンを検出したとき、前記リンクダウンした第1ポートに接続されていた記憶装置のアドレスと、前記第2コネクタに記憶装置が接続され、かつ前記記憶装置が前記第2ポートと接続され、前記第2ポートがリンクアップしたとき、前記第2ポートに接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
を備える
ことを特徴とするストレージ装置。
(付記12)
前記ストレージ装置は、さらに、前記記憶装置と前記ボードとの間に接続されるドングルを備え、
前記ボードは、さらに、
前記第2ポートと接続された第3ポート
を備え、
前記ドングルは、
前記記憶装置と接続される第3コネクタと、
前記ボードの第1コネクタおよび第2コネクタと接続される第4コネクタと、
前記第3ポートと接続される第4ポートと、
を備え、
前記記憶装置は、
リンクアップするとき、前記ドングルが備える第3コネクタと第4コネクタとを介して前記ボードが備える第2コネクタに接続され、かつ前記ボードが備える第3ポートと前記ドングルが備える第4ポートとを介して前記中継装置が備える第2ポートに接続される
ことを特徴とする付記11に記載のストレージ装置。
(付記13)
ストレージ装置内で制御装置と記憶装置との間に配置される中継装置のコンピュータによって実行される中継方法であって、
前記コンピュータは、
前記中継装置が備える前記記憶装置と接続された第1接続部のリンクダウンを検出し、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記リンクダウンした第1接続部に接続されていた記憶装置のアドレスと、前記中継装置が備える第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する
ことを特徴とする中継方法。
(付記14)
ストレージ装置内で制御装置と記憶装置との間に配置される中継装置の制御をするコンピュータに実行させる中継プログラムであって、
前記中継装置が備える前記記憶装置と接続された第1接続部のリンクダウンを検出し、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記リンクダウンした第1接続部に接続されていた記憶装置のアドレスと、前記中継装置が備える第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する
処理をコンピュータに実行させる中継プログラム。
1 ストレージシステム
2 中継装置
3 ボード
4 記憶装置
5 ドングル
6 電源
10 制御部
11 検出部
12 書込部
13 削除部
14 転送部
15 出力部
20 第1記憶部
30 第2記憶部
40 送受信部
60 スロット
91、92 通信ケーブル
100 ホスト
200 ストレージ装置
500 エクスパンダ
501 制御回路
502 記憶装置
503 クロスバー
504 バス
601〜60n 物理ポート

Claims (9)

  1. ストレージ装置内で制御装置と記憶装置との間に配置される中継装置であって、
    記憶装置と接続される第1接続部と、
    第2接続部と、
    前記第1接続部のリンクダウンを検出する検出部と、
    前記検出部が前記第1接続部のリンクダウンを検出したとき、前記第1接続部に接続されていた記憶装置のアドレスと、前記第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
    前記第1接続部を識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
    第2記憶部と、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
    前記書込部が前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
    を備え、
    前記転送部は、
    前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
    前記書込部は、さらに、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込み、
    前記削除部は、
    前記書込部が前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する
    ことを特徴とする中継装置。
  2. 前記書込部は、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換える
    ことを特徴とする請求項1に記載の中継装置。
  3. 前記書込部は、さらに、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置の特徴を示す特徴情報とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されている特徴情報の中から前記第2接続部に接続された記憶装置の特徴情報に少なくとも一部が一致する特徴情報を抽出し、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記抽出された特徴情報に関連付けられた第1識別子に書き換える
    ことを特徴とする請求項2に記載の中継装置。
  4. ストレージ装置内で制御装置と記憶装置との間に配置される中継装置であって、
    記憶装置と接続される第1接続部と、
    第2接続部と、
    前記第1接続部のリンクダウンを検出する検出部と、
    前記検出部が前記第1接続部のリンクダウンを検出したとき、前記第1接続部に接続されていた記憶装置のアドレスと、前記第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
    前記第1接続部を識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
    第2記憶部と、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
    前記書込部が前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
    を備え、
    前記転送部は、
    前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
    前記書込部は、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換え、さらに、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える
    ことを特徴とする中継装置。
  5. 記憶装置を配置するボードと、制御装置と前記ボードとの間に設置される中継装置とを備えるストレージ装置であって、
    前記ボードは、
    前記中継装置が備える第1ポートが接続された第1コネクタと、第2コネクタとを点対称の位置に配置した複数のスロット
    を備え、
    前記中継装置は、
    前記第1コネクタと接続された第1ポートと、
    第2ポートと、
    前記第1コネクタに接続された第1ポートのリンクダウンを検出する検出部と、
    前記検出部が前記第1ポートのリンクダウンを検出したとき、前記リンクダウンした第1ポートに接続されていた記憶装置のアドレスと、前記第2コネクタに記憶装置が接続され、かつ前記記憶装置が前記第2ポートと接続され、前記第2ポートがリンクアップしたとき、前記第2ポートに接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1ポートを識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2ポートを介してデータを転送する転送部と、
    前記第1ポートを識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
    第2記憶部と、
    前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
    前記書込部が前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
    を備え、
    前記転送部は、
    前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応するポートを介してデータを転送し、
    前記書込部は、さらに、
    前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートがリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込み、
    前記削除部は、
    前記書込部が前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する
    ことを特徴とするストレージ装置。
  6. 記憶装置を配置するボードと、制御装置と前記ボードとの間に設置される中継装置とを備えるストレージ装置であって、
    前記ボードは、
    前記中継装置が備える第1ポートが接続された第1コネクタと、第2コネクタとを点対称の位置に配置した複数のスロット
    を備え、
    前記中継装置は、
    前記第1コネクタと接続された第1ポートと、
    第2ポートと、
    前記第1コネクタに接続された第1ポートのリンクダウンを検出する検出部と、
    前記検出部が前記第1ポートのリンクダウンを検出したとき、前記リンクダウンした第1ポートに接続されていた記憶装置のアドレスと、前記第2コネクタに記憶装置が接続され、かつ前記記憶装置が前記第2ポートと接続され、前記第2ポートがリンクアップしたとき、前記第2ポートに接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1ポートを識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2ポートを介してデータを転送する転送部と、
    前記第1ポートを識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
    第2記憶部と、
    前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
    前記書込部が前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
    を備え、
    前記転送部は、
    前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応するポートを介してデータを転送し、
    前記書込部は、
    前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートを識別する第2識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた第1識別子に書き換え、さらに、
    前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートがリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える
    ことを特徴とするストレージ装置。
  7. ストレージ装置内で制御装置と記憶装置との間に配置される中継装置の制御をするコンピュータに実行させる中継プログラムであって、
    前記中継装置が備える前記記憶装置と接続された第1接続部のリンクダウンを検出し、
    前記第1接続部のリンクダウンを検出したとき、前記リンクダウンした第1接続部に接続されていた記憶装置のアドレスと、前記中継装置が備える第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送し、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を第1記憶部に書き込み、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除し、
    前記転送では、前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込み、
    前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する
    処理をコンピュータに実行させる中継プログラム。
  8. ストレージ装置内で制御装置と記憶装置との間に配置される中継装置の制御をするコンピュータに実行させる中継プログラムであって、
    前記中継装置が備える前記記憶装置と接続された第1接続部のリンクダウンを検出し、
    前記第1接続部のリンクダウンを検出したとき、前記リンクダウンした第1接続部に接続されていた記憶装置のアドレスと、前記中継装置が備える第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送し、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を第1記憶部に書き込み、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除し、
    前記転送では、前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換え、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える
    処理をコンピュータに実行させる中継プログラム。
  9. ストレージ装置内で制御装置と記憶装置との間に配置される中継装置であって、
    記憶装置と接続される第1接続部と、
    第2接続部と、
    前記第1接続部のリンクダウンを検出する検出部と、
    前記検出部が前記第1接続部のリンクダウンを検出したとき、前記第1接続部に接続されていた記憶装置のアドレスと、前記第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
    前記第1接続部を識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
    第2記憶部と、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
    前記書込部が前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
    を備え、
    前記転送部は、
    前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
    前記書込部は、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換え、さらに、
    前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置が有する複数種類の特徴を示す特徴情報とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記記憶装置が有する複数種類の特徴の中で、記憶装置の変更により前記ストレージ装置の運用に与える影響が大きい種類の特徴から順番に、前記第2接続部に接続された記憶装置が有する特徴と一致する特徴を前記第2記憶部に記憶されている特徴情報の中から検索し、一つの種類の特徴で一致する特徴が一つのとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記一致する特徴を示す特徴情報に関連付けられた第1識別子に書き換える
    ことを特徴とする中継装置。
JP2014036206A 2014-02-27 2014-02-27 中継装置、ストレージ装置、および中継プログラム Active JP6269163B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2014036206A JP6269163B2 (ja) 2014-02-27 2014-02-27 中継装置、ストレージ装置、および中継プログラム
US14/612,413 US9686195B2 (en) 2014-02-27 2015-02-03 Relaying apparatus and storage apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014036206A JP6269163B2 (ja) 2014-02-27 2014-02-27 中継装置、ストレージ装置、および中継プログラム

Publications (2)

Publication Number Publication Date
JP2015162037A JP2015162037A (ja) 2015-09-07
JP6269163B2 true JP6269163B2 (ja) 2018-01-31

Family

ID=53883350

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014036206A Active JP6269163B2 (ja) 2014-02-27 2014-02-27 中継装置、ストレージ装置、および中継プログラム

Country Status (2)

Country Link
US (1) US9686195B2 (ja)
JP (1) JP6269163B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10235242B2 (en) * 2015-09-28 2019-03-19 Rambus Inc. Fault tolerant memory systems and components with interconnected and redundant data interfaces
CN106911380B (zh) * 2017-02-28 2019-07-05 新华三技术有限公司 一种通道恢复方法及装置
CN107707628B (zh) 2017-09-06 2020-06-02 华为技术有限公司 用于传输数据处理请求的方法和装置
CN109587065B (zh) * 2017-09-28 2021-02-23 北京金山云网络技术有限公司 转发报文的方法、装置、交换机、设备及存储介质

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006059201A (ja) 2004-08-20 2006-03-02 Renesas Technology Corp データ転送システム及びインターフェイス
US7769831B2 (en) * 2005-03-22 2010-08-03 Lsi Corporation System and method for SAS PHY dynamic configuration
JP2007087266A (ja) * 2005-09-26 2007-04-05 Hitachi Ltd ストレージシステムおよびストレージ装置
TWI307034B (en) * 2005-11-23 2009-03-01 Infortrend Technology Inc Storage virtualization subsystem and system with host-side redundancy via sas connectivity
JP2009540436A (ja) 2006-06-08 2009-11-19 ドット・ヒル・システムズ・コーポレイション 障害を分離するsasエクスパンダ
JP5052193B2 (ja) * 2007-04-17 2012-10-17 株式会社日立製作所 記憶制御装置および記憶制御方法
JP2009146106A (ja) * 2007-12-13 2009-07-02 Hitachi Ltd 物理的な通信ポートに付加される仮想的な通信ポートを移行する機能を有したストレージシステム
JP5327036B2 (ja) * 2009-12-21 2013-10-30 富士通株式会社 記憶装置接続装置,ストレージ装置,情報管理方法及び情報管理プログラム
JP5446985B2 (ja) 2010-02-24 2014-03-19 日本電気株式会社 ストレージシステム
JP5528243B2 (ja) * 2010-07-23 2014-06-25 インターナショナル・ビジネス・マシーンズ・コーポレーション マルチパスを制御するシステム及び方法
US9203781B2 (en) * 2013-08-07 2015-12-01 Cisco Technology, Inc. Extending virtual station interface discovery protocol (VDP) and VDP-like protocols for dual-homed deployments in data center environments

Also Published As

Publication number Publication date
US9686195B2 (en) 2017-06-20
JP2015162037A (ja) 2015-09-07
US20150244612A1 (en) 2015-08-27

Similar Documents

Publication Publication Date Title
JP4859471B2 (ja) ストレージシステム及びストレージコントローラ
US8074105B2 (en) High data availability SAS-based RAID system
JP5128708B2 (ja) 持続型ポートコンフィギュレーションを備えたsasコントローラ
US20190235777A1 (en) Redundant storage system
US9734081B2 (en) Thin provisioning architecture for high seek-time devices
US20160085460A1 (en) Optimized read access to shared data via monitoring of mirroring operations
CN104956311A (zh) 存储系统以及存储控制方法
US9253257B2 (en) Storage subsystem
JP2018181325A (ja) 分散ストレージネットワークにおけるデータ経路モニタリング
JP6269163B2 (ja) 中継装置、ストレージ装置、および中継プログラム
US20170017433A1 (en) Storage system, storage device, and data transfer method
CN107329704A (zh) 一种缓存镜像方法及控制器
JP6070357B2 (ja) ストレージ装置
JP2006227856A (ja) アクセス制御装置及びそれに搭載されるインターフェース
JP2015525424A (ja) ネットワークストレージシステムにおける無停止のコントローラの交換
TW201432474A (zh) 應用伺服器至非依電性隨機存取記憶體之路徑選取技術
US11516287B2 (en) Method and apparatus for performing simple storage service seamless migration using index objects
GB2536515A (en) Computer system, and a computer system control method
US20120198446A1 (en) Computer System and Control Method Therefor
CN105573872B (zh) 数据存储系统的硬盘维护方法和装置
CN105260137B (zh) 在sas存储系统中实现hba卡访问sata磁盘的方法及设备
CN104618191B (zh) 一种主机与裸存储块之间的通信故障检测方法和装置
WO2019043815A1 (ja) ストレージシステム
JP2008046981A (ja) システム制御装置、情報処理装置および入出力要求制御方法
EP2307969B1 (en) Connecting a storage subsystem and an electronic device with a control device that hides details of the storage subsystem

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20161102

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170830

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170905

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20171102

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20171114

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20171121

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20171205

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20171218

R150 Certificate of patent or registration of utility model

Ref document number: 6269163

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150