JP6269163B2 - 中継装置、ストレージ装置、および中継プログラム - Google Patents
中継装置、ストレージ装置、および中継プログラム Download PDFInfo
- Publication number
- JP6269163B2 JP6269163B2 JP2014036206A JP2014036206A JP6269163B2 JP 6269163 B2 JP6269163 B2 JP 6269163B2 JP 2014036206 A JP2014036206 A JP 2014036206A JP 2014036206 A JP2014036206 A JP 2014036206A JP 6269163 B2 JP6269163 B2 JP 6269163B2
- Authority
- JP
- Japan
- Prior art keywords
- linked
- unit
- storage device
- connection unit
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L45/00—Routing or path finding of packets in data switching networks
- H04L45/74—Address processing for routing
- H04L45/745—Address table lookup; Address filtering
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L67/00—Network arrangements or protocols for supporting network services or applications
- H04L67/01—Protocols
- H04L67/10—Protocols in which an application is distributed across nodes in the network
- H04L67/1097—Protocols in which an application is distributed across nodes in the network for distributed storage of data in networks, e.g. transport arrangements for network file system [NFS], storage area networks [SAN] or network attached storage [NAS]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/40—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass for recovering from a failure of a protocol instance or entity, e.g. service redundancy protocols, protocol state redundancy or protocol service redirection
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Computer Security & Cryptography (AREA)
- Debugging And Monitoring (AREA)
Description
実施形態の中継装置について説明する。
図1を参照して、実施形態の中継装置が搭載されるストレージシステムについて説明する。
図2を参照して、中継装置2について説明する。
図3を参照して、記憶装置4が搭載されるベースボードについて説明する。以下の説明では、ベースボードのことを、単にボードとも言う。
第3接続部70は、第2接続部5m(第2ポート)と接続される。
図4を参照して、ストレージ装置200の起動前に、記憶装置4をボード3に実装する処理について説明する。
ドングル5は、第3コネクタ81と、第4コネクタ82と、第4接続部(第4ポート)83とを備える。
第4コネクタ82は、ボード3上のスロット60に配置された第1コネクタおよび第2コネクタと接続される。
図7〜図10を参照して、実施形態1の中継装置2の概要を説明する。以下の説明において、第1テーブル21と第2テーブル31とに格納されている0〜61は、第1識別子であるものとする。そして、第1テーブル21と第2テーブル31とに格納されている0〜61は、それぞれ第1接続部41〜4n(n=61)を識別する。また、62、63は、第2識別子であるものとする。そして、第1テーブル21と第2テーブル31とに格納されている62、63は、それぞれ第2接続部51、52を識別する。
ユーザが、リンクダウン順にしたがって記憶装置4を接続するとき、記憶装置4を接続する順番を間違えた場合、各記憶装置4の識別子が互い違いになる。このような、ユーザの操作に起因する問題を回避するため、実施形態2の中継装置2では、特徴情報を格納した第2テーブル31を用いる。以下に、特徴情報を格納した第2テーブル31を用いた中継処理について説明する。
図39〜図43を参照して、中継装置2の処理を説明する。以下の説明において、特徴情報は、型格および容量であるものとする。また、型格は、容量よりも、運用に与える影響が大きいものとする。
電源6がオン状態となり、ストレージ装置200が起動すると(S101)、中継装置2は、接続された各記憶装置4からアドレスと特徴情報とを取得する。そして、中継装置2は、中継装置2が備える第1接続部4mの第1識別子と、接続された記憶装置4のアドレスと、接続された記憶装置4の特徴情報とを、関連付けた第1テーブル21を生成する。また、中継装置2は、第1テーブル21に第2接続部5mの識別子を格納する(S102)。
中継装置2は、さらに、他の第1接続部4mがリンクダウンしたか否かを判定する(S201)。中継装置2は、第1接続部4mがリンクダウンしていないとき(S201にてNo)、第2接続部5mがリンクアップしたか否かを判定する(S202)。
中継装置2は、リンクアップした記憶装置4のアドレスと一致するアドレスを第2テーブル31から検索する(S301)。そして、中継装置2は、リンクアップした記憶装置4のアドレスと一致するアドレスが第2テーブル31にあるとき(S302にてYes)、第2テーブル31から一致したアドレスに関連付けられている第1識別子を抽出する(S303)。
中継装置2は、第2テーブル31上のリンクアップした第2接続部5mに対応する第2識別子を抽出した第1識別子に書き換える(S401)。
S302において、中継装置2は、リンクアップした記憶装置4のアドレスと一致するアドレスが第2テーブル31にないとき(S302にてNo)、リンクアップした記憶装置4のアドレス以外の特徴と一致する特徴を第2テーブル31から検索する(S306)。
そして、中継装置2は、リンクアップした記憶装置4の容量と一致する容量が第2テーブル31にあるとき(S501にてYes)、第2テーブル31から一致した容量に関連付けられている第1識別子を抽出する(S502)。そして、中継装置2は、S304の処理を実行する。
エクスパンダ500は、制御回路501と、記憶装置502と、クロスバー503と、物理ポート601〜60nとを備える。そして、制御回路501と、記憶装置502と、クロスバー503とは、バス504を介して接続されている。
以上のように、実施形態の中継装置2は、第1接続部4mのリンクダウンを検出したとき、リンクダウンした記憶装置4のアドレスと、第2接続部5mがリンクアップしたとき、第2接続部5mに接続された記憶装置4のアドレスとが一致するか否かを判定する。そして、中継装置2は、一致判定した2つのアドレスが一致するとき、制御装置310から第1接続部4mを識別する第1識別子が付与されたアクセス要求が与えられた場合、第2接続部5mを介してデータを転送する。したがって、上位の装置は、リンクダウンした記憶装置にリンクダウン前と同様にアクセスすることができる。
(付記1)
ストレージ装置内で制御装置と記憶装置との間に配置される中継装置であって、
記憶装置と接続される第1接続部と、
第2接続部と、
前記第1接続部のリンクダウンを検出する検出部と、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記第1接続部に接続されていた記憶装置のアドレスと、前記第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
を備えることを特徴とする中継装置。
(付記2)
前記中継装置は、さらに、
前記第1接続部を識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
第2記憶部と、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
前記書込部が前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
を備え、
前記転送部は、
前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送する
ことを特徴とする付記1に記載の中継装置。
(付記3)
前記書込部は、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込み、
前記削除部は、
前記書込部が前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する
ことを特徴とする付記2に記載の中継装置。
(付記4)
前記書込部は、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換える
ことを特徴とする付記2または3に記載の中継装置。
(付記5)
前記書込部は、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える
ことを特徴とする付記4に記載の中継装置。
(付記6)
前記書込部は、
前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順の中で最後にリンクダウンしたことを示す順番と関連付けられた第1識別子に変更する
ことを特徴とする付記5に記載の中継装置。
(付記7)
前記書込部は、
前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順の中で最初にリンクダウンしたことを示す順番と関連付けられた第1識別子に書き換える
ことを特徴とする付記5に記載の中継装置。
(付記8)
前記書込部は、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置の特徴を示す特徴情報とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されている特徴情報の中から前記第2接続部に接続された記憶装置の特徴情報に少なくとも一部が一致する特徴情報を抽出し、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記抽出された特徴情報に関連付けられた第1識別子に書き換える
ことを特徴とする付記4に記載の中継装置。
(付記9)
前記特徴情報は、
記憶装置が有する複数種類の特徴を含み、
前記書込部は、
前記記憶装置が有する複数種類の特徴の中で、記憶装置の変更によりストレージ装置の運用に与える影響が大きい種類の特徴から順番に、前記第2接続部に接続された記憶装置が有する特徴と一致する特徴を前記第2記憶部に記憶されている特徴情報の中から検索し、一つの種類の特徴で一致する特徴が一つのとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記一致する特徴に関連付けられた第1識別子に書き換える
ことを特徴とする付記8に記載の中継装置。
(付記10)
前記中継装置は、さらに、
前記第2記憶部に記憶された前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を出力する出力部
を備えることを特徴とする付記3〜5のいずれか一つに記載の中継装置。
(付記11)
記憶装置を配置するボードと、制御装置と前記ボードとの間に設置される中継装置とを備えるストレージ装置であって、
前記ボードは、
前記中継装置が備える第1ポートが接続された第1コネクタと、第2コネクタとを点対称の位置に配置した複数のスロット
を備え、
前記中継装置は、
前記第1コネクタと接続された第1ポートと、
第2ポートと、
前記第1コネクタに接続された第1ポートのリンクダウンを検出する検出部と、
前記検出部が前記第1ポートのリンクダウンを検出したとき、前記リンクダウンした第1ポートに接続されていた記憶装置のアドレスと、前記第2コネクタに記憶装置が接続され、かつ前記記憶装置が前記第2ポートと接続され、前記第2ポートがリンクアップしたとき、前記第2ポートに接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
を備える
ことを特徴とするストレージ装置。
(付記12)
前記ストレージ装置は、さらに、前記記憶装置と前記ボードとの間に接続されるドングルを備え、
前記ボードは、さらに、
前記第2ポートと接続された第3ポート
を備え、
前記ドングルは、
前記記憶装置と接続される第3コネクタと、
前記ボードの第1コネクタおよび第2コネクタと接続される第4コネクタと、
前記第3ポートと接続される第4ポートと、
を備え、
前記記憶装置は、
リンクアップするとき、前記ドングルが備える第3コネクタと第4コネクタとを介して前記ボードが備える第2コネクタに接続され、かつ前記ボードが備える第3ポートと前記ドングルが備える第4ポートとを介して前記中継装置が備える第2ポートに接続される
ことを特徴とする付記11に記載のストレージ装置。
(付記13)
ストレージ装置内で制御装置と記憶装置との間に配置される中継装置のコンピュータによって実行される中継方法であって、
前記コンピュータは、
前記中継装置が備える前記記憶装置と接続された第1接続部のリンクダウンを検出し、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記リンクダウンした第1接続部に接続されていた記憶装置のアドレスと、前記中継装置が備える第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する
ことを特徴とする中継方法。
(付記14)
ストレージ装置内で制御装置と記憶装置との間に配置される中継装置の制御をするコンピュータに実行させる中継プログラムであって、
前記中継装置が備える前記記憶装置と接続された第1接続部のリンクダウンを検出し、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記リンクダウンした第1接続部に接続されていた記憶装置のアドレスと、前記中継装置が備える第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する
処理をコンピュータに実行させる中継プログラム。
2 中継装置
3 ボード
4 記憶装置
5 ドングル
6 電源
10 制御部
11 検出部
12 書込部
13 削除部
14 転送部
15 出力部
20 第1記憶部
30 第2記憶部
40 送受信部
60 スロット
91、92 通信ケーブル
100 ホスト
200 ストレージ装置
500 エクスパンダ
501 制御回路
502 記憶装置
503 クロスバー
504 バス
601〜60n 物理ポート
Claims (9)
- ストレージ装置内で制御装置と記憶装置との間に配置される中継装置であって、
記憶装置と接続される第1接続部と、
第2接続部と、
前記第1接続部のリンクダウンを検出する検出部と、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記第1接続部に接続されていた記憶装置のアドレスと、前記第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
前記第1接続部を識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
第2記憶部と、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
前記書込部が前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
を備え、
前記転送部は、
前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
前記書込部は、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込み、
前記削除部は、
前記書込部が前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する
ことを特徴とする中継装置。 - 前記書込部は、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換える
ことを特徴とする請求項1に記載の中継装置。 - 前記書込部は、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置の特徴を示す特徴情報とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されている特徴情報の中から前記第2接続部に接続された記憶装置の特徴情報に少なくとも一部が一致する特徴情報を抽出し、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記抽出された特徴情報に関連付けられた第1識別子に書き換える
ことを特徴とする請求項2に記載の中継装置。 - ストレージ装置内で制御装置と記憶装置との間に配置される中継装置であって、
記憶装置と接続される第1接続部と、
第2接続部と、
前記第1接続部のリンクダウンを検出する検出部と、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記第1接続部に接続されていた記憶装置のアドレスと、前記第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
前記第1接続部を識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
第2記憶部と、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
前記書込部が前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
を備え、
前記転送部は、
前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
前記書込部は、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換え、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える
ことを特徴とする中継装置。 - 記憶装置を配置するボードと、制御装置と前記ボードとの間に設置される中継装置とを備えるストレージ装置であって、
前記ボードは、
前記中継装置が備える第1ポートが接続された第1コネクタと、第2コネクタとを点対称の位置に配置した複数のスロット
を備え、
前記中継装置は、
前記第1コネクタと接続された第1ポートと、
第2ポートと、
前記第1コネクタに接続された第1ポートのリンクダウンを検出する検出部と、
前記検出部が前記第1ポートのリンクダウンを検出したとき、前記リンクダウンした第1ポートに接続されていた記憶装置のアドレスと、前記第2コネクタに記憶装置が接続され、かつ前記記憶装置が前記第2ポートと接続され、前記第2ポートがリンクアップしたとき、前記第2ポートに接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1ポートを識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2ポートを介してデータを転送する転送部と、
前記第1ポートを識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
第2記憶部と、
前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
前記書込部が前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
を備え、
前記転送部は、
前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応するポートを介してデータを転送し、
前記書込部は、さらに、
前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートがリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込み、
前記削除部は、
前記書込部が前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する
ことを特徴とするストレージ装置。 - 記憶装置を配置するボードと、制御装置と前記ボードとの間に設置される中継装置とを備えるストレージ装置であって、
前記ボードは、
前記中継装置が備える第1ポートが接続された第1コネクタと、第2コネクタとを点対称の位置に配置した複数のスロット
を備え、
前記中継装置は、
前記第1コネクタと接続された第1ポートと、
第2ポートと、
前記第1コネクタに接続された第1ポートのリンクダウンを検出する検出部と、
前記検出部が前記第1ポートのリンクダウンを検出したとき、前記リンクダウンした第1ポートに接続されていた記憶装置のアドレスと、前記第2コネクタに記憶装置が接続され、かつ前記記憶装置が前記第2ポートと接続され、前記第2ポートがリンクアップしたとき、前記第2ポートに接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1ポートを識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2ポートを介してデータを転送する転送部と、
前記第1ポートを識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
第2記憶部と、
前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
前記書込部が前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
を備え、
前記転送部は、
前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応するポートを介してデータを転送し、
前記書込部は、
前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートを識別する第2識別子と、前記リンクアップした第2ポートに接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた第1識別子に書き換え、さらに、
前記リンクダウンした第1ポートを識別する第1識別子と、前記リンクダウンした第1ポートがリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2ポートがリンクアップしたとき、前記リンクアップした第2ポートに接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2ポートに接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える
ことを特徴とするストレージ装置。 - ストレージ装置内で制御装置と記憶装置との間に配置される中継装置の制御をするコンピュータに実行させる中継プログラムであって、
前記中継装置が備える前記記憶装置と接続された第1接続部のリンクダウンを検出し、
前記第1接続部のリンクダウンを検出したとき、前記リンクダウンした第1接続部に接続されていた記憶装置のアドレスと、前記中継装置が備える第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送し、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を第1記憶部に書き込み、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除し、
前記転送では、前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込み、
前記第2記憶部に記憶されているリンクダウン順で指定される順番と関連付けられた第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する
処理をコンピュータに実行させる中継プログラム。 - ストレージ装置内で制御装置と記憶装置との間に配置される中継装置の制御をするコンピュータに実行させる中継プログラムであって、
前記中継装置が備える前記記憶装置と接続された第1接続部のリンクダウンを検出し、
前記第1接続部のリンクダウンを検出したとき、前記リンクダウンした第1接続部に接続されていた記憶装置のアドレスと、前記中継装置が備える第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送し、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を第1記憶部に書き込み、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除し、
前記転送では、前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換え、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部がリンクダウンした順番を示すリンクダウン順とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されていない場合、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶したリンクダウン順で指定される順番と関連付けられた第1識別子に書き換える
処理をコンピュータに実行させる中継プログラム。 - ストレージ装置内で制御装置と記憶装置との間に配置される中継装置であって、
記憶装置と接続される第1接続部と、
第2接続部と、
前記第1接続部のリンクダウンを検出する検出部と、
前記検出部が前記第1接続部のリンクダウンを検出したとき、前記第1接続部に接続されていた記憶装置のアドレスと、前記第2接続部に記憶装置が接続され、前記第2接続部がリンクアップしたとき、前記第2接続部に接続された記憶装置のアドレスと、が一致する場合、前記制御装置から前記第1接続部を識別する第1識別子が付与されたアクセス要求が与えられたとき、前記第2接続部を介してデータを転送する転送部と、
前記第1接続部を識別する第1識別子と、前記記憶装置のアドレスとを関連付けた情報を記憶する第1記憶部と、
第2記憶部と、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されている場合、前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた前記第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込む書込部と、
前記書込部が前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書き込んだとき、前記リンクダウンした第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部から削除する削除部と、
を備え、
前記転送部は、
前記制御装置から第1識別子が付与されたアクセス要求が与えられたとき、前記第1記憶部を参照し、前記第1識別子に対応する接続部を介してデータを転送し、
前記書込部は、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記リンクアップした第2接続部を識別する第2識別子と、前記リンクアップした第2接続部に接続された記憶装置のアドレスとを関連付けた情報を前記第1記憶部に書込み、前記リンクアップした第2接続部に接続された記憶装置のアドレスが前記第2記憶部に記憶されているとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記第2記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第1識別子に書き換え、さらに、
前記リンクダウンした第1接続部を識別する第1識別子と、前記リンクダウンした第1接続部に接続された記憶装置が有する複数種類の特徴を示す特徴情報とを関連付けた情報を前記第2記憶部に書き込み、前記第2接続部がリンクアップしたとき、前記記憶装置が有する複数種類の特徴の中で、記憶装置の変更により前記ストレージ装置の運用に与える影響が大きい種類の特徴から順番に、前記第2接続部に接続された記憶装置が有する特徴と一致する特徴を前記第2記憶部に記憶されている特徴情報の中から検索し、一つの種類の特徴で一致する特徴が一つのとき、前記第1記憶部に記憶した前記リンクアップした第2接続部に接続された記憶装置のアドレスに関連付けられた第2識別子を、前記一致する特徴を示す特徴情報に関連付けられた第1識別子に書き換える
ことを特徴とする中継装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014036206A JP6269163B2 (ja) | 2014-02-27 | 2014-02-27 | 中継装置、ストレージ装置、および中継プログラム |
US14/612,413 US9686195B2 (en) | 2014-02-27 | 2015-02-03 | Relaying apparatus and storage apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014036206A JP6269163B2 (ja) | 2014-02-27 | 2014-02-27 | 中継装置、ストレージ装置、および中継プログラム |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015162037A JP2015162037A (ja) | 2015-09-07 |
JP6269163B2 true JP6269163B2 (ja) | 2018-01-31 |
Family
ID=53883350
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014036206A Active JP6269163B2 (ja) | 2014-02-27 | 2014-02-27 | 中継装置、ストレージ装置、および中継プログラム |
Country Status (2)
Country | Link |
---|---|
US (1) | US9686195B2 (ja) |
JP (1) | JP6269163B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10235242B2 (en) * | 2015-09-28 | 2019-03-19 | Rambus Inc. | Fault tolerant memory systems and components with interconnected and redundant data interfaces |
CN106911380B (zh) * | 2017-02-28 | 2019-07-05 | 新华三技术有限公司 | 一种通道恢复方法及装置 |
CN107707628B (zh) | 2017-09-06 | 2020-06-02 | 华为技术有限公司 | 用于传输数据处理请求的方法和装置 |
CN109587065B (zh) * | 2017-09-28 | 2021-02-23 | 北京金山云网络技术有限公司 | 转发报文的方法、装置、交换机、设备及存储介质 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006059201A (ja) | 2004-08-20 | 2006-03-02 | Renesas Technology Corp | データ転送システム及びインターフェイス |
US7769831B2 (en) * | 2005-03-22 | 2010-08-03 | Lsi Corporation | System and method for SAS PHY dynamic configuration |
JP2007087266A (ja) * | 2005-09-26 | 2007-04-05 | Hitachi Ltd | ストレージシステムおよびストレージ装置 |
TWI307034B (en) * | 2005-11-23 | 2009-03-01 | Infortrend Technology Inc | Storage virtualization subsystem and system with host-side redundancy via sas connectivity |
JP2009540436A (ja) | 2006-06-08 | 2009-11-19 | ドット・ヒル・システムズ・コーポレイション | 障害を分離するsasエクスパンダ |
JP5052193B2 (ja) * | 2007-04-17 | 2012-10-17 | 株式会社日立製作所 | 記憶制御装置および記憶制御方法 |
JP2009146106A (ja) * | 2007-12-13 | 2009-07-02 | Hitachi Ltd | 物理的な通信ポートに付加される仮想的な通信ポートを移行する機能を有したストレージシステム |
JP5327036B2 (ja) * | 2009-12-21 | 2013-10-30 | 富士通株式会社 | 記憶装置接続装置,ストレージ装置,情報管理方法及び情報管理プログラム |
JP5446985B2 (ja) | 2010-02-24 | 2014-03-19 | 日本電気株式会社 | ストレージシステム |
JP5528243B2 (ja) * | 2010-07-23 | 2014-06-25 | インターナショナル・ビジネス・マシーンズ・コーポレーション | マルチパスを制御するシステム及び方法 |
US9203781B2 (en) * | 2013-08-07 | 2015-12-01 | Cisco Technology, Inc. | Extending virtual station interface discovery protocol (VDP) and VDP-like protocols for dual-homed deployments in data center environments |
-
2014
- 2014-02-27 JP JP2014036206A patent/JP6269163B2/ja active Active
-
2015
- 2015-02-03 US US14/612,413 patent/US9686195B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9686195B2 (en) | 2017-06-20 |
JP2015162037A (ja) | 2015-09-07 |
US20150244612A1 (en) | 2015-08-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4859471B2 (ja) | ストレージシステム及びストレージコントローラ | |
US8074105B2 (en) | High data availability SAS-based RAID system | |
JP5128708B2 (ja) | 持続型ポートコンフィギュレーションを備えたsasコントローラ | |
US20190235777A1 (en) | Redundant storage system | |
US9734081B2 (en) | Thin provisioning architecture for high seek-time devices | |
US20160085460A1 (en) | Optimized read access to shared data via monitoring of mirroring operations | |
CN104956311A (zh) | 存储系统以及存储控制方法 | |
US9253257B2 (en) | Storage subsystem | |
JP2018181325A (ja) | 分散ストレージネットワークにおけるデータ経路モニタリング | |
JP6269163B2 (ja) | 中継装置、ストレージ装置、および中継プログラム | |
US20170017433A1 (en) | Storage system, storage device, and data transfer method | |
CN107329704A (zh) | 一种缓存镜像方法及控制器 | |
JP6070357B2 (ja) | ストレージ装置 | |
JP2006227856A (ja) | アクセス制御装置及びそれに搭載されるインターフェース | |
JP2015525424A (ja) | ネットワークストレージシステムにおける無停止のコントローラの交換 | |
TW201432474A (zh) | 應用伺服器至非依電性隨機存取記憶體之路徑選取技術 | |
US11516287B2 (en) | Method and apparatus for performing simple storage service seamless migration using index objects | |
GB2536515A (en) | Computer system, and a computer system control method | |
US20120198446A1 (en) | Computer System and Control Method Therefor | |
CN105573872B (zh) | 数据存储系统的硬盘维护方法和装置 | |
CN105260137B (zh) | 在sas存储系统中实现hba卡访问sata磁盘的方法及设备 | |
CN104618191B (zh) | 一种主机与裸存储块之间的通信故障检测方法和装置 | |
WO2019043815A1 (ja) | ストレージシステム | |
JP2008046981A (ja) | システム制御装置、情報処理装置および入出力要求制御方法 | |
EP2307969B1 (en) | Connecting a storage subsystem and an electronic device with a control device that hides details of the storage subsystem |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20161102 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170830 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170905 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171102 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171114 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171121 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20171205 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20171218 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6269163 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |