JP4859471B2 - ストレージシステム及びストレージコントローラ - Google Patents

ストレージシステム及びストレージコントローラ Download PDF

Info

Publication number
JP4859471B2
JP4859471B2 JP2006025641A JP2006025641A JP4859471B2 JP 4859471 B2 JP4859471 B2 JP 4859471B2 JP 2006025641 A JP2006025641 A JP 2006025641A JP 2006025641 A JP2006025641 A JP 2006025641A JP 4859471 B2 JP4859471 B2 JP 4859471B2
Authority
JP
Japan
Prior art keywords
processor
logical
port
access
access request
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006025641A
Other languages
English (en)
Other versions
JP2007207007A (ja
JP2007207007A5 (ja
Inventor
昭 藤林
崇仁 中村
睦 細谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2006025641A priority Critical patent/JP4859471B2/ja
Priority to US11/389,120 priority patent/US7587551B2/en
Priority to EP06253156A priority patent/EP1818794A3/en
Publication of JP2007207007A publication Critical patent/JP2007207007A/ja
Publication of JP2007207007A5 publication Critical patent/JP2007207007A5/ja
Priority to US12/534,733 priority patent/US7895396B2/en
Priority to US13/015,672 priority patent/US8127077B2/en
Application granted granted Critical
Publication of JP4859471B2 publication Critical patent/JP4859471B2/ja
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/59Network arrangements, protocols or services for addressing or naming using proxies for addressing
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/061Improving I/O performance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0635Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0655Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
    • G06F3/0658Controller construction arrangements
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/067Distributed or networked storage systems, e.g. storage area networks [SAN], network attached storage [NAS]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L45/00Routing or path finding of packets in data switching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L61/00Network arrangements, protocols or services for addressing or naming
    • H04L61/09Mapping addresses
    • H04L61/25Mapping addresses of the same type
    • H04L61/2596Translation of addresses of the same type other than IP, e.g. translation from MAC to MAC addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/01Protocols
    • H04L67/10Protocols in which an application is distributed across nodes in the network
    • H04L67/1097Protocols in which an application is distributed across nodes in the network for distributed storage of data in networks, e.g. transport arrangements for network file system [NFS], storage area networks [SAN] or network attached storage [NAS]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/50Network services
    • H04L67/56Provisioning of proxy services
    • H04L67/563Data redirection of data network streams
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L67/00Network arrangements or protocols for supporting network services or applications
    • H04L67/50Network services
    • H04L67/56Provisioning of proxy services
    • H04L67/568Storing data temporarily at an intermediate stage, e.g. caching
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L2101/00Indexing scheme associated with group H04L61/00
    • H04L2101/60Types of network addresses
    • H04L2101/618Details of network addresses
    • H04L2101/622Layer-2 addresses, e.g. medium access control [MAC] addresses
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L69/00Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
    • H04L69/40Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass for recovering from a failure of a protocol instance or entity, e.g. service redundancy protocols, protocol state redundancy or protocol service redirection

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Memory System Of A Hierarchy Structure (AREA)

Description

本発明は、ディスクドライブ及びストレージコントローラを備えるストレージシステムに関し、特に、ストレージコントローラがアクセス要求を処理する技術に関する。
ストレージシステムに対する代表的なアクセスインタフェースには、ファイバチャネル(FC:Fibre Channel)又はイーサネット(Ethernet)等がある。ファイバチャネル及びイーサネットは、SAN(Storage Area Network)を構成する要素として一般的になっている。なお、ファイバチャネルによって構成されるSANはFC−SANと呼ばれ、イーサネットによって構成されるSANはIP−SANと呼ばれることもある。
例えば、FC−SANにおける一つの物理ポートの転送能力は、2、4Gbps等である。また、IP−SANにおける一つの物理ポートの転送能力は、1Gbps又は10Gbps等である。
一方、ホスト計算機によって実行されるアプリケーションは、高スループット及び高トランザクションでのアクセスをストレージシステムに要求する。そのため、一つの物理パスでは、アプリケーションに要求される転送能力に応えることができない。そこで、ホスト計算機は、複数の物理パスを利用して、ストレージシステムにアクセスする。このとき、マルチパスI/O又はリンクアグリゲーション等が用いられる。
また、大規模なストレージシステムを制御する技術が、特許文献1に開示されている。この技術では、ストレージシステムに備わるそれぞれの物理ポートは、一つ又は二つのプロセッサによって制御される。プロセッサは、物理ポートがホスト計算機から受信したアクセス要求を処理する。更に、プロセッサは、キャッシュメモリ上のデータを制御する。つまり、ストレージシステムに備わる多数のプロセッサは、並列的に動作することによって、ストレージシステムの全体を制御する。
従来のストレージシステムは、コントローラ及びディスクドライブを備える。コントローラは、SAN、フロントエンドインタフェース部、プロセッサ、キャッシュメモリ、メモリ、バックエンドインタフェース部及び内部ネットワークを備える。そして、コントローラは、ディスクドライブの記憶領域を、論理ボリュームとしてホスト計算機に提供する。
SANは、ホスト計算機とストレージシステムとを接続するネットワークである。フロントエンドインタフェース部は、SANに接続される物理ポートを備える。なお、フロントエンドインタフェース部は、ストレージシステムに複数備えられている。
プロセッサは、フロントエンドインタフェース部を制御する。なお、プロセッサは、フロントエンドインタフェース部の内部に備えられていてもよいし、フロントエンドインタフェース部の外部に備えられていてもよい。キャッシュメモリは、ホスト計算機から送信されたアクセス要求等を含む情報を一時的に記憶する。
メモリは、ストレージシステムの制御情報を記憶する共有メモリとして利用される。バックエンドインタフェース部は、ディスクドライブに接続される。内部ネットワークは、コントローラに含まれる構成を相互に接続する。
フロントエンドインタフェース部は、ホスト計算機からアクセス要求を受ける。すると、プロセッサは、メモリに記憶されている制御情報を参照又は更新しながら、フロントエンドインタフェース部が受け取ったアクセス要求を処理する。これによって、ストレージシステムは、処理の一貫性及びキャッシュの一貫性を保ちながら、アクセス要求を処理できる。
"Symmetrix DMX Architecture Product Description Guide"、EMC Corporation.2004年
従来技術のストレージシステムでは、論理ボリュームに記憶される情報に複数の物理ポートを介してアクセスされる場合又は一つのアクセス要求を複数の物理ポートを使って処理する場合等にアクセス性能が低下する。
この場合、それぞれのプロセッサは、共有メモリとの通信及び他のプロセッサとの通信によって他のプロセッサと連携を取りながら、それぞれの物理ポートによって受信されるアクセス要求を処理する。これによって、プロセッサは、処理の一貫性及びキャッシュの一貫性を保ちながら、アクセス要求を処理できる。しかし、プロセッサと共有メモリとの通信及びプロセッサ間の通信が、内部ネットワークに大きな負荷をかけてしまう。そのため、従来のストレージシステムは、アプリケーションに要求される転送能力に応えることができない。更に、プロセッサがデータを処理するスピードとプロセッサが外部へアクセスするスピードとの差が広がっているので、プロセッサと共有メモリとの通信及びプロセッサ間の通信が、ストレージシステムの処理のボトルネックとなってしまう。
本発明は、前述した問題点に鑑みてなされたものであり、アクセス性能が高いストレージシステムを提供することを目的とする。
本発明の代表的な形態は、ディスクドライブと、前記ディスクドライブにデータを読み書きするストレージコントローラと、を備えるストレージシステムであって、前記ストレージコントローラは、ネットワークを介してホスト計算機に接続される一つ以上のインタフェースと、内部ネットワークに接続されるキャッシュメモリと、前記内部ネットワークを介して前記インタフェースに接続される複数のプロセッサと、を備え、前記プロセッサは、一つ以上の論理アクセスポートを前記ホスト計算機に提供し、更に、前記ディスクドライブの記憶領域を、一つ以上の論理ボリュームとして前記ホスト計算機に提供し、前記インタフェースは、前記論理アクセスポート宛てのアクセス要求を処理するプロセッサ、及び、前記論理ボリュームと当該論理ボリュームへアクセスするプロセッサとの対応の情報を含むルーティング情報を記憶し、アクセス要求を前記ホスト計算機から受信すると、前記受信されたアクセス要求から宛先及びアクセス先となる論理ボリュームの番号を抽出し、前記ルーティング情報前記抽出された宛先及び前記抽出された論理ボリュームの番号に基づいて、前記受信されたアクセス要求を処理するプロセッサを特定し、前記受信されたアクセス要求を、前記特定されたプロセッサに転送し、前記特定されたプロセッサは、前記アクセス要求がライト要求である場合、前記アクセス要求によって書き込みが要求されるデータを格納する領域を前記キャッシュメモリに確保し、前記アクセス要求によって書き込みが要求されるデータを格納する領域を前記キャッシュメモリに転送するための第1の転送パラメータを作成し、前記第1の転送パラメータを前記インターフェースに送信し、前記アクセス要求によって書き込みが要求されるデータを前記キャッシュメモリに転送するように前記インターフェースに指示することを特徴とする。
本発明の代表的な形態によれば、ストレージシステムのアクセス性能を向上できる。
以下、本発明の実施の形態を図面を参照して説明する。
(第1の実施の形態)
図1は、本発明の第1の実施の形態の計算機システムの構成のブロック図である。
計算機システムは、ストレージシステム100、ホスト計算機102、SAN103、管理ネットワーク914及び管理端末916を備える。
ホスト計算機102は、プロセッサ、メモリ及びインタフェースを備える計算機である。また、ホスト計算機102は、アクセス要求をストレージシステム100に送信する。そして、ホスト計算機102は、アクセス要求の処理結果を、ストレージシステム100から受信する。なお、アクセス要求は、リード要求又はライト要求等である。また、ホスト計算機102は、本説明図では二台が図示されているが、何台備えられていてもよい。
SAN103は、ストレージシステム100とホスト計算機102とを接続するネットワークである。SAN103は、ファイバチャネル又はイーサネットによって構成される。本実施の形態では、SAN103がイーサネットによって構成される場合を説明する。
管理端末916は、プロセッサ、メモリ及びインタフェースを備える計算機である。また、管理端末916は、計算機システムの管理者によって操作される。そして、管理端末916は、管理者によって入力された情報に基づいて、ストレージシステム100を制御する。
ストレージシステム100は、ストレージコントローラ101、ネットワーク111及びディスクドライブ112を備える。
ネットワーク111は、ストレージコントローラ101とディスクドライブ112とを接続する。ネットワーク111は、例えば、FC−ALである。なお、ネットワーク111は、ストレージコントローラ101とディスクドライブ112とを接続できれば、どのようものであってもよい。
ディスクドライブ112は、ホスト計算機102に書き込みを要求されたデータを記憶する。図1のストレージシステム100は、八つのディスクドライブ112を備えているが、ディスクドライブ112をいくつ備えていてもよい。本実施の形態では、ディスクドライブ112は、磁気ディスクドライブである。しかし、ストレージシステム100は、磁気ディスクドライブの代わりに、テープライブラリ、光ディスクライブラリ、半導体ディスクドライブ、フラッシュメモリアレイ又はDVDライブラリ等を、記憶媒体として備えていてもよい。
ストレージコントローラ101は、ディスクドライブ112の記憶領域を、論理ボリューム(LU)としてホスト計算機102に提供する。
ストレージコントローラ101は、ホスト計算機102から受信したリード要求に従って、ディスクドライブ112からデータを読み出す。また、ストレージコントローラ101は、ホスト計算機102から受信したライト要求に従って、ディスクドライブ112にデータを書き込む。
ストレージコントローラ101は、インタフェース部104、キャッシュメモリ(CM)106、プロセッサ(MP)部107、バックエンドインタフェース部108、メモリ110、管理部114及び内部ネットワーク116を備える。
インタフェース部104は、ルーティング機能部105及び物理ポート905を備える。物理ポート905は、ストレージシステム100の外部に接続されるインタフェースである。本実施の形態では、物理ポート905は、SAN103に接続される。また、インタフェース部104は、内部ネットワーク116に接続されている。
インタフェース部104は、リード要求又はライト要求をホスト計算機102から受信する。すると、当該インタフェース部104に備わるルーティング機能部105は、受信されたリード要求又はライト要求の転送先となるプロセッサ部107を決定する。そして、インタフェース部104は、決定されたプロセッサ部107に、リード要求又はライト要求を送信する。また、インタフェース部104は、リード要求又はライト要求の処理結果を、ホスト計算機102に送信する。
バックエンドインタフェース部108は、内部ネットワーク116及びネットワーク111に接続されている。バックエンドインタフェース部108は、ディスクドライブ112に対して、データを読み書きする。
プロセッサ部107は、プロセッサ(MP)109及びメモリ110を備える。図1において、一つのプロセッサ部107は、二つのプロセッサ109を備えているが、プロセッサ109をいくつ備えていてもよい。同様に、一つのプロセッサ部107は、一つのメモリ110を備えているが、メモリ110をいくつ備えていてもよい。なお、プロセッサ部107については、図3で詳細を説明する。
メモリ110は、ストレージシステム100の構成に関する情報等を記憶している。
プロセッサ部107は、ストレージコントローラ101の全体を制御する。具体的には、プロセッサ部107は、インタフェース部104のルーティング機能部105から、リード要求又はライト要求を受信する。すると、プロセッサ部107のプロセッサ109は、メモリ110に記憶されている情報を参照しながら、受信されたリード要求又はライト要求を解析する。そして、プロセッサ部107のプロセッサ109は、受信されたリード要求又はライト要求に対応する処理を行う。
また、プロセッサ部107は、インタフェース部104及びバックエンドインタフェース部108を制御する。
キャッシュメモリ106は、データを一時的に記憶する。具体的には、キャッシュメモリ106は、ディスクドライブ112に書き込まれるデータを一時的に記憶する。また、キャッシュメモリ106は、ディスクドライブ112から読み出されたデータを一時的に記憶する。
管理部114は、LAN等の通信路を介して、プロセッサ部107に接続されている。また、管理部114は、管理ネットワーク914を介して管理端末916に接続されている。管理部114は、管理端末916から受信した情報に基づいて、プロセッサ部107を制御する。これによって、管理部114は、ストレージコントローラ101を管理する。
本説明図では、インタフェース部104、バックエンドインタフェース部108、キャッシュメモリ106及びプロセッサ部107のメモリ110は、二重化又は冗長化されている。
図2は、本発明の第1の実施の形態のストレージコントローラ101に備わるインタフェース部104の構成のブロック図である。
インタフェース部104は、ポート制御部604、インタフェース制御部606及びメモリ602を備える。
ポート制御部604は、一つ以上の物理ポート905を備える。ポート制御部604は、物理ポート905を制御することによって、外部からパケットを受信する。
インタフェース制御部606は、DMAコントローラ部(DMAC)601及びルーティング機能部105を備える。
DMAC601は、ポート制御部604によって受信されたパケットの転送を制御する。また、DMAC601は、キャッシュメモリ106に記憶されているパケットの転送を制御する。
ルーティング機能部105は、検索エンジン及びメモリを備える。ルーティング機能部のメモリには、ルーティングテーブル605が記憶されている。ルーティングテーブル605は、ポート制御部604によって受信されたパケットと当該パケットの転送先となるプロセッサ部107との対応を示す。なお、プロセッサ部107は、ストレージシステム100の構成及び状況等に応じて、ルーティングテーブル605のレコードを追加又は削除する。これによって、プロセッサ部107は、ルーティングテーブル605を更新する。
検索エンジンは、ルーティングテーブル605を参照することによって、ポート制御部604によって受信されたパケットの転送先となるプロセッサ部107を検索する。例えば、検索エンジンは、パケットの宛先、アクセス先論理ボリューム又はアクセス先論理ブロックアドレス等に基づいて、ポート制御部604によって受信されたパケットの転送先となるプロセッサ部107を検索する。
メモリ602には、インタフェース部104によって送受信されるパケットが一時的に記憶される。また、メモリ602には、転送パラメータリスト603が記憶される。転送パラメータリスト603は、DMAC601がパケットを転送するために用いる情報である。
なお、バックエンドインタフェース部108は、図2のインタフェース部104と同一の構成である。よって、バックエンドインタフェース部108の説明は省略する。
図3は、本発明の第1の実施の形態のストレージコントローラ101に備わるプロセッサ部107の構成のブロック図である。
プロセッサ部107は、プロセッサ制御部801、LANコントローラ部(LANC)802、フラッシュメモリ(FM)805、プロセッサ109及びメモリ110を備える。
プロセッサ制御部801は、例えば、チップセットである。具体的には、プロセッサ制御部801は、メモリコントローラ、DMAC及びブリッジ機能部を備える。メモリコントローラは、メモリ110を制御する。DMACは、メモリ110へのアクセスを制御する。ブリッジ機能部は、パケットを中継する。
LANC802は、LANを介して管理部114に接続される。
メモリ110には、プロセッサ109によって実行されるプログラム及びプロセッサ109によって使用される情報等が記憶される。具体的には、メモリ110には、キャッシュヒットミス判定テーブル803及び構成情報804が記憶される。また、メモリ110の一部は、当該プロセッサ部107によって受信されたアクセス要求パケットが格納されるキューとして使用される。
キャッシュヒットミス判定テーブル803は、ディスクドライブ112に記憶されているデータのうち、キャッシュメモリ106にキャッシュされているデータを示す。
構成情報804は、ストレージシステム100の構成に関する情報である。構成情報804は、論理アクセスポート構成管理テーブル、論理アクセスポート−MP対応テーブル、論理アクセスポート−物理ポート対応テーブル、及びボリューム管理テーブル等を含む。
また、構成情報804は、管理者によって設定される。具体的には、管理部114は、管理者によって管理端末916に入力された情報を受信する。すると、管理部114は、受信した情報に基づいて、メモリ110に記憶されている構成情報804を作成又は更新する。
論理アクセスポート構成管理テーブルは、論理アクセスポートの構成に関する情報である。なお、論理アクセスポート構成管理テーブルについては、図5で詳細を説明する。また、論理アクセスポートについては、図4で詳細を説明する。
論理アクセスポート−MP対応テーブルは、論理アクセスポートと当該論理アクセスポート宛てのパケットを処理するプロセッサ109との対応を示す。なお、論理アクセスポート−MP対応テーブルについては、図6で詳細を説明する。
論理アクセスポート−物理ポート対応テーブルは、論理アクセスポートと物理ポート905との対応を示す。なお、論理アクセスポート−物理ポート対応テーブルについては、図7で詳細を説明する。
ボリューム管理テーブルは、ストレージシステム100の論理ボリューム(LU)に関する情報を示す。
フラッシュメモリ805には、ブートプログラムが記憶されている。
図4は、本発明の第1の実施の形態の論理アクセスポートの説明図である。
本実施の形態では、ホスト計算機102A及び102Bは、ストレージシステム100の物理ポート905A、905B、905C、905D及び905Eにアクセスできる。
プロセッサ部107は、論理アクセスポート902、903をホスト計算機102に提供する。具体的には、管理者は、管理端末916に、論理アクセスポート902、903の設定に関する情報を入力する。すると、管理端末916は、入力された情報を、管理ネットワーク914を介して管理部114に送信する。そして、管理ネットワーク914は、受信した情報に基づいて、論理アクセスポート902、903をプロセッサ部107に設定する。
本実施の形態では、プロセッサ109A及びプロセッサ109Bを備えるプロセッサ部107は、論理アクセスポート902をホスト計算機102に提供する。論理アクセスポート902は、物理ポート905A、905B、905C及び905DからアクセスされるiSCSIアクセスインタフェースである。また、論理アクセスポート902のIPアドレスは、192.168.0.100とする。
プロセッサ109C及びプロセッサ109Dを備えるプロセッサ部107は、論理アクセスポート903をホスト計算機102に提供する。論理アクセスポート903は、物理ポート905EからアクセスされるiSCSIアクセスインタフェースである。また、論理アクセスポート903のIPアドレスは、192.168.0.200とする。なお、論理アクセスポート902、903は、FCアクセスインタフェースであってもよい。
なお、一つのプロセッサ部107に、複数の論理アクセスポート903、904が設定されてもよい。また、複数のプロセッサ部107に、一つの論理アクセスポートが設定されてもよい。
点線901は、物理ポート905と論理アクセスポート902、903との間に張られる論理的なアクセスパスを示す。
ホスト計算機102は、ストレージシステム100にアクセスする場合、論理アクセスポート902、903に対してアクセスする。
図5は、本発明の第1の実施の形態のプロセッサ部107に記憶される論理アクセスポート構成管理テーブル1201の構成図である。
論理アクセスポート構成管理テーブル1201は、論理アクセスポートID12011、MACアドレス12012、IPアドレス12013、ポート番号12014及び識別情報12015を含む。
論理アクセスポートID12011は、論理アクセスポート902、903がストレージシステム100内で一意に識別されるための識別子である。
MACアドレス12012は、当該レコードの論理アクセスポートID12011によって識別される論理アクセスポート902、903のMACアドレスである。IPアドレス12013は、当該レコードの論理アクセスポートID12011によって識別される論理アクセスポート902、903のIPアドレスである。ポート番号12014は、当該レコードの論理アクセスポートID12011によって識別される論理アクセスポート902、903のポート番号である。
識別情報12015は、当該レコードの論理アクセスポートID12011によって識別される論理アクセスポート902、903がホスト計算機102によって識別されるための情報である。例えば、識別情報12015は、当該レコードの論理アクセスポートID12011によって識別される論理アクセスポート902、903のiSCSIネームである。
図6は、本発明の第1の実施の形態のプロセッサ部107に記憶される論理アクセスポート−MP対応テーブル1301の構成図である。
論理アクセスポート−MP対応テーブル1301は、論理アクセスポートID13011、プロセッサグループID13012及び内部アドレス13013を含む。
論理アクセスポートID13011は、論理アクセスポート902、903がストレージシステム100内で一意に識別されるための識別子である。
プロセッサグループID13012は、当該レコードの論理アクセスポートID13011によって識別される論理アクセスポート902、903を制御するプロセッサグループの一意な識別子である。つまり、プロセッサグループID13012は、当該レコードの論理アクセスポートID13011によって識別される論理アクセスポート902、903宛てのパケットを処理するプロセッサグループの一意な識別子である。なお、プロセッサグループは、一つ以上のプロセッサ109を含む。
内部アドレス13013は、当該レコードのプロセッサグループID13012によって識別されるプロセッサグループの、ストレージシステム100内部におけるアドレスである。
図7は、本発明の第1の実施の形態のプロセッサ部107に記憶される論理アクセスポート−物理ポート対応テーブル1401の構成図である。
論理アクセスポート−物理ポート対応テーブル1401は、論理アクセスポートID14011、物理ポートグループID14012、物理ポートグループ名14013及び物理ポートID14014を含む。
論理アクセスポートID14011は、論理アクセスポート902、903がストレージシステム100内で一意に識別されるための識別子である。
物理ポートグループID14012は、当該レコードの論理アクセスポートID14011によって識別される論理アクセスポート902、903との間に論理的なアクセスパスが張られている物理ポートグループの一意な識別子である。なお、物理ポートグループは、一つ以上の物理ポート905を含む。
物理ポートグループ名14013は、当該レコードの物理ポートグループID14012によって識別される物理ポートグループの名称である。管理者は、物理ポートグループ名14013によって物理ポートグループを識別する。
例えば、物理ポートグループ名14013には、LACP(Link Aggregation Control Protocol)のKey Numberが用いられる。この場合、ホスト計算機102及びSAN103を構成するスイッチ機器は、LACPに対応する。
物理ポートID14014は、当該レコードの論理アクセスポートID14011によって識別される論理アクセスポート902、903との間に論理的なアクセスパスが張られている物理ポート905の一意な識別子である。
図8は、本発明の第1の実施の形態のプロセッサ部107に記憶されるボリューム管理テーブル1801の構成図である。
ボリューム管理テーブル1801は、論理アクセスポートID18011、LUN18012、論理デバイスID18013及びLBA18014を含む。
論理アクセスポートID18011は、論理アクセスポート902、903がストレージシステム100内で一意に識別されるための識別子である。
LUN18012は、当該当該レコードの論理アクセスポートID18011によって識別される論理アクセスポート902、903からアクセス可能な論理ボリューム(LU)の一意な識別子である。
論理デバイスID18013は、当該当該レコードのLUN18012によって識別されるLUを構成する論理デバイス(LDEV)の一意な識別子である。LBA18014は、当該当該レコードの論理アクセスポートID18011によって識別される論理アクセスポート902、903からアクセス可能なブロックのアドレスである。
図9は、本発明の第1の実施の形態のインタフェース部104に記憶されるルーティングテーブル605の構成図である。
ルーティングテーブル605は、IPアドレス6051、ポート番号6052、LUN6053、LBA6054、プロセッサグループID6055及び転送先内部アドレス6056を含む。
IPアドレス6051は、論理アクセスポート902、903のIPアドレスである。ポート番号6052は、論理アクセスポート902、903のポート番号である。
LUN6053は、当該レコードのIPアドレス6051及びポート番号6052によって識別される論理アクセスポート902、903からアクセス可能な論理ボリューム(LU)の一意な識別子である。
LBA6054は、当該レコードのIPアドレス6051及びポート番号6052によって識別される論理アクセスポート902、903からアクセス可能なブロックのアドレスである。
なお、LUN6053及びLBA6054は、ルーティングテーブル605に含まれなくてもよい。この場合、インタフェース部104は、IPアドレス6051及びポート番号6052のみに基づいて、パケットの転送先となるプロセッサグループを特定する。
プロセッサグループID6055は、当該レコードのIPアドレス6051及びポート番号6052によって識別される論理アクセスポート902、903宛てのパケットを処理するプロセッサグループの一意な識別子である。
転送先内部アドレス6056は、当該レコードのプロセッサグループID6055によって識別されるプロセッサグループの、ストレージシステム100内部におけるアドレスである。つまり、転送先内部アドレス6056は、当該レコードのIPアドレス6051及びポート番号6052によって識別される論理アクセスポート902、903宛てのパケットが転送されるプロセッサグループの内部アドレスである。
次に、ルーティングテーブル605の作成又は更新処理について説明する。
プロセッサ部107は、論理アクセスポート構成管理テーブル1201(図5)、論理アクセスポート−MP対応テーブル1301(図6)、論理アクセスポート−物理ポート対応テーブル1401(図7)及びボリューム管理テーブル1801(図8)に基づいて、ルーティングテーブル605を作成又は更新する。
具体的には、プロセッサ部107は、情報が更新される論理アクセスポートを特定する。次に、プロセッサ部107は、特定した論理アクセスポートの識別子と論理アクセスポート構成管理テーブル1201の論理アクセスポートID12011とが一致するレコードを、論理アクセスポート構成管理テーブル1201から選択する。次に、プロセッサ部107は、選択したレコードから、IPアドレス12013及びポート番号12014を抽出する。
次に、プロセッサ部107は、抽出したIPアドレス12013を、ルーティングテーブル605のIPアドレス6051に格納する。更に、プロセッサ部107は、抽出したポート番号12014を、ルーティングテーブル605のポート番号6052に格納する。
次に、プロセッサ部107は、特定した論理アクセスポートの識別子とボリューム管理テーブル1801の論理アクセスポートID18011とが一致するレコードを、ボリューム管理テーブル1801から選択する。次に、プロセッサ部107は、選択したレコードから、LUN18012及びLBA18014を抽出する。
次に、プロセッサ部107は、抽出したLUN18012を、ルーティングテーブル605のLUN6053に格納する。更に、プロセッサ部107は、抽出したLBA18014を、ルーティングテーブル605のLBA6054に格納する。
次に、プロセッサ部107は、特定した論理アクセスポートの識別子と論理アクセスポート−MP対応テーブル1301の論理アクセスポートID13011とが一致するレコードを、論理アクセスポート−MP対応テーブル1301から選択する。次に、プロセッサ部107は、選択したレコードから、プロセッサグループID13012及び内部アドレス13013を抽出する。
次に、プロセッサ部107は、抽出したプロセッサグループID13012を、ルーティングテーブル605のプロセッサグループID6055に格納する。更に、プロセッサ部107は、抽出した内部アドレス13013を、ルーティングテーブル605の転送先内部アドレス6056に格納する。
以上のように、プロセッサ部107は、インタフェース部10に記憶されるルーティングテーブル605を更新又は作成する。
次に、ストレージシステム100がホスト計算機102からアクセス要求パケット300を受信した時の処理を説明する。
図10は、本発明の第1の実施の形態のホスト計算機102がストレージシステム100に送信するアクセス要求パケット300の説明図である。
パケット300は、MACフィールド301、IPフィールド302、TCPヘッダフィールド303、ペイロードフィールド304及びCRC(Cyclic Redundancy Check)フィールド305を含む。
MACフィールド301には、当該パケット300の送信先のMACアドレスが格納される。本実施の形態におけるMACフィールド301には、ストレージシステム100の論理アクセスポート902、903のMACアドレスが格納される。
IPフィールド302には、当該パケット300の送信元及び送信先のIPアドレスが格納される。本実施の形態におけるIPフィールド302には、ホスト計算機102のIPアドレスが送信元として格納される。また、IPフィールド302には、ストレージシステム100の論理アクセスポート902、903のIPアドレスが送信先として格納される。
TCPヘッダフィールド303には、当該パケット300の送信先のポート番号が格納される。本実施の形態におけるTCPヘッダフィールド303には、ストレージシステム100の論理アクセスポート902、903のポート番号が格納される。
ペイロードフィールド304には、当該パケット300によって送信されるデータが格納される。また、ペイロードフィールド304には、ストレージシステム100の論理アクセスポート902、903のiSCSIネームが格納される。また、ペイロードフィールド304には、リード要求又はライト要求が格納されている。更に、ペイロードフィールド304には、アクセス先LUN及びアクセス先LBAが格納される。
CRCフィールド305には、パケットの伝送誤りの判定に用いられるCRCが格納される。
図11は、本発明の第1の実施の形態のインタフェース部104のアクセス要求パケット転送処理のフローチャートである。
インタフェース部104は、ホスト計算機102からアクセス要求パケット300を受信する(2001)。
すると、インタフェース部104は、受信したアクセス要求パケット300のIPフィールド302から、送信先のIPアドレスを抽出する。また、インタフェース部104は、受信したアクセス要求パケット300のTCPヘッダフィールド303から、送信先のポート番号を抽出する(2002)。更に、インタフェース部104は、受信したアクセス要求パケット300のペイロードフィールド304から、アクセス先LUN及びアクセス先LBAを抽出する。
次に、インタフェース部104は、ルーティングテーブル605を参照して、当該アクセス要求パケット300を処理するプロセッサグループを決定する(2003)。
具体的には、インタフェース部104は、抽出した送信先のIPアドレスとルーティングテーブル605のIPアドレス6051とが一致するレコードを、ルーティングテーブル605から選択する。次に、インタフェース部104は、抽出した送信先のポート番号とルーティングテーブル605のポート番号6052とが一致するレコードを、選択したレコードの中から選択する。
次に、インタフェース部104は、抽出したアクセス先LUNとルーティングテーブル605のLUN6053とが一致するレコードを、選択したレコードの中から選択する。更に、インタフェース部104は、抽出したアクセス先LBAとルーティングテーブル605のLBA6054とが一致するレコードを、選択したレコードの中から選択する。
次に、インタフェース部104は、選択したレコードから、プロセッサグループID6055及び転送先内部アドレス6056を抽出する。そして、インタフェース部104は、抽出したプロセッサグループID6055によって識別されるプロセッサグループを、当該アクセス要求パケット300を処理するプロセッサグループに決定する。
そこで、インタフェース部104は、抽出した転送先内部アドレス6056を、アクセス要求パケット300に付加する。そして、インタフェース部104は、抽出したプロセッサグループID6055によって識別されるプロセッサグループに、アクセス要求パケット300を転送する(2004)。
そして、インタフェース部104は、アクセス要求パケット転送処理を終了する。
図12は、本発明の第1の実施の形態のプロセッサ109のアクセス要求パケット実行処理のフローチャートである。
プロセッサ109は、インタフェース部104からアクセス要求パケット300を受信する(2011)。
次に、プロセッサ109は、受信したアクセス要求パケット300のペイロードフィールド304から、アクセス先LUN及びアクセス先LBAを抽出する(2012)。
次に、プロセッサ109は、受信したアクセス要求パケット300がリード要求パケット又はライト要求パケットのいずれであるかを判定する(2013)。
アクセス要求パケット300がリード要求パケットであると、プロセッサ109は、キャッシュヒットミス判定テーブル803に基づいて、キャッシュヒットミス判定を行う(2014)。これによって、プロセッサ109は、当該アクセス要求パケット300によって読み出しを要求されるデータがキャッシュメモリ106に記憶されているか否かを判定する。
当該データがキャッシュメモリ106に記憶されている場合、プロセッサ109は、キャッシュヒットと判定する(2015)。プロセッサ109は、キャッシュヒットと判定した場合、転送パラメータを作成する。なお、転送パラメータは、キャッシュメモリ106に記憶されているデータを、ホスト計算機102に転送するためのパラメータである。そして、プロセッサ109は、作成した転送パラメータをインタフェース部104のDMAC601に送信する(2016)。
次に、プロセッサ109は、キャッシュメモリ106に記憶されているデータの転送を、インタフェース部104のDMAC601に指示する(2017)。
その後、プロセッサ109は、データ転送終了ステータスをインタフェース部104のDMAC601から受信するまで待機する。そして、プロセッサ109は、データ転送終了ステータスを受信する(2018)。すると、プロセッサ109は、アクセス要求パケット300の処理の終了ステータスを、ホスト計算機102に送信する(2019)。
そして、プロセッサ109は、アクセス要求パケット実行処理を終了する。
一方、ステップ2014においてデータがキャッシュメモリ106に記憶されていない場合、プロセッサ109は、キャッシュミスと判定する(2015)。プロセッサ109は、キャッシュミスと判定した場合、アクセス要求パケット300によって読み出しを要求されるデータが格納される記憶領域(スロット)を、キャッシュメモリ106上に確保する。そして、プロセッサ109は、ステージング処理の実行をバックエンドインタフェース部108に指示する(2020)。
バックエンドインタフェース部108は、ステージング処理の実行の指示を受けると、アクセス要求パケット300によって読み出しを要求されるデータを、ディスクドライブ112から読み出す。そして、バックエンドインタフェース部108は、読み出したデータを、キャッシュメモリ106上に確保されているスロットに格納する。
バックエンドインタフェース部108がステージング処理を終了するまで、プロセッサ109は待機する。このとき、プロセッサ109は、他の処理を実行していてもよい。そして、バックエンドインタフェース部108がステージング処理を終了すると、プロセッサ109は、ステップ2016〜ステップ2019を実行する。なお、ステップ2016〜ステップ2019は、前述した処理と同一なので、説明を省略する。
そして、プロセッサ109は、アクセス要求パケット実行処理を終了する。
一方、アクセス要求パケット300がライト要求パケットである場合を説明する。この場合、プロセッサ109は、当該アクセス要求パケット300によって書き込みを要求されるデータが格納される記憶領域(スロット)を、キャッシュメモリ106上に確保する(2021)。
次に、プロセッサ109は、転送パラメータを作成する。なお、転送パラメータは、アクセス要求パケット400によって書き込みを要求されるデータを、キャッシュメモリ106に転送するためのパラメータである。そして、プロセッサ109は、作成した転送パラメータをインタフェース部104のDMAC601に送信する(2022)。
次に、プロセッサ109は、アクセス要求パケット400によって書き込みを要求されるデータの転送を、インタフェース部104のDMAC601に指示する(2023)。
その後、プロセッサ109は、データ転送終了ステータスをインタフェース部104のDMAC601から受信するまで待機する。そして、プロセッサ109は、データ転送終了ステータスを受信する(2024)。すると、プロセッサ109は、アクセス要求パケット300の処理の終了ステータスを、ホスト計算機102に送信する(2025)。
そして、プロセッサ109は、アクセス要求パケット実行処理を終了する。
図13は、本発明の第1の実施の形態のインタフェース部104のデータ転送処理のフローチャートである。
インタフェース部104のDMAC601は、プロセッサ109から転送パラメータを受信する(2031)。すると、インタフェース部104のDMAC601は、受信した転送パラメータをメモリ603に格納する。
次に、インタフェース部104のDMAC601は、データの転送指示をプロセッサ109から受信する(2032)。すると、インタフェース部104のDMAC601は、メモリ603に格納されている転送パラメータに基づいて、データを転送する(2033)。
例えば、インタフェース部104のDMAC601は、キャッシュメモリ106に記憶されているデータを、ホスト計算機102に転送する。また、インタフェース部104のDMAC601は、ホスト計算機102から書き込み要求されたデータを、キャッシュメモリ106に転送する。
インタフェース部104のDMAC601は、データの転送を終了すると、データ転送終了ステータスをプロセッサ109に送信する(2034)。そして、インタフェース部104は、データ転送処理を終了する。
本発明の第1の実施の形態によれば、また、インタフェース部104は、論理アクセスポート902、903に対応するプロセッサ109にアクセス要求を転送する。更に、インタフェース部104は、アクセス先LU及びアクセス先LBAを参照しながら、プロセッサ109にアクセス要求を転送する。つまり、インタフェース部104は、適切なプロセッサ109にアクセス要求を転送する。よって、本発明の第1の実施の形態のストレージシステム100は、プロセッサ109の能力を効率的に利用できる。更に、本発明の第1の実施の形態のストレージシステム100は、内部ネットワーク116の通信量を減らすことができる。
(第2の実施の形態)
本発明の第2の実施の形態では、SAN103がファイバチャネルによって構成される。
本発明の第2の実施の形態の計算機システムの構成は、プロセッサ部107に記憶される論理アクセスポート構成管理テーブル1201及びインタフェース部104に記憶されるルーティングテーブル605を除き、第1の実施の形態の計算機システム(図1)と同一である。同一の構成の説明は省略する。
図14は、本発明の第2の実施の形態のプロセッサ部107に記憶される論理アクセスポート構成管理テーブル1201の構成図である。
論理アクセスポート構成管理テーブル1201は、論理アクセスポートID12011、WWN(World Wide Name)12016及びポートアドレス12017を含む。
論理アクセスポートID12011は、論理アクセスポート902、903がストレージシステム100内で一意に識別されるための識別子である。
WWN12016は、当該レコードの論理アクセスポートID12011によって識別される論理アクセスポート902、903のWWNである。ポートアドレス12017は、当該レコードの論理アクセスポートID12011によって識別される論理アクセスポート902、903のポートアドレスである。
図15は、本発明の第2の実施の形態のインタフェース部104に記憶されるルーティングテーブル605の構成図である。
ルーティングテーブル605は、ポートアドレス6057、WWN6058、LUN6053、LBA6054、プロセッサグループID6055及び転送先内部アドレス6056を含む。
なお、LUN6053、LBA6054、プロセッサグループID6055及び転送先内部アドレス6056は、第1の実施の形態のルーティングテーブル(図9)に含まれるものと同一である。同一の構成には同一の番号を付すことによって、説明を省略する。
ポートアドレス6057は、論理アクセスポート902、903のポートアドレスである。WWN6058は、論理アクセスポート902、903のWWNである。
本発明の第2の実施の形態の計算機システムは、すべての処理において、IPアドレス及びポート番号の代わりに、WWN又はポートIDを用いる。本発明の第2の実施の形態の計算機システムのそれ以外の処理は、第1の実施の形態の計算機システム(図11、図12及び図13)と同一である。よって、第2の実施の形態の計算機システムの処理の説明を省略する。
(第3の実施の形態)
本発明の第3の実施の形態では、書き込み要求されたデータ及び読み出し要求されたデータが、キャッシュメモリに格納されることなく、インタファース部間で通信される。
図16は、本発明の第3の実施の形態の計算機システムの構成のブロック図である。
本発明の第3の実施の形態の計算機システムでは、ストレージシステム140がSAN103に接続されている。また、ストレージシステム100は、キャッシュメモリを備えない。また、ストレージシステム100のプロセッサ部107には、論理デバイス管理テーブルが記憶される。更に、ストレージシステム100のインタフェース部104に記憶されるルーティングテーブル605の構成が、第1の実施の形態と異なる。
本発明の第3の実施の形態の計算機システムのそれ以外の構成は、第2の実施の形態の計算機システム(図1)と同一である。同一の構成には同一の番号を付すことによって、説明を省略する。
ストレージシステム140は、ストレージコントローラ及びディスクドライブを備える。ディスクドライブは、ホスト計算機102に書き込みを要求されたデータを記憶する。ストレージコントローラは、ディスクドライブにデータを読み書きする。
本実施の形態では、ストレージシステム140は、ディスクドライブの記憶領域を論理ボリュームとしてストレージシステム100に提供する。そして、ストレージシステム100は、ストレージシステム140に提供された論理ボリュームを、ストレージシステム100の論理ボリュームとしてホスト計算機102に提供する。
論理デバイス管理テーブルは、ストレージシステム100の外部に存在する記憶領域の構成に関する情報である。なお、論理デバイス管理テーブルにつては、図17で詳細を説明する。
図17は、本発明の第3の実施の形態のプロセッサ部107に記憶される論理デバイス管理テーブル1901の構成図である。
論理デバイス管理テーブル1901は、論理デバイスID19011、外部ストレージID19012、アクセスポートID19013及びアクセス先LUN19014を含む。
論理デバイスID19011は、ストレージシステム100の外部に存在する記憶領域(論理デバイス)の一意な識別子である。本実施の形態では、論理デバイスID1901は、外部のストレージシステム140に備わる論理ボリューム(LU)をストレージシステム100が一意に識別するための識別子である。
外部ストレージID19012は、論理デバイスID19011によって識別される論理ボリュームを備えるストレージシステム140の一意な識別子である。
アクセスポートID19013は、論理デバイスID19011によって識別される論理ボリュームへのアクセスで用いられる物理ポート905の一意な識別子である。アクセス先LUN19014は、論理デバイスID19011によって識別される論理ボリュームを外部のストレージシステム140が一意に識別するための識別子である。
図18は、本発明の第3の実施の形態のインタフェース部104に記憶されるルーティングテーブル605の構成図である。
ルーティングテーブル605は、ポートアドレス6057、WWN6058、LUN6053、LBA6054、プロセッサグループID6055、転送先内部アドレス6056、論理デバイスID6059、外部ストレージID6060、アクセス先LUN6061及びアクセスポートID6062を含む。
ポートアドレス6057、WWN6058、LUN6053、LBA6054、プロセッサグループID6055及び転送先内部アドレス6056は、第2の実施の形態のルーティングテーブル(図15)に含まれるものと同一である。同一の構成には同一の番号を付すことによって、説明を省略する。
論理デバイスID6059は、当該レコードのポートアドレス6057及びWWN6058によって識別される論理アクセスポート902、903からアクセス可能な論理デバイスの一意な識別子である。
外部ストレージID6060は、当該レコードの論理デバイスID6059によって識別される論理ボリュームを備える外部のストレージシステム140の一意な識別子である。アクセス先LUN6061は、当該レコードの論理デバイスID6059によって識別される論理ボリュームを外部のストレージシステム140が一意に識別するための識別子である。アクセスポートID6062は、当該レコードの論理デバイスID6059によって識別される論理ボリュームへのアクセスで用いられる物理ポート905の一意な識別子である。
次に、ルーティングテーブル605の作成又は更新処理について説明する。
プロセッサ部107は、論理アクセスポート構成管理テーブル1201(図14)、論理アクセスポート−MP対応テーブル1301(図6)、論理アクセスポート−物理ポート対応テーブル1401(図7)、ボリューム管理テーブル1801(図8)及び論理デバイス管理テーブル1901(図17)に基づいて、ルーティングテーブル605を作成又は更新する。
具体的には、プロセッサ部107は、情報が更新される論理アクセスポートを特定する。次に、プロセッサ部107は、特定した論理アクセスポートの識別子と論理アクセスポート構成管理テーブル1201の論理アクセスポートID12011とが一致するレコードを、論理アクセスポート構成管理テーブル1201から選択する。次に、プロセッサ部107は、選択したレコードから、WWN12016及びポートアドレス12017を抽出する。
次に、プロセッサ部107は、抽出したポートアドレス12017を、ルーティングテーブル605のポートアドレス6057に格納する。更に、プロセッサ部107は、抽出したWWN12016を、ルーティングテーブル605のWWN6058に格納する。
次に、プロセッサ部107は、特定した論理アクセスポートの識別子とボリューム管理テーブル1801の論理アクセスポートID18011とが一致するレコードを、ボリューム管理テーブル1801から選択する。次に、プロセッサ部107は、選択したレコードから、LUN18012、論理デバイスID18013及びLBA18014を抽出する。
次に、プロセッサ部107は、抽出したLUN18012を、ルーティングテーブル605のLUN6053に格納する。次に、プロセッサ部107は、抽出したLBA18014を、ルーティングテーブル605のLBA6054に格納する。更に、プロセッサ部107は、抽出した論理デバイスID18013を、ルーティングテーブル605の論理デバイスID6059に格納する。
次に、プロセッサ部107は、特定した論理アクセスポートの識別子と論理アクセスポート−MP対応テーブル1301の論理アクセスポートID13011とが一致するレコードを、論理アクセスポート−MP対応テーブル1301から選択する。次に、プロセッサ部107は、選択したレコードから、プロセッサグループID13012及び内部アドレス13013を抽出する。
次に、プロセッサ部107は、抽出したプロセッサグループID13012を、ルーティングテーブル605のプロセッサグループID6055に格納する。更に、プロセッサ部107は、抽出した内部アドレス13013を、ルーティングテーブル605の転送先内部アドレス6056に格納する。
次に、プロセッサ部107は、抽出した論理デバイスID18013と論理デバイス管理テーブル1901の論理デバイスID19011とが一致するレコードを、論理デバイス管理テーブル1901から選択する。次に、プロセッサ部107は、選択したレコードから、外部ストレージID19012、アクセスポートID19013及びアクセス先LUN19014を抽出する。
次に、プロセッサ部107は、抽出した外部ストレージID19012を、ルーティングテーブル605の外部ストレージID6060に格納する。次に、プロセッサ部107は、抽出したアクセス先LUN1014を、ルーティングテーブル605のアクセス先LUN6061に格納する。更に、プロセッサ部107は、抽出したアクセスポートID19013を、ルーティングテーブル605のアクセスポートID6062に格納する。
但し、プロセッサ部107は、抽出した論理デバイスID18013と論理デバイス管理テーブル1901の論理デバイスID19011とが一致するレコードを選択できない場合、ルーティングテーブル605の外部ストレージID6060、アクセス先LUN6061及びアクセスポートID6062には値を格納しない。
以上のように、プロセッサ部107は、インタフェース部10に記憶されているルーティングテーブル605を更新又は作成する。
次に、ストレージシステム100が、ホスト計算機102からアクセス要求パケット300を受信した時の処理を説明する。
図19は、本発明の第3の実施の形態のインタフェース部104のアクセス要求パケット転送処理のフローチャートである。
インタフェース部104は、ホスト計算機102からアクセス要求パケットを受信する(2101)。
次に、インタフェース部104は、受信したアクセス要求パケットから、送信先のWWN及び送信先のポートアドレスを抽出する(2102)。更に、インタフェース部104は、受信したアクセス要求パケットから、アクセス先LUN及びアクセス先LBAを抽出する。
次に、インタフェース部104は、抽出した送信先のポートアドレスとルーティングテーブル605のポートアドレス6057とが一致するレコードを、ルーティングテーブル605から選択する。または、インタフェース部104は、抽出した送信先のWWNとルーティングテーブル605のWWN6058とが一致するレコードを、選択したレコードの中から選択する。
次に、インタフェース部104は、抽出したアクセス先LUNとルーティングテーブル605のLUN6053とが一致するレコードを、選択したレコードの中から選択する。次に、インタフェース部104は、抽出したアクセス先LBAとルーティングテーブル605のLBA6054とが一致するレコードを、選択したレコードの中から選択する。
次に、インタフェース部104は、選択したレコードから、プロセッサグループID6055、転送先内部アドレス6056、アクセス先LUN6061及びアクセス先ポートID6062を抽出する(2103)。
次に、インタフェース部104は、抽出したアクセス先LUN6061を、受信したアクセス要求パケットに格納する。そして、インタフェース部104は、アクセス先LUN6061が格納されたアクセス要求パケットを、抽出したアクセス先ポートID6062で識別される物理ポート905を備えるインタフェース部104に送信する(2104)。
更に、インタフェース部104は、受信したアクセス要求パケットの内容及びルーティング処理の内容を、抽出したプロセッサグループID6055で識別されるプロセッサグループに送信する(2105)。なお、ルーティング処理の内容は、アクセス要求パケットの送信先となった物理ポート905の識別子及び当該物理ポートを備えるインタフェース部104の識別子等を含む。
そして、インタフェース部104は、ホスト計算機102から受信したアクセス要求パケットの転送処理を終了する。
図20は、本発明の第3の実施の形態のインタフェース部104がストレージシステム140へアクセス要求パケットを転送する処理のフローチャートである。
インタフェース部104は、他のインタフェース部104からアクセス要求パケットを受信する。次に、インタフェース部104は、受信したアクセス要求パケットをストレージシステム140へ転送する(2111)。
次に、インタフェース部104は、プロセッサ109から転送パラメータを受信する。すると、インタフェース部104は、受信した転送パラメータをメモリ603に格納する(2112)。
次に、インタフェース部104は、転送したアクセス要求パケットがリード要求パケット又はライト要求パケットのいずれであるかを判定する(2113)。
アクセス要求パケットがリード要求パケットであると、インタフェース部104は、ストレージシステム140から応答パケットを受信するまで待機する。そして、インタフェース部104は、ストレージシステム140から応答パケットを受信する(2114)。
すると、インタフェース部104は、メモリ603に記憶されている転送パラメータに基づいて、応答パケットに含まれるリードデータをホスト計算機102に転送する(2115)。
そして、インタフェース部104は、ストレージシステム140からデータ送信終了ステータスを受信する。すると、インタフェース部104は、データ転送終了ステータスをプロセッサ109に送信する(2116)。そして、インタフェース部104は、本処理を終了する。
一方、アクセス要求パケットがライト要求パケットであると、インタフェース部104は、ストレージシステム140から転送準備完了の通知を受信するまで待機する。そして、インタフェース部104は、ストレージシステム140から転送準備完了の通知を受信する(2117)。
すると、インタフェース部104は、メモリ603に記憶されている転送パラメータに基づいて、ライトデータをストレージシステム140に転送する(2118)。
そして、インタフェース部104は、ストレージシステム140からデータ受信終了ステータスを受信する。すると、インタフェース部104は、データ転送終了ステータスをプロセッサ109に送信する(2119)。そして、インタフェース部104は、本処理を終了する。
図21は、本発明の第3の実施の形態のプロセッサ109の処理のフローチャートである。
プロセッサ109は、アクセス要求パケットの内容及びルーティング処理の内容を、ホスト計算機102からアクセスされるインタフェース部104(ホスト側のインタフェース部104)から受信する(2121)。
次に、プロセッサ109は、受信した内容に対応するアクセス要求パケットがリード要求パケット又はライト要求パケットのいずれであるかを判定する(2122)。
アクセス要求パケットがリード要求パケットであると、プロセッサ109は、転送パラメータを作成する。なお、転送パラメータは、リードデータをストレージシステム140からホスト計算機102に転送するためのパラメータである。
プロセッサ109は、ストレージシステム140からアクセスされるインタフェース部104(ストレージ側のインタフェース部104)に、作成した転送パラメータを送信する(2123)。同様に、プロセッサ109は、ホスト側のインタフェース部104に、作成した転送パラメータを送信する(2124)。
その後、プロセッサ109は、ストレージ側のインタフェース部104からデータ転送終了ステータスを受信するまで待機する。そして、プロセッサ109は、ストレージ側のインタフェース部104からデータ転送終了ステータスを受信する(2125)。すると、プロセッサ109は、アクセス要求パケット300の処理の終了ステータスをホスト計算機102に送信する(2126)。そして、プロセッサ109は、本処理を終了する。
一方、アクセス要求パケットがライト要求パケットであると、プロセッサ109は、転送パラメータを作成する。なお、転送パラメータは、ライトデータをホスト計算機102からストレージシステム140に転送するためのパラメータである。
プロセッサ109は、ホスト側のインタフェース部104に、作成した転送パラメータを送信する(2127)。次に、プロセッサ109は、転送準備完了通知をホスト計算機102に送信する(2128)。次に、プロセッサ109は、ストレージ側のインタフェース部104に、作成した転送パラメータを送信する(2129)。
その後、プロセッサ109は、ストレージ側のインタフェース部104からデータ転送終了ステータスを受信するまで待機する。そして、プロセッサ109は、ストレージ側のインタフェース部104からデータ転送終了ステータスを受信する(2130)。すると、プロセッサ109は、アクセス要求パケット300の処理の終了ステータスをホスト計算機102に送信する(2131)。そして、プロセッサ109は、本処理を終了する。
(第4の実施の形態)
本発明の第4の実施の形態では、論理ポートを制御するプロセッサが変更される。
本発明の第4の実施の形態の計算機システムでは、プロセッサ部107が負荷管理テーブルを記憶する。本発明の第4の実施の形態の計算機システムのそれ以外の構成は、第1の実施の形態の計算機システム(図1)と同一である。同一の構成の説明は省略する。
図22は、本発明の第4の実施の形態のプロセッサ部107に記憶される負荷管理テーブル2201の構成図である。
負荷管理テーブル2201は、プロセッサ109の負荷を管理する。負荷管理テーブル2201は、プロセッサグループID22011、処理中論理アクセスポートID22012、利用率22013及び全体利用率22014を含む。
プロセッサグループID22011は、一つ以上のプロセッサ109を含むプロセッサグループの一意な識別子である。
処理中論理アクセスポートID22012は、当該レコードのプロセッサグループID22011によって識別されるプロセッサグループが処理中の論理アクセスポートの一意な識別子である。
利用率22013は、当該レコードの処理中論理アクセスポートID22012によって識別される論理アクセスポートを処理するための、当該レコードのプロセッサグループID22011によって識別されるプロセッサグループの利用率である。全体利用率22014は、当該レコードのプロセッサグループID22011によって識別されるプロセッサグループの利用率である。
例えば、負荷管理テーブル2201の全体利用率22014が閾値以上又は閾値以下となった場合、ストレージシステム100は、論理アクセスポートの処理を担当するプロセッサグループを移行する。また、負荷管理テーブル2201の全体利用率22014の最大値と最小値との差が閾値を越えた場合に、ストレージシステム100は、論理アクセスポートの処理を担当するプロセッサグループを移行してもよい。このようにして、本実施の形態のストレージシステム100は、プロセッサグループの負荷を平準化できる。
ストレージシステム100は、ボリューム管理テーブル1801等を参照しながら、論理アクセスポートの処理を担当するプロセッサグループを移行する。これによって、ストレージシステム100は、関連する動作を一つのプロセッサグループで処理するように、論理アクセスポートの処理を担当するプロセッサグループを移行する。例えば、ストレージシステム100は、LUのコピー処理(local mirror、remote mirror、スナップショット又はJOURNAL保存)を行う場合、コピー元のLU及びコピー先のLUを同一のプロセッサグループが処理するように、論理アクセスポートの処理を担当するプロセッサグループを移行する。
なお、負荷管理テーブル2201は、プロセッサ部107でなく、管理部114等の他の場所に記憶されていてもよい。
例えば、ストレージシステム100が、本説明図の負荷管理テーブル2201で示す負荷状態であったとする。プロセッサグループID22011が「0」によって識別されるプロセッサグループの全体利用率22014は、20%である。一方、プロセッサグループID22011が「1」によって識別されるプロセッサグループの全体利用率22014は、80%である。つまり、これらプロセッサグループ間の利用率の差は、60%となる。
これを是正するため、ストレージシステム100は、論理アクセスポートIDが「3」で識別される論理アクセスポートを制御するプロセッサグループを移行する。具体的には、ストレージシステム100は、論理アクセスポートの制御を、プロセッサグループID22011が「1」によって識別されるプロセッサグループから、プロセッサグループID22011が「0」によって識別されるプロセッサグループに移行する。
ここで、論理アクセスポートを制御するプロセッサグループの移行処理を説明する。
図23は、本発明の第4の実施の形態のプロセッサ109の移行処理のフローチャートである。
移行元となるプロセッサグループに含まれるプロセッサ109(移行元のプロセッサ109)は、移行指示を他のプロセッサ109又は管理部114等から受信する(2401)。なお、移行指示では、移行対象となる論理アクセスポート、移行元となるプロセッサグループ及び移行先となるプロセッサグループ等が指定される。
すると、移行元のプロセッサ109は、移行対象となる論理アクセスポートに関する情報を取得する(2402)。具体的には、移行元のプロセッサ109は、論理アクセスポート構成管理テーブル1201から、移行対象の論理アクセスポートの構成に関する情報を取得する。また、移行元のプロセッサ109は、論理アクセスポート−物理ポート対応テーブル1401から、移行対象の論理アクセスポートに対応する物理ポートグループを特定する。
次に、移行元のプロセッサ109は、取得した情報を、移行先となるプロセッサグループに含まれるプロセッサ109(移行先のプロセッサ109)に送信する。すると、移行先のプロセッサ109は、移行対象となる論理アクセスポートに関する情報を受信する。そして、移行先のプロセッサ109は、受信した情報を、論理アクセスポート構成管理テーブル1201及び論理アクセスポート−物理ポート対応テーブル1401等に格納する。
次に、移行元のプロセッサ109は、処理をしている最中のアクセス要求パケットが存在するか否かを判定する(2403)。
処理中のアクセス要求パケットが存在する場合、移行元のプロセッサ109は、当該処理中のアクセス要求パケットを処理し続ける(2404)。そして、移行元のプロセッサ109は、インタフェース部104からデータ転送終了ステータスを受信すると(2405)、当該アクセス要求パケットの処理を終了したと判定する。そこで、移行元のプロセッサ109は、当該アクセス要求パケット300の処理の終了ステータスをホスト計算機102に送信する(2406)。
なお、移行元のプロセッサ109は、処理中のアクセス要求パケットの処理を続けずに、処理中のアクセス要求パケットを含むすべてのアクセス要求パケットの処理を、移行先のプロセッサ109に移行してもよい。この場合、移行元のプロセッサ109は、処理中のアクセス要求パケットの処理過程等を含む情報を、移行先のプロセッサ109に通知する。
次に、移行元のプロセッサ109は、メモリ110のキューに格納されているアクセス要求パケットを受信してからの時間(アクセス要求パケットのペンディング時間)を監視する(2407)。そして、移行元のプロセッサ109は、メモリ110のキューの中に、受信されてから一定時間以上経過したアクセス要求パケットが存在するか否かを判定する(2408)。
キューの中に一定時間以上経過したアクセス要求パケットが存在しない場合、移行元のプロセッサ109は、そのままステップ2403に戻る。
一方、キューの中に一定時間以上経過したアクセス要求パケットが存在する場合、移行元のプロセッサ109は、当該一定時間以上経過したアクセス要求パケットの処理を開始する(2409)。そして、移行元のプロセッサ109は、ステップ2403に戻る。これによって、ホスト計算機102によって発行されたアクセス要求が、タイムオーバーになることを防ぐ。
一方、ステップ2403において処理中のアクセス要求パケットが存在しない場合、移行元のプロセッサ109は、メモリ110のキューから、未処理のアクセス要求パケットを抽出する。そして、移行元のプロセッサ109は、抽出した未処理のアクセス要求パケットを移行先のプロセッサ109に送信する(2410)。移行先のプロセッサ109は、未処理のアクセス要求を受信する。そして、移行先のプロセッサ109は、受信した未処理のアクセス要求を、当該移行先のプロセッサ109に備わるメモリ110のキューに格納する。
次に、移行元のプロセッサ109は、インタフェース部104に記憶されているルーティングテーブル605を更新する。
具体的には、移行元のプロセッサ109は、移行対象となる論理アクセスポートの識別子と論理アクセスポート構成管理テーブル1201の論理アクセスポートID12011とが一致するレコードを、論理アクセスポート構成管理テーブル1201から選択する。次に、移行元のプロセッサ109は、選択したレコードから、IPアドレス12013及びポート番号12014を抽出する。
次に、移行元のプロセッサ109は、移行対象となる論理アクセスポートの識別子とボリューム管理テーブル1801の論理アクセスポートID18011とが一致するレコードを、ボリューム管理テーブルから選択する。次に、移行元のプロセッサ109は、選択したレコードから、LUN18012及びLBA18014を抽出する。
次に、移行元のプロセッサ109は、抽出したIPアドレス12013とルーティングテーブル605のIPアドレス6051とが一致するレコードを、ルーティングテーブル605から選択する。次に、移行元のプロセッサ109は、抽出したポート番号12014とルーティングテーブル605のポート番号6052とが一致するレコードを、選択したレコードの中から選択する。
次に、移行元のプロセッサ109は、抽出したLUN18012とルーティングテーブル605のLUN6053とが一致するレコードを、選択したレコードの中から選択する。更に、移行元のプロセッサ109は、抽出したLBA18014とルーティングテーブル605のLBA6054とが一致するレコードを、選択したレコードの中から選択する。
そして、移行元のプロセッサ109は、移行先となるプロセッサグループの識別子を、選択したレコードのプロセッサグループID6055に格納する。更に、プロセッサ109は、移行先となるプロセッサグループの内部アドレスを、選択したレコードの転送先内部アドレス6056に格納する。
このようにして、移行元のプロセッサ109は、ルーティングテーブル605を更新する。これによって、インタフェース部104は、アクセス要求パケットを移行先のプロセッサ109に転送する。
なお、移行元のプロセッサ109は、移行後に関するレコードをルーティングテーブルに予め追加してもよい。この場合、移行元のプロセッサ109は、追加したレコードを無効な状態にしておく。そして、移行元のプロセッサ109は、本ステップ2411において、追加されたレコードを有効な状態とする。
なお、移行元のプロセッサ109は、移行処理を実行している最中にアクセス要求パケットを受信する場合がある。この場合、移行元のプロセッサ109は、受信したアクセス要求パケットを移行先のプロセッサ109に転送する(2412)。そして、移行元のプロセッサ109は、本処理を終了する。
(第5の実施の形態)
本発明の第5の実施の形態では、物理ポート905の障害を復旧する。
本発明の第5の実施の形態の計算機システムの構成は、第1の実施の形態の計算機システム(図1)と同一である。よって、説明を省略する。
本発明の第5の実施の形態の管理端末916は、計算機システムの物理的な接続関係を管理する。例えば、管理端末916は、ホスト計算機102の物理ポートとSAN103上に備わるスイッチ機器の物理ポートとの接続関係、及びストレージシステム100の物理ポート905とSAN103上に備わるスイッチ機器の物理ポートとの接続関係等を管理する。
また、管理端末916は、論理アクセスポート構成管理テーブル1201、論理アクセスポート−MP対応テーブル1301、論理アクセスポート−物理ポート対応テーブル1401、及びボリューム管理テーブル1801等にアクセスできる。更に、管理端末916は、ホスト計算機102に備わるパス管理部によって記憶されるパスに関する情報にもアクセスできる。
次に、ストレージシステム100の物理ポート905に障害が発生した場合の管理端末916の処理を説明する。
図24は、本発明の第5の実施の形態の管理端末916の論理アクセスポート再構成処理の説明図である。
管理端末916は、障害の状態をストレージシステム100又はSAN103上に備わるスイッチ機器から受信する(2601)。なお、ストレージシステム100及びスイッチ機器は、障害を検知すると、当該障害の状態を管理端末916へ通知する。
管理端末916は、受信した障害の状態に基づいて、障害が発生したパスを特定する(2602)。
次に、管理端末916は、計算機システムの物理的な接続関係を参照することによって、障害が発生したパスによって影響を受ける範囲を特定する(2603)。
次に、管理端末916は、論理アクセスポート構成管理テーブル1201、論理アクセスポート−MP対応テーブル1301及び論理アクセスポート−物理ポート対応テーブル1401を参照することによって、障害の影響を受ける範囲に含まれる物理ポートグループが存在するか否かを判定する。つまり、管理端末916は、障害の影響を受ける物理ポートグループが存在するか否かを判定する(2604)。
障害の影響を受ける物理ポートグループが存在しない場合、管理端末916は、論理アクセスポートを再構成する必要がない。よって、管理端末916は、そのまま本処理を終了する。
一方、障害の影響を受ける物理ポートグループが存在する場合、管理端末916は、障害が発生した物理ポート(障害発生ポート)の代替となる物理ポート(代替ポート)を選択する(2605)。具体的には、管理端末916は、スイッチ機器等を介して物理的にホスト計算機102に接続されている物理ポートの中から、代替ポートを選択する。
次に、管理端末916は、障害発生ポート及び代替ポートを指定して、障害の影響を受ける物理ポートグループの再構成をストレージシステム100のプロセッサ部107に指示する(2606)。
プロセッサ部107は、物理ポートグループの再構成の指示を受けると、論理アクセスポート−物理ポート対応テーブル1401を更新する。これによって、プロセッサ部107は、物理ポートグループを再構成する。更に、プロセッサ部107は、更新された論理アクセスポート−物理ポート対応テーブル1401に基づいて、インタフェース部104のルーティングテーブル605を更新する。
次に、管理端末916は、スイッチ機器に備わるポートの構成の変更を、スイッチ機器に指示する(2607)。すると、スイッチ機器は、代替ポートをホスト計算機102から認識できるように、当該スイッチ機器に備わるポートの構成を変更する。
そして、管理端末916は、代替ポート及び当該代替ポートを含む物理ポートグループの再認識をホスト計算機102に指示する(2608)。すると、ホスト計算機102は、代替ポート及び当該代替ポートを含む物理ポートグループを再認識する。そして、管理端末916は、論理アクセスポート再構成処理を終了する。
なお、論理アクセスポート再構成処理は、管理端末916でなく、プロセッサ109等によって実行されてもよい。
以上のように、本発明の第5の実施の形態では、管理端末916が、障害が発生した物理ポートに関連する論理アクセスポートを再構成する。このため、本発明の第5の実施の形態のストレージシステム100は、物理パスで発生した障害の影響を小さくできる。
本発明の第1の実施の形態の計算機システムの構成のブロック図である。 本発明の第1の実施の形態のストレージコントローラに備わるインタフェース部の構成のブロック図である。 本発明の第1の実施の形態のストレージコントローラに備わるプロセッサ部の構成のブロック図である。 本発明の第1の実施の形態の論理アクセスポートの説明図である。 本発明の第1の実施の形態のプロセッサ部に記憶される論理アクセスポート構成管理テーブルの構成図である。 本発明の第1の実施の形態のプロセッサ部に記憶される論理アクセスポート−MP対応テーブルの構成図である。 本発明の第1の実施の形態のプロセッサ部に記憶される論理アクセスポート−物理ポート対応テーブルの構成図である。 本発明の第1の実施の形態のプロセッサ部に記憶されるボリューム管理テーブルの構成図である。 本発明の第1の実施の形態のインタフェース部に記憶されるルーティングテーブルの構成図である。 本発明の第1の実施の形態のホスト計算機がストレージシステムに送信するアクセス要求パケットの説明図である。 本発明の第1の実施の形態のインタフェース部のアクセス要求パケット転送処理のフローチャートである。 本発明の第1の実施の形態のプロセッサのアクセス要求パケット実行処理のフローチャートである。 本発明の第1の実施の形態のインタフェース部のデータ転送処理のフローチャートである。 本発明の第2の実施の形態のプロセッサ部に記憶される論理アクセスポート構成管理テーブルの構成図である。 本発明の第2の実施の形態のインタフェース部に記憶されるルーティングテーブルの構成図である。 本発明の第3の実施の形態の計算機システムの構成のブロック図である。 本発明の第3の実施の形態のプロセッサ部に記憶される論理デバイス管理テーブルの構成図である。 本発明の第3の実施の形態のインタフェース部に記憶されるルーティングテーブルの構成図である。 本発明の第3の実施の形態のインタフェース部のアクセス要求パケット転送処理のフローチャートである。 本発明の第3の実施の形態のインタフェース部がストレージシステムへアクセス要求パケットを転送する処理のフローチャートである。 本発明の第3の実施の形態のプロセッサの処理のフローチャートである。 本発明の第4の実施の形態のプロセッサ部に記憶される負荷管理テーブルの構成図である。 本発明の第4の実施の形態のプロセッサの移行処理のフローチャートである。 本発明の第5の実施の形態の管理端末の論理アクセスポート再構成処理の説明図である。
符号の説明
100 ストレージシステム
101 ストレージコントローラ
102 ホスト計算機
103 SAN
104 インタフェース部
105 ルーティング機能部
106 キャッシュメモリ
107 プロセッサ部
108 バックエンドインタフェース部
109 プロセッサ
111 ネットワーク
112 ディスクドライブ
114 管理部
116 内部ネットワーク
605 ルーティングテーブル
902、903 論理アクセスポート
905、905A、905B、905C、905D、905E 物理ポート
914 管理ネットワーク
916 管理端末

Claims (16)

  1. ディスクドライブと、前記ディスクドライブにデータを読み書きするストレージコントローラと、を備えるストレージシステムであって、
    前記ストレージコントローラは、ネットワークを介してホスト計算機に接続される一つ以上のインタフェースと、内部ネットワークに接続されるキャッシュメモリと、前記内部ネットワークを介して前記インタフェースに接続される複数のプロセッサと、を備え、
    前記プロセッサは、一つ以上の論理アクセスポートを前記ホスト計算機に提供し、更に、前記ディスクドライブの記憶領域を、一つ以上の論理ボリュームとして前記ホスト計算機に提供し、
    前記インタフェースは、
    前記論理アクセスポート宛てのアクセス要求を処理するプロセッサ、及び、前記論理ボリュームと当該論理ボリュームへアクセスするプロセッサとの対応の情報を含むルーティング情報を記憶し、
    アクセス要求を前記ホスト計算機から受信すると、前記受信されたアクセス要求から宛先及びアクセス先となる論理ボリュームの番号を抽出し、
    前記ルーティング情報前記抽出された宛先及び前記抽出された論理ボリュームの番号に基づいて、前記受信されたアクセス要求を処理するプロセッサを特定し、
    前記受信されたアクセス要求を、前記特定されたプロセッサに転送し、
    前記特定されたプロセッサは、
    前記アクセス要求がライト要求である場合、
    前記アクセス要求によって書き込みが要求されるデータを格納する領域を前記キャッシュメモリに確保し、
    前記アクセス要求によって書き込みが要求されるデータを格納する領域を前記キャッシュメモリに転送するための第1の転送パラメータを作成し、
    前記第1の転送パラメータを前記インターフェースに送信し、
    前記アクセス要求によって書き込みが要求されるデータを前記キャッシュメモリに転送するように前記インターフェースに指示することを特徴とするストレージシステム。
  2. 前記インタフェースは、一つ以上の物理ポートを備え、
    前記論理アクセスポートは、前記物理ポートに対応付けられていることを特徴とする請
    求項1に記載のストレージシステム。
  3. 前記プロセッサは、前記ディスクドライブの一つ以上の論理デバイスを、論理ボリュー
    ムとして前記ホスト計算機に提供し、
    前記ルーティング情報は、更に、前記論理ボリュームと論理デバイスとの対応を含み、
    前記インタフェースは、
    前記ルーティング情報に基づいて、前記抽出された論理ボリュームの番号に対応する論
    理デバイスを特定し、
    前記受信されたアクセス要求に、前記特定された論理デバイスの識別情報を付加するこ
    とを特徴とする請求項1に記載のストレージシステム。
  4. 前記プロセッサは、
    前記インタフェースからアクセス要求を受信し、
    前記受信されたアクセス要求に基づいて、前記ディスクドライブにデータを読み書きす
    ることを特徴とする請求項1に記載のストレージシステム。
  5. 前記プロセッサは、負荷状態が所定の条件を満たすと、提供中の論理アクセスポートに
    関する情報を他のプロセッサに送信し、
    前記他のプロセッサは、
    前記送信された論理アクセスポートに関する情報に基づいて論理アクセスポートをホス
    ト計算機に提供することによって、前記プロセッサによって提供されていた論理アクセス
    ポートの処理を引き継ぐことを特徴とする請求項1に記載のストレージシステム。
  6. 前記論理アクセスポートに関する情報は、前記論理アクセスポートの構成に関する情報
    、及び前記論理アクセスポートによって受信されたアクセス要求に関する情報を含むこと
    を特徴とする請求項5に記載のストレージシステム。
  7. 前記ストレージコントローラは、前記ストレージシステムを管理する管理部を備え、
    前記インタフェースは、一つ以上の物理ポートを備え、
    前記論理アクセスポートは、前記物理ポートに対応付けられており、
    前記管理部は、前記物理ポートに障害が発生すると、障害が発生した物理ポートの代わ
    りに、他の物理ポートを、前記論理アクセスポートに対応付けることを特徴とする請求項
    1に記載のストレージシステム。
  8. 前記プロセッサは、
    前記アクセス要求がリード要求である場合、
    前記アクセス要求によって読み出しが要求されるデータが前記キャッシュメモリに記憶されている場合、前記キャッシュメモリに記憶されているデータを前記ホスト計算機に転送するための第2の転送パラメータを作成し、
    前記第2の転送パラメータを前記インターフェースに送信し、
    前記キャッシュメモリに記憶されているデータを前記ホスト計算機に転送するように前記インターフェースに指示することを特徴とする請求項1に記載のストレージシステム。
  9. ディスクドライブに接続されるストレージコントローラであって
    ネットワークを介してホスト計算機に接続される一つ以上のインタフェースと、内部ネットワークに接続されるキャッシュメモリと、前記内部ネットワークを介して前記インタ
    フェースに接続される複数のプロセッサと、を備え、
    前記プロセッサは、一つ以上の論理アクセスポートを前記ホスト計算機に提供し、更に、前記ディスクドライブの記憶領域を、一つ以上の論理ボリュームとして前記ホスト計算機に提供し、
    前記インタフェースは、
    前記論理アクセスポート宛てのアクセス要求を処理するプロセッサ、及び、前記論理ボリュームと当該論理ボリュームへアクセスするプロセッサとの対応の情報を含むルーティング
    情報を記憶し、
    アクセス要求を前記ホスト計算機から受信すると、前記受信されたアクセス要求から、宛先及びアクセス先となる論理ボリュームの番号を抽出し、
    前記ルーティング情報、前記抽出された宛先及び前記抽出された論理ボリュームの番号に基づいて、前記受信されたアクセス要求を処理するプロセッサを特定し、
    前記受信されたアクセス要求を、前記特定されたプロセッサに転送し、
    前記特定されたプロセッサは、
    前記アクセス要求がライト要求である場合、
    前記アクセス要求によって書き込みが要求されるデータを格納する領域を前記キャッシュメモリに確保し、
    前記アクセス要求によって書き込みが要求されるデータを格納する領域を前記キャッシュメモリに転送するための第1の転送パラメータを作成し、
    前記第1の転送パラメータを前記インターフェースに送信し、
    前記アクセス要求によって書き込みが要求されるデータを前記キャッシュメモリに転送するように前記インターフェースに指示することを特徴とするストレージコントローラ。
  10. 前記インタフェースは、一つ以上の物理ポートを備え、
    前記論理アクセスポートは、前記物理ポートに対応付けられていることを特徴とする請
    求項9に記載のストレージコントローラ。
  11. 前記プロセッサは、前記ディスクドライブの一つ以上の論理デバイスを、論理ボリュー
    ムとして前記ホスト計算機に提供し、
    前記ルーティング情報は、更に、前記論理ボリュームと論理デバイスとの対応を含み、
    前記インタフェースは、
    前記ルーティング情報に基づいて、前記抽出された論理ボリュームの番号に対応する論
    理デバイスを特定し、
    前記受信されたアクセス要求に、前記特定された論理デバイスの識別情報を付加するこ
    とを特徴とする請求項9に記載のストレージコントローラ。
  12. 前記プロセッサは、
    前記インタフェースからアクセス要求を受信し、
    前記受信されたアクセス要求に基づいて、前記ディスクドライブにデータを読み書きす
    ることを特徴とする請求項9に記載のストレージコントローラ。
  13. 前記プロセッサは、負荷状態が所定の条件を満たすと、提供中の論理アクセスポートに
    関する情報を他のプロセッサに送信し、
    前記他のプロセッサは、
    前記送信された論理アクセスポートに関する情報に基づいて論理アクセスポートをホス
    ト計算機に提供することによって、前記プロセッサによって提供されていた論理アクセス
    ポートの処理を引き継ぐことを特徴とする請求項9に記載のストレージコントローラ。
  14. 前記論理アクセスポートに関する情報は、前記論理アクセスポートの構成に関する情報
    、及び前記論理アクセスポートによって受信されたアクセス要求に関する情報を含むこと
    を特徴とする請求項13に記載のストレージコントローラ。
  15. 前記ストレージコントローラは、前記ストレージシステムを管理する管理部を備え、
    前記インタフェースは、一つ以上の物理ポートを備え、
    前記論理アクセスポートは、前記物理ポートに対応付けられており、
    前記管理部は、前記物理ポートに障害が発生すると、障害が発生した物理ポートの代わ
    りに、他の物理ポートを、前記論理アクセスポートに対応付けることを特徴とする請求項
    9に記載のストレージコントローラ。
  16. 前記プロセッサは、
    前記アクセス要求がリード要求である場合、
    前記アクセス要求によって読み出しが要求されるデータが前記キャッシュメモリに記憶されている場合、前記キャッシュメモリに記憶されているデータを前記ホスト計算機に転送するための第2の転送パラメータを作成し、
    前記第2の転送パラメータを前記インターフェースに送信し、
    前記キャッシュメモリに記憶されているデータを前記ホスト計算機に転送するように前記インターフェースに指示することを特徴とする請求項9に記載のストレージコントローラ。
JP2006025641A 2006-02-02 2006-02-02 ストレージシステム及びストレージコントローラ Expired - Fee Related JP4859471B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2006025641A JP4859471B2 (ja) 2006-02-02 2006-02-02 ストレージシステム及びストレージコントローラ
US11/389,120 US7587551B2 (en) 2006-02-02 2006-03-27 Virtual path storage system and control method for the same
EP06253156A EP1818794A3 (en) 2006-02-02 2006-06-19 Virtual path storage system and control method for the same
US12/534,733 US7895396B2 (en) 2006-02-02 2009-08-03 Virtual path storage system and control method for the same
US13/015,672 US8127077B2 (en) 2006-02-02 2011-01-28 Virtual path storage system and control method for the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006025641A JP4859471B2 (ja) 2006-02-02 2006-02-02 ストレージシステム及びストレージコントローラ

Publications (3)

Publication Number Publication Date
JP2007207007A JP2007207007A (ja) 2007-08-16
JP2007207007A5 JP2007207007A5 (ja) 2008-11-20
JP4859471B2 true JP4859471B2 (ja) 2012-01-25

Family

ID=37969790

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006025641A Expired - Fee Related JP4859471B2 (ja) 2006-02-02 2006-02-02 ストレージシステム及びストレージコントローラ

Country Status (3)

Country Link
US (3) US7587551B2 (ja)
EP (1) EP1818794A3 (ja)
JP (1) JP4859471B2 (ja)

Families Citing this family (111)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4859471B2 (ja) * 2006-02-02 2012-01-25 株式会社日立製作所 ストレージシステム及びストレージコントローラ
JP2007310656A (ja) * 2006-05-18 2007-11-29 Hitachi Ltd 計算機システム及び論理パス差分検出方法
US7882320B2 (en) * 2006-05-23 2011-02-01 Dataram, Inc. Multi-processor flash memory storage device and management system
US7930468B2 (en) * 2006-05-23 2011-04-19 Dataram, Inc. System for reading and writing on flash memory device having plural microprocessors
US7949820B2 (en) * 2006-05-23 2011-05-24 Dataram, Inc. Method for managing memory access and task distribution on a multi-processor storage device
US7925829B1 (en) * 2007-03-29 2011-04-12 Emc Corporation I/O operations for a storage array
US7970992B1 (en) * 2007-03-29 2011-06-28 Emc Corporation Asymetrical device distribution for a partitioned storage subsystem
US7945758B1 (en) * 2007-03-29 2011-05-17 Emc Corporation Storage array partitioning
US8996802B1 (en) * 2007-06-06 2015-03-31 Symantec Corporation Method and apparatus for determining disk array enclosure serial number using SAN topology information in storage area network
US8762620B2 (en) 2007-12-27 2014-06-24 Sandisk Enterprise Ip Llc Multiprocessor storage controller
JP5153392B2 (ja) * 2008-03-11 2013-02-27 株式会社日立製作所 記憶制御装置及び方法
JP4563512B2 (ja) 2009-01-13 2010-10-13 パナソニック株式会社 弾性体アクチュエータの制御装置及び制御方法、並びに、制御プログラム
EP2344947B1 (en) * 2009-02-17 2012-07-04 Hitachi, Ltd. Storage controller and method of controlling storage controller
JP5453872B2 (ja) * 2009-03-27 2014-03-26 日本電気株式会社 ディスクアレイ装置、ディスク制御装置、ディスクアレイ装置における負荷分散方法
US8219760B2 (en) 2009-04-06 2012-07-10 Hitachi, Ltd. Storage subsystem and its control method
US8954666B2 (en) 2009-05-15 2015-02-10 Hitachi, Ltd. Storage subsystem
WO2010150308A1 (en) * 2009-06-23 2010-12-29 Hitachi, Ltd. Storage apparatus and method for controlling storage apparatus
US8312186B2 (en) * 2009-09-29 2012-11-13 Hitachi, Ltd. Storage subsystem
JP5358736B2 (ja) 2009-11-10 2013-12-04 株式会社日立製作所 複数のコントローラを備えたストレージシステム
US8365041B2 (en) 2010-03-17 2013-01-29 Sandisk Enterprise Ip Llc MLC self-raid flash data protection scheme
WO2011132222A1 (en) * 2010-04-21 2011-10-27 Hitachi,Ltd. Storage system and ownership control method for storage system
WO2012007999A1 (en) 2010-07-16 2012-01-19 Hitachi, Ltd. Storage control apparatus and storage system comprising multiple storage control apparatuses
US8407710B2 (en) 2010-10-14 2013-03-26 International Business Machines Corporation Systems and methods for dynamically scanning a plurality of active ports for priority schedule of work
CN103283187B (zh) * 2010-12-28 2019-05-10 日本电气株式会社 信息系统、控制装置及虚拟网络的提供方法
WO2012093417A1 (en) 2011-01-05 2012-07-12 Hitachi, Ltd. Storage system comprising multiple storage control apparatus units for processing an i/o command from a host
US8489845B2 (en) 2011-06-14 2013-07-16 Hitachi, Ltd. Storage system comprising multiple storage control apparatus
US8910020B2 (en) 2011-06-19 2014-12-09 Sandisk Enterprise Ip Llc Intelligent bit recovery for flash memory
US8909982B2 (en) 2011-06-19 2014-12-09 Sandisk Enterprise Ip Llc System and method for detecting copyback programming problems
US9058289B2 (en) 2011-11-07 2015-06-16 Sandisk Enterprise Ip Llc Soft information generation for memory systems
US8924815B2 (en) 2011-11-18 2014-12-30 Sandisk Enterprise Ip Llc Systems, methods and devices for decoding codewords having multiple parity segments
US9048876B2 (en) 2011-11-18 2015-06-02 Sandisk Enterprise Ip Llc Systems, methods and devices for multi-tiered error correction
US8954822B2 (en) 2011-11-18 2015-02-10 Sandisk Enterprise Ip Llc Data encoder and decoder using memory-specific parity-check matrix
US9298252B2 (en) 2012-04-17 2016-03-29 SMART Storage Systems, Inc. Storage control system with power down mechanism and method of operation thereof
US9438527B2 (en) * 2012-05-24 2016-09-06 Marvell World Trade Ltd. Flexible queues in a network switch
US9699263B1 (en) 2012-08-17 2017-07-04 Sandisk Technologies Llc. Automatic read and write acceleration of data accessed by virtual machines
US9501398B2 (en) 2012-12-26 2016-11-22 Sandisk Technologies Llc Persistent storage device with NVRAM for staging writes
US9612948B2 (en) 2012-12-27 2017-04-04 Sandisk Technologies Llc Reads and writes between a contiguous data block and noncontiguous sets of logical address blocks in a persistent storage device
US9239751B1 (en) 2012-12-27 2016-01-19 Sandisk Enterprise Ip Llc Compressing data from multiple reads for error control management in memory systems
US9003264B1 (en) 2012-12-31 2015-04-07 Sandisk Enterprise Ip Llc Systems, methods, and devices for multi-dimensional flash RAID data protection
US9454420B1 (en) 2012-12-31 2016-09-27 Sandisk Technologies Llc Method and system of reading threshold voltage equalization
US9214965B2 (en) 2013-02-20 2015-12-15 Sandisk Enterprise Ip Llc Method and system for improving data integrity in non-volatile storage
US9329928B2 (en) 2013-02-20 2016-05-03 Sandisk Enterprise IP LLC. Bandwidth optimization in a non-volatile memory system
US8904050B1 (en) * 2013-03-13 2014-12-02 Emc Corporation Techniques for automated data storage system port initialization
US9870830B1 (en) 2013-03-14 2018-01-16 Sandisk Technologies Llc Optimal multilevel sensing for reading data from a storage medium
US9367246B2 (en) 2013-03-15 2016-06-14 Sandisk Technologies Inc. Performance optimization of data transfer for soft information generation
US9092350B1 (en) 2013-03-15 2015-07-28 Sandisk Enterprise Ip Llc Detection and handling of unbalanced errors in interleaved codewords
US9009576B1 (en) 2013-03-15 2015-04-14 Sandisk Enterprise Ip Llc Adaptive LLR based on syndrome weight
US9244763B1 (en) 2013-03-15 2016-01-26 Sandisk Enterprise Ip Llc System and method for updating a reading threshold voltage based on symbol transition information
US9136877B1 (en) 2013-03-15 2015-09-15 Sandisk Enterprise Ip Llc Syndrome layered decoding for LDPC codes
US9236886B1 (en) 2013-03-15 2016-01-12 Sandisk Enterprise Ip Llc Universal and reconfigurable QC-LDPC encoder
US9170941B2 (en) 2013-04-05 2015-10-27 Sandisk Enterprises IP LLC Data hardening in a storage system
US10049037B2 (en) 2013-04-05 2018-08-14 Sandisk Enterprise Ip Llc Data management in a storage system
US9159437B2 (en) 2013-06-11 2015-10-13 Sandisk Enterprise IP LLC. Device and method for resolving an LM flag issue
US9043517B1 (en) 2013-07-25 2015-05-26 Sandisk Enterprise Ip Llc Multipass programming in buffers implemented in non-volatile data storage systems
US9384126B1 (en) 2013-07-25 2016-07-05 Sandisk Technologies Inc. Methods and systems to avoid false negative results in bloom filters implemented in non-volatile data storage systems
US9524235B1 (en) 2013-07-25 2016-12-20 Sandisk Technologies Llc Local hash value generation in non-volatile data storage systems
US9639463B1 (en) 2013-08-26 2017-05-02 Sandisk Technologies Llc Heuristic aware garbage collection scheme in storage systems
US9361221B1 (en) 2013-08-26 2016-06-07 Sandisk Technologies Inc. Write amplification reduction through reliable writes during garbage collection
US20160239230A1 (en) * 2013-08-28 2016-08-18 Hitachi, Ltd. Storage system and method for controlling storage system
US9442670B2 (en) 2013-09-03 2016-09-13 Sandisk Technologies Llc Method and system for rebalancing data stored in flash memory devices
US9519577B2 (en) 2013-09-03 2016-12-13 Sandisk Technologies Llc Method and system for migrating data between flash memory devices
US9158349B2 (en) 2013-10-04 2015-10-13 Sandisk Enterprise Ip Llc System and method for heat dissipation
US9323637B2 (en) 2013-10-07 2016-04-26 Sandisk Enterprise Ip Llc Power sequencing and data hardening architecture
US9298608B2 (en) 2013-10-18 2016-03-29 Sandisk Enterprise Ip Llc Biasing for wear leveling in storage systems
US9442662B2 (en) 2013-10-18 2016-09-13 Sandisk Technologies Llc Device and method for managing die groups
US9436831B2 (en) 2013-10-30 2016-09-06 Sandisk Technologies Llc Secure erase in a memory device
US9263156B2 (en) 2013-11-07 2016-02-16 Sandisk Enterprise Ip Llc System and method for adjusting trip points within a storage device
US9244785B2 (en) 2013-11-13 2016-01-26 Sandisk Enterprise Ip Llc Simulated power failure and data hardening
US9152555B2 (en) 2013-11-15 2015-10-06 Sandisk Enterprise IP LLC. Data management with modular erase in a data storage system
US9703816B2 (en) 2013-11-19 2017-07-11 Sandisk Technologies Llc Method and system for forward reference logging in a persistent datastore
US9520197B2 (en) 2013-11-22 2016-12-13 Sandisk Technologies Llc Adaptive erase of a storage device
US9520162B2 (en) 2013-11-27 2016-12-13 Sandisk Technologies Llc DIMM device controller supervisor
US9280429B2 (en) 2013-11-27 2016-03-08 Sandisk Enterprise Ip Llc Power fail latching based on monitoring multiple power supply voltages in a storage device
US9122636B2 (en) 2013-11-27 2015-09-01 Sandisk Enterprise Ip Llc Hard power fail architecture
US9582058B2 (en) 2013-11-29 2017-02-28 Sandisk Technologies Llc Power inrush management of storage devices
US9092370B2 (en) * 2013-12-03 2015-07-28 Sandisk Enterprise Ip Llc Power failure tolerant cryptographic erase
US9235245B2 (en) 2013-12-04 2016-01-12 Sandisk Enterprise Ip Llc Startup performance and power isolation
US9129665B2 (en) 2013-12-17 2015-09-08 Sandisk Enterprise Ip Llc Dynamic brownout adjustment in a storage device
US9549457B2 (en) 2014-02-12 2017-01-17 Sandisk Technologies Llc System and method for redirecting airflow across an electronic assembly
US9497889B2 (en) 2014-02-27 2016-11-15 Sandisk Technologies Llc Heat dissipation for substrate assemblies
US9703636B2 (en) 2014-03-01 2017-07-11 Sandisk Technologies Llc Firmware reversion trigger and control
US9519319B2 (en) 2014-03-14 2016-12-13 Sandisk Technologies Llc Self-supporting thermal tube structure for electronic assemblies
US9348377B2 (en) 2014-03-14 2016-05-24 Sandisk Enterprise Ip Llc Thermal isolation techniques
US9485851B2 (en) 2014-03-14 2016-11-01 Sandisk Technologies Llc Thermal tube assembly structures
US9390814B2 (en) 2014-03-19 2016-07-12 Sandisk Technologies Llc Fault detection and prediction for data storage elements
US9454448B2 (en) 2014-03-19 2016-09-27 Sandisk Technologies Llc Fault testing in storage devices
US9448876B2 (en) 2014-03-19 2016-09-20 Sandisk Technologies Llc Fault detection and prediction in storage devices
US9390021B2 (en) 2014-03-31 2016-07-12 Sandisk Technologies Llc Efficient cache utilization in a tiered data structure
US9626399B2 (en) 2014-03-31 2017-04-18 Sandisk Technologies Llc Conditional updates for reducing frequency of data modification operations
US9626400B2 (en) 2014-03-31 2017-04-18 Sandisk Technologies Llc Compaction of information in tiered data structure
US9697267B2 (en) 2014-04-03 2017-07-04 Sandisk Technologies Llc Methods and systems for performing efficient snapshots in tiered data structures
US9214198B2 (en) 2014-04-30 2015-12-15 Sandisk Enterprise Ip Llc Continuous capacitor health monitoring and power supply system
US9070481B1 (en) 2014-05-30 2015-06-30 Sandisk Technologies Inc. Internal current measurement for age measurements
US10146448B2 (en) 2014-05-30 2018-12-04 Sandisk Technologies Llc Using history of I/O sequences to trigger cached read ahead in a non-volatile storage device
US9093160B1 (en) 2014-05-30 2015-07-28 Sandisk Technologies Inc. Methods and systems for staggered memory operations
US10162748B2 (en) 2014-05-30 2018-12-25 Sandisk Technologies Llc Prioritizing garbage collection and block allocation based on I/O history for logical address regions
US9645749B2 (en) 2014-05-30 2017-05-09 Sandisk Technologies Llc Method and system for recharacterizing the storage density of a memory device or a portion thereof
US8891303B1 (en) 2014-05-30 2014-11-18 Sandisk Technologies Inc. Method and system for dynamic word line based configuration of a three-dimensional memory device
US10114557B2 (en) 2014-05-30 2018-10-30 Sandisk Technologies Llc Identification of hot regions to enhance performance and endurance of a non-volatile storage device
US10372613B2 (en) 2014-05-30 2019-08-06 Sandisk Technologies Llc Using sub-region I/O history to cache repeatedly accessed sub-regions in a non-volatile storage device
US10656840B2 (en) 2014-05-30 2020-05-19 Sandisk Technologies Llc Real-time I/O pattern recognition to enhance performance and endurance of a storage device
US9703491B2 (en) 2014-05-30 2017-07-11 Sandisk Technologies Llc Using history of unaligned writes to cache data and avoid read-modify-writes in a non-volatile storage device
US10656842B2 (en) 2014-05-30 2020-05-19 Sandisk Technologies Llc Using history of I/O sizes and I/O sequences to trigger coalesced writes in a non-volatile storage device
US9652381B2 (en) 2014-06-19 2017-05-16 Sandisk Technologies Llc Sub-block garbage collection
US9443601B2 (en) 2014-09-08 2016-09-13 Sandisk Technologies Llc Holdup capacitor energy harvesting
US9665451B2 (en) 2014-10-07 2017-05-30 Sandisk Technologies Llc Method and device for distributing holdup energy to memory arrays
JP6649989B2 (ja) * 2018-05-25 2020-02-19 株式会社日立製作所 ストレージシステム及びその制御方法
JP6898393B2 (ja) * 2019-03-22 2021-07-07 株式会社日立製作所 ストレージシステム及びデータ転送方法
CN112241320B (zh) * 2019-07-17 2023-11-10 华为技术有限公司 资源分配方法、存储设备和存储系统
JP7197545B2 (ja) * 2020-09-29 2022-12-27 株式会社日立製作所 ストレージシステム及びストレージシステムの制御方法
US11356355B1 (en) * 2021-03-29 2022-06-07 International Business Machines Corporation Extension to software defined networking to manage storage area networks

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2868141B2 (ja) 1992-03-16 1999-03-10 株式会社日立製作所 ディスクアレイ装置
JPH08328760A (ja) * 1995-06-01 1996-12-13 Hitachi Ltd ディスクアレイ装置
US7089293B2 (en) * 2000-11-02 2006-08-08 Sun Microsystems, Inc. Switching system method for discovering and accessing SCSI devices in response to query
JP4632574B2 (ja) 2001-05-25 2011-02-16 株式会社日立製作所 記憶装置およびファイルデータのバックアップ方法およびファイルデータのコピー方法
US6898202B2 (en) * 2001-06-27 2005-05-24 International Business Machines Corporation Method, apparatus and computer program for informing a requesting device of port configuration changes in a computer network switching device
US7433948B2 (en) 2002-01-23 2008-10-07 Cisco Technology, Inc. Methods and apparatus for implementing virtualization of storage within a storage area network
US6985914B2 (en) * 2002-02-20 2006-01-10 Emc Corporation Cluster meta file system of file system cells managed by respective data movers of a network file server
JP2003345515A (ja) * 2002-05-27 2003-12-05 Hitachi Ltd ディスク制御装置、ストレージシステム、及びその制御方法
US7130899B1 (en) * 2002-06-14 2006-10-31 Emc Corporation Robust indication processing
US7475124B2 (en) * 2002-09-25 2009-01-06 Emc Corporation Network block services for client access of network-attached data storage in an IP network
JP2004139379A (ja) * 2002-10-18 2004-05-13 Jmnet Inc ネットワーク型記憶装置及びその制御装置
US7263593B2 (en) 2002-11-25 2007-08-28 Hitachi, Ltd. Virtualization controller and data transfer control method
US6957303B2 (en) 2002-11-26 2005-10-18 Hitachi, Ltd. System and managing method for cluster-type storage
JP4107083B2 (ja) * 2002-12-27 2008-06-25 株式会社日立製作所 高可用ディスク制御装置とその障害処理方法及び高可用ディスクサブシステム
US6995914B1 (en) * 2003-02-21 2006-02-07 Conley Kenneth E Method of producing a sheet having lenticular lens in pre-selected areas
JP4383132B2 (ja) 2003-09-02 2009-12-16 株式会社日立製作所 仮想化制御装置及び計算機システム
US7085966B2 (en) * 2003-09-25 2006-08-01 International Business Machines Corporation Methods and arrangements for repairing ports
JP4307202B2 (ja) 2003-09-29 2009-08-05 株式会社日立製作所 記憶システム及び記憶制御装置
JP3980019B2 (ja) 2004-07-13 2007-09-19 学校法人東京綜合食品学園 飴細工ランプ装置
JP4859471B2 (ja) * 2006-02-02 2012-01-25 株式会社日立製作所 ストレージシステム及びストレージコントローラ

Also Published As

Publication number Publication date
EP1818794A2 (en) 2007-08-15
JP2007207007A (ja) 2007-08-16
US8127077B2 (en) 2012-02-28
US7895396B2 (en) 2011-02-22
US20110125964A1 (en) 2011-05-26
EP1818794A3 (en) 2009-07-29
US7587551B2 (en) 2009-09-08
US20070180188A1 (en) 2007-08-02
US20090292874A1 (en) 2009-11-26

Similar Documents

Publication Publication Date Title
JP4859471B2 (ja) ストレージシステム及びストレージコントローラ
JP6955466B2 (ja) Ssdのデータ複製システム及び方法
JP4500057B2 (ja) データ移行方法
US7302541B2 (en) System and method for switching access paths during data migration
US8977781B1 (en) Computer system
US8078690B2 (en) Storage system comprising function for migrating virtual communication port added to physical communication port
US7519769B1 (en) Scalable storage network virtualization
US6968425B2 (en) Computer systems, disk systems, and method for controlling disk cache
US9009427B2 (en) Mirroring mechanisms for storage area networks and network based virtualization
US7131027B2 (en) Method and apparatus for disk array based I/O routing and multi-layered external storage linkage
JP3997061B2 (ja) 記憶サブシステムおよび記憶サブシステムの制御方法
JP4606711B2 (ja) 仮想化制御装置およびデータ移行制御方法
JP4297747B2 (ja) ストレージ装置
US20070094466A1 (en) Techniques for improving mirroring operations implemented in storage area networks and network based virtualization
US20080114961A1 (en) Transparent device switchover in a storage area network
US20070094465A1 (en) Mirroring mechanisms for storage area networks and network based virtualization
US20070239954A1 (en) Capacity expansion volume migration transfer method
US20090259817A1 (en) Mirror Consistency Checking Techniques For Storage Area Networks And Network Based Virtualization
WO2006026708A2 (en) Multi-chassis, multi-path storage solutions in storage area networks
US20090259816A1 (en) Techniques for Improving Mirroring Operations Implemented In Storage Area Networks and Network Based Virtualization
WO2006026677A2 (en) Virtual logical unit state maintenance rules engine
JP2007087059A (ja) 記憶制御システム
US7761649B2 (en) Storage system with synchronized processing elements
JP4509089B2 (ja) 仮想化制御装置及びデータ移行制御方法
JP4484597B2 (ja) ストレージ装置及びストレージ装置の排他制御方法

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081006

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081006

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110314

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110329

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110520

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20110628

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110927

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20111007

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20111025

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20111101

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20141111

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees