JP6178886B2 - Game machine - Google Patents

Game machine Download PDF

Info

Publication number
JP6178886B2
JP6178886B2 JP2016029261A JP2016029261A JP6178886B2 JP 6178886 B2 JP6178886 B2 JP 6178886B2 JP 2016029261 A JP2016029261 A JP 2016029261A JP 2016029261 A JP2016029261 A JP 2016029261A JP 6178886 B2 JP6178886 B2 JP 6178886B2
Authority
JP
Japan
Prior art keywords
random number
game
state
value
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016029261A
Other languages
Japanese (ja)
Other versions
JP2016093693A (en
Inventor
小倉 敏男
敏男 小倉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sankyo Co Ltd
Original Assignee
Sankyo Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sankyo Co Ltd filed Critical Sankyo Co Ltd
Priority to JP2016029261A priority Critical patent/JP6178886B2/en
Publication of JP2016093693A publication Critical patent/JP2016093693A/en
Application granted granted Critical
Publication of JP6178886B2 publication Critical patent/JP6178886B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Pinball Game Machines (AREA)
  • Slot Machines And Peripheral Devices (AREA)

Description

本発明は、パチンコ遊技機等の遊技機に係り、詳しくは、遊技が可能な遊技機に関する。   The present invention relates to a gaming machine such as a pachinko gaming machine, and more particularly to a gaming machine capable of playing a game.

遊技機として、遊技球などの遊技媒体を発射装置によって遊技領域に発射し、遊技領域に設けられている入賞口などの入賞領域に遊技媒体が入賞して始動条件が成立すると、複数種類の識別情報(以下、表示図柄)を可変表示装置にて可変表示し、その表示結果により所定の遊技価値を付与するか否かを決定する、いわゆる可変表示ゲームによって遊技興趣を高めたパチンコ遊技機がある。こうしたパチンコ遊技機では、可変表示ゲームにおける表示図柄の可変表示が完全に停止した際の停止図柄態様が特定表示態様となったときに、遊技者にとって有利な特定遊技状態(大当り遊技状態)となる。例えば、大当り遊技状態となったパチンコ遊技機は、大入賞口又はアタッカと呼ばれる特別電動役物を開放状態とし、遊技者に対して遊技球の入賞が極めて容易となる状態を一定時間継続的に提供する。   As a gaming machine, when a game medium such as a game ball is launched into a game area by a launching device, and the game medium wins a prize area such as a prize opening provided in the game area and a start condition is satisfied, a plurality of types of identification are made. There is a pachinko gaming machine in which information (hereinafter referred to as a display symbol) is variably displayed on a variable display device, and the game interest is enhanced by a so-called variable display game that determines whether or not to give a predetermined game value based on the display result. . In such a pachinko gaming machine, a specific game state (big hit game state) advantageous to the player is obtained when the stop symbol mode when the variable display of the display symbol in the variable display game is completely stopped becomes the specific display mode. . For example, a pachinko gaming machine that has become a big hit game state has a special electric accessory called a big prize opening or an attacker opened, and a state where a player can easily win a game ball for a certain period of time continuously. provide.

また、メダルやコイン、あるいは、パチンコ遊技機と同様の遊技球といった遊技媒体を用いて1ゲームに対する所定数の賭数を設定した後、遊技者がスタートレバーを操作することにより可変表示装置による表示図柄の可変表示を開始し、遊技者が各可変表示装置に対応して設けられた停止ボタンを操作することにより、その操作タイミングから予め定められた最大遅延時間の範囲内で表示図柄の可変表示を停止し、全ての可変表示装置の可変表示を停止したときに導出された表示結果に従って入賞が発生し、入賞に応じて予め定められた所定の遊技媒体が払い出され、特定入賞が発生した場合に、遊技状態を所定の遊技価値を遊技者に与える状態にするように構成されたスロットマシンがある。   In addition, after setting a predetermined number of bets for one game using a game medium such as a medal, a coin, or a game ball similar to a pachinko gaming machine, the player operates the start lever to display on the variable display device. The variable display of the display symbol is started within the range of the maximum delay time determined in advance from the operation timing by starting the variable display of the symbol and the player operating the stop button provided corresponding to each variable display device. And a winning is generated according to the display result derived when the variable display of all the variable display devices is stopped, and a predetermined game medium predetermined according to the winning is paid out, and a specific winning is generated. In some cases, there is a slot machine configured to change the gaming state to a state in which a predetermined gaming value is given to the player.

このような遊技機のうち、特にパチンコ遊技機において、始動入賞口に入った入賞球を検出する始動口スイッチがオンすることに対応して、乱数生成手段を構成する乱数確定レジスタに、例えばCPUからのラッチパルスや始動口スイッチからの出力といった、所定信号を入力し、この乱数確定レジスタにラッチされたカウント値を乱数値として取得するものがある(例えば特許文献1)。   Among such gaming machines, particularly in pachinko gaming machines, in response to the turning on of the start opening switch that detects the winning ball that has entered the starting winning opening, a random number determination register that constitutes the random number generating means, for example, a CPU There is a technique in which a predetermined signal such as a latch pulse from an output from the start switch or an output from a start switch is input, and a count value latched in the random number determination register is acquired as a random value (for example, Patent Document 1).

特開2000−61120号公報JP 2000-61120 A

特許文献1に記載の技術では、所定信号の入力により乱数確定レジスタにカウント値がラッチされた後、そのカウント値が取得されるより前に、例えばノイズなどにより新たなカウント値がラッチされてしまうと、始動入賞口に入った入賞球などに対応した正確な乱数値を取得できなくなるという問題があった。同様の問題は、パチンコ遊技機だけでなく、スロットマシンなどの遊技機においても発生し得るものである。   In the technique described in Patent Document 1, after a count value is latched in the random number determination register by inputting a predetermined signal, a new count value is latched by, for example, noise before the count value is acquired. There is a problem that it is impossible to obtain an accurate random number value corresponding to a winning ball or the like that enters the start winning opening. Similar problems can occur not only in pachinko machines but also in gaming machines such as slot machines.

この発明は、上記実状に鑑みてなされたものであり、正確な乱数値を取得できる遊技機を提供することを目的とする。   The present invention has been made in view of the above circumstances, and an object thereof is to provide a gaming machine capable of obtaining an accurate random value.

上記目的を達成するため、本願の請求項に係る遊技機は、遊技が可能な遊技機(例えばパチンコ遊技機1など)であって、遊技制御処理プログラムに基づき遊技機における遊技制御を実行する制御用CPU(例えばCPU505など)が内蔵された遊技制御用マイクロコンピュータ(例えば遊技制御用マイクロコンピュータ100など)と、前記遊技制御用マイクロコンピュータに内蔵又は外付けされ、乱数値となる数値データを生成する乱数回路(例えば乱数回路509など)とを備え、前記乱数回路は、数値データを予め定められた手順により更新する数値更新手段(例えば乱数生成回路553や乱数列変更回路555など)と、数値データを乱数値として取り込んで格納する乱数値格納手段(例えば乱数値レジスタ559A(R1D)や乱数値レジスタ559B(R2D)など)とを含み、前記遊技制御用マイクロコンピュータは、前記乱数回路によって生成された乱数値に基づいて、前記制御用CPUにより所定の決定を行う制御決定手段と、所定信号(例えば第1始動入賞信号SS1や第2始動入賞信号SS2に基づく乱数ラッチ信号LL1、LL2など)の入力に基づいて数値データが前記乱数値格納手段に格納されたときにオン状態にされ、前記乱数値格納手段に格納された数値データが乱数値の読出タイミングにて前記制御用CPUにより読み出されたときにオフ状態にされる所定のフラグ(例えば乱数ラッチフラグRDFM1、RDFM2など)とを含み、前記所定のフラグが前記オン状態のときに、前記乱数値格納手段に格納された数値データの変更が禁止となり、前記所定のフラグが前記オフ状態のときに、前記乱数値格納手段への新たな数値データの格納が可能となり(例えば乱数ラッチフラグRDFM1、RDFM2参照)、前記制御決定手段は、前記所定の決定として、前記乱数回路によって生成された乱数値に基づいて、有利状態とするか否かを決定し、前記遊技制御用マイクロコンピュータに内蔵され、前記遊技制御処理プログラムが含まれる制御プログラムを記憶する不揮発性メモリ(例えばROM506など)を備え、前記遊技制御用マイクロコンピュータは、前記制御用CPU以外による前記不揮発性メモリの外部読出を制限する読出制限回路(例えば内部リソースアクセス制御回路501Aなど)を含み、所定期間内において前記不揮発性メモリの記憶内容を検査するセキュリティチェックを実行するセキュリティチェック手段(例えばCPU505がステップS9〜ステップS14の処理を実行する部分など)と、前記所定期間を可変とするかを設定する設定手段(例えばセキュリティ時間設定KSESのビット番号[2−0]に基づきCPU505がステップS1〜ステップS4の処理を実行する部分や、セキュリティ時間設定KSESのビット番号[4−3]に基づきCPU505がステップS5〜ステップS8の処理を実行する部分など)と、をさらに設けたIn order to achieve the above object, a gaming machine according to the claims of the present application is a gaming machine capable of playing a game (for example, a pachinko gaming machine 1 or the like), and performs control for executing gaming control in the gaming machine based on a gaming control processing program. A game control microcomputer (for example, the game control microcomputer 100) having a built-in CPU (for example, the CPU 505), and numerical data that is built in or externally attached to the game control microcomputer and becomes a random value and a random number circuit (e.g., a random number circuit 509), the random number circuit is updated to that numeric updating means by a predetermined procedure numerical data and (for example, a random number generation circuit 553 and the random number sequence changing circuit 555), random number storage means for storing capture the numerical data as a random number (e.g. random number register 559a (R1D) A random number value register 559B (R2D), etc., and the game control microcomputer has a control determination means for making a predetermined determination by the control CPU based on the random number value generated by the random number circuit; in the oN state when the signal (e.g., a random number such as a latch signal LL1, LL2 based on the first start winning signal SS1 and the second start winning signal SS2) numerical data based on the input is stored in the random number storing means is, predetermined flag numerical data stored in the random number storage means is turned off when it is read by the control CPU in read timing of the random number value (e.g., a random number latch flag RDFM1, RDFM2) includes, when the predetermined flag is the on state, change of the numerical data stored in the random number storing means prohibits the Ri, wherein when a predetermined flag is the OFF state, stores the new numerical data to the random number storage unit can and will (see, for example, a random number latch flag RDFM1, RDFM2), said control determining means determines the predetermined Based on the random number value generated by the random number circuit, it is determined whether or not to be in an advantageous state, and the nonvolatile memory for storing the control program including the game control processing program is built in the game control microcomputer with sexual memory (e.g., ROM 506), the game control microcomputer saw including a read limiting circuit that limits the external read of said non-volatile memory other than by the control CPU (e.g., internal resources access control circuit 501A) , A security for inspecting the storage contents of the nonvolatile memory within a predetermined period Security check means (for example, the part where the CPU 505 executes the processing of step S9 to step S14) and setting means for setting whether the predetermined period is variable (for example, the bit number of the security time setting KSES [ 2-0] where the CPU 505 executes the processing of steps S1 to S4, and the CPU 505 executes the processing of steps S5 to S8 based on the bit number [4-3] of the security time setting KSES. And are further provided .

このような構成によれば、所定信号の入力に基づいて乱数値格納手段に格納された数値データを、正確な乱数値として取得することができる。 According to this structure, the numerical data stored in the random number storage means based on the input of Tokoro constant signal can be obtained as an accurate random values.

また、前記数値更新手段は、数値データを更新可能な所定の範囲において、所定の更新初期値から所定の更新最終値まで循環的に数値データを更新し(例えば乱数生成回路553や乱数列変更回路555により図16や図17に示すような乱数列RSNを生成する部分など)、前記遊技制御用マイクロコンピュータは、当該遊技制御用マイクロコンピュータがシステムリセットされるごとに、前記所定の更新初期値を可変設定可能な乱数初期値設定手段(例えばCPU505がステップS55の処理を実行する部分や、スタート値設定回路554など)を含む。   Further, the numerical value updating means cyclically updates the numerical data from a predetermined update initial value to a predetermined update final value within a predetermined range in which the numerical data can be updated (for example, a random number generation circuit 553 or a random number sequence change circuit). 555), the game control microcomputer sets the predetermined update initial value every time the game control microcomputer is system-reset. It includes a random initial value setting means that can be variably set (for example, a portion where the CPU 505 executes the process of step S55, a start value setting circuit 554, etc.).

このような構成においては、数値更新手段が循環的に数値データを更新するために設定される所定の更新初期値を、遊技制御用マイクロコンピュータがシステムリセットされるごとに可変設定できる。これにより、システムリセットの発生後に乱数値となる数値データを特定することが困難になり、狙い撃ちなどによる不正行為を、確実に防止することができる。   In such a configuration, the predetermined update initial value set for the numerical value updating means to cyclically update the numerical data can be variably set every time the game control microcomputer is reset. As a result, it becomes difficult to specify numerical data that becomes a random number value after the occurrence of a system reset, and it is possible to reliably prevent fraudulent acts such as aiming.

さらに、遊技機への電力供給が開始された後、前記制御用CPUの動作とは別個に初期値決定用データをカウントするカウント手段(例えばフリーランカウンタ554Aなど)を備え、前記乱数初期値設定手段は、前記カウント手段によってカウントされた初期値決定用データを用いて、前記所定の更新初期値を決定する(例えばCPU505によるステップS55の処理に基づき、スタート値設定回路554がスタート値を設定する部分など)。   Further, after power supply to the gaming machine is started, the random number initial value setting is provided with counting means (for example, a free-run counter 554A) for counting initial value determination data separately from the operation of the control CPU. The means determines the predetermined update initial value using the initial value determination data counted by the counting means (for example, the start value setting circuit 554 sets the start value based on the processing of step S55 by the CPU 505). Part).

このような構成においては、制御用CPUの動作とは別個にカウント手段によってカウントされた初期値決定用データを用いて、所定の更新初期値を決定する。これにより、制御用CPUの動作態様から乱数値となる数値データを特定することが困難になり、狙い撃ちなどによる不正行為を、確実に防止することができる。   In such a configuration, the predetermined update initial value is determined using the initial value determination data counted by the counting means separately from the operation of the control CPU. This makes it difficult to specify numerical data that is a random number value from the operation mode of the control CPU, and it is possible to reliably prevent fraudulent acts such as aiming.

前記遊技制御用マイクロコンピュータの外部にて乱数用クロック信号を生成して、前記乱数回路に供給する乱数用クロック生成回路(例えば乱数用クロック生成回路112など)と、前記制御用CPUに供給される制御用クロック信号を生成する制御用クロック生成回路(例えば制御用クロック生成回路111やクロック回路502など)とを備え、前記乱数回路は、前記遊技制御用マイクロコンピュータに内蔵され、前記遊技制御用マイクロコンピュータは、前記乱数用クロック生成回路から供給される乱数用クロック信号の入力状態を前記制御用クロック生成回路にて生成された制御用クロック信号と比較することにより、乱数用クロック信号の入力状態に異常が発生したか否かを判定する乱数用クロック異常判定手段(例えば周波数監視回路551、及び、CPU505がステップS62〜S66の処理を実行する部分など)を含む。   A random number clock generation circuit (for example, the random number clock generation circuit 112) that generates a random number clock signal outside the game control microcomputer and supplies the random number clock signal to the random number circuit and the control CPU. A control clock generation circuit for generating a control clock signal (for example, the control clock generation circuit 111 and the clock circuit 502), and the random number circuit is built in the game control microcomputer, and the game control micro The computer compares the input state of the random number clock signal supplied from the random number clock generation circuit with the control clock signal generated by the control clock generation circuit, thereby obtaining the input state of the random number clock signal. Random number clock abnormality determination means (for example, frequency monitor) for determining whether abnormality has occurred. Circuit 551, and includes a moiety like) CPU 505 is executing the processing in steps S62 to S66.

このような構成においては、乱数用クロック生成回路から供給される乱数用クロック信号の入力状態を制御用クロック生成回路にて生成された制御用クロック信号と比較することにより、乱数用クロック信号の入力状態に異常が発生したか否かを判定する。これにより、乱数値となる数値データの更新動作に異常が発生している状態で遊技制御が実行されてしまうことを防止できる。   In such a configuration, the input state of the random number clock signal is compared by comparing the input state of the random number clock signal supplied from the random number clock generation circuit with the control clock signal generated by the control clock generation circuit. It is determined whether or not an abnormality has occurred in the state. Thereby, it is possible to prevent the game control from being executed in a state in which an abnormality has occurred in the operation of updating the numerical data serving as the random value.

前記遊技制御用マイクロコンピュータは、当該遊技制御用マイクロコンピュータのシステムリセットが解除されて前記制御用CPUによる遊技制御の実行が開始されるときに、前記所定のフラグをオフ状態にするシステムリセット時処理手段(例えばCPU505がステップS56の処理を実行する部分など)を含む。   The game control microcomputer is a system reset process in which the predetermined flag is turned off when the system reset of the game control microcomputer is released and the execution of the game control by the control CPU is started. Means (for example, a portion where the CPU 505 executes the process of step S56).

このような構成においては、遊技制御用マイクロコンピュータのシステムリセットが解除されて遊技制御の実行が開始されるときに、システムリセット時処理手段が所定のフラグをオフ状態にする。これにより、例えば電源投入時などの電源電圧が不安定な状態で誤って乱数値格納手段に格納された数値データを乱数値として取得してしまうことを防止できる。   In such a configuration, when the system reset of the game control microcomputer is released and the execution of the game control is started, the system reset time processing means turns off the predetermined flag. Thereby, for example, it is possible to prevent the numerical data stored in the random number storage means from being erroneously acquired as a random value in a state where the power supply voltage is unstable when the power is turned on.

遊技機への電力供給に基づいて生成された所定電源電圧を監視し、該所定電源電圧が低下したことに基づいて検出信号(例えば電源断信号など)を出力する電源監視手段(例えば電源監視回路303など)を備え、前記遊技制御用マイクロコンピュータは、前記電源監視手段から前記検出信号が出力された後、前記遊技制御用マイクロコンピュータが動作停止状態となるまで、前記検出信号の入力状態を繰り返し判定する検出判定手段(例えばCPU505がステップS119の処理を実行する部分など)と、前記検出判定手段によって前記検出信号が入力されていない旨の判定がなされたときに、前記制御用CPUにより前記遊技制御処理プログラムの先頭から遊技制御の実行を開始させる電断復旧時制御手段(例えばCPU505がステップS124の処理を実行した後、遊技制御用タイマ割込み処理から復帰(リターン)する部分など)と、前記検出判定手段によって前記検出信号が入力されていない旨の判定がなされた後、前記電断復旧時制御手段が前記制御用CPUにより前記遊技制御処理プログラムの先頭から遊技制御の実行を開始させるより前に、前記所定のフラグをオフ状態にする電断復旧時処理手段(例えばCPU505がステップS121、S123の処理を実行する部分など)を含む。   Power supply monitoring means (for example, a power supply monitoring circuit) that monitors a predetermined power supply voltage generated based on power supply to the gaming machine and outputs a detection signal (for example, a power-off signal) based on the decrease in the predetermined power supply voltage 303), and the game control microcomputer repeats the detection signal input state after the detection signal is output from the power source monitoring means until the game control microcomputer is stopped. When the detection determining means (for example, the part where the CPU 505 executes the process of step S119) and the detection determining means determine that the detection signal is not input, the control CPU performs the game. The power failure recovery control means (for example, the CPU 505 is configured to start the game control from the beginning of the control processing program). After the processing of step S124 is executed, a part that returns (returns) from the game control timer interrupt processing) and the detection determination means that the detection signal is not input, Before the recovery time control means causes the control CPU to start executing the game control from the beginning of the game control processing program, the power interruption recovery time processing means (for example, the CPU 505 turns off the predetermined flag) in step S121. , Etc. for executing the processing of S123).

このような構成においては、電源監視手段から検出信号が出力された後、遊技制御用マイクロコンピュータが動作停止状態となるまで、検出判定手段により検出信号の入力状態を繰り返し判定する。そして、検出信号が入力されていない旨の判定がなされた後、制御用CPUにより遊技制御処理プログラムの先頭から遊技制御の実行が開始されるより前に、電断復旧時処理手段が所定のフラグをオフ状態にする。これにより、例えば所定電源電圧の低下時などの電源電圧が不安定な状態で誤って乱数値格納手段に格納された数値データを乱数値として取得してしまうことを防止できる。   In such a configuration, after the detection signal is output from the power supply monitoring unit, the input state of the detection signal is repeatedly determined by the detection determination unit until the game control microcomputer is stopped. After the determination that the detection signal is not input, before the execution of the game control is started from the head of the game control processing program by the control CPU, the power failure recovery processing means has a predetermined flag. Is turned off. Thereby, it is possible to prevent the numerical data stored in the random number storage means from being erroneously acquired as a random value when the power supply voltage is unstable, for example, when the predetermined power supply voltage is lowered.

この実施の形態におけるパチンコ遊技機の正面図である。It is a front view of the pachinko gaming machine in this embodiment. パチンコ遊技機に搭載された各種の制御基板などを示す構成図である。It is a block diagram which shows the various control boards etc. which were mounted in the pachinko game machine. 電源基板の構成例を示すブロック図である。It is a block diagram which shows the structural example of a power supply board. リセット信号及び電源断信号の状態を模式的に示すタイミング図である。It is a timing diagram which shows typically the state of a reset signal and a power-off signal. 演出制御コマンドの内容の一例を示す説明図である。It is explanatory drawing which shows an example of the content of an effect control command. 遊技制御用マイクロコンピュータの構成例を示すブロック図である。It is a block diagram which shows the structural example of the microcomputer for game control. 遊技制御用マイクロコンピュータにおけるアドレスマップの一例を示す図である。It is a figure which shows an example of the address map in the microcomputer for game control. プログラム管理エリア及び内蔵レジスタの主要部分を例示する図である。It is a figure which illustrates the main part of a program management area and an internal register. ヘッダ及び機能設定における設定内容の一例を示す図である。It is a figure which shows an example of the setting content in a header and function setting. 第1乱数初期設定、第2乱数初期設定及び割込み初期設定における設定内容の一例を示す図である。It is a figure which shows an example of the setting content in 1st random number initial setting, 2nd random number initial setting, and interruption initial setting. セキュリティ時間設定における設定内容の一例を示す図である。It is a figure which shows an example of the setting content in security time setting. 内部情報レジスタの構成例等を示す図である。It is a figure which shows the structural example etc. of an internal information register. 遊技用乱数となる乱数値を例示する説明図である。It is explanatory drawing which illustrates the random value used as the game random number. 乱数回路の構成例を示すブロック図である。It is a block diagram which shows the structural example of a random number circuit. 乱数列変更レジスタの構成例等を示す図である。It is a figure which shows the structural example etc. of a random number sequence change register. 乱数列変更回路による乱数更新規則の変更動作を示す説明図である。It is explanatory drawing which shows the change operation | movement of the random number update rule by a random number sequence change circuit. 乱数列変更回路による乱数更新規則の変更動作を示す説明図である。It is explanatory drawing which shows the change operation | movement of the random number update rule by a random number sequence change circuit. 乱数値取込レジスタの構成例等を示す図である。It is a figure which shows the structural example etc. of a random value acquisition register. 乱数ラッチ選択レジスタの構成例等を示す図である。It is a figure which shows the structural example etc. of a random number latch selection register. 乱数値レジスタの構成例を示す図である。It is a figure which shows the structural example of a random value register. 乱数ラッチフラグレジスタの構成例等を示す図である。It is a figure which shows the structural example etc. of a random number latch flag register. 乱数割込み制御レジスタの構成例等を示す図である。It is a figure which shows the structural example etc. of a random number interrupt control register. 遊技制御用マイクロコンピュータに乱数回路が外付けされる場合の構成例を示す図である。It is a figure which shows the structural example in case a random number circuit is externally attached to the microcomputer for game control. 入力ポートレジスタの構成例等を示す図である。It is a figure which shows the structural example etc. of an input port register. 変動パターンを例示する図である。It is a figure which illustrates a fluctuation pattern. 変動パターン種別を例示する図である。It is a figure which illustrates a variation pattern classification. 特図表示結果決定テーブルの構成例を示す図である。It is a figure which shows the structural example of a special figure display result determination table. 大当り種別決定テーブルの構成例を示す図である。It is a figure which shows the structural example of a big hit classification determination table. リーチ決定テーブルの構成例を示す図である。It is a figure which shows the structural example of a reach determination table. 変動パターン種別決定テーブルの構成例を示す図である。It is a figure which shows the structural example of a variation pattern classification determination table. 変動パターン種別決定テーブルの構成例を示す図である。It is a figure which shows the structural example of a variation pattern classification determination table. 変動パターン決定テーブルの構成例を示す図である。It is a figure which shows the structural example of a fluctuation pattern determination table. 始動口入賞テーブルの構成例を示す図である。It is a figure which shows the structural example of a starting opening prize table. 遊技制御用データ保持エリアの構成例を示すブロック図である。It is a block diagram which shows the structural example of the data holding area for game control. セキュリティチェック処理の一例を示すフローチャートである。It is a flowchart which shows an example of a security check process. 遊技制御メイン処理の一例を示すフローチャートである。It is a flowchart which shows an example of a game control main process. 乱数回路設定処理の一例を示すフローチャートである。It is a flowchart which shows an example of a random number circuit setting process. 乱数回路異常検査処理の一例を示すフローチャートである。It is a flowchart which shows an example of a random circuit abnormal inspection process. 遊技制御用タイマ割込み処理の一例を示すフローチャートである。It is a flowchart which shows an example of the timer interruption process for game control. 電源断処理の一例を示すフローチャートである。It is a flowchart which shows an example of a power-off process. 特別図柄プロセス処理の一例を示すフローチャートである。It is a flowchart which shows an example of a special symbol process process. 始動入賞判定処理の一例を示すフローチャートである。It is a flowchart which shows an example of a start winning determination process. 始動口通過時処理の一例を示すフローチャートである。It is a flowchart which shows an example of a process at the time of starting port passage. 特別図柄通常処理の一例を示すフローチャートである。It is a flowchart which shows an example of a special symbol normal process. 変動パターン設定処理の一例を示すフローチャートである。It is a flowchart which shows an example of a fluctuation pattern setting process. 特別図柄停止処理の一例を示すフローチャートである。It is a flowchart which shows an example of a special symbol stop process. 演出制御メイン処理の一例を示すフローチャートである。It is a flowchart which shows an example of production control main processing. 演出制御プロセス処理の一例を示すフローチャートである。It is a flowchart which shows an example of production control process processing. 乱数回路における動作を説明するためのタイミングチャートである。It is a timing chart for demonstrating operation | movement in a random number circuit. 乱数値レジスタの読出動作などを説明するためのタイミングチャートである。7 is a timing chart for explaining a read operation of a random value register, and the like. 電源電圧の低下時における動作などを説明するためのタイミングチャートである。It is a timing chart for demonstrating the operation | movement etc. at the time of the fall of a power supply voltage. この発明が適用されるスロットマシンの正面図である。It is a front view of the slot machine to which this invention is applied. スロットマシンに搭載される各種の制御基板などを示す構成図である。It is a block diagram which shows the various control boards etc. which are mounted in a slot machine.

以下、図面を参照しつつ、本発明の一実施形態を詳細に説明する。図1は、本実施の形態におけるパチンコ遊技機の正面図であり、主要部材の配置レイアウトを示す。パチンコ遊技機(遊技機)1は、大別して、遊技盤面を構成する遊技盤(ゲージ盤)2と、遊技盤2を支持固定する遊技機用枠(台枠)3とから構成されている。遊技盤2には、ガイドレールによって囲まれた、ほぼ円形状の遊技領域が形成されている。この遊技領域には、遊技媒体としての遊技球が、図2に示す発射モータ61を含む打球発射装置により発射されて打ち込まれる。   Hereinafter, an embodiment of the present invention will be described in detail with reference to the drawings. FIG. 1 is a front view of a pachinko gaming machine according to the present embodiment and shows an arrangement layout of main members. The pachinko gaming machine (gaming machine) 1 is roughly composed of a gaming board (gauge board) 2 constituting a gaming board surface and a gaming machine frame (base frame) 3 for supporting and fixing the gaming board 2. The game board 2 is formed with a substantially circular game area surrounded by guide rails. In this game area, a game ball as a game medium is shot and shot by a ball hitting device including a shooting motor 61 shown in FIG.

遊技盤2の所定位置(図1に示す例では、遊技領域の右側方)には、第1特別図柄表示装置4Aと、第2特別図柄表示装置4Bとが設けられている。第1特別図柄表示装置4Aと第2特別図柄表示装置4Bはそれぞれ、例えば7セグメントやドットマトリクスのLED(発光ダイオード)等から構成され、可変表示ゲームの一例となる特図ゲームにおいて、各々が識別可能な複数種類の識別情報(特別識別情報)である特別図柄(「特図」ともいう)を、変動可能に表示(可変表示)する。例えば、第1特別図柄表示装置4Aと第2特別図柄表示装置4Bはそれぞれ、「0」〜「9」を示す数字や「−」を示す記号等から構成される複数種類の特別図柄を可変表示する。なお、第1特別図柄表示装置4Aや第2特別図柄表示装置4Bにて表示される特別図柄は、「0」〜「9」を示す数字や「−」を示す記号等から構成されるものに限定されず、例えば7セグメントのLEDにおいて点灯させるものと消灯させるものとの組合せを異ならせた複数種類の点灯パターンが、複数種類の特別図柄として予め設定されていればよい。複数種類の特別図柄には、それぞれに対応した図柄番号が付されている。一例として、「0」〜「9」を示す数字それぞれには、「0」〜「9」の図柄番号が付され、「−」を示す記号には、「10」の図柄番号が付されていればよい。以下では、第1特別図柄表示装置4Aにより可変表示される特別図柄を「第1特図」ともいい、第2特別図柄表示装置4Bにより可変表示される特別図柄を「第2特図」ともいう。   A first special symbol display device 4A and a second special symbol display device 4B are provided at predetermined positions of the game board 2 (in the example shown in FIG. 1, on the right side of the game area). Each of the first special symbol display device 4A and the second special symbol display device 4B is composed of, for example, 7-segment or dot matrix LEDs (light emitting diodes). A special symbol (also referred to as “special symbol”) that is a plurality of types of identification information (special identification information) that can be displayed is variably displayed (variable display). For example, each of the first special symbol display device 4A and the second special symbol display device 4B variably displays a plurality of types of special symbols composed of numbers indicating "0" to "9", symbols indicating "-", and the like. To do. The special symbols displayed on the first special symbol display device 4A and the second special symbol display device 4B are composed of numbers indicating "0" to "9", symbols indicating "-", and the like. There is no limitation, and for example, a plurality of types of lighting patterns in which the combination of the LED to be turned on and the LED to be turned off in the 7-segment LED may be set in advance as a plurality of types of special symbols. A plurality of special symbols are assigned symbol numbers corresponding thereto. As an example, symbol numbers “0” to “9” are assigned to numbers indicating “0” to “9”, and symbol numbers “10” are assigned to symbols indicating “−”. Just do it. Hereinafter, the special symbol variably displayed by the first special symbol display device 4A is also referred to as "first special symbol", and the special symbol variably displayed by the second special symbol display device 4B is also referred to as "second special symbol". .

第1特別図柄表示装置4Aと第2特別図柄表示装置4Bの上方には、第1保留表示器25Aと、第2保留表示器25Bとが設けられている。第1保留表示器25Aと第2保留表示器25Bはそれぞれ、特図ゲームにおける可変表示の保留記憶数(特図保留記憶数)を特定可能に表示(特図保留記憶表示)する。一例として、第1保留表示器25Aは、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームにおける可変表示の保留記憶数(第1特図保留記憶数)を特定可能に表示する。第2保留表示器25Bは、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームにおける可変表示の保留記憶数(第2特図保留記憶数)を特定可能に表示する。特図ゲームにおける可変表示の保留記憶は、普通入賞球装置6Aが形成する第1始動入賞口や普通可変入賞球装置6Bが形成する第2始動入賞口を遊技球が通過(進入)して始動入賞したときに発生する。すなわち、特図ゲームや飾り図柄の可変表示といった可変表示ゲームを実行するための始動条件(「実行条件」ともいう)は成立したが、先に成立した開始条件に基づく可変表示ゲームが実行中であることや、パチンコ遊技機1における遊技状態が大当り遊技状態あるいは小当り遊技状態に制御されていることなどにより、可変表示ゲームを開始するための開始条件が成立していないときに、成立した始動条件に対応する可変表示の保留記憶が行われる。第1保留表示器25Aと第2保留表示器25Bはそれぞれ、例えば第1特図保留記憶数と第2特図保留記憶数のそれぞれにおける上限値(例えば「4」)に対応した個数(例えば4個)のLEDを含んで構成されていればよい。   A first hold indicator 25A and a second hold indicator 25B are provided above the first special symbol display device 4A and the second special symbol display device 4B. Each of the first hold indicator 25A and the second hold indicator 25B displays the variable display hold memory number (special figure hold memory number) in the special figure game so that it can be specified (special figure hold memory display). As an example, the first hold indicator 25A displays the variable display hold memory number (first special figure hold memory number) in the special figure game using the first special figure by the first special symbol display device 4A so as to be specified. To do. The second hold indicator 25B displays the variable display hold memory number (second special figure hold memory number) in the special figure game using the second special figure by the second special symbol display device 4B so that it can be specified. The variable display hold memory in the special game is started when the game ball passes (enters) the first start winning opening formed by the normal winning ball apparatus 6A and the second starting winning opening formed by the normal variable winning ball apparatus 6B. Occurs when winning a prize. That is, the start condition (also referred to as “execution condition”) for executing a variable display game such as a special figure game or a variable display of decorative symbols has been established, but a variable display game based on the previously established start condition is being executed. The start that is established when the start condition for starting the variable display game is not satisfied because the game state in the pachinko gaming machine 1 is controlled to the big hit game state or the small hit game state. The variable display holding storage corresponding to the condition is performed. Each of the first hold indicator 25A and the second hold indicator 25B has a number (for example, 4) corresponding to an upper limit value (for example, “4”) in each of the first special figure hold memory number and the second special figure hold memory number, for example. As long as it is configured to include a plurality of LEDs.

遊技盤2の所定位置(図1に示す例では、遊技領域の左側方)には、普通図柄表示器20が設けられている。一例として、普通図柄表示器20は、第1特別図柄表示装置4Aや第2特別図柄表示装置4Bと同様に7セグメントやドットマトリクスのLED等から構成され、特別図柄とは異なる複数種類の識別情報である普通図柄(「普図」あるいは「普通図」ともいう)を変動可能に表示(可変表示)する。このような普通図柄の可変表示は、普図ゲーム(「普通図ゲーム」ともいう)と称される。普通図柄表示器20は、例えば「0」〜「9」を示す数字や「−」を示す記号等から構成される複数種類の普通図柄を可変表示する。複数種類の普通図柄には、それぞれに対応した図柄番号が付されている。一例として、「0」〜「9」を示す数字それぞれには、「0」〜「9」の図柄番号が付され、「−」を示す記号には、「10」の図柄番号が付されていればよい。なお、普通図柄表示器20は、「0」〜「9」を示す数字や「−」を示す記号等を普通図柄として可変表示するものに限定されず、例えば「○」と「×」とを示す装飾ランプ(又はLED)を交互に点灯させることや、「左」、「中」、「右」といった複数の装飾ランプ(又はLED)を所定順序で点灯させることにより、普通図柄を可変表示するものであってもよい。   A normal symbol display 20 is provided at a predetermined position of the game board 2 (on the left side of the game area in the example shown in FIG. 1). As an example, the normal symbol display 20 is composed of 7 segments, dot matrix LEDs, and the like, like the first special symbol display device 4A and the second special symbol display device 4B, and a plurality of types of identification information different from the special symbols. Is displayed (variably displayed) in a variable manner. Such variable display of normal symbols is called a general game (also referred to as “normal game”). The normal symbol display 20 variably displays, for example, a plurality of types of normal symbols composed of numbers indicating “0” to “9”, symbols indicating “−”, and the like. A plurality of types of normal symbols are assigned symbol numbers corresponding thereto. As an example, symbol numbers “0” to “9” are assigned to numbers indicating “0” to “9”, and symbol numbers “10” are assigned to symbols indicating “−”. Just do it. The normal symbol display 20 is not limited to the one that variably displays the numbers indicating “0” to “9” or the symbols indicating “−” as normal symbols. For example, “O” and “X” are displayed. Ordinary symbols are variably displayed by alternately lighting the decorative lamps (or LEDs) to be displayed, or by lighting a plurality of decorative lamps (or LEDs) such as “left”, “middle”, and “right” in a predetermined order. It may be a thing.

普通図柄表示器20の上方には、普図保留表示器25Cが設けられている。普図保留表示器25Cは、普図ゲームにおける可変表示の保留記憶数(普図保留記憶数)を特定可能に表示(普図保留記憶表示)する。ここで、普図ゲームにおける可変表示の保留記憶は、遊技領域に設けられた通過ゲート41を遊技球が通過したときに発生する。すなわち、普図ゲームの可変表示を実行するための条件は成立したが、普図ゲームを開始するための条件が成立していないときに、普図ゲームの保留記憶が行われる。普図保留表示器25Cは、例えば普図保留記憶数の上限値(例えば「4」)に対応した個数(例えば4個)のLEDを含んで構成されていればよい。   Above the normal symbol display 20, a universal figure holding display 25 </ b> C is provided. The general figure hold display unit 25C displays the variable display hold memory number (the general figure hold memory number) in the general game so that it can be specified (the general figure hold memory display). Here, the variable display hold storage in the usual game occurs when the game ball passes through the passing gate 41 provided in the game area. That is, when the condition for executing the variable display of the usual game is established, but the condition for starting the usual game is not established, the pending game is stored. The general-purpose hold display unit 25C may be configured to include, for example, a number (for example, four) of LEDs corresponding to the upper limit value (for example, “4”) of the general-purpose reserved storage number.

遊技盤2における遊技領域の中央付近には、画像表示装置5が設けられている。画像表示装置5は、例えば液晶表示装置(LCD:Liquid Crystal Display)等から構成され、各種の演出画像を表示する表示領域を形成している。画像表示装置5の表示領域では、特図ゲームにおける第1特別図柄表示装置4Aによる第1特図の可変表示や第2特別図柄表示装置4Bによる第2特図の可変表示のそれぞれに対応して、例えば3つといった複数に分割された可変表示部となる飾り図柄表示部にて、各々が識別可能な複数種類の識別情報(装飾識別情報)である飾り図柄を可変表示する。   An image display device 5 is provided near the center of the game area on the game board 2. The image display device 5 is composed of, for example, a liquid crystal display (LCD) or the like, and forms a display area for displaying various effect images. In the display area of the image display device 5, the first special symbol variable display by the first special symbol display device 4A and the second special symbol variable display by the second special symbol display device 4B in the special symbol game respectively correspond to the variable display. For example, in a decorative symbol display unit serving as a variable display unit divided into a plurality of parts such as three, decorative symbols which are a plurality of types of identification information (decorative identification information) each identifiable are variably displayed.

一例として、画像表示装置5の表示領域には、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rが配置されている。そして、特図ゲームにおいて、第1特別図柄表示装置4Aによる第1特図の可変表示と、第2特別図柄表示装置4Bによる第2特図の可変表示とのうち、いずれかの可変表示が開始されることに対応して、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rの全部において飾り図柄の可変表示(例えば上下方向あるいは左右方向のスクロール表示など)が開始される。その後、特図ゲームにおける可変表示結果として確定特別図柄が停止表示(完全停止表示)されるときに、画像表示装置5における「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにて、飾り図柄の可変表示結果となる確定飾り図柄(最終停止図柄)が停止表示(完全停止表示)される。なお、「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rは、画像表示装置5の表示領域内で移動可能とされ、飾り図柄を縮小あるいは拡大して表示することができるようにしてもよい。特別図柄や飾り図柄が完全停止表示されたときには、各図柄の可変表示における表示結果が確定的に表示され、それ以後は今回の可変表示が進行しないことを遊技者が認識できる表示状態となる。これに対して、飾り図柄の可変表示を開始してから可変表示結果となる確定飾り図柄が完全停止表示されるまでの可変表示中には、飾り図柄の変動速度が「0」となって、飾り図柄が停留して表示され、例えば微少な揺れや伸縮などを生じさせる表示状態となることがある。このような表示状態は、仮停止表示ともいい、可変表示における表示結果が確定的に表示されていないものの、スクロール表示や更新表示による飾り図柄の変動が進行していないことを遊技者が認識可能となる。なお、仮停止表示には、微少な揺れや伸縮なども生じさせず、所定時間(例えば1秒間)よりも短い時間だけ、飾り図柄を完全停止表示することなどが含まれてもよい。完全停止表示や仮停止表示のように、特別図柄や飾り図柄の変動が進行していないことを遊技者が認識できる程度に表示図柄を停止表示することは、導出表示ともいう。   As an example, “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R are arranged in the display area of the image display device 5. Then, in the special symbol game, any one of the variable display of the first special symbol by the first special symbol display device 4A and the variable display of the second special symbol by the second special symbol display device 4B is started. In response to this, variable display of decorative symbols (for example, vertical or horizontal scroll display) is performed in all of the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R. Be started. Thereafter, when the fixed special symbol is stopped and displayed as a variable display result in the special symbol game (completely stopped display), the “left”, “middle”, and “right” decorative symbol display portions 5L in the image display device 5 are displayed. At 5C and 5R, the fixed decorative symbol (final stop symbol) that is the variable display result of the decorative symbol is stopped (completely stopped). The “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R are movable within the display area of the image display device 5, and display the decorative symbols in a reduced or enlarged manner. You may be able to do that. When the special symbol or the decorative symbol is completely stopped and displayed, the display result in the variable display of each symbol is definitely displayed, and thereafter, the display state is such that the player can recognize that the current variable display does not proceed. On the other hand, during the variable display from the start of the variable display of the decorative pattern until the fixed decorative pattern that is the variable display result is displayed completely stopped, the variation speed of the decorative pattern becomes “0”. Ornamental symbols may be displayed in a stationary state, for example, in a display state that causes slight shaking or expansion / contraction. Such a display state is also called a temporary stop display, and although the display result in the variable display is not displayed deterministically, the player can recognize that the variation of the decorative pattern due to the scroll display or the update display is not progressing. It becomes. The temporary stop display may include displaying the decorative symbols completely stopped for a time shorter than a predetermined time (for example, 1 second) without causing slight shaking or expansion / contraction. Stopping and displaying the display symbol to the extent that the player can recognize that the variation of the special symbol or the decorative symbol is not progressing like the complete stop display or the temporary stop display is also referred to as a derivation display.

「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにて可変表示される飾り図柄には、例えば8種類の図柄(英数字「1」〜「8」あるいは漢数字「一」〜「八」、英文字「A」〜「H」、所定のモチーフに関連する8個のキャラクタを示す演出画像、数字や文字あるいは記号とキャラクタとを組み合わせた演出画像など。なお、キャラクタを示す演出画像は、例えば人物や動物、これら以外の物体、もしくは、文字などの記号、あるいは、その他の任意の図形を示す画像であればよい。)が含まれていればよい。また、こうした8種類の飾り図柄の他に、ブランク図柄(大当り組合せを構成しない図柄)が含まれていてもよい。飾り図柄のそれぞれには、対応する図柄番号が付されている。例えば、「1」〜「8」を示す英数字それぞれに対して、「1」〜「8」の図柄番号が付されている。なお、可変表示される飾り図柄の種類数は、8種類のものに限定されず、任意の複数種類からなる飾り図柄であればよい。   The decorative symbols variably displayed on the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R include, for example, eight types of symbols (alphanumeric characters “1” to “8” or Chinese characters). Numbers “1” to “8”, English letters “A” to “H”, effect images showing eight characters related to a predetermined motif, effect images combining numbers, characters or symbols and characters, and the like. The effect image indicating the character may include, for example, a person or an animal, an object other than these, a symbol such as a character, or an image indicating any other figure. In addition to these eight types of decorative symbols, a blank symbol (a symbol that does not constitute a jackpot combination) may be included. A corresponding symbol number is assigned to each of the decorative symbols. For example, symbol numbers “1” to “8” are assigned to alphanumeric characters indicating “1” to “8”, respectively. Note that the number of types of decorative symbols that are variably displayed is not limited to eight, but may be any number of decorative symbols.

飾り図柄の変動中には、「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにおいて、例えば図柄番号が小さいものから大きいものへと順次に、上方から下方へ、あるいは、右側から左側へと、流れるようなスクロール表示が行われる。そして、図柄番号が最大(例えば「8」)である飾り図柄が表示されると、続いて図柄番号が最小(例えば「1」)である飾り図柄が表示される。あるいは、飾り図柄表示部5L、5C、5Rのうち少なくともいずれか1つ(例えば「左」の飾り図柄表示部5Lなど)において、図柄番号が大きいものから小さいものへとスクロール表示を行って、図柄番号が最小である飾り図柄が表示されると、続いて図柄番号が最大である飾り図柄が表示されるようにしてもよい。   While the decorative symbols are changing, in the decorative symbol display portions 5L, 5C, and 5R of “left”, “middle”, and “right”, for example, from the smallest to the largest symbol numbers, for example, from top to bottom. Alternatively, a scrolling display that flows from the right side to the left side is performed. Then, when the decorative symbol having the largest symbol number (for example, “8”) is displayed, the decorative symbol having the smallest symbol number (for example, “1”) is displayed. Alternatively, in at least one of the decorative symbol display portions 5L, 5C, and 5R (for example, the “left” decorative symbol display portion 5L), the symbol number is scrolled from the largest to the smallest, and the symbols are displayed. When the decorative design having the smallest number is displayed, the decorative design having the largest design number may be displayed.

画像表示装置5の表示領域には、始動入賞記憶表示部5Hも配置されている。始動入賞記憶表示部5Hでは、特図ゲームにおける可変表示の保留記憶数(特図保留記憶数)を特定可能に表示する。一例として、始動入賞記憶表示部5Hには、始動入賞の発生に基づき先に始動条件が成立した可変表示ゲームから順に左から右へと、表示色が変更される複数の表示部位が設けられている。そして、第1始動入賞口に遊技球が進入したことに基づき第1特別図柄表示装置4Aにおける第1特図を用いた特図ゲームの始動条件(第1始動条件)が成立したときには、通常非表示(透過色)となっている表示部位のうちの1つ(例えば非表示となっている表示部位のうち左端の表示部位)を青色表示に変化させる。また、第2始動入賞口に遊技球が進入したことに基づき第2特別図柄表示装置4Bにおける第2特図を用いた特図ゲームの始動条件(第2始動条件)が成立したときには、通常非表示となっている表示部位のうちの1つを赤色表示に変化させる。その後、第1特図を用いた特図ゲームの開始条件(第1開始条件)と第2特図を用いた特図ゲームの開始条件(第2開始条件)のいずれかが成立したときには、例えば左端の表示部位における表示を除去するとともに、各表示部位における表示を1つずつ左方向に移動させる。このとき、青色表示や赤色表示に変化していた表示部位のうちの1つ(例えば表示色が変化していた表示部位のうち右端の表示部位)は、非表示に戻る。ここで、保留記憶表示を行う際に、可変表示ゲームの始動条件が成立したことに基づく特図保留記憶数は特定できたものの、その始動条件が第1始動条件であるか第2始動条件であるかを特定できない場合に、例えば特図保留記憶数に対応する個数の表示部位を灰色表示に変化させることなどにより、特図保留記憶数の表示態様を所定の表示態様に変更してもよい。   In the display area of the image display device 5, a start winning storage display 5H is also arranged. The start winning memory display unit 5H displays the variable display holding memory number (special drawing holding memory number) in the special figure game so as to be specified. As an example, the start winning memory display section 5H is provided with a plurality of display parts whose display colors are changed from left to right in order from the variable display game in which the start condition is established based on the occurrence of the start winning. Yes. When the start condition (first start condition) of the special figure game using the first special figure in the first special symbol display device 4A is established based on the game ball entering the first start winning opening, the One of the display parts that are displayed (transparent color) (for example, the leftmost display part among the non-displayed display parts) is changed to blue display. Further, when a special ball game start condition (second start condition) using the second special figure in the second special symbol display device 4B is established based on the game ball entering the second start winning opening, it is normally not One of the displayed display parts is changed to a red display. Thereafter, when one of the start condition (first start condition) of the special figure game using the first special figure and the start condition (second start condition) of the special figure game using the second special figure is established, for example, The display at the leftmost display part is removed and the display at each display part is moved leftward one by one. At this time, one of the display parts that have changed to blue display or red display (for example, the display part at the right end of the display part whose display color has changed) returns to non-display. Here, when the hold memory display is performed, the special figure hold memory number based on the establishment of the variable display game start condition can be specified, but the start condition is the first start condition or the second start condition. If it cannot be specified, the display mode of the special figure reserved memory number may be changed to a predetermined display mode, for example, by changing the number of display parts corresponding to the special figure reserved memory number to gray display. .

なお、始動入賞記憶表示部5Hでは、特図保留記憶数を示す数字を表示することなどにより、特図保留記憶数を遊技者等が認識できるようにしてもよい。図1に示す例では、始動入賞記憶表示部5Hとともに、第1特別図柄表示装置4A及び第2特別図柄表示装置4Bの上部に、第1保留表示器25Aと第2保留表示器25Bとが設けられている。これに対して、始動入賞記憶表示部5Hと、第1保留表示器25A及び第2保留表示器25Bとのうち、いずれか一方のみを設けるようにしてもよい。   In the start winning memory display section 5H, a number indicating the special figure reserved memory number may be displayed so that the player or the like can recognize the special figure reserved memory number. In the example shown in FIG. 1, a first hold indicator 25A and a second hold indicator 25B are provided above the first special symbol display device 4A and the second special symbol display device 4B together with the start winning memory display unit 5H. It has been. On the other hand, you may make it provide only any one among the start winning memory | storage display part 5H, and the 1st hold | maintenance indicator 25A and the 2nd hold | maintain indicator 25B.

画像表示装置5の表示領域には、飾り図柄とは異なる識別情報としての色図柄を可変表示する色図柄表示部が設けられていてもよい。一例として、色図柄表示部には、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームが開始されるときに、色図柄の変動(例えば表示色の更新表示)が開始される「左」の色図柄表示部と、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームが開始されるときに、色図柄の変動が開始される「右」の色図柄表示部とが含まれていればよい。そして、特図ゲームにおいて可変表示結果となる確定特別図柄が完全停止表示されるときには、色図柄の変動が終了して、色図柄の可変表示結果となる確定色図柄が完全停止表示される。「左」及び「右」の色図柄表示部にて可変表示される色図柄には、例えば5種類の図柄(「黄色」、「緑色」、「赤色」、「青色」、「紫色」など)といった、複数種類の色図柄が含まれていればよい。色図柄のそれぞれには、対応する図柄番号が付されている。一例として、「黄色」、「緑色」、「赤色」、「青色」、「紫色」の色図柄それぞれに対して、「1」〜「5」の図柄番号が付されていればよい。そして、例えば特別図柄の可変表示結果(特図表示結果)が「ハズレ」である場合には色図柄の可変表示結果として「黄色」の確定色図柄が停止表示され、特図表示結果が「大当り」で大当り種別が「非確変」である場合には色図柄の可変表示結果として「緑色」の確定色図柄が停止表示され、特図表示結果が「大当り」で大当り種別が「確変」である場合には色図柄の可変表示結果として「赤色」の確定色図柄が停止表示され、特図表示結果が「大当り」で大当り種別が「突確」である場合には色図柄の可変表示結果として「青色」の確定色図柄が停止表示され、特図表示結果が「小当り」である場合には色図柄の可変表示結果として「紫色」の確定色図柄が停止表示されればよい。   The display area of the image display device 5 may be provided with a color symbol display unit that variably displays a color symbol as identification information different from the decorative symbol. As an example, when the special symbol game using the first special symbol by the first special symbol display device 4A is started in the color symbol display unit, the variation of the color symbol (for example, display color update display) is started. When the special symbol game using the second special symbol is started by the “left” color symbol display unit and the second special symbol display device 4B, the variation of the color symbol is started. The display part should just be included. Then, when the fixed special symbol that is the variable display result in the special graphic game is completely stopped and displayed, the variation of the color symbol is finished, and the fixed color symbol that is the variable display result of the color symbol is completely stopped and displayed. There are, for example, five types of symbols (“yellow”, “green”, “red”, “blue”, “purple”, etc.) for the color symbols variably displayed on the “left” and “right” color symbol display sections. It is sufficient that a plurality of types of color designs are included. Each of the color symbols is assigned a corresponding symbol number. As an example, the symbol numbers “1” to “5” may be assigned to the color symbols “yellow”, “green”, “red”, “blue”, and “purple”. For example, when the variable symbol display result (special symbol display result) is “losing”, the color symbol variable symbol display result is “yellow”, and the special symbol display result is “big hit”. When the big hit type is “non-probable change”, the fixed color design of “green” is stopped and displayed as the variable display result of the color design, the special figure display result is “big hit” and the big hit type is “probable change” In this case, the fixed color design of “red” is stopped and displayed as the variable symbol display result, and when the special symbol display result is “big hit” and the big hit type is “surprise”, the variable symbol display result is “ When the “blue” fixed color symbol is stopped and the special symbol display result is “small hit”, the “purple” fixed color symbol may be stopped and displayed as the variable symbol display result.

画像表示装置5の下方には、普通入賞球装置6Aと、普通可変入賞球装置6Bとが設けられている。普通入賞球装置6Aは、例えば所定の玉受部材によって常に一定の開放状態に保たれる第1始動入賞口を形成する。普通可変入賞球装置6Bは、図2に示す普通電動役物用のソレノイド81によって垂直位置となる通常開放状態と傾動位置となる拡大開放状態とに変化する一対の可動翼片を有する電動チューリップ型役物(普通電動役物)を備え、第2始動入賞口を形成する。一例として、普通可変入賞球装置6Bでは、普通電動役物用のソレノイド81がオフ状態であるときに可動翼片が垂直位置となることにより、遊技球が第2始動入賞口に進入しにくい通常開放状態となる。その一方で、普通可変入賞球装置6Bでは、普通電動役物用のソレノイド81がオン状態であるときに可動翼片が傾動位置となることにより、遊技球が第2始動入賞口に進入しやすい拡大開放状態となる。なお、普通可変入賞球装置6Bは、通常開放状態であるときでも、第2始動入賞口には遊技球が進入可能であるものの、拡大開放状態であるときよりも遊技球が進入する可能性が低くなるように構成してもよい。あるいは、普通可変入賞球装置6Bは、通常開放状態において、例えば第2始動入賞口を閉鎖することなどにより、第2始動入賞口には遊技球が進入しないように構成してもよい。   Below the image display device 5, an ordinary winning ball device 6A and an ordinary variable winning ball device 6B are provided. The normal winning ball apparatus 6A forms a first start winning opening that is always kept in a certain open state by a predetermined ball receiving member, for example. The normal variable winning ball apparatus 6B is an electric tulip type having a pair of movable wing pieces that are changed into a normal open state that is a vertical position and an expanded open state that is a tilt position by a solenoid 81 for a normal electric accessory shown in FIG. An accessory (ordinary electric accessory) is provided to form a second start winning opening. As an example, in the normally variable winning ball apparatus 6B, the movable wing piece is in the vertical position when the solenoid 81 for the ordinary electric accessory is in the off state, so that the game ball is unlikely to enter the second start winning opening. It becomes an open state. On the other hand, in the normal variable winning ball apparatus 6B, the movable wing piece is in the tilting position when the solenoid 81 for the normal electric accessory is in the on state, so that the game ball can easily enter the second start winning opening. Expanded open state. In the normal variable winning ball apparatus 6B, although the game ball can enter the second start winning opening even in the normal open state, there is a possibility that the game ball may enter more than in the expanded open state. You may comprise so that it may become low. Alternatively, the normally variable winning ball apparatus 6B may be configured such that the game ball does not enter the second starting winning opening in the normally open state, for example, by closing the second starting winning opening.

普通入賞球装置6Aに形成された第1始動入賞口に進入した遊技球は、例えば図2に示す第1始動口スイッチ22Aによって検出される。普通可変入賞球装置6Bに形成された第2始動入賞口に進入した遊技球は、例えば図2に示す第2始動口スイッチ22Bによって検出される。第1始動口スイッチ22Aによって遊技球が検出されたことに基づき、所定個数(例えば3個)の遊技球が賞球として払い出され、第1保留記憶数が所定の上限値(例えば「4」)以下であれば、第1始動条件が成立する。第2始動口スイッチ22Bによって遊技球が検出されたことに基づき、所定個数(例えば3個)の遊技球が賞球として払い出され、第2保留記憶数が所定の上限値以下であれば、第2始動条件が成立する。なお、第1始動口スイッチ22Aによって遊技球が検出されたことに基づいて払い出される賞球の個数と、第2始動口スイッチ22Bによって遊技球が検出されたことに基づいて払い出される賞球の個数は、互いに同一の個数であってもよいし、異なる個数であってもよい。   A game ball that has entered the first start winning opening formed in the normal winning ball apparatus 6A is detected by, for example, a first start opening switch 22A shown in FIG. A game ball that has entered the second start winning opening formed in the normal variable winning ball apparatus 6B is detected by, for example, a second start opening switch 22B shown in FIG. Based on the detection of the game ball by the first start port switch 22A, a predetermined number (for example, three) of game balls are paid out as prize balls, and the first reserved memory number is set to a predetermined upper limit value (for example, “4”). ) If the following, the first start condition is satisfied. Based on the detection of the game ball by the second start port switch 22B, a predetermined number (for example, three) of game balls are paid out as prize balls, and if the second reserved memory number is equal to or less than a predetermined upper limit value, The second start condition is satisfied. The number of prize balls to be paid out based on the detection of the game ball by the first start port switch 22A and the number of prize balls to be paid out based on the detection of the game ball by the second start port switch 22B. May be the same number or different numbers.

普通入賞球装置6Aと普通可変入賞球装置6Bの下方には、特別可変入賞球装置7が設けられている。特別可変入賞球装置7は、図2に示す大入賞口扉用のソレノイド82によって開閉駆動される大入賞口扉を備え、その大入賞口扉によって開放状態(第1状態)と閉鎖状態(第2状態)とに変化する大入賞口を形成する。一例として、特別可変入賞球装置7では、大入賞口扉用のソレノイド82がオフ状態であるときに大入賞口扉が大入賞口を閉鎖状態にする。その一方で、特別可変入賞球装置7では、大入賞口扉用のソレノイド82がオン状態であるときに大入賞口扉が大入賞口を開放状態にする。特別可変入賞球装置7に形成された大入賞口に進入した遊技球は、例えば図2に示すカウントスイッチ23によって検出される。カウントスイッチ23によって遊技球が検出されたことに基づき、所定個数(例えば13個)の遊技球が賞球として払い出される。   A special variable winning ball device 7 is provided below the normal winning ball device 6A and the normal variable winning ball device 6B. The special variable winning ball apparatus 7 includes a large winning opening door that is opened and closed by a solenoid 82 for the large winning opening door shown in FIG. 2, and is opened (first state) and closed (first state) by the large winning opening door. 2) to form a big prize opening. As an example, in the special variable winning ball apparatus 7, when the solenoid 82 for the special prize opening door is in the off state, the special prize opening door closes the special prize opening. On the other hand, in the special variable winning ball apparatus 7, when the solenoid 82 for the big prize opening door is in the ON state, the big prize opening door opens the big winning opening. A game ball that has entered a special winning opening formed in the special variable winning ball apparatus 7 is detected by, for example, a count switch 23 shown in FIG. Based on the detection of the game ball by the count switch 23, a predetermined number (for example, 13) of game balls are paid out as prize balls.

遊技盤2の表面には、上記の構成以外にも、遊技球の流下方向や速度を変化させる風車及び多数の障害釘が設けられている。また、第1始動入賞口、第2始動入賞口及び大入賞口とは異なる入賞口として、例えば所定の玉受部材によって常に一定の開放状態に保たれる一般入賞口が1つ又は複数設けられてもよい。この場合には、一般入賞口のいずれかに進入した遊技球が所定の一般入賞球スイッチによって検出されたことに基づき、所定個数(例えば10個)の遊技球が賞球として払い出されればよい。遊技領域の最下方には、いずれの入賞口にも進入しなかった遊技球が取り込まれるアウト口が設けられている。遊技機用枠3の左右上部位置には、効果音等を再生出力するためのスピーカ8L、8Rが設けられており、さらに遊技領域周辺部には、遊技効果ランプ9が設けられている。パチンコ遊技機1の遊技領域における各構造物(例えば普通入賞球装置6A、普通可変入賞球装置6B、特別可変入賞球装置7等)の周囲には、装飾用LEDが配置されていてもよい。   In addition to the above-described configuration, the surface of the game board 2 is provided with a windmill for changing the flow direction and speed of the game ball and a number of obstacle nails. In addition, as a winning opening different from the first starting winning opening, the second starting winning opening, and the large winning opening, for example, one or a plurality of general winning openings that are always kept open by a predetermined ball receiving member are provided. May be. In this case, a predetermined number (for example, 10) of game balls may be paid out as a prize ball based on the fact that a game ball that has entered one of the general prize openings is detected by a predetermined general prize ball switch. In the lowermost part of the game area, there is provided an out port through which game balls that have not entered any winning port are taken. Speakers 8L and 8R for reproducing and outputting sound effects and the like are provided at the left and right upper positions of the gaming machine frame 3, and a game effect lamp 9 is provided at the periphery of the game area. A decorative LED may be arranged around each structure (for example, the normal winning ball device 6A, the normal variable winning ball device 6B, the special variable winning ball device 7, etc.) in the game area of the pachinko gaming machine 1.

遊技機用枠3の右下部位置には、遊技媒体としての遊技球を遊技領域に向けて発射するために遊技者等によって操作される打球操作ハンドルとなる操作ノブ30が設けられている。例えば、遊技者等による操作量(回転量)に応じて遊技球の弾発力を調整する。打球操作ハンドルには、打球発射装置が備える発射モータの駆動を停止させるための単発発射スイッチや、タッチリング(タッチセンサ)が設けられていればよい。遊技領域の下方における遊技機用枠3の所定位置には、賞球として払い出された遊技球や所定の球貸機により貸し出された遊技球を、打球発射装置へと供給可能に保持(貯留)する打球供給皿(上皿)が設けられている。例えば打球供給皿の上面における手前側の中央位置といった、パチンコ遊技機1の遊技機用枠3における所定位置には、押下操作などにより遊技者が操作可能な操作ボタンが設置されていてもよい。また、打球供給皿の下方には、打球供給皿に収容不能となった遊技球を保持(貯留)する余剰球受皿(下皿)が設けられている。   At the lower right position of the gaming machine frame 3, there is provided an operation knob 30 serving as a hitting operation handle operated by a player or the like to launch a game ball as a game medium toward the game area. For example, the resilience of the game ball is adjusted according to the operation amount (rotation amount) by the player or the like. The hitting operation handle only needs to be provided with a single shot switch or a touch ring (touch sensor) for stopping the driving of a shooting motor included in the hitting ball shooting device. At a predetermined position of the gaming machine frame 3 below the gaming area, a game ball paid out as a prize ball or a game ball lent out by a predetermined ball lending machine is held (stored) so as to be supplied to a ball hitting device. ) Is provided. For example, an operation button that can be operated by the player by a pressing operation or the like may be provided at a predetermined position in the gaming machine frame 3 of the pachinko gaming machine 1 such as a central position on the front side of the upper surface of the hitting ball supply tray. Further, below the hitting ball supply tray, there is provided an extra ball receiving tray (lower plate) that holds (stores) game balls that cannot be stored in the hitting ball supply tray.

さらに、パチンコ遊技機1に隣接する所定位置には、プリペイドカード等を用いた球貸しを可能にするための処理が実行されるプリペイドカードユニット(カードユニット)が設置されてもよい。カードユニットは、プリペイドカードを取り込んで球貸しの処理を実行するだけでなく、会員カードや現金を取り込んで球貸しの処理を実行するものであってもよい。   Furthermore, a prepaid card unit (card unit) for executing processing for enabling ball lending using a prepaid card or the like may be installed at a predetermined position adjacent to the pachinko gaming machine 1. The card unit may not only execute a lending process by taking a prepaid card, but may also execute a lending process by taking a membership card or cash.

普通図柄表示器20による普図ゲームは、遊技領域に設けられた通過ゲート41を通過した遊技球が図2に示すゲートスイッチ21によって検出されたことといった、普通図柄表示器20にて普通図柄の可変表示を実行するための普図始動条件が成立した後に、例えば前回の普図ゲームが終了したことといった、普通図柄の可変表示を開始するための普図開始条件が成立したことに基づいて、開始される。この普図ゲームでは、普通図柄の変動を開始させた後、所定の可変表示時間(普図変動時間)が経過すると、普通図柄の可変表示結果となる確定普通図柄を完全停止表示する。普通図柄の可変表示時間は、例えば各普図ゲームの開始時に、所定の乱数値を示す数値データを抽出することなどにより、複数種類の可変表示時間のうちで、いずれかに決定されればよい。普図ゲームにおける普通図柄の可変表示結果となる確定普通図柄として、例えば「7」を示す数字あるいは「○」を示す記号といった、特定の普通図柄(普図当り図柄)が停止表示されれば、普通図柄の可変表示結果が「普図当り」となる。その一方、確定普通図柄として、例えば「7」を示す数字以外の数字あるいは「×」を示す記号といった、普図当り図柄以外の普通図柄が停止表示されれば、普通図柄の可変表示結果が「普図ハズレ」となる。普通図柄の可変表示結果が「普図当り」となったことに対応して、普通可変入賞球装置6Bを構成する電動チューリップの可動翼片が傾動位置となる拡大開放制御が行われ、所定時間が経過すると垂直位置に戻る通常開放制御が行われる。   In the normal game with the normal symbol display 20, the normal symbol display 20 shows that the game ball that has passed through the passing gate 41 provided in the game area is detected by the gate switch 21 shown in FIG. After the general chart start condition for executing variable display is established, based on the fact that the general chart start condition for starting variable display of normal symbols, such as the end of the previous general chart game, is established, Be started. In this normal game, after a normal symbol change is started, when a predetermined variable display time (normal symbol change time) elapses, a fixed normal symbol that is a variable symbol display result is displayed in a completely stopped manner. The variable symbol display time may be determined as one of a plurality of variable display times by, for example, extracting numerical data indicating a predetermined random value at the start of each normal game. . If a specific normal symbol (a symbol per symbol) such as a number indicating “7” or a symbol indicating “O” is stopped and displayed as a fixed normal symbol that is a variable display result of the normal symbol in the normal game, The variable display result of the normal symbol is “per standard”. On the other hand, if a normal symbol other than the symbol per symbol such as a number other than the number indicating “7” or a symbol indicating “x” is stopped and displayed as the fixed normal symbol, for example, the variable display result of the normal symbol is “ It will be “usually lost”. Corresponding to the fact that the variable symbol display result of the normal symbol is “per normal symbol”, the expansion / release control is performed in which the movable wing piece of the electric tulip constituting the normal variable winning ball apparatus 6B is tilted, for a predetermined time. When elapses, normal opening control is performed to return to the vertical position.

第1特別図柄表示装置4Aによる特図ゲームは、普通入賞球装置6Aに形成された第1始動入賞口に進入した遊技球が図2に示す第1始動口スイッチ22Aによって検出されたことなどにより第1始動条件が成立した後に第1開始条件が成立したことに基づいて、開始される。第1開始条件は、例えば前回の特図ゲームや大当り遊技状態あるいは小当り遊技状態が終了したときなどに、第1特図を用いた今回の特図ゲームが開始可能となることにより成立する。第2特別図柄表示装置4Bによる特図ゲームは、普通可変入賞球装置6Bに形成された第2始動入賞口に進入した遊技球が図2に示す第2始動口スイッチ22Bによって検出されたことなどにより第2始動条件が成立した後に第2開始条件が成立したことに基づいて、開始される。第2開始条件は、例えば前回の特図ゲームや大当り遊技状態あるいは小当り遊技状態が終了したときなどに、第2特図を用いた今回の特図ゲームが開始可能となることにより成立する。   The special symbol game by the first special symbol display device 4A is caused by the fact that the game ball that has entered the first starting winning port formed in the normal winning ball device 6A is detected by the first starting port switch 22A shown in FIG. The process starts when the first start condition is satisfied after the first start condition is satisfied. The first start condition is satisfied when the current special figure game using the first special figure can be started, for example, when the previous special figure game, the big hit game state, or the small hit game state is finished. In the special game by the second special symbol display device 4B, a game ball that has entered the second start winning port formed in the normal variable winning ball device 6B is detected by the second start port switch 22B shown in FIG. Is started based on the fact that the second start condition is satisfied after the second start condition is satisfied. The second start condition is satisfied when the current special figure game using the second special figure can be started, for example, when the previous special figure game, the big hit gaming state, or the small hit gaming state is finished.

第1特別図柄表示装置4Aや第2特別図柄表示装置4Bによる特図ゲームでは、特別図柄の可変表示を開始させた後、所定の可変表示時間(特図変動時間)が経過すると、特別図柄の可変表示結果となる確定特別図柄を完全停止表示する。特別図柄の可変表示時間は、各特図ゲームの開始時に、例えば図14に示すような変動パターン種別決定用の乱数値MR4を示す数値データや、変動パターン決定用の乱数値MR5を示す数値データなどに基づいて決定された変動パターンに対応して、複数種類の可変表示時間のうちで、いずれかに決定される。特図ゲームにおける特別図柄の可変表示結果は、特図表示結果ともいう。特図ゲームにおける特別図柄の可変表示結果となる確定特別図柄として、特定の特別図柄(大当り図柄)が停止表示されれば、特定表示結果としての「大当り」となり、大当り図柄とは異なる所定の特別図柄(小当り図柄)が停止表示されれば、所定表示結果としての「小当り」となり、大当り図柄や小当り図柄以外の特別図柄(ハズレ図柄)が停止表示されれば、非特定表示結果としての「ハズレ」となる。特図ゲームでの可変表示結果が「大当り」になった後には、特定遊技状態としての大当り遊技状態に制御される。また、特図ゲームでの可変表示結果が「小当り」になった後には、大当り遊技状態とは異なる小当り遊技状態に制御される。この実施の形態におけるパチンコ遊技機1では、一例として、「1」、「3」、「7」を示す数字を大当り図柄とし、「5」を示す数字を小当り図柄とし、「−」を示す記号をハズレ図柄としている。なお、第1特別図柄表示装置4Aによる特図ゲームにおける大当り図柄や小当り図柄、ハズレ図柄といった各図柄は、第2特別図柄表示装置4Bによる特図ゲームにおける各図柄とは異なる特別図柄となるようにしてもよいし、双方の特図ゲームにおいて共通の特別図柄が大当り図柄や小当り図柄、ハズレ図柄となるようにしてもよい。   In the special symbol game by the first special symbol display device 4A or the second special symbol display device 4B, after a predetermined variable display time (special symbol variation time) elapses after the variable symbol special display is started, the special symbol is displayed. The fixed special symbol that will be the variable display result is displayed as a complete stop. The special symbol variable display time is, for example, numerical data indicating a random value MR4 for determining a variation pattern type as shown in FIG. 14 or numerical data indicating a random value MR5 for determining a variation pattern at the start of each special graphic game. Corresponding to the variation pattern determined based on the above, it is determined as one of a plurality of types of variable display times. The variable display result of the special symbol in the special figure game is also referred to as a special figure display result. If a specific special symbol (big hit symbol) is stopped and displayed as a fixed special symbol that will be the variable display result of the special symbol in the special symbol game, it will be a “big hit” as the specific display result, and a specific special that is different from the big bonus symbol If the symbol (small hit symbol) is stopped and displayed, it will be the “small hit” as the predetermined display result. If the special symbol (losing symbol) other than the big hit symbol or small hit symbol is stopped, the non-specific display result will be displayed. It becomes "losing". After the variable display result in the special figure game becomes “big hit”, the game is controlled to the big hit gaming state as the specific gaming state. Further, after the variable display result in the special figure game becomes “small hit”, the game is controlled to the small hit game state different from the big hit game state. In the pachinko gaming machine 1 in this embodiment, as an example, numbers indicating “1”, “3”, and “7” are jackpot symbols, numbers indicating “5” are jackpot symbols, and “−” is indicated. The symbol is a lost pattern. It should be noted that each symbol such as a big win symbol, a small bonus symbol, or a lose symbol in the special symbol game by the first special symbol display device 4A is different from each symbol in the special symbol game by the second special symbol display device 4B. Alternatively, a special symbol common to both special symbol games may be a big hit symbol, a small bonus symbol, or a lost symbol.

この実施の形態では、大当り図柄となる「1」、「3」、「7」の数字を示す特別図柄のうち、「3」、「7」の数字を示す特別図柄を15ラウンド大当り図柄とし、「1」の数字を示す特別図柄を2ラウンド大当り図柄とする。特図ゲームにおける確定特別図柄として15ラウンド大当り図柄が停止表示された後に制御される第1特定遊技状態としての大当り遊技状態(15ラウンド大当り状態)では、特別可変入賞球装置7の開閉板が、第1期間となる所定期間(例えば29秒間)あるいは所定個数(例えば9個)の入賞球が発生するまでの期間にて大入賞口を開放状態とすることにより、特別可変入賞球装置7を遊技者にとって有利な第1状態に変化させるラウンドが実行される。こうしてラウンド中に大入賞口を開放状態とした開閉板は、遊技盤2の表面を落下する遊技球を受け止め、その後に大入賞口を閉鎖状態とすることにより、特別可変入賞球装置7を遊技者にとって不利な第2状態に変化させて、1回のラウンドを終了させる。15ラウンド大当り状態では、大入賞口の開放サイクルであるラウンドの実行回数が、第1回数(例えば「15」)となる。ラウンドの実行回数が「15」となる15ラウンド大当り状態における遊技は、15回開放遊技とも称される。   In this embodiment, among the special symbols indicating the numbers “1”, “3”, and “7” that are jackpot symbols, the special symbols indicating the numbers “3” and “7” are 15 round jackpot symbols, A special symbol indicating the number “1” is a two-round jackpot symbol. In the big hit gaming state (15 round big hit state) as the first specific gaming state controlled after the 15 round big hit symbol is stopped and displayed as a confirmed special symbol in the special figure game, the open / close plate of the special variable winning ball apparatus 7 is The special variable winning ball apparatus 7 is played by opening the large winning opening in a predetermined period (for example, 29 seconds) which is the first period or until a predetermined number (for example, 9) of winning balls are generated. A round is performed that changes to a first state that is advantageous to the user. In this way, the open / close plate that opened the grand prize opening during the round receives the game ball falling on the surface of the game board 2, and then closed the grand prize opening to play the special variable prize ball device 7 as a game. Change to the second state, which is disadvantageous to the person, and finish one round. In the 15 round big hit state, the number of executions of the round, which is the open cycle of the big prize opening, is the first number (for example, “15”). A game in the 15 round big hit state in which the number of round executions is “15” is also referred to as a 15-time open game.

特図ゲームにおける確定特別図柄として2ラウンド大当り図柄が停止表示された後に制御される第2特定遊技状態としての大当り遊技状態(2ラウンド大当り状態)では、各ラウンドで特別可変入賞球装置7を遊技者にとって有利な第1状態に変化させる期間(開閉板により大入賞口を開放状態とする期間)が、15ラウンド大当り状態における第1期間よりも短い第2期間(例えば0.5秒間)となる。また、2ラウンド大当り状態では、ラウンドの実行回数が、15ラウンド大当り状態における第1回数よりも少ない第2回数(例えば「2」)となる。なお、2ラウンド大当り状態では、各ラウンドで大入賞口を開放状態とする期間が第2期間となることと、ラウンドの実行回数が第2回数となることのうち、少なくともいずれか一方が行われるように制御されればよく、それ以外の制御は15ラウンド大当り状態と同様に行われるようにしてもよい。ラウンドの実行回数が「2」となる2ラウンド大当り状態における遊技は、2回開放遊技とも称される。なお、2ラウンド大当り状態では、各ラウンドで特別可変入賞球装置7とは別個に設けられた所定の入賞球装置を、遊技者にとって不利な第2状態から遊技者にとって有利な第1状態に変化させ、所定期間(第1期間又は第2期間)が経過した後に第2状態へと戻すようにしてもよい。   In the big hit gaming state (two round big hit state) as the second specific gaming state controlled after the two round big hit symbol is stopped and displayed as a confirmed special symbol in the special figure game, the special variable winning ball device 7 is played in each round. The period for changing to the first state that is advantageous to the player (the period in which the big prize opening is opened by the opening / closing plate) is a second period (for example, 0.5 seconds) shorter than the first period in the 15 round big hit state. . In the 2 round big hit state, the number of executions of the round is a second number (for example, “2”) smaller than the first number in the 15 round big hit state. In addition, in the two round big hit state, at least one of the period in which the big winning opening is opened in each round is the second period and the number of executions of the round is the second number is performed. Control other than that may be performed, and other control may be performed in the same manner as in the 15 round big hit state. A game in the round two big hit state in which the number of round executions is “2” is also referred to as a two-time open game. In the two-round big hit state, the predetermined winning ball device provided separately from the special variable winning ball device 7 in each round is changed from the second state which is disadvantageous to the player to the first state which is advantageous to the player. It is also possible to return to the second state after a predetermined period (first period or second period) has elapsed.

また、15ラウンド大当り図柄となる「3」、「7」の数字を示す特別図柄のうち、「3」の数字を示す特別図柄が特図ゲームにおける確定特別図柄として停止表示されたことに基づく15ラウンド大当り状態が終了した後には、特別遊技状態の1つとして、通常状態に比べて特図ゲームにおける特別図柄の変動時間(特図変動時間)が短縮される時短状態に制御される。ここで、通常状態とは、大当り遊技状態等の特定遊技状態や時短状態等の特別遊技状態以外の遊技状態のことであり、パチンコ遊技機1の初期設定状態(例えばシステムリセットが行われた場合のように、電源投入後に初期化処理を実行した状態)と同一の制御が行われる。時短状態は、所定回数(例えば100回)の特図ゲームが実行されることと、可変表示結果が「大当り」となることのうち、いずれかの条件が先に成立したときに、終了すればよい。なお、特図ゲームにおける確定特別図柄として15ラウンド大当り図柄のうち「3」の数字を示す特別図柄が停止表示されたことに基づく15ラウンド大当り状態が終了した後には、時短状態とはならずに通常状態となるようにしてもよい。こうした「3」の数字を示す特別図柄のように、特図ゲームにおける確定特別図柄として停止表示されたことに基づく大当り遊技状態が終了した後に時短状態や通常状態に制御される15ラウンド大当り図柄は、非確変大当り図柄(「通常大当り図柄」ともいう)と称される。特図ゲームにおける確定特別図柄が非確変大当り図柄となる場合における特別図柄や飾り図柄の可変表示態様は、可変表示結果が「大当り」となる場合における「非確変」(「通常」ともいう)の可変表示態様(「大当り種別」ともいう)と称される。   Further, among the special symbols indicating the numbers “3” and “7” which are the 15-round jackpot symbol, the special symbol indicating the number “3” is stopped and displayed as the confirmed special symbol in the special game 15 After the round big hit state is over, as one of the special game states, the special symbol variation time (special diagram variation time) in the special figure game is controlled to be a short time state as compared with the normal state. Here, the normal state is a game state other than a special game state such as a big hit game state or a special game state such as a short-time state, and an initial setting state of the pachinko gaming machine 1 (for example, when a system reset is performed) Thus, the same control as in the state in which the initialization process is executed after power-on is performed. If the time-short state is terminated when any of the conditions of the special game is executed a predetermined number of times (for example, 100 times) and the variable display result is “big hit” is satisfied first, Good. In addition, after the 15 round big hit state based on the fact that the special symbol indicating the number “3” out of the 15 round big hit symbols is stopped and displayed as a confirmed special symbol in the special figure game, it does not become the short-time state. You may make it be in a normal state. Like the special symbol indicating the number “3”, the 15 round jackpot symbol controlled to the short-time state or the normal state after the jackpot gaming state based on being stopped and displayed as the confirmed special symbol in the special symbol game is This is called a non-probable big hit symbol (also referred to as “normal big hit symbol”). The variable display mode of special symbols and decorative symbols when the confirmed special symbol in the special figure game is a non-probable big hit symbol is "non-probable change" (also called "normal") when the variable display result is "big hit" This is referred to as a variable display mode (also referred to as “big hit type”).

15ラウンド大当り図柄となる「3」、「7」の数字を示す特別図柄のうち、「7」の数字を示す特別図柄が特図ゲームにおける確定特別図柄として停止表示されたことに基づく15ラウンド大当り状態が終了した後や、2ラウンド大当り図柄となる「1」の数字を示す特別図柄が特図ゲームにおける確定特別図柄として停止表示されたことに基づく2ラウンド大当り状態が終了した後には、時短状態とは異なる特別遊技状態の1つとして、例えば通常状態に比べて特図変動時間が短縮されるとともに、継続して確率変動制御(確変制御)が行われる確変状態(高確率遊技状態)に制御される。この確変状態では、各特図ゲームや飾り図柄の可変表示において、可変表示結果が「大当り」となって更に大当り遊技状態に制御される確率が、通常状態よりも高くなるように向上する。このような確変状態は、特図ゲームの実行回数に関わりなく、次に可変表示結果が「大当り」となるまで継続してもよい。これに対して、確変状態となった後に、所定回数(例えば100回)の特図ゲームが実行されることと、可変表示結果が「大当り」となることのうち、いずれかの条件が先に成立したときに、終了するようにしてもよい。また、確変状態において所定回数の特図ゲームが実行されたり可変表示結果が「大当り」となる以前であっても、特図ゲームが開始されるときに、所定の割合で確変状態が終了することがあるようにしてもよい。   Out of the special symbols showing the numbers “3” and “7” that will be the 15-round jackpot symbol, the 15-round jackpot is based on the special symbol showing the number “7” being stopped and displayed as a confirmed special symbol in the special game. After the state is over, or after the two round jackpot state is over based on the fact that the special symbol indicating the number “1” that becomes the two-round jackpot symbol is stopped and displayed as the confirmed special symbol in the special figure game, As one of the special game states different from the normal game state, for example, the special figure change time is shortened compared to the normal state, and the probability change state (high probability game state) in which probability change control (probability change control) is continuously performed is controlled. Is done. In this probability change state, the variable display result of each special figure game and the decorative symbol variable display is improved so that the probability that the variable display result becomes “big hit” and is further controlled to the big hit gaming state is higher than in the normal state. Such a probability change state may be continued until the next variable display result becomes “big hit” regardless of the number of executions of the special game. On the other hand, after the certainty change state is reached, any one of the conditions that the special game is executed a predetermined number of times (for example, 100 times) and the variable display result is “big hit” is first. You may make it complete | finish when it is materialized. In addition, even if the special figure game is executed a predetermined number of times in the probability change state or before the variable display result is “big hit”, the probability change state ends at a predetermined rate when the special figure game is started. There may be.

「7」の数字を示す特別図柄のように、特図ゲームにおける確定特別図柄として停止表示されたことに基づく大当り遊技状態が終了した後に確変状態に制御される15ラウンド大当り図柄は、確変大当り図柄と称される。特図ゲームにおける確定特別図柄が確変大当り図柄となる場合における特別図柄や飾り図柄の可変表示態様は、可変表示結果が「大当り」となる場合における「確変」(「確変大当り」ともいう)の可変表示態様(「大当り種別」ともいう)と称される。「1」の数字を示す特別図柄のように、特図ゲームにおける確定特別図柄として停止表示されたことに基づく大当り遊技状態が終了した後に確変状態に制御される2ラウンド大当り図柄は、突確大当り図柄と称される。特図ゲームにおける確定特別図柄が突確大当り図柄となる場合における特別図柄や飾り図柄の可変表示態様は、可変表示結果が「大当り」となる場合における「突確」(「突確大当り」あるいは「突然確変大当り」ともいう)の可変表示態様(「大当り種別」ともいう)と称される。   Like the special symbol indicating the number “7”, the 15-round jackpot symbol controlled to the probable change state after the jackpot gaming state based on being stopped and displayed as the confirmed special symbol in the special symbol game is a probabilistic big hit symbol. It is called. The variable display mode of special symbols and decorative symbols when the confirmed special symbol in the special figure game becomes a probable big hit symbol is variable "probable change" (also called "probable big hit") when the variable display result is "big hit". It is referred to as a display mode (also referred to as “big hit type”). Like the special symbol indicating the number “1”, the two-round big hit symbol controlled to the probable change state after the big hit gaming state based on being stopped and displayed as the confirmed special symbol in the special figure game is a sudden big hit symbol. It is called. The variable display mode of special symbols and decorative symbols when the confirmed special symbol in the special figure game is a sudden big hit symbol is “surprise” (“surprise big hit” or “sudden probability big hit” when the variable display result is “big hit”. ")" As a variable display mode (also referred to as "big hit type").

確変状態や時短状態では、普通図柄表示器20による普図ゲームにおける普通図柄の可変表示時間を通常状態のときよりも短くする制御や、各回の普図ゲームで普通図柄の可変表示結果が「普図当り」となる確率を通常状態のときよりも向上させる制御、可変表示結果が「普図当り」となったことに基づく普通可変入賞球装置6Bにおける可動翼片の傾動時間を通常状態のときよりも長くする制御、その傾動回数を通常状態のときよりも増加させる制御といった、第2始動入賞口に遊技球が進入する可能性を高めて第2始動条件が成立しやすくなることで遊技者にとって有利となる制御が行われる。なお、確変状態や時短状態では、これらの制御のいずれか1つが行われるようにしてもよいし、複数の制御が組み合わせられて行われるようにしてもよい。確変状態と時短状態とでは、行われる制御が異なるようにしてもよいし、行われる制御の組合せ(同一の制御を含んでも含まなくてもよい)が異なるようにしてもよい。   In the probabilistic state and the short time state, the normal symbol display unit 20 controls the normal symbol variable display time in the normal symbol game to be shorter than that in the normal state, and the normal symbol variable display result of each time the normal symbol game is “normal”. Control for improving the probability of “per figure” than in the normal state, when the tilting time of the movable blade piece in the normal variable winning ball apparatus 6B based on the fact that the variable display result is “per normal figure” is in the normal state The player can be more likely to satisfy the second start condition by increasing the possibility that the game ball will enter the second start winning opening, such as a control for making it longer and a control for increasing the number of tilts than in the normal state. Control which is advantageous to the user is performed. It should be noted that any one of these controls may be performed in the probability variation state or the short time state, or a plurality of controls may be performed in combination. The control to be performed may be different between the probability variation state and the time-short state, or the combination of the controls to be performed (which may or may not include the same control) may be different.

特図ゲームにおける確定特別図柄として小当り図柄が停止表示された後には、大当り遊技状態とは異なる小当り遊技状態に制御される。この小当り遊技状態では、2ラウンド大当り状態と同様に特別可変入賞装置7を遊技者にとって有利な第1状態に変化させる可変入賞動作が行われる。すなわち、小当り遊技状態では、例えば特別可変入賞球装置7が備える開閉板により大入賞口を第2期間にわたり開放状態とする動作が、第2回数に達するまで繰り返し実行される。なお、小当り遊技状態では、2ラウンド大当り状態と同様に、大入賞口を開放状態とする期間が第2期間となることと、大入賞口を開放状態とする動作の実行回数が第2回数となることのうち、少なくともいずれか一方が行われるように制御されればよい。小当り遊技状態が終了した後には、遊技状態の変更が行われず、可変表示結果が「小当り」となる以前の遊技状態に継続して制御されることになる。ただし、可変表示結果が「小当り」となる可変表示ゲームに対応して、時短状態を終了する旨の判定がなされた場合には、小当り遊技状態の終了後に、通常状態へと制御されることになる。可変入賞動作により大入賞口を開放状態とする回数が「2」である小当り遊技状態における遊技は、2ラウンド大当り状態における遊技と同様に、2回開放遊技とも称される。なお、2ラウンド大当り状態における各ラウンドで特別可変入賞球装置7とは別個に設けられた入賞球装置を第1状態に変化させる場合には、小当り遊技状態でも、2ラウンド大当り状態と同様の態様で、その入賞球装置を第1状態に変化させるようにすればよい。   After the small hit symbol is stopped and displayed as the confirmed special symbol in the special symbol game, the small hit game state different from the big hit game state is controlled. In this small hit gaming state, a variable winning operation for changing the special variable winning device 7 to the first state advantageous to the player is performed as in the two round big hit state. That is, in the small hit game state, for example, the operation of opening the large winning opening over the second period by the opening / closing plate provided in the special variable winning ball apparatus 7 is repeatedly executed until the second number of times is reached. In the small hit gaming state, similarly to the two round big hit state, the period in which the big prize opening is in the open state is the second period, and the number of executions of the operation in which the big prize opening is in the open state is the second number. It may be controlled so that at least one of them is performed. After the small hit gaming state ends, the gaming state is not changed, and the game state before the variable display result becomes “small hit” is continuously controlled. However, if it is determined to end the short-time state corresponding to the variable display game in which the variable display result is “small hit”, the normal state is controlled after the end of the small hit gaming state. It will be. A game in the small hit gaming state in which the number of times that the big winning opening is opened by the variable winning operation is “2” is also referred to as a two-time open game, similar to the game in the two round big hit state. When the winning ball device provided separately from the special variable winning ball device 7 in each round in the two round big hit state is changed to the first state, the same as the two round big hit state in the small hit gaming state. In the aspect, the winning ball apparatus may be changed to the first state.

画像表示装置5の表示領域では、第1特別図柄表示装置4Aや第2特別図柄表示装置4Bによる特別図柄の可変表示に対応して、飾り図柄の可変表示が行われる。すなわち、画像表示装置5の表示領域では、第1開始条件と第2開始条件のいずれか一方が成立したことに基づいて、例えば「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにおける全部にて飾り図柄の加速表示(全図柄加速表示)を行い、所定速度に達すれば、飾り図柄の定速表示(全図柄定速表示)を行う。こうした全図柄加速表示や全図柄定速表示は、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rの全部にて飾り図柄を可変表示する全図柄変動に含まれる。こうした全図柄変動の後、例えば「左」→「右」→「中」といった所定順序で飾り図柄の減速表示(各図柄減速表示)を行い、変動速度が「0」となれば、飾り図柄を停留して表示する一方で、例えば微少な揺れや伸縮などを生じさせる仮停止表示を行う。そして、飾り図柄の可変表示を開始してからの経過時間が変動パターンなどに基づいて決定された可変表示時間に達したときには、可変表示結果となる確定飾り図柄を完全停止表示する。なお、確定飾り図柄を停止表示する手順としては、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにおいて所定順序で飾り図柄を減速表示するものに限定されず、「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにおいて同時に確定飾り図柄となる飾り図柄を減速表示(全図柄減速表示)するものが含まれていてもよい。   In the display area of the image display device 5, variable display of decorative symbols is performed in response to variable display of special symbols by the first special symbol display device 4A and the second special symbol display device 4B. That is, in the display area of the image display device 5, for example, the “left”, “middle”, or “right” decorative symbol display portion 5 </ b> L based on the fact that either the first start condition or the second start condition is satisfied. In all of 5C and 5R, decorative symbols are displayed in an accelerated manner (all symbols accelerated display). When a predetermined speed is reached, the decorative symbols are displayed at a constant speed (all symbols are displayed at a constant speed). Such all symbols acceleration display and all symbols constant speed display are included in all symbol variations that variably display the ornament symbols in all of the “left”, “middle”, and “right” ornament symbol display portions 5L, 5C, and 5R. . After all the symbols change, for example, display the symbols in a decelerating display (each symbol deceleration display) in a predetermined order such as “Left” → “Right” → “Medium”. While stopping and displaying, for example, temporary stop display that causes slight shaking or expansion / contraction is performed. Then, when the elapsed time from the start of the variable display of the decorative pattern reaches the variable display time determined based on the variation pattern or the like, the fixed decorative pattern that is the variable display result is displayed in a completely stopped state. Note that the procedure for stopping and displaying the confirmed decorative symbols is not limited to displaying the decorative symbols in a predetermined order in the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R. In each of the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R, a decorative symbol that is a confirmed decorative symbol at the same time may be displayed in a decelerating display (all symbol decelerating display).

全図柄変動が開始された後には、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rのうち全部又は一部の飾り図柄表示部にて、飾り図柄をリーチ表示状態で導出表示することがある。ここで、リーチ表示状態とは、画像表示装置5の表示領域にて導出表示された飾り図柄が大当り組合せの一部を構成しているときに未だ導出表示されていない飾り図柄(「リーチ変動図柄」ともいう)については変動が継続している表示状態、あるいは、全部又は一部の飾り図柄が大当り組合せの全部又は一部を構成しながら同期して変動している表示状態のことである。具体的には、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにおける一部(例えば「左」及び「右」の飾り図柄表示部5L、5Rなど)では予め定められた大当り組合せを構成する飾り図柄(例えば「7」の英数字を示す飾り図柄)が導出表示されているときに未だ導出表示されていない残りの飾り図柄表示部(例えば「中」の飾り図柄表示部5Cなど)では飾り図柄が変動している表示状態、あるいは、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにおける全部又は一部で飾り図柄が大当り組合せの全部又は一部を構成しながら同期して変動している表示状態である。また、リーチ表示状態となったことに対応して、画像表示装置5の表示領域に飾り図柄とは異なるアニメーション画像や実写画像といった演出画像を表示させたり、背景画像の表示態様を変化させたり、飾り図柄の変動態様を変化させたりすることがある。このような演出画像の表示や背景画像の表示態様の変化、飾り図柄の変動態様の変化を、リーチ演出表示(あるいは単にリーチ演出)という。リーチ演出の中には、それが出現すると、通常のリーチ演出(ノーマルリーチ)に比べて大当りが発生しやすい(高い確率で大当りとなる)ように設定されたものがある。このような特別のリーチ演出を、スーパーリーチ演出(あるいは単に「スーパーリーチ」)ともいう。一例として、スーパーリーチとなるリーチ演出には、ノーマルリーチと同様のリーチ演出を所定時間が経過するまで行ってから、例えば背景画像の表示態様や、表示されるキャラクタ、飾り図柄の変動方向といった飾り図柄の変動態様のうち、少なくともいずれか1つがリーチ表示状態となる以前やノーマルリーチのときとは異なるものとなることにより、演出態様が変化(いわゆる「発展」)して、スーパーリーチに特有のリーチ演出における導入部分が開始されるものが含まれていればよい。また、スーパーリーチとなるリーチ演出には、飾り図柄がリーチ表示状態で導出表示されたときに、ノーマルリーチと同様のリーチ演出を行うことなく、スーパーリーチに特有のリーチ演出における導入部分が開始されるものが含まれていてもよい。   After all symbols change is started, the decorative symbols are reach-displayed on all or some of the decorative symbol display portions 5L, 5C, and 5R of “left”, “middle”, and “right”. It may be derived and displayed in the state. Here, the reach display state refers to a decorative symbol that has not yet been derived and displayed when the decorative symbol derived and displayed in the display area of the image display device 5 forms a part of the jackpot combination (“reach variation symbol”). ")" Is a display state in which the variation continues, or a display state in which all or part of the decorative symbols change synchronously while constituting all or part of the jackpot combination. Specifically, some of the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R (for example, “left” and “right” decorative symbol display portions 5L and 5R, etc.) The remaining decorative symbol display part (for example, “medium”) that has not yet been derived and displayed when the decorative symbol (for example, the decorative symbol indicating the alphanumeric character “7”) constituting the determined jackpot combination is derived and displayed. In the symbol display portion 5C, etc., the decorative symbols are changing, or the decorative symbols are big hits in all or part of the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R. This is a display state that changes in synchronization while constituting all or part of the combination. Further, in response to the reach display state, an effect image such as an animation image or a live-action image different from the decorative design is displayed in the display area of the image display device 5, the display mode of the background image is changed, There are times when the variation pattern of the decorative design is changed. Such an effect image display, background image display mode change, and decorative pattern change mode change are referred to as reach effect display (or simply reach effect). Some reach productions are set such that when they appear, a big hit is likely to occur (a high probability is a big win) compared to a normal reach production (normal reach). Such a special reach production is also called a super reach production (or simply “super reach”). As an example, for reach production that becomes super reach, after performing a reach production similar to normal reach until a predetermined time elapses, for example, a decorative pattern such as a background image display mode, a displayed character, a decorative pattern variation direction, etc. The change of the production mode (so-called “development”) by changing at least one of the fluctuation modes before the reach display state or at the time of the normal reach, and the reach production peculiar to the super reach It is sufficient if the introduction part in is started. In addition, in the reach production that becomes super reach, when the decorative design is derived and displayed in the reach display state, the introduction part in the reach production peculiar to super reach is started without performing the reach production similar to the normal reach. Things may be included.

また、飾り図柄の可変表示中には、リーチ演出とは異なり、飾り図柄がリーチ状態で導出表示される可能性があることや、可変表示結果が「大当り」となる可能性があることを、飾り図柄の可変表示態様などにより遊技者に報知するための特定演出が実行されることがある。この実施の形態では、「滑り」や「擬似連」といった特定演出が実行可能に設定されている。なお、この実施の形態における特定演出は、対応する演出動作が実行されるか否か応じて特図変動時間が変化するものであればよい。例えば、ある特定演出が実行される場合には、その特定演出が実行されない場合に比べて、特図変動時間が長くなるものであればよい。   In addition, during the variable display of decorative symbols, unlike reach production, there is a possibility that the decorative symbols may be derived and displayed in the reach state, and that the variable display result may be a “hit”, There may be a case where a specific effect for informing the player is given in accordance with a variable display mode of the decorative design. In this embodiment, specific effects such as “slip” and “pseudo-run” are set to be executable. In addition, the specific effect in this embodiment should just change a special figure fluctuation time according to whether a corresponding effect operation is performed. For example, when a specific effect is executed, it is only necessary that the special figure change time becomes longer than when the specific effect is not executed.

「滑り」の特定演出では、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにおける全部にて飾り図柄を変動させる全図柄変動を行ってから、2つ以上の飾り図柄表示部(例えば「左」及び「右」の飾り図柄表示部5L、5Rなど)にて飾り図柄を仮停止表示させた後、その仮停止表示した飾り図柄表示部のうち所定数(例えば「1」又は「2」)の飾り図柄表示部(例えば「左」の飾り図柄表示部5Lと「右」の飾り図柄表示部5Rのいずれか一方又は双方)にて飾り図柄を再び変動させた後に停止表示させることで、停止表示する飾り図柄を変更させる演出表示が行われる。なお、特定演出における飾り図柄の仮停止表示では、飾り図柄が停留して表示される一方で、例えば揺れ変動表示を行うことや短時間の停留だけで直ちに飾り図柄を再変動させることなどによって、遊技者に停止表示された飾り図柄が確定しない旨を報知すればよい。あるいは、仮停止表示でも、停止表示された飾り図柄が確定したと遊技者が認識する程度に飾り図柄を停留させてから、飾り図柄を再変動させるようにしてもよい。   In the specific effect of “sliding”, after performing all symbol variations that change the ornament symbols in all of the “left”, “middle”, and “right” ornament symbol display portions 5L, 5C, and 5R, two or more After the decorative symbols are temporarily stopped and displayed on the decorative symbol display portions (for example, the “left” and “right” decorative symbol display portions 5L, 5R, etc.), a predetermined number (for example, of the decorative symbol display portions that are temporarily stopped and displayed) “1” or “2”), the decorative symbol display unit (for example, one or both of the “left” decorative symbol display unit 5L and the “right” decorative symbol display unit 5R) is changed again. The effect display which changes the decorative design to be stopped and displayed by performing the stop display later is performed. In addition, in the temporary stop display of the decorative design in the specific effect, while the decorative design is stopped and displayed, for example, by performing a fluctuation change display or immediately changing the decorative design only by a short stop, etc. What is necessary is just to alert | report that the decoration symbol stopped and displayed to the player is not decided. Alternatively, in the temporary stop display, the decorative design may be re-fluctuated after the decorative design is stopped to the extent that the player recognizes that the decorative design that has been stopped is confirmed.

「擬似連」の特定演出では、特別図柄や飾り図柄の可変表示を開始するための第1開始条件あるいは第2開始条件が1回成立したことに対応して、全図柄変動が開始されてから、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rの全部にて順次に又は同時に飾り図柄を仮停止表示させた後、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rの全部にて飾り図柄を再び変動させる再可変表示動作(再変動)を、所定回(例えば最大3回まで)実行する演出動作である。一例として、「擬似連」の特定演出では、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにて、擬似連チャンス目として予め定められた複数種類の飾り図柄の組合せのいずれかが仮停止表示される。そして、再変動の回数が多くなるに従って、可変表示結果が「大当り」となる割合が高くなるように設定されていればよい。これにより、遊技者は、擬似連チャンスのいずれかが仮停止表示されることで、「擬似連」の特定演出が行われると認識でき、再変動の回数が多くなるに従って、可変表示結果が「大当り」となる期待感が高められる。この実施の形態では、「擬似連」の特定演出において、再変動が1回〜3回行われることにより、第1開始条件あるいは第2開始条件が1回成立したことに基づき、飾り図柄の可変表示があたかも2回〜4回続けて開始されたかのように見せることができる。   In the “pseudo-ream” specific production, all symbol fluctuations are started in response to the first start condition or the second start condition for starting the variable display of special symbols and decorative symbols being established once. , “Left”, “Medium”, “Right” decorative symbols are displayed on all 5 L, 5 C, 5 R sequentially or simultaneously, and then “Left”, “Middle”, “Right” "Revariable display operation (revariation) for changing the decorative symbols again in all of the decorative symbol display portions 5L, 5C, 5R" is performed for a predetermined number of times (for example, up to three times). As an example, in the specific effect of “pseudo train”, the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R have a plurality of types of decorative symbols that are predetermined as pseudo-success chances. One of the combinations is displayed as a temporary stop. Then, it is only necessary to set so that the rate at which the variable display result becomes “big hit” increases as the number of re-variations increases. As a result, the player can recognize that one of the pseudo-continuous chances is temporarily stopped and displayed, so that the specific effect of the “pseudo-continuous” is performed, and the variable display result becomes “ The expectation of becoming a “big hit” is enhanced. In this embodiment, in the specific effect of “pseudo-continuous”, the re-variation is performed once to three times, so that the decorative design can be changed based on the fact that the first start condition or the second start condition is satisfied once. The display can appear as if it has been started 2-4 times in a row.

「擬似連」の特定演出が実行される飾り図柄の可変表示中には、擬似連続変動の進行に伴って、例えば画像表示装置5の表示領域における所定位置に予め用意されたキャラクタを示す演出画像を表示することや、スピーカ8L、8Rから所定の音声(特別音)を出力させること、遊技効果ランプ9を所定の点灯パターンで点灯させること、遊技領域内あるいは遊技領域外に設けられた演出用役物が備える複数の可動部材を動作させることといった、所定の演出動作が実行されてもよい。一例として、全部の飾り図柄表示部5L、5C、5Rにて飾り図柄を仮停止表示させた後、全部の飾り図柄表示部5L、5C、5Rにて飾り図柄を再可変表示させるときには、キャラクタを示す演出画像の表示、特別音の出力、ランプの点灯、可動部材の動作のうち、いずれか1つ、あるいは、複数の動作を組み合わせた演出動作が行われることにより、擬似連続変動が行われることを認識可能に報知するようにしてもよい。   During the variable display of the decorative pattern in which the specific effect of “pseudo-continuation” is executed, an effect image showing a character prepared in advance at a predetermined position in the display area of the image display device 5 as the pseudo continuous variation progresses , Displaying a predetermined sound (special sound) from the speakers 8L and 8R, lighting the game effect lamp 9 with a predetermined lighting pattern, for effects provided inside or outside the game area A predetermined effect operation such as operating a plurality of movable members included in the accessory may be executed. As an example, when the decorative symbols are temporarily stopped and displayed on all the decorative symbol display portions 5L, 5C, and 5R, and then the decorative symbols are displayed again on all the decorative symbol display portions 5L, 5C, and 5R, Pseudo continuous variation is performed by performing any one or a combination of a plurality of operations among the display of the displayed effect image, the output of the special sound, the lighting of the lamp, and the operation of the movable member. May be notified in a recognizable manner.

こうした飾り図柄の可変表示動作を利用した特定演出としては、「擬似連」や「滑り」の他にも、例えば「発展チャンス目」や「発展チャンス目終了」、「チャンス目停止後滑り」といった、各種の演出動作が実行されてもよい。ここで、「発展チャンス目」の特定演出では、飾り図柄の可変表示が開始されてから可変表示結果となる確定飾り図柄が導出表示されるまでに、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにおける全部にて、予め定められた特殊組合せに含まれる発展チャンス目を構成する飾り図柄を仮停止表示させた後、飾り図柄の可変表示状態をリーチ状態として所定のリーチ演出が開始される。これにより、発展チャンス目を構成する飾り図柄が仮停止表示されたときには、飾り図柄の可変表示状態がリーチ状態となることや、リーチ状態となった後に可変表示結果が「大当り」となることに対する、遊技者の期待感が高められる。また、「発展チャンス目終了」の特定演出では、飾り図柄の可変表示が開始された後に、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにおける全部にて、発展チャンス目として予め定められた組合せの飾り図柄を、確定飾り図柄として導出表示させる演出表示が行われる。「チャンス目停止後滑り」の特定演出では、「擬似連」の可変表示演出と同様に、飾り図柄の可変表示が開始されてから可変表示結果となる確定飾り図柄が導出表示されるまでに、「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにおける全部にて複数種類の擬似連チャンス目のいずれかとなるハズレ組合せ(特殊組合せ)の飾り図柄を一旦仮停止表示させた後、「擬似連」の特定演出とは異なり、飾り図柄表示部5L、5C、5Rの一部にて飾り図柄を再び変動させることで、停止表示する飾り図柄を変更させる演出表示が行われる。   In addition to “pseudo-continuous” and “slip”, specific effects using such decorative display variable display operations include, for example, “Development opportunity eyes”, “Development opportunity eyes end”, and “Slip after chance eyes stop” Various production operations may be executed. Here, in the specific effect of “Development Opportunity”, “Left”, “Middle”, “Right” from the start of the variable display of the decorative pattern to the display of the fixed decorative pattern resulting in the variable display result. In all of the decorative symbol display portions 5L, 5C, and 5R, the decorative symbols constituting the development chances included in the predetermined special combination are temporarily stopped and displayed, and then the decorative symbol variable display state is set to the reach state. A predetermined reach production is started. As a result, when the decorative symbol constituting the development opportunity is temporarily stopped, the variable display state of the decorative symbol becomes the reach state, and the variable display result becomes “big hit” after the reach state is reached. , The player's expectation is enhanced. Further, in the specific effect of “end of development opportunity”, after the decorative symbol variable display is started, the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, 5R An effect display is performed for deriving and displaying a decorative pattern of a predetermined combination as a development opportunity. In the specific effect of “slip after the chance stop”, as with the variable display effect of “pseudo ream”, after the variable display of the decorative pattern is started, until the fixed decorative pattern that becomes the variable display result is derived and displayed, Temporarily stop display of decorative combinations (special combinations) that are one of a plurality of types of pseudo consecutive chances in the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R. Then, unlike the specific effect of the “pseudo-ream”, an effect display for changing the decorative symbol to be stopped is performed by changing the decorative symbol again in a part of the decorative symbol display portions 5L, 5C, and 5R. Is called.

さらに、飾り図柄の可変表示中には、リーチ演出や特定演出とは異なり、例えば所定のキャラクタ画像やメッセージ画像を表示することなどといった、飾り図柄の可変表示態様以外の表示態様により、飾り図柄の可変表示状態がリーチ状態となる可能性があることや、可変表示結果が「大当り」となる可能性があることを、遊技者に報知するための予告演出が実行されることがある。例えば、「キャラクタ表示」、「ステップアップ画像」、「背景変更」といった予告演出が実行可能に設定されていればよい。なお、予告演出は、対応する演出動作が実行されるか否かによって特図変動時間に変化が生じないものであればよい。「キャラクタ表示」の予告演出では、「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにおける全部にて飾り図柄を変動させてから、2つ以上の飾り図柄表示部(例えば「左」及び「右」の飾り図柄表示部5L、5Rなど)にて飾り図柄を導出表示させる以前に、画像表示装置5の表示領域における所定位置に予め用意されたキャラクタ画像を表示させる演出表示が行われる。「ステップアップ画像」の予告演出では、「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにおける全部にて飾り図柄を変動させてから、2つ以上の飾り図柄表示部にて飾り図柄を導出表示させる以前に、画像表示装置5の表示領域にて、予め用意された複数種類の演出画像を所定の順番に従って切り替えて表示させる演出表示が行われることがある。なお、「ステップアップ画像」の予告演出では、予め用意された複数種類の演出画像のうちいずれか1つ(例えば所定の順番において最初に表示される演出画像など)が表示された後、演出画像が切り替えられることなく、予告演出における演出表示を終了させることがあるようにしてもよい。「背景変更」の予告演出では、画像表示装置5の表示領域における背景画像の表示を、複数種類のいずれかに変更させる演出表示が行われる。   Furthermore, during the variable display of the decorative pattern, unlike the reach effect or the specific effect, for example, by displaying the decorative pattern in a display mode other than the variable display mode of the decorative pattern, such as displaying a predetermined character image or message image. A notice effect may be executed to notify the player that the variable display state may become a reach state and that the variable display result may be a “hit”. For example, the notice effect such as “character display”, “step-up image”, and “background change” may be set to be executable. Note that the notice effect may be any one that does not change in the special figure fluctuation time depending on whether or not the corresponding effect operation is executed. In the notice effect of “character display”, two or more decorative symbols are displayed after the decorative symbols are changed in all of the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R. The character image prepared in advance in a predetermined position in the display area of the image display device 5 is displayed before the decorative symbols are derived and displayed on the display portion (for example, the “left” and “right” decorative symbol display portions 5L and 5R). An effect display is performed. In the notice effect of “step-up image”, two or more decorative symbols are displayed after changing the decorative symbols in all of the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R. Before the decorative part is derived and displayed on the display unit, there may be an effect display in which a plurality of types of effect images prepared in advance are switched and displayed in a predetermined order in the display area of the image display device 5. In the notice effect of “step-up image”, after any one of a plurality of kinds of effect images prepared in advance (for example, an effect image that is displayed first in a predetermined order) is displayed, the effect image The effect display in the notice effect may be terminated without being switched. In the “background change” notice effect, an effect display that changes the display of the background image in the display area of the image display device 5 to one of a plurality of types is performed.

特図ゲームにおける確定特別図柄として、ハズレ図柄となる特別図柄が停止表示される場合には、飾り図柄の可変表示が開始されてから、飾り図柄の可変表示状態がリーチ状態とならずに、所定の非リーチ組合せとなる確定飾り図柄や、複数種類の発展チャンス目のいずれかとなる確定飾り図柄が、停止表示されることがある。このような飾り図柄の可変表示態様は、可変表示結果が「ハズレ」となる場合における「非リーチ」(「通常ハズレ」ともいう)の可変表示態様と称される。   If a special symbol that will be a lost symbol is stopped and displayed as a special symbol to be confirmed in the special symbol game, the decorative symbol variable display state will not reach the reach state after the variable symbol variable display starts. There are cases where a fixed decorative symbol that is a non-reach combination or a fixed decorative symbol that is one of a plurality of types of development chances is stopped and displayed. Such a decorative display variable display mode is referred to as a “non-reach” (also referred to as “normal loss”) variable display mode when the variable display result is “losing”.

特図ゲームにおける確定特別図柄として、ハズレ図柄となる特別図柄が停止表示される場合には、飾り図柄の可変表示が開始されてから、飾り図柄の可変表示状態がリーチ状態となったことに対応して、リーチ演出が実行された後に、所定のリーチハズレ組合せ(単に「リーチ組合せ」ともいう)となる確定飾り図柄が停止表示されることがある。このような飾り図柄の可変表示結果は、可変表示結果が「ハズレ」となる場合における「リーチ」(「リーチハズレ」ともいう)の可変表示態様と称される。   When a special symbol that becomes a losing symbol is stopped and displayed as a confirmed special symbol in the special symbol game, it corresponds to the fact that the decorative symbol variable display state has reached the reach state after the decorative symbol variable display has started. Then, after the reach effect is executed, a fixed decorative pattern that becomes a predetermined reach-losing combination (also simply referred to as “reach combination”) may be stopped and displayed. Such a variable display result of the decorative design is referred to as a variable display mode of “reach” (also referred to as “reach lose”) when the variable display result is “losing”.

特図ゲームにおける確定特別図柄として、15ラウンド大当り図柄となる特別図柄のうち非確変大当り図柄である「3」の数字を示す特別図柄が停止表示される場合には、飾り図柄の可変表示状態がリーチ状態となったことに対応して、所定のリーチ演出が実行された後に、所定の非確変大当り組合せ(「通常大当り組合せ」ともいう)となる確定飾り図柄が停止表示される。ここで、非確変大当り組合せとなる確定飾り図柄は、例えば画像表示装置5における「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにて可変表示される図柄番号が「1」〜「8」の飾り図柄のうち、図柄番号が偶数「2」、「4」、「6」、「8」である飾り図柄のいずれか1つが、「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにて所定の有効ライン上に揃って停止表示されるものであればよい。このように非確変大当り組合せを構成する図柄番号が偶数「2」、「4」、「6」、「8」である飾り図柄は、非確変図柄(「通常図柄」ともいう)と称される。そして、特図ゲームにおける確定特別図柄が非確変大当り図柄となることに対応して、所定のリーチ演出が実行された後に、非確変大当り組合せの確定飾り図柄が停止表示される飾り図柄の可変表示態様は、可変表示結果が「大当り」となる場合における「非確変」(「通常」ともいう)の可変表示態様(大当り種別ともいう)と称される。こうして「非確変」の可変表示態様により可変表示結果が「大当り」となった後には、15ラウンド大当り遊技状態に制御され、その15ラウンド大当り状態が終了すると、時短状態又は通常状態に制御されることになる。   When the special symbol indicating the number “3”, which is a non-probable variable jackpot symbol, is stopped and displayed as a special symbol to be confirmed in the special symbol game as a 15-round jackpot symbol, the variable display state of the decorative symbol is changed. Corresponding to the reach state, after a predetermined reach effect is executed, a definite decorative symbol that is a predetermined non-probable variation big hit combination (also referred to as “normal big hit combination”) is stopped and displayed. Here, the confirmed decorative symbols that are non-probable big hit combinations are, for example, symbol numbers that are variably displayed in the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R in the image display device 5. Among the decorative symbols with "1" to "8", any one of the decorative symbols with even numbers "2", "4", "6", "8" is "left", "middle" The “right” decorative symbol display portions 5L, 5C, and 5R may be stopped and displayed on a predetermined effective line. In this way, the decorative symbols having the even number “2”, “4”, “6”, and “8” constituting the non-probable variation big hit combination are referred to as non-probable variation symbols (also referred to as “normal symbols”). . Then, in response to the confirmed special symbol in the special symbol game becoming the non-probable variable big hit symbol, the fixed decorative symbol of the non-probable variable big hit combination is stopped and displayed after the predetermined reach effect is executed. The mode is referred to as a variable display mode (also referred to as a jackpot type) of “non-probable change” (also referred to as “normal”) when the variable display result is “big hit”. Thus, after the variable display result is “big hit” by the variable display mode of “non-probability change”, it is controlled to the 15 round big hit gaming state, and when the 15 round big hit state is finished, it is controlled to the short time state or the normal state. It will be.

特図ゲームにおける確定特別図柄として、15ラウンド大当り図柄となる特別図柄のうち確変大当り図柄である「7」の数字を示す特別図柄が停止表示される場合には、飾り図柄の可変表示状態がリーチ状態となったことに対応して、大当り種別が「非確変」である場合と同様のリーチ演出が実行された後などに、もしくは、大当り種別が「非確変」である場合とは異なるリーチ演出が実行された後などに、所定の確変大当り組合せとなる確定飾り図柄が停止表示されることがある。ここで、確変大当り組合せとなる確定飾り図柄は、例えば画像表示装置5における「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにて可変表示される図柄番号が「1」〜「8」の飾り図柄のうち、図柄番号が奇数「1」、「3」、「5」、「7」である飾り図柄のいずれか1つが、「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにて所定の有効ライン上に揃って停止表示されるものであればよい。このように確変大当り組合せを構成する図柄番号が奇数「1」、「3」、「5」、「7」である飾り図柄は、確変図柄と称される。そして、特図ゲームにおける確定特別図柄が確変大当り図柄となることに対応して、リーチ演出が実行された後などに、確変大当り組合せの確定飾り図柄が停止表示される飾り図柄の可変表示態様は、可変表示結果が「大当り」となる場合における「確変」の可変表示態様(大当り種別ともいう)と称される。   When the special symbol indicating the number “7”, which is the probability variable big hit symbol, is stopped and displayed as a special symbol to be confirmed in the special figure game as a 15-round big hit symbol, the variable display state of the decorative symbol is reached. Corresponding to the situation, after reaching the same reach effect as when the jackpot type is "non-probable change", or the reach effect different from when the jackpot type is "non-probable change" For example, after the process is executed, a fixed decorative symbol that becomes a predetermined probability variation jackpot combination may be stopped and displayed. Here, the confirmed decorative symbols that are the probable big hit combinations are, for example, symbol numbers that are variably displayed on the decorative symbol display portions 5L, 5C, and 5R of “left”, “middle”, and “right” in the image display device 5. Among the decorative symbols “1” to “8”, any one of the decorative symbols whose symbol numbers are odd numbers “1”, “3”, “5”, “7” are “left”, “middle”, What is necessary is just to be stopped and displayed on the predetermined effective line in each of the “right” decorative symbol display portions 5L, 5C, and 5R. In this way, the decorative symbols having odd numbers “1”, “3”, “5”, and “7” constituting the probability variation big hit combination are referred to as probability variation symbols. Then, in response to the confirmed special symbol in the special figure game becoming a probable big hit symbol, after the reach effect is executed, the decorative display variable display mode in which the definite decorative combination of the probable big hit combination is stopped is displayed. This is referred to as a variable display mode of “probability change” (also referred to as a big hit type) when the variable display result is “big hit”.

特図ゲームにおける確定特別図柄として確変大当り図柄が停止表示される場合に、飾り図柄の可変表示結果として、非確変大当り組合せとなる確定飾り図柄が停止表示されることがあるようにしてもよい。このように、非確変大当り組合せとなる確定飾り図柄が停止表示される場合でも、特図ゲームにおける確定特別図柄として確変大当り図柄が停止表示されるときは、「確変」の可変表示態様に含まれる。こうして「確変」の可変表示態様により可変表示結果が「大当り」となった後には、15ラウンド大当り状態に制御され、その15ラウンド大当り状態が終了すると、確変状態に制御されることになる。非確変大当り組合せとなる確定飾り図柄や確変大当り組合せとなる確定飾り図柄は、まとめて大当り組合せ(特定の組合せ)の確定飾り図柄ともいう。   When the probability variable big hit symbol is stopped and displayed as a fixed special symbol in the special figure game, the fixed decorative symbol that is a non-probable variable big hit combination may be stopped and displayed as a variable display result of the decorative symbol. In this way, even when the fixed decorative symbol that is a non-probable big hit combination is stopped and displayed, if the probable big hit symbol is stopped and displayed as a fixed special symbol in the special figure game, it is included in the variable display mode of “probable change”. . Thus, after the variable display result becomes “big hit” by the variable display mode of “probability change”, it is controlled to the 15 round big hit state, and when the 15 round big hit state ends, it is controlled to the positive change state. The confirmed decorative symbol that is a non-probable big hit combination and the definite decorative symbol that is a probable big hit combination are also collectively referred to as a definitive decorative symbol of a big winning combination (specific combination).

確定飾り図柄が非確変大当り組合せや確変大当り組合せとなる飾り図柄の可変表示中には、再抽選演出が実行されてもよい。再抽選演出では、画像表示装置5における「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rに非確変大当り組合せとなる飾り図柄を仮停止表示させた後に、例えば「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにて同一の飾り図柄が揃った状態で再び変動させ、確変大当り組合せとなる飾り図柄(確変図柄)と、非確変大当り組合せとなる飾り図柄(非確変図柄)のうちいずれかを、確定飾り図柄として停止表示(最終停止表示)させる。ここで、大当り種別が「非確変」である場合に再抽選演出が実行されるときには、その再抽選演出として、仮停止表示させた飾り図柄を再変動させた後に非確変大当り組合せとなる確定飾り図柄を導出表示する変動中昇格失敗演出が行われる。これに対して、大当り種別が「確変」である場合に再抽選演出が実行されるときには、その再抽選演出として、仮停止表示させた飾り図柄を再変動させた後に確変大当り組合せとなる確定飾り図柄を停止表示する変動中昇格成功演出が実行されることもあれば、変動中昇格失敗演出が実行されることもある。   A re-lottery effect may be executed during the variable display of the decorative symbols in which the confirmed decorative symbol is a non-probable variable big hit combination or a probable variable big hit combination. In the re-lottery effect, after the decorative symbols that are the non-probable big hit combinations are temporarily stopped and displayed on the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R in the image display device 5, for example, “ The left, middle, and right decorative symbol display portions 5L, 5C, and 5R are varied again with the same decorative symbol in a uniform state, and the decorative symbol (probable variable symbol) that is a probabilistic big hit combination is displayed. One of the decorative symbols (non-probable variable symbols) that is a probable big hit combination is stopped and displayed as a final decorative symbol (final stop display). Here, when the re-lottery effect is executed when the big hit type is “non-probable change”, as the re-lottery effect, the confirmed decoration that becomes the non-probable big hit combination after re-variation of the temporarily stopped display decorative pattern A change promotion promotion effect that derives and displays a symbol is performed. On the other hand, when the re-lottery effect is executed when the big hit type is “probable change”, as the re-lottery effect, the definite decoration that becomes the probable big hit combination after re-variation of the temporarily stopped decorative pattern The changing promotion success effect during the stop display of the symbol may be executed, or the changing promotion failure effect during the change may be executed.

非確変大当り組合せとなる確定飾り図柄が導出表示された後には、大当り遊技状態の開始時や大当り遊技状態におけるラウンドの実行中、大当り遊技状態においていずれかのラウンドが終了してから次のラウンドが開始されるまでの期間、大当り遊技状態において最終のラウンドが終了してから次の可変表示ゲームが開始されるまでの期間などにて、確変状態に制御するか否かの報知演出となる大当り中昇格演出が実行されてもよい。なお、大当り中昇格演出と同様の報知演出が、大当り遊技状態の終了後における最初の可変表示ゲーム中などにて実行されてもよい。大当り遊技状態において最終のラウンドが終了してから実行される大当り中昇格演出を、特に「エンディング昇格演出」ということもある。   After the definitive decorative symbol that is a non-probable big hit combination is derived and displayed, the next round will start after one round ends in the big hit gaming state at the start of the big hit gaming state or during the round in the big hit gaming state. During the big hit, which is a notification effect on whether or not to control to the probable change state in the period until the start, the period from the end of the last round in the big hit gaming state to the start of the next variable display game, etc. A promotion effect may be executed. Note that a notification effect similar to the jackpot promotion effect may be executed during the first variable display game after the end of the jackpot gaming state. The jackpot promotion effect that is executed after the final round in the jackpot game state is particularly called “ending promotion effect”.

大当り中昇格演出には、確定飾り図柄が非確変大当り組合せであるにもかかわらず遊技状態が確変状態となる昇格がある旨を報知する大当り中昇格成功演出と、確変状態となる昇格がない旨を報知する大当り中昇格失敗演出とがある。例えば、大当り中昇格演出では、画像表示装置5の表示領域にて飾り図柄を可変表示させて非確変図柄と確変図柄のいずれかを演出表示結果として停止表示させること、あるいは、飾り図柄の可変表示とは異なる演出画像の表示を行うことなどにより、確変状態となる昇格の有無を、遊技者が認識できるように報知すればよい。   In the jackpot promotion effect, there is no jackpot promotion success effect informing that there is a promotion in which the game state becomes a probabilistic state even though the confirmed decoration pattern is a non-probable big hit combination, and there is no promotion in a promiscuous state There is a promotion promotion failure during jackpot. For example, in the jackpot promotion effect, the decorative symbol is variably displayed in the display area of the image display device 5 and either the non-probable variable symbol or the probable variable symbol is stopped and displayed as the effect display result, or the decorative symbol variable display What is necessary is just to alert | report so that a player can recognize the presence or absence of the promotion which will be in a probability change state by displaying the effect image different from.

特図ゲームにおける確定特別図柄として、2ラウンド大当り図柄となる「1」の数字を示す特別図柄が停止表示される場合や、小当り図柄となる「2」の数字を示す特別図柄が停止表示される場合には、飾り図柄の可変表示状態がリーチ状態とならずに、2回開放チャンス目として予め定められた複数種類の確定飾り図柄の組合せのいずれかが停止表示されることがある。また、特図ゲームにおける確定特別図柄として、2ラウンド大当り図柄となる「1」の数字を示す特別図柄が停止表示される場合には、飾り図柄の可変表示状態がリーチ状態となったことに対応して、所定のリーチ演出が実行された後などに、所定のリーチ組合せとなる確定飾り図柄が停止表示されることもある。特図ゲームにおける確定特別図柄が2ラウンド大当り図柄である「1」の数字を示す特別図柄となることに対応して、各種の確定飾り図柄が停止表示される飾り図柄の可変表示態様は、可変表示結果が「大当り」となる場合における「突確」(「突確大当り」あるいは「突然確変大当り」ともいう)の可変表示態様(大当り種別ともいう)と称される。こうして「突確」の可変表示態様により可変表示結果が「大当り」となった後には、2ラウンド大当り状態に制御され、その2ラウンド大当り状態が終了すると、確変状態に制御されることになる。   As a confirmed special symbol in the special symbol game, a special symbol indicating the number “1” which is a two-round big hit symbol is stopped or displayed, or a special symbol indicating the number “2” which is a small hit symbol is stopped and displayed. In such a case, the variable display state of the decorative symbols may not reach the reach state, and any one of a combination of a plurality of types of fixed decorative symbols that are determined in advance as the second opening chance may be displayed. In addition, when the special symbol indicating the number “1”, which is a two-round jackpot symbol, is stopped and displayed as a confirmed special symbol in the special symbol game, the variable symbol display state of the decorative symbol is changed to the reach state. Then, after a predetermined reach effect is executed, a fixed decorative symbol that becomes a predetermined reach combination may be stopped and displayed. Corresponding to the fact that the confirmed special symbol in the special figure game becomes a special symbol indicating the number of “1” which is a two-round jackpot symbol, the variable display mode of the decorative symbols in which various fixed ornament symbols are stopped and displayed is variable. This is referred to as a variable display mode (also referred to as a jackpot type) of “surprise accuracy” (also referred to as “surprising accuracy hit” or “sudden probability change big hit”) when the display result is “big hit”. Thus, after the variable display result is “big hit” by the variable display mode of “surprise accuracy”, it is controlled to the two round big hit state, and when the two round big hit state is finished, it is controlled to the probability changing state.

可変表示結果が「大当り」で大当り種別が「突確」となる場合には、飾り図柄の可変表示中に突確モード開始演出が実行されてもよい。突確モード開始演出では、大当り種別が「突確」となることに対応して予め定められた演出動作が行われる。突確モード開始演出が行われた後には、突確モードと称される通常の演出モードとは異なる演出モードが開始されてもよい。また、突確モード開始演出は、特別図柄や飾り図柄の可変表示中に実行される演出動作に限定されず、2ラウンド大当り状態となる期間の一部または全部においても、可変表示中から継続して実行される演出動作であってもよい。突確モード開始演出が開始されるときには、可変表示中の飾り図柄を消去して、突確モード開始演出が実行された後には、確定飾り図柄が導出表示されないようにしてもよい。突確モードでは、例えば可変表示結果が「大当り」となって確変状態が終了するまで、突確モード中演出が行われる。突確モード中演出では、画像表示装置5の表示領域における背景画像の表示態様を通常の演出モードにおける表示態様とは異なるものとすること、飾り図柄の可変表示に伴ってスピーカ8L、8Rから出力される音声を通常の演出モードにおける音声とは異なるものとすること、遊技効果ランプ9や装飾用LEDの点灯パターンを通常の演出モードにおける点灯パターンとは異なるものとすること、あるいは、これらの一部又は全部を組み合わせることにより、突確モードであることを遊技者が認識できるように報知すればよい。   When the variable display result is “big hit” and the big hit type is “accuracy”, the accuracy mode start effect may be executed during variable display of the decorative symbols. In the surprise mode start effect, a predetermined effect operation is performed in response to the big hit type being “Accuracy”. After the surprise mode start effect is performed, an effect mode different from the normal effect mode called the accuracy mode may be started. In addition, the random mode start effect is not limited to the effect operation that is executed during the variable display of special symbols and decorative symbols, and continues from the variable display even during part or all of the period of the two round big hit state. An effect operation may be performed. When the suddenness mode start effect is started, the decorative symbol that is variably displayed may be erased, and after the suddenness mode start effect is executed, the confirmed decorative symbol may not be derived and displayed. In the sudden accuracy mode, for example, until the variable display result is “big hit” and the probability variation state ends, the effect in the sudden accuracy mode is performed. In the effect in the sudden accuracy mode, the display mode of the background image in the display area of the image display device 5 is different from the display mode in the normal rendering mode, and is output from the speakers 8L and 8R in accordance with the variable display of the decorative pattern. The sound to be different from the sound in the normal effect mode, the lighting pattern of the game effect lamp 9 and the decoration LED to be different from the lighting pattern in the normal effect mode, or a part of these Alternatively, by combining all of them, it may be informed so that the player can recognize that the mode is inaccuracy.

確変状態では、例えば「確変中」といった確変状態であることを報知する演出画像を画像表示装置5の表示領域に表示させること、及び/又は、画像表示装置5の表示領域における背景画像や飾り図柄の表示態様を通常の演出モードにおける表示態様とは異なるものとすることなどにより、確変状態であることを遊技者が認識できる確変中の演出モードとなるようにしてもよい。   In the probability variation state, for example, an effect image for notifying that the probability variation state is in progress is displayed in the display area of the image display device 5 and / or a background image or a decorative pattern in the display region of the image display device 5. The display mode may be different from the display mode in the normal effect mode, so that the player may be in the effect mode during probability change in which the player can recognize that the probability change state.

パチンコ遊技機1には、例えば図2に示すような電源基板10、主基板11、演出制御基板12、音声制御基板13、ランプ制御基板14、払出制御基板15、発射制御基板17といった、各種の制御基板が搭載されている。また、パチンコ遊技機1には、主基板11と演出制御基板12との間で伝送される各種の制御信号を中継するための中継基板18なども搭載されている。なお、音声制御基板13やランプ制御基板14は、演出制御基板12とは別個の独立した基板によって構成されてもよいし、演出制御基板12にまとめられて1つの基板として構成されてもよい。その他、パチンコ遊技機1の背面には、例えば情報端子基板やインタフェース基板などといった、各種の制御基板が配置されている。インタフェース基板は、パチンコ遊技機1に隣接してカードユニットが設置される場合に、払出制御基板15とカードユニットとの間に介在する制御基板である。   The pachinko gaming machine 1 includes various power supply boards 10, a main board 11, an effect control board 12, an audio control board 13, a lamp control board 14, a payout control board 15, a launch control board 17 as shown in FIG. A control board is mounted. The pachinko gaming machine 1 is also equipped with a relay board 18 for relaying various control signals transmitted between the main board 11 and the effect control board 12. Note that the audio control board 13 and the lamp control board 14 may be configured as independent boards that are separate from the effect control board 12, or may be integrated into the effect control board 12 and configured as one board. In addition, various control boards such as an information terminal board and an interface board are disposed on the back surface of the pachinko gaming machine 1. The interface board is a control board interposed between the payout control board 15 and the card unit when the card unit is installed adjacent to the pachinko gaming machine 1.

電源基板10は、主基板11、演出制御基板12、払出制御基板15等の各制御基板とは独立して設置され、パチンコ遊技機1内の各制御基板及び機構部品が使用する電圧を生成する。例えば、電源基板10では、図3に示すように、AC24V、VLP(直流+24V)、VSL(直流+30V)、VDD(直流+12V)、VCC(直流+5V)及びVBB(直流+5V)を生成する。電源基板10は、例えば図3に示すように、変圧回路301と、直流電圧生成回路302と、電源監視回路303と、クリアスイッチ304とを備えて構成されている。また、電源基板10には、バックアップ電源となるコンデンサが設けられていてもよい。このコンデンサは、例えばVBB(直流+5V)の電源ラインから充電されるものであればよい。加えて、電源基板10には、パチンコ遊技機1内の各制御基板及び機構部品への電力供給を実行又は遮断するための電源スイッチが設けられていてもよい。あるいは、電源スイッチは、パチンコ遊技機1において、電源基板10の外部に設けられていてもよい。   The power supply board 10 is installed independently of each control board such as the main board 11, the effect control board 12, and the payout control board 15, and generates a voltage used by each control board and mechanism component in the pachinko gaming machine 1. . For example, the power supply board 10 generates AC 24 V, VLP (DC +24 V), VSL (DC +30 V), VDD (DC +12 V), VCC (DC +5 V), and VBB (DC +5 V) as shown in FIG. For example, as shown in FIG. 3, the power supply board 10 includes a transformer circuit 301, a DC voltage generation circuit 302, a power supply monitoring circuit 303, and a clear switch 304. Further, the power supply substrate 10 may be provided with a capacitor serving as a backup power supply. For example, this capacitor may be charged from a power supply line of VBB (DC + 5V). In addition, the power supply board 10 may be provided with a power switch for executing or cutting off power supply to each control board and the mechanical components in the pachinko gaming machine 1. Alternatively, the power switch may be provided outside the power supply board 10 in the pachinko gaming machine 1.

変圧回路301は、例えば商用電源が入力側(一次側)に印加されるトランスや、トランスの入力側に設けられた過電圧保護回路としてのバリスタなどを備えて構成されたものであればよい。ここで、変圧回路301が備えるトランスは、商用電源と電源基板10の内部とを電気的に絶縁するためのものであればよい。変圧回路301は、その出力電圧として、AC24Vを生成する。直流電圧生成回路302は、例えばAC24Vを整流素子で整流昇圧することによってVSLを生成する整流平滑回路を含んでいる。VSLは、ソレノイド駆動用の電源電圧として用いられる。また、直流電圧生成回路302は、例えばAC24Vを整流素子で整流することによってVLPを生成する整流回路を含んでいる。VLPは、遊技効果ランプ9等の発光体を点灯するための電源電圧として用いられる。加えて、直流電圧生成回路302は、例えばVSLに基づいてVDDおよびVCCを生成するDC−DCコンバータを含んでいる。このDC−DCコンバータは、例えば1つ又は複数のスイッチングレギュレータと、そのスイッチングレギュレータの入力側に接続された比較的大容量のコンデンサとを含み、外部からパチンコ遊技機1への電力供給が停止したときに、VSL、VDD、VBB等の直流電圧が比較的緩やかに低下するように構成されたものであればよい。VDDは、例えば図2に示すゲートスイッチ21、第1及び第2始動口スイッチ22A、22B、カウントスイッチ23といった、遊技媒体を検出する各種スイッチに供給され、これらのスイッチを作動させるために用いられる。   For example, the transformer circuit 301 may be configured to include a transformer to which commercial power is applied to the input side (primary side), a varistor as an overvoltage protection circuit provided on the input side of the transformer, and the like. Here, the transformer included in the transformer circuit 301 may be any one that electrically insulates the commercial power supply from the power supply substrate 10. The transformer circuit 301 generates AC 24V as its output voltage. The DC voltage generation circuit 302 includes, for example, a rectifying / smoothing circuit that generates VSL by rectifying and boosting AC 24V with a rectifying element. VSL is used as a power supply voltage for driving the solenoid. Further, the DC voltage generation circuit 302 includes a rectifier circuit that generates VLP by rectifying AC24V with a rectifier, for example. The VLP is used as a power supply voltage for lighting a light emitter such as the game effect lamp 9. In addition, the DC voltage generation circuit 302 includes a DC-DC converter that generates VDD and VCC based on, for example, VSL. This DC-DC converter includes, for example, one or more switching regulators and a relatively large capacity capacitor connected to the input side of the switching regulator, and power supply to the pachinko gaming machine 1 from the outside is stopped. Sometimes, it may be configured so that the direct current voltage such as VSL, VDD, VBB, etc. decreases relatively slowly. The VDD is supplied to various switches for detecting game media such as the gate switch 21, the first and second start port switches 22A and 22B, and the count switch 23 shown in FIG. 2, and is used to operate these switches. .

図3に示すように、変圧回路301から出力されたAC24Vは、例えば所定のコネクタや電源ラインを介して、払出制御基板15へと伝送される。VLPは、例えば所定のコネクタや電源ラインを介して、ランプ制御基板14へと伝送される。VSL、VDD及びVCCは、例えば所定のコネクタや電源ラインを介して、主基板11、ランプ制御基板14及び払出制御基板15へと伝送される。VBBは、例えば所定のコネクタや電源ラインを介して、主基板11及び払出制御基板15へと伝送される。なお、演出制御基板12及び音声制御基板13には、ランプ制御基板14を経由して各電圧が供給されればよい。あるいは、演出制御基板12及び音声制御基板13には、ランプ制御基板14を経由することなく、電源基板10から直接に各電圧が供給されてもよい。   As shown in FIG. 3, AC24V output from the transformer circuit 301 is transmitted to the payout control board 15 via a predetermined connector or a power supply line, for example. The VLP is transmitted to the lamp control board 14 via, for example, a predetermined connector or a power supply line. VSL, VDD, and VCC are transmitted to the main board 11, the lamp control board 14, and the payout control board 15 through, for example, predetermined connectors and power supply lines. The VBB is transmitted to the main board 11 and the payout control board 15 through, for example, a predetermined connector and a power supply line. Note that each voltage may be supplied to the effect control board 12 and the sound control board 13 via the lamp control board 14. Alternatively, each voltage may be directly supplied to the effect control board 12 and the sound control board 13 from the power supply board 10 without going through the lamp control board 14.

電源監視回路303は、例えば停電監視リセットモジュールICを用いて構成され、電源断信号を出力する電源監視手段を実現する回路である。例えば、電源監視回路303は、パチンコ遊技機1において用いられる所定電源電圧(一例としてVSL)が所定値(一例として+22V)を超えると、オフ状態(ハイレベル)の電源断信号を出力する。その一方で、所定電源電圧が所定値以下になった期間が、予め決められている時間(一例として56ミリ秒)以上継続したときに、オン状態(ローレベル)の電源断信号を出力する。あるいは、電源監視回路303は、パチンコ遊技機1において用いられる所定電源電圧が所定値以下になると、直ちにオン状態の電源断信号を出力するようにしてもよい。電源断信号は、例えばローレベルとなることでオン状態となりハイレベルとなることでオフ状態となる負論理の電気信号であればよい。電源監視回路303から出力された電源断信号は、例えば電源基板10に搭載された出力ドライバ回路によって増幅された後に所定のコネクタや信号ラインを介して、主基板11や払出制御基板15へと伝送される。なお、電源断信号は、払出制御基板15を介して主基板11へと伝送されるようにしてもよい。   The power monitoring circuit 303 is configured by using, for example, a power failure monitoring reset module IC, and is a circuit that realizes a power monitoring unit that outputs a power interruption signal. For example, when a predetermined power supply voltage (VSL as an example) used in the pachinko gaming machine 1 exceeds a predetermined value (+22 V as an example), the power supply monitoring circuit 303 outputs a power-off signal in an off state (high level). On the other hand, when the period during which the predetermined power supply voltage is equal to or lower than the predetermined value continues for a predetermined time (for example, 56 milliseconds), an on-state (low level) power-off signal is output. Alternatively, the power supply monitoring circuit 303 may output an on-state power-off signal immediately when a predetermined power supply voltage used in the pachinko gaming machine 1 becomes a predetermined value or less. For example, the power-off signal may be a negative logic electric signal that is turned on when it is low and turned off when it is high. The power-off signal output from the power supply monitoring circuit 303 is amplified by, for example, an output driver circuit mounted on the power supply board 10 and then transmitted to the main board 11 or the payout control board 15 via a predetermined connector or signal line. Is done. The power-off signal may be transmitted to the main board 11 via the payout control board 15.

電源断信号を出力するための監視対象となる所定電源電圧は、例えば電源電圧VSLといった、スイッチ作動用の電源電圧VDDにおける規定値(一例として+12V)よりも高い電圧であることが好ましい。これにより、スイッチ作動用の電源電圧VDDが低下して各種スイッチ(例えばゲートスイッチ21、第1及び第2始動口スイッチ22A、22B、カウントスイッチ23など)の動作状態が不安定となる以前に、電源断信号を出力する(オン状態にする)ことで、各種スイッチによる誤検出に基づく遊技制御の進行を防止できる。すなわち、スイッチ作動用の電源電圧VDDが低下すると負論理(ローレベルでオン状態となる)のスイッチ出力がオン状態となるものの、電源電圧VDDよりも早く低下する電源電圧VSLを監視して電力供給の停止を認識することで、スイッチ出力がオン状態となる以前に、電源復旧待ちの状態となってスイッチ出力を検出しない状態となることができる。   The predetermined power supply voltage to be monitored for outputting the power-off signal is preferably a voltage higher than a specified value (for example, +12 V) in the power supply voltage VDD for operating the switch, such as the power supply voltage VSL. Thereby, before the power supply voltage VDD for operating the switch is lowered and the operation state of various switches (for example, the gate switch 21, the first and second start port switches 22A and 22B, the count switch 23, etc.) becomes unstable, By outputting the power-off signal (turning on), it is possible to prevent the progress of game control based on erroneous detection by various switches. That is, when the power supply voltage VDD for operating the switch is lowered, the switch output of the negative logic (turned on at a low level) is turned on, but the power supply voltage VSL that drops earlier than the power supply voltage VDD is monitored to supply power By recognizing the stop, it becomes possible to enter a state of waiting for power supply recovery and not detecting the switch output before the switch output is turned on.

電源電圧VSLなどを主基板11、ランプ制御基板14及び払出制御基板15へと伝送する電源ラインには、大容量のコンデンサが接続されていてもよい。これに対して、電源電圧VSLを監視対象とするために電源監視回路303へと伝送する入力ラインには、このようなコンデンサが接続されていなくてもよい。この場合、監視対象となる電源監視回路303への入力ラインにおける電源電圧VSLは、コンデンサが接続された電源ラインにおける電源電圧VSLより早く低下する。すなわち、監視対象の電源電圧VSLが低下し始めた後でも、所定期間は、ソレノイドやモータなどに供給される電源ラインにおける電源電圧VSLの供給状態が維持される。したがって、監視対象となる電源電圧VSLが低下し始める場合でも、所定期間は、ソレノイドやモータなどを駆動可能な状態とすることができる。また、電源ラインにおける電源電圧VSLが低下し始める前に、電力供給の停止を認識することができる。   A large capacity capacitor may be connected to the power supply line for transmitting the power supply voltage VSL and the like to the main board 11, the lamp control board 14 and the payout control board 15. On the other hand, such a capacitor may not be connected to the input line that transmits to the power supply monitoring circuit 303 in order to monitor the power supply voltage VSL. In this case, the power supply voltage VSL in the input line to the power supply monitoring circuit 303 to be monitored drops earlier than the power supply voltage VSL in the power supply line to which the capacitor is connected. That is, even after the monitored power supply voltage VSL starts to decrease, the supply state of the power supply voltage VSL in the power supply line supplied to the solenoid, the motor, or the like is maintained for a predetermined period. Therefore, even when the power supply voltage VSL to be monitored starts to decrease, the solenoid, the motor, and the like can be driven for a predetermined period. Further, it is possible to recognize the stop of the power supply before the power supply voltage VSL in the power supply line starts to decrease.

なお、ソレノイド駆動用の電源電圧VSLに代えて、例えば発光体点灯用の電源電圧VLPといった、スイッチ作動用の電源電圧VDDにおける規定値よりも高い任意の電源電圧を監視対象として、電源断信号を出力するようにしてもよい。また、外部からパチンコ遊技機1に供給される電力の供給停止を検出するための条件としては、パチンコ遊技機1において用いられる所定電源電圧が所定値以下になったことに限られず、外部からの電力が途絶えたことを検出できる任意の条件であればよい。例えば、AC24V等の交流波そのものを監視して交流波が途絶えたことを検出条件としてもよいし、交流波をデジタル化した信号を監視して、デジタル信号が平坦になったことをもって交流波が途絶えたことの検出条件としてもよい。   In place of the solenoid drive power supply voltage VSL, for example, a power cut-off signal is generated by monitoring an arbitrary power supply voltage higher than a specified value in the switch operation power supply voltage VDD, for example, the power supply voltage VLP for lighting the light emitter. You may make it output. In addition, the condition for detecting the stop of the supply of power supplied to the pachinko gaming machine 1 from the outside is not limited to the fact that the predetermined power supply voltage used in the pachinko gaming machine 1 has become a predetermined value or less. Any condition can be used as long as it is possible to detect that the power has been cut off. For example, the AC wave such as AC 24V may be monitored to detect that the AC wave has stopped, or the signal obtained by digitizing the AC wave may be monitored and the AC signal may be generated when the digital signal becomes flat. It may be a detection condition for the interruption.

電源監視回路303は、例えば所定電源電圧(一例としてVCC)が所定値(一例として+4.5V)以下になったときに、リセット信号を出力してもよい。リセット信号は、例えばローレベルとなることでオン状態となる電気信号であればよい。電源監視回路303から出力されたリセット信号は、例えば電源基板10に搭載された出力ドライバ回路によって増幅された後に所定のコネクタや信号ラインを介して、主基板11、ランプ制御基板14及び払出制御基板15へと伝送される。演出制御基板12には、ランプ制御基板14を経由してリセット信号が伝送されればよい。あるいは、演出制御基板12に対しても、ランプ制御基板14を経由せずにリセット信号が直接に伝送されるようにしてもよい。さらに、リセット信号を出力する回路は、電源監視回路303とは別個に設けられたウォッチドッグタイマ内蔵IC、あるいはシステムリセットICなどを用いて構成されてもよい。   For example, the power supply monitoring circuit 303 may output a reset signal when a predetermined power supply voltage (VCC as an example) becomes equal to or lower than a predetermined value (+4.5 V as an example). The reset signal may be an electric signal that is turned on when the reset signal becomes low level, for example. The reset signal output from the power supply monitoring circuit 303 is amplified by, for example, an output driver circuit mounted on the power supply board 10 and then, via a predetermined connector or signal line, the main board 11, the lamp control board 14, and the payout control board. 15 is transmitted. A reset signal may be transmitted to the effect control board 12 via the lamp control board 14. Alternatively, the reset signal may be transmitted directly to the effect control board 12 without going through the lamp control board 14. Furthermore, the circuit that outputs the reset signal may be configured by using a watchdog timer built-in IC provided separately from the power supply monitoring circuit 303, a system reset IC, or the like.

パチンコ遊技機1への電力供給が停止するときには、電源監視回路303が、電源断信号を出力(ローレベルに設定)してから所定期間が経過したときに、リセット信号を出力(ローレベルに設定)する。ここでの所定期間は、例えば図2に示す主基板11に搭載されている遊技制御用マイクロコンピュータ100及び払出制御基板15に搭載されている払出制御用マイクロコンピュータ150が、所定の電源断処理を実行するのに十分な時間であればよい。すなわち、電源監視回路303は、給電中信号としての電源断信号を出力した後、遊技制御用マイクロコンピュータ100及び払出制御用マイクロコンピュータ150が所定の電源断処理を実行完了してから、動作停止信号としてのリセット信号を出力(ローレベルに設定)する。電源監視回路303から出力されたリセット信号を受信した遊技制御用マイクロコンピュータ100や払出制御用マイクロコンピュータ150は、動作停止状態となり、各種の制御処理の実行が停止される。また、パチンコ遊技機1への電力供給が開始され、例えば所定電源電圧(一例としてVCC)が所定値(一例として+4.5V)を超えたときに、電源監視回路303はリセット信号の出力を停止(ハイレベルに設定)する。   When the power supply to the pachinko gaming machine 1 is stopped, the power monitoring circuit 303 outputs a reset signal (sets to a low level) when a predetermined period has elapsed since the power-off circuit 303 outputs a power-off signal (sets to a low level). ) In the predetermined period, for example, the game control microcomputer 100 mounted on the main board 11 and the payout control microcomputer 150 mounted on the payout control board 15 shown in FIG. It is sufficient if the time is sufficient for execution. That is, the power monitoring circuit 303 outputs a power-off signal as a power feeding signal, and after the game control microcomputer 100 and the payout control microcomputer 150 complete execution of predetermined power-off processing, the operation stop signal The reset signal is output (set to low level). The game control microcomputer 100 and the payout control microcomputer 150 that have received the reset signal output from the power supply monitoring circuit 303 are in an operation stop state, and execution of various control processes is stopped. In addition, when the power supply to the pachinko gaming machine 1 is started, for example, when a predetermined power supply voltage (VCC as an example) exceeds a predetermined value (+4.5 V as an example), the power monitoring circuit 303 stops outputting the reset signal (Set to high level).

図4は、パチンコ遊技機1への電力供給が開始されたとき、及び電力供給が停止するときにおける、AC24V、VSL、VCC、リセット信号及び電源断信号の状態を、模式的に示すタイミング図である。図4に示すように、パチンコ遊技機1への電力供給が開始されたときに、VSL及びVCCは徐々に規定値(直流+30V及び直流+5V)に達する。このとき、VCCが第1の所定値を超えると、電源監視回路303はリセット信号の出力を停止(ハイレベルに設定)してオフ状態とする。また、VSLが第2の所定値を超えると、電源監視回路303は電源断信号の出力を停止(ハイレベルに設定)してオフ状態とする。他方、パチンコ遊技機1への電力供給が停止するときに、VSL及びVCCは徐々に低下する。このとき、VSLが第2の所定値にまで低下すると、電源監視回路303は電源断信号をオン状態として出力(ローレベルに設定)する。また、VCCが第1の所定値にまで低下すると、電源監視回路303はリセット信号をオン状態として出力(ローレベルに設定)する。   FIG. 4 is a timing diagram schematically showing the states of AC 24 V, VSL, VCC, reset signal, and power-off signal when power supply to the pachinko gaming machine 1 is started and when power supply is stopped. is there. As shown in FIG. 4, when power supply to the pachinko gaming machine 1 is started, VSL and VCC gradually reach specified values (DC +30 V and DC +5 V). At this time, when VCC exceeds the first predetermined value, the power supply monitoring circuit 303 stops outputting the reset signal (sets it to a high level) and turns it off. When VSL exceeds the second predetermined value, the power supply monitoring circuit 303 stops outputting the power-off signal (sets it to a high level) and turns it off. On the other hand, when the power supply to the pachinko gaming machine 1 is stopped, VSL and VCC gradually decrease. At this time, when VSL falls to the second predetermined value, the power supply monitoring circuit 303 outputs the power-off signal as an ON state (sets it to a low level). When VCC decreases to the first predetermined value, the power supply monitoring circuit 303 outputs a reset signal as an ON state (sets to a low level).

図3に示す電源基板10が備えるクリアスイッチ304は、例えば押しボタン構造を有し、押下などの操作に応じてクリア信号を出力する。クリア信号は、例えば押下などの操作に応じてローレベルとなることでオン状態となる電気信号であればよい。あるいは、クリア信号は、例えば押下などの操作に応じてハイレベルとなることでオン状態となる電気信号であってもよい。クリアスイッチ304から出力されたクリア信号は、例えば所定のコネクタや信号ラインを介して、主基板11へと伝送され、主基板11から払出制御基板15へと伝送される。また、クリアスイッチ304の操作がなされていないときには、クリア信号の出力を停止(ハイレベルあるいはローレベルに設定)する。なお、クリアスイッチ304は、押しボタン構造以外の他の構成(例えばスライドスイッチ構造やトグルスイッチ構造、ダイヤルスイッチ構造など)であってもよい。   The clear switch 304 included in the power supply substrate 10 illustrated in FIG. 3 has a push button structure, for example, and outputs a clear signal in response to an operation such as pressing. The clear signal may be an electrical signal that is turned on when it becomes low level in response to an operation such as pressing. Alternatively, the clear signal may be an electrical signal that is turned on when it becomes high level in response to an operation such as pressing. The clear signal output from the clear switch 304 is transmitted to the main board 11 via a predetermined connector or signal line, for example, and is transmitted from the main board 11 to the payout control board 15. When the clear switch 304 is not operated, the output of the clear signal is stopped (set to high level or low level). Note that the clear switch 304 may have a configuration other than a push button structure (for example, a slide switch structure, a toggle switch structure, a dial switch structure, or the like).

主基板11は、メイン側の制御基板であり、パチンコ遊技機1における遊技の進行を制御するための各種回路が搭載されている。主基板11は、主として、特図ゲームにおいて用いる乱数の設定機能、所定位置に配設されたスイッチ等からの信号の入力を行う機能、演出制御基板12や払出制御基板15などからなるサブ側の制御基板に宛てて、指令情報の一例となる制御コマンドを制御信号として出力して送信する機能、ホールの管理コンピュータに対して各種情報を出力する機能などを備えている。また、主基板11は、第1特別図柄表示装置4Aと第2特別図柄表示装置4Bを構成する各LED(例えばセグメントLED)などの点灯/消灯制御を行って第1特図や第2特図の可変表示を制御することや、普通図柄表示器20の点灯/消灯/発色制御などを行って普通図柄表示器20による普通図柄の可変表示を制御することといった、所定の表示図柄の可変表示を制御する機能も備えている。主基板11は、例えば図2に示すように、遊技制御用マイクロコンピュータ100と、制御用クロック生成回路111と、乱数用クロック生成回路112と、スイッチ回路114と、ソレノイド回路115とを備えている。また、主基板11には、遊技開始スイッチ31が設置されていてもよい。   The main board 11 is a main-side control board on which various circuits for controlling the progress of the game in the pachinko gaming machine 1 are mounted. The main board 11 is a sub-side mainly composed of a random number setting function used in a special game, a function of inputting a signal from a switch arranged at a predetermined position, an effect control board 12, a payout control board 15, and the like. It has a function of outputting and transmitting a control command as an example of command information to the control board as a control signal, a function of outputting various information to the hall management computer, and the like. In addition, the main board 11 performs on / off control of each LED (for example, segment LED) constituting the first special symbol display device 4A and the second special symbol display device 4B, and thereby the first special diagram and the second special diagram Variable display of a predetermined display pattern such as controlling the variable display of the normal symbol display 20 or controlling the variable symbol display of the normal symbol display 20 by controlling the lighting / extinction / coloring control of the normal symbol display 20. It also has a function to control. As shown in FIG. 2, for example, the main board 11 includes a game control microcomputer 100, a control clock generation circuit 111, a random number clock generation circuit 112, a switch circuit 114, and a solenoid circuit 115. . A game start switch 31 may be installed on the main board 11.

ここで、制御用クロック生成回路111は、遊技制御用マイクロコンピュータ100の外部にて、所定周波数の発振信号となる制御用クロックCCLKを生成する。制御用クロック生成回路111により生成された制御用クロックCCLKは、例えば図6に示すような遊技制御用マイクロコンピュータ100の制御用外部クロック端子EXCを介してクロック回路502に供給される。乱数用クロック生成回路112は、遊技制御用マイクロコンピュータ100の外部にて、制御用クロックCCLKの発振周波数とは異なる所定周波数の発振信号となる乱数用クロックRCLKを生成する。乱数用クロック生成回路112により生成された乱数用クロックRCLKは、例えば図6に示すような遊技制御用マイクロコンピュータ100の乱数用外部クロック端子ERCを介して乱数回路509に供給される。一例として、乱数用クロック生成回路112により生成される乱数用クロックRCLKの発振周波数は、制御用クロック生成回路111により生成される制御用クロックCCLKの発振周波数以下となるようにすればよい。あるいは、乱数用クロック生成回路112により生成される乱数用クロックRCLKの発振周波数は、制御用クロック生成回路111により生成される制御用クロックCCLKの発振周波数よりも高周波となるようにしてもよい。   Here, the control clock generation circuit 111 generates a control clock CCLK that becomes an oscillation signal having a predetermined frequency outside the game control microcomputer 100. The control clock CCLK generated by the control clock generation circuit 111 is supplied to the clock circuit 502 via, for example, a control external clock terminal EXC of the game control microcomputer 100 as shown in FIG. The random number clock generation circuit 112 generates a random number clock RCLK that is an oscillation signal having a predetermined frequency different from the oscillation frequency of the control clock CCLK, outside the game control microcomputer 100. The random number clock RCLK generated by the random number clock generation circuit 112 is supplied to the random number circuit 509 via the random number external clock terminal ERC of the game control microcomputer 100 as shown in FIG. 6, for example. As an example, the oscillation frequency of the random number clock RCLK generated by the random number clock generation circuit 112 may be equal to or lower than the oscillation frequency of the control clock CCLK generated by the control clock generation circuit 111. Alternatively, the oscillation frequency of the random number clock RCLK generated by the random number clock generation circuit 112 may be higher than the oscillation frequency of the control clock CCLK generated by the control clock generation circuit 111.

スイッチ回路114は、遊技球検出用の各種スイッチなどからの検出信号を取り込んで遊技制御用マイクロコンピュータ100に伝送する。ソレノイド回路115は、遊技制御用マイクロコンピュータ100からのソレノイド駆動信号をソレノイド81、82に伝送する。遊技開始スイッチ31は、例えば押しボタン構造を有し、パチンコ遊技機1において遊技機用枠3を閉じて遊技者が通常遊技を行う状態でパチンコ遊技機1の外部から触れることのできない所定箇所に配設されていればよい。そして、例えばパチンコ遊技機1の電源投入時やシステムリセット時などに、パチンコ遊技機1の初期設定を行った後に遊技開始を指示するために操作される。なお、遊技開始スイッチ31は、押しボタン構造以外の他の構成(例えばスライドスイッチ構造やトグルスイッチ構造、ダイヤルスイッチ構造など)であってもよい。   The switch circuit 114 takes in detection signals from various switches for detecting game balls and transmits them to the game control microcomputer 100. The solenoid circuit 115 transmits a solenoid drive signal from the game control microcomputer 100 to the solenoids 81 and 82. The game start switch 31 has, for example, a push button structure, and the pachinko gaming machine 1 closes the gaming machine frame 3 so that the player can not normally touch the pachinko gaming machine 1 in a state in which the player plays a normal game. What is necessary is just to be arrange | positioned. Then, for example, when the pachinko gaming machine 1 is turned on or when the system is reset, the pachinko gaming machine 1 is operated to instruct the game start after the initial setting. Note that the game start switch 31 may have a configuration other than the push button structure (for example, a slide switch structure, a toggle switch structure, a dial switch structure, or the like).

図2に示すように、主基板11には、ゲートスイッチ21、第1始動口スイッチ22A、第2始動口スイッチ22B及びカウントスイッチ23からの検出信号を伝送する配線が接続されている。なお、ゲートスイッチ21、第1始動口スイッチ22A、第2始動口スイッチ22B及びカウントスイッチ23は、例えばセンサと称されるものなどのように、遊技媒体としての遊技球を検出できる任意の構成を有するものであればよい。また、主基板11には、第1特別図柄表示装置4Aや第2特別図柄表示装置4B、普通図柄表示器20、第1保留表示器25A、第2保留表示器25B、普図保留表示器25Cなどの表示制御を行うための指令信号を伝送する配線が接続されている。さらに、主基板11には、普通電動役物用のソレノイド81や大入賞口扉用のソレノイド82などの駆動制御を行うための指令信号を伝送する配線が接続されている。   As shown in FIG. 2, wiring for transmitting detection signals from the gate switch 21, the first start port switch 22 </ b> A, the second start port switch 22 </ b> B, and the count switch 23 is connected to the main board 11. The gate switch 21, the first start port switch 22A, the second start port switch 22B, and the count switch 23 have an arbitrary configuration that can detect a game ball as a game medium, such as a sensor. What is necessary is just to have. The main board 11 includes a first special symbol display device 4A, a second special symbol display device 4B, a normal symbol display device 20, a first hold display device 25A, a second hold display device 25B, and a general drawing hold display device 25C. Wiring for transmitting a command signal for performing display control such as is connected. Further, the main board 11 is connected to wiring for transmitting command signals for performing drive control, such as a solenoid 81 for an ordinary electric accessory and a solenoid 82 for a prize winning door.

主基板11と演出制御基板12との間では、例えば主基板11から中継基板18を介して演出制御基板12へと向かう単一方向のみでシリアル通信などを行うことにより、各種の制御コマンドが伝送される。演出制御基板12は、主基板11とは独立したサブ側の制御基板であり、中継基板18を介して主基板11から送信された制御コマンドを受信して、画像表示装置5、スピーカ8L、8R及び遊技効果ランプ9等の発光体といった演出用の電気部品(演出装置)を制御するための各種回路が搭載されている。すなわち、演出制御基板12は、画像表示装置5における表示動作や、スピーカ8L、8Rからの音声出力動作、遊技効果ランプ9等の発光体における点灯動作及び消灯動作などを制御する機能を備えている。演出制御基板12には、音声制御基板13やランプ制御基板14に制御信号を伝送する配線や、画像表示装置5に画像データ信号を伝送する配線などが接続されている。   Various control commands are transmitted between the main board 11 and the effect control board 12, for example, by performing serial communication only in a single direction from the main board 11 to the effect control board 12 via the relay board 18. Is done. The effect control board 12 is a sub-side control board independent of the main board 11, receives a control command transmitted from the main board 11 via the relay board 18, and receives the image display device 5, speakers 8L, 8R. In addition, various circuits for controlling electric parts (production device) for production such as a light emitter such as a game effect lamp 9 are mounted. That is, the effect control board 12 has a function of controlling a display operation in the image display device 5, a sound output operation from the speakers 8L and 8R, a lighting operation and a light-off operation in a light emitter such as the game effect lamp 9, and the like. . The effect control board 12 is connected to wiring for transmitting a control signal to the sound control board 13 and the lamp control board 14, wiring for transmitting an image data signal to the image display device 5, and the like.

主基板11には、例えば中継基板18に対応して主基板側コネクタが設けられるとともに、この主基板側コネクタと遊技制御用マイクロコンピュータ100との間に、出力バッファ回路が接続されていてもよい。この出力バッファ回路は、例えば主基板11から中継基板18を介して演出制御基板12へ向かう方向にのみ制御信号を通過させることができ、中継基板18から主基板11への信号の入力を阻止する。したがって、演出制御基板12や中継基板18の側から主基板11の側に信号が伝わる余地はない。なお、主基板11と演出制御基板12との間に中継基板18を設けない構成としてもよい。これにより、主基板11と演出制御基板12との間における配線引き回しの自由度を高めることができる。   The main board 11 may be provided with a main board side connector corresponding to the relay board 18, for example, and an output buffer circuit may be connected between the main board side connector and the game control microcomputer 100. . This output buffer circuit can pass a control signal only in the direction from the main board 11 to the effect control board 12 via the relay board 18, for example, and prevents the signal input from the relay board 18 to the main board 11. . Therefore, there is no room for signals to be transmitted from the production control board 12 or the relay board 18 side to the main board 11 side. Note that the relay board 18 may not be provided between the main board 11 and the effect control board 12. Thereby, the freedom degree of wiring routing between the main board | substrate 11 and the production | presentation control board 12 can be raised.

中継基板18には、例えば主基板11から演出制御基板12に対して制御信号を伝送するための配線に、伝送方向規制回路が設けられていればよい。伝送方向規制回路は、主基板11対応の主基板用コネクタにアノードが接続されるとともに演出制御基板12対応の演出制御基板用コネクタにカソードが接続されたダイオードと、一端がダイオードのカソードに接続されるとともに他端がグランド(GND)接続された抵抗とから構成されている。この構成により、伝送方向規制回路は、演出制御基板12から中継基板18への信号の入力を阻止して、主基板11から演出制御基板12へ向かう方向にのみ信号を通過させることができる。したがって、演出制御基板12の側から主基板11側に信号が伝わる余地はない。この実施の形態では、中継基板18において制御信号を伝送するための配線に伝送方向規制回路を設けるとともに、主基板11にて遊技制御用マイクロコンピュータ100と主基板側コネクタの間に出力バッファ回路を設けることで、外部から主基板11への不正な信号の入力を防止することができる。   For example, the relay board 18 may be provided with a transmission direction regulating circuit in a wiring for transmitting a control signal from the main board 11 to the effect control board 12. The transmission direction regulating circuit includes a diode having an anode connected to the main board connector corresponding to the main board 11 and a cathode connected to the presentation control board connector corresponding to the presentation control board 12, and one end connected to the cathode of the diode. And the other end of which is connected to the ground (GND). With this configuration, the transmission direction regulating circuit can prevent the signal from being input from the effect control board 12 to the relay board 18 and pass the signal only in the direction from the main board 11 to the effect control board 12. Therefore, there is no room for signals to be transmitted from the production control board 12 side to the main board 11 side. In this embodiment, a transmission direction regulating circuit is provided in the wiring for transmitting a control signal in the relay board 18, and an output buffer circuit is provided between the game control microcomputer 100 and the main board side connector on the main board 11. By providing, illegal signal input to the main board 11 from the outside can be prevented.

主基板11と払出制御基板15との間では、例えば双方向でシリアル通信を行うことにより、各種の制御コマンドや通知信号が伝送される。払出制御基板15は、主基板11とは独立したサブ側の制御基板であり、主基板11から送信された制御コマンドや通知信号を受信して、払出モータ51による遊技球の払出動作を制御するための各種回路が搭載されている。すなわち、払出制御基板15は、払出モータ51による賞球の払出動作を制御する機能を備えている。また、払出制御基板15は、例えばインタフェース基板を介したカードユニットとの通信結果に応じて払出モータ51の駆動制御を行って、球貸し動作を制御する機能を備えていてもよい。払出制御基板15には、満タンスイッチ26や球切れスイッチ27からの検出信号を受信するための配線や、払出モータ位置センサ71や払出カウントスイッチ72、エラー解除スイッチ73からの検出信号を受信するための配線が接続されている。加えて、払出制御基板15には、払出モータ51における遊技球の払出制御を行うための指令信号を送信するための配線や、エラー表示用LED74における表示制御を行うための指令信号を送信するための配線、インタフェース基板を介してカードユニットとの間で通信を行うための配線などが接続されている。   Various control commands and notification signals are transmitted between the main board 11 and the payout control board 15 by, for example, bidirectional serial communication. The payout control board 15 is a sub-side control board independent of the main board 11, receives a control command and a notification signal transmitted from the main board 11, and controls the payout operation of the game ball by the payout motor 51. Various circuits are installed. That is, the payout control board 15 has a function of controlling the award ball payout operation by the payout motor 51. The payout control board 15 may have a function of controlling the ball lending operation by controlling the driving of the payout motor 51 in accordance with the communication result with the card unit via the interface board, for example. The payout control board 15 receives wiring for receiving detection signals from the full tank switch 26 and the ball break switch 27, and detection signals from the payout motor position sensor 71, the payout count switch 72, and the error release switch 73. Wiring for is connected. In addition, a wiring for transmitting a command signal for performing payout control of the game ball in the payout motor 51 and a command signal for performing display control in the error display LED 74 are transmitted to the payout control board 15. Wiring for communication with the card unit is connected via the interface board.

ここで、満タンスイッチ26は、例えば遊技盤2の背面下方にて打球供給皿と余剰球受皿の間を連通する余剰球通路の側壁に設置され、余剰球受皿の満タンを検出するためのものである。賞球又は球貸し要求に基づく遊技球が多数払い出されて打球供給皿が満杯になり、遊技球が連絡口に到達した後、さらに遊技球が払い出されると、遊技球は余剰球通路を経て余剰球受皿へと導かれる。さらに遊技球が払い出されると、例えば所定の感知レバーが満タンスイッチ26を押圧してオンする。   Here, the full tank switch 26 is installed on the side wall of the surplus ball passage that communicates between the striking ball supply tray and the surplus ball receiving tray, for example, below the back of the game board 2, and detects the full tank of the surplus ball receiving tray. Is. A lot of game balls based on award balls or ball lending requests are paid out, the batting supply tray becomes full, and after the game balls reach the contact port, when game balls are paid out, the game balls pass through the surplus ball passage. It is led to the extra ball tray. When the game ball is further paid out, for example, a predetermined sensing lever presses the full switch 26 to turn on.

また、球切れスイッチ27は、例えば遊技盤2の背面にて遊技球を払出モータ51が設置された払出装置へと誘導する誘導レールの下流に設置され、誘導レールの下流にてカーブ樋を介して連通された2列の球通路内における遊技球の有無を検出するためのものである。一例として、球切れスイッチ27は、球通路に27〜28個の遊技球が存在することを検出できるような位置に係止片によって係止され、球貸しの一単位の最大払出個数(例えば100円分に相当する25個)以上が確保されていることを確認可能にする。なお、誘導レールは、遊技盤2の背面上方にて補給球としての遊技球を貯留する貯留タンクからの遊技球を払出装置へと誘導するものであり、球通路の下部には、払出モータ51が設置された払出装置が固定されている。   In addition, the ball break switch 27 is installed downstream of the guide rail that guides the game ball to the payout device in which the payout motor 51 is installed, for example, on the back of the game board 2, and via a curve rod downstream of the guide rail. This is for detecting the presence or absence of game balls in two rows of ball passages communicated with each other. As an example, the ball break switch 27 is locked by a locking piece at a position where it can be detected that 27 to 28 game balls are present in the ball path, and the maximum payout number (for example, 100) It is possible to confirm that at least 25 pieces corresponding to a circle are secured. The guide rail guides a game ball from a storage tank that stores a game ball as a supply ball above the back of the game board 2 to a payout device, and a payout motor 51 is provided below the ball passage. The payout device in which is installed is fixed.

エラー解除スイッチ73は、払出制御用マイクロコンピュータ150が所定のエラー状態に制御されているときに、ソフトウェアリセットによって、そのエラー状態を解除するためのスイッチである。エラー表示用LED74は、例えば7セグメントLEDにより構成され、払出制御用マイクロコンピュータ150にてセットされたエラーフラグなどに基づいて、各種のエラーに対応するエラーコードを表示するためのものである。   The error release switch 73 is a switch for releasing the error state by software reset when the payout control microcomputer 150 is controlled to a predetermined error state. The error display LED 74 is composed of, for example, a 7-segment LED, and is used to display error codes corresponding to various errors based on an error flag set by the payout control microcomputer 150.

図2に示す発射制御基板17は、操作ノブ30の操作量に応じて、所定の発射装置による遊技球の発射動作を制御するためのものである。発射制御基板17には、例えば電源基板10あるいは主基板11からの駆動信号を伝送する配線や、払出制御基板15及びインタフェース基板を介してカードユニットからの接続信号を伝送する配線、及び操作ノブ30からの配線が接続されるとともに、発射モータ61への配線が接続されている。なお、カードユニットからの接続信号は、払出制御基板15にて分岐されて発射制御基板17に伝送されてもよいし、カードユニットからインタフェース基板を介し、払出制御基板15を経由せずに発射制御基板17に伝送されてもよい。発射制御基板17は、操作ノブ30の操作量に対応して発射モータ61の駆動力を調整する。発射モータ61は、例えば発射制御基板17により調整された駆動力により発射バネを弾性変形させ、発射バネの付勢力を打撃ハンマに伝達して遊技球を打撃することにより、遊技球を操作ノブ30の操作量に対応した速度で遊技領域に向けて発射させる。   The launch control board 17 shown in FIG. 2 is for controlling the launch operation of the game ball by a predetermined launch device in accordance with the operation amount of the operation knob 30. For example, the firing control board 17 has wiring for transmitting a drive signal from the power supply board 10 or the main board 11, wiring for transmitting a connection signal from the card unit via the payout control board 15 and the interface board, and an operation knob 30. Are connected to the firing motor 61. Note that the connection signal from the card unit may be branched at the dispensing control board 15 and transmitted to the firing control board 17, or the launch control may be performed from the card unit via the interface board and not via the dispensing control board 15. It may be transmitted to the substrate 17. The firing control board 17 adjusts the driving force of the firing motor 61 in accordance with the operation amount of the operation knob 30. For example, the launch motor 61 elastically deforms the launch spring by a driving force adjusted by the launch control board 17, and transmits the biasing force of the launch spring to the hitting hammer to hit the game ball, thereby operating the game ball on the operation knob 30. It is fired toward the game area at a speed corresponding to the operation amount.

中継基板18を介して主基板11から演出制御基板12へと送信される制御コマンドは、例えば電気信号として伝送される演出制御コマンドである。この実施の形態において、演出制御コマンドは、主基板11に搭載された遊技制御用マイクロコンピュータ100が備えるCPU505(図6参照)によって送信設定が行われ、その設定に基づいて遊技制御用マイクロコンピュータ100が備えるシリアル通信回路511(図6参照)の第2チャネル送信回路により、演出制御基板12に対して送信される。以下の説明では、主基板11から演出制御基板12に対する演出制御コマンドの送信動作に、こうした遊技制御用マイクロコンピュータ100に設けられたCPU505やシリアル通信回路511による一連の動作が含まれているものとする。この場合、演出制御基板12の側では、例えば演出制御用マイクロコンピュータ120のCPUが、主基板11から伝送されたシリアル信号形式の通信データを受信した際に発生する受信割込み要求に基づく割込み処理を実行することにより、演出制御コマンドを取り込んで所定のバッファ(例えば演出用受信コマンドバッファ)等に格納してもよい。なお、演出制御コマンドは、複数本の信号線(例えば8本の演出制御信号線)で主基板11から中継基板18を介し演出制御基板12に対して送信されてもよい。この場合には、演出制御コマンドを送信するための信号線に加えて、演出制御コマンドの取込みを要求する取込信号(演出制御INT信号)を送信するための信号線が配線されてもよい。   The control command transmitted from the main board 11 to the effect control board 12 via the relay board 18 is, for example, an effect control command transmitted as an electric signal. In this embodiment, the effect control command is set for transmission by the CPU 505 (see FIG. 6) included in the game control microcomputer 100 mounted on the main board 11, and the game control microcomputer 100 is based on the setting. Is transmitted to the effect control board 12 by the second channel transmission circuit of the serial communication circuit 511 (see FIG. 6). In the following description, the transmission operation of the effect control command from the main board 11 to the effect control board 12 includes a series of operations by the CPU 505 and the serial communication circuit 511 provided in the game control microcomputer 100. To do. In this case, on the side of the effect control board 12, for example, the CPU of the effect control microcomputer 120 performs an interrupt process based on a reception interrupt request generated when communication data in the serial signal format transmitted from the main board 11 is received. By executing, the effect control command may be captured and stored in a predetermined buffer (for example, a reception command buffer for effect). The effect control command may be transmitted from the main board 11 to the effect control board 12 via the relay board 18 by a plurality of signal lines (for example, eight effect control signal lines). In this case, in addition to the signal line for transmitting the effect control command, a signal line for transmitting the capture signal (effect control INT signal) for requesting the capture of the effect control command may be wired.

演出制御コマンドには、例えば画像表示装置5における画像表示動作を制御するために用いられる表示制御コマンドや、スピーカ8L、8Rからの音声出力を制御するために用いられる音声制御コマンド、遊技効果ランプ9といった発光体の点灯動作などを制御するために用いられるランプ制御コマンドが含まれている。図5(A)は、この実施の形態で用いられる表示制御コマンドの内容の一例を示す説明図である。表示制御コマンドは、例えば2バイト構成であり、1バイト目はMODE(コマンドの分類)を示し、2バイト目はEXT(コマンドの種類)を表す。MODEデータの先頭ビット(ビット番号[7])は必ず“1”とされ、EXTデータの先頭ビットは“0”とされる。なお、図5(A)に示された表示制御コマンドの形態は一例であって、他のコマンド形態を用いてもよい。また、この例では、表示制御コマンドが2バイト構成であるとしているが、表示制御コマンドを構成するバイト数は、1であってもよいし、3以上の複数であってもよい。   The effect control command includes, for example, a display control command used for controlling an image display operation in the image display device 5, a voice control command used for controlling sound output from the speakers 8L and 8R, and a game effect lamp 9. The lamp control command used for controlling the lighting operation of the light emitter is included. FIG. 5A is an explanatory diagram showing an example of the contents of a display control command used in this embodiment. The display control command has, for example, a 2-byte structure, and the first byte indicates MODE (command classification), and the second byte indicates EXT (command type). The first bit of the MODE data (bit number [7]) is always “1”, and the first bit of the EXT data is “0”. The form of the display control command shown in FIG. 5A is an example, and other command forms may be used. In this example, the display control command has a 2-byte configuration, but the number of bytes constituting the display control command may be 1 or a plurality of 3 or more.

図5(A)に示す例において、コマンド8001Hは、第1特別図柄表示装置4Aによる特図ゲームにおける第1特図の変動開始を指定する第1変動開始コマンドである。コマンド8002Hは、第2特別図柄表示装置4Bによる特図ゲームにおける第2特図の変動開始を指定する第2変動開始コマンドである。コマンド81XXHは、特図ゲームにおける特別図柄の可変表示に対応して画像表示装置5における「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rで可変表示される飾り図柄などの変動パターンを指定する変動パターン指定コマンドである。ここで、XXHは不特定の16進数であることを示し、演出制御コマンドによる指示内容に応じて任意に設定される値であればよい。変動パターン指定コマンドでは、指定する変動パターンなどに応じて、異なるEXTデータが設定される。   In the example shown in FIG. 5A, a command 8001H is a first change start command for designating the start of change of the first special figure in the special figure game by the first special symbol display device 4A. The command 8002H is a second change start command for designating the start of change of the second special figure in the special figure game by the second special symbol display device 4B. The command 81XXH is a decoration that is variably displayed on the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R in the image display device 5 in response to the variable display of the special symbol in the special graphic game. This is a variation pattern designation command for designating a variation pattern such as a symbol. Here, XXH indicates an unspecified hexadecimal number, and may be a value arbitrarily set according to the instruction content by the effect control command. In the variation pattern designation command, different EXT data is set according to the variation pattern to be designated.

この実施の形態では、第1及び第2変動開始コマンドと、変動パターン指定コマンドとを、互いに別個の演出制御コマンドとして用意している。これに対して、第1特図及び第2特図のいずれが変動開始となるかの指定内容と、変動パターンの指定内容とを、1つの演出制御コマンドにより特定可能となるように構成してもよい。一例として、変動開始となる特別図柄(第1特図あるいは第2特図)と変動パターンとの組合せに対応してEXTデータが設定される演出制御コマンドを用意して、その演出制御コマンドにより、変動開始となる特別図柄と変動パターンとを特定できるようにしてもよい。ここで、変動開始となる特別図柄と変動パターンとを1つの演出制御コマンドにより特定可能となるように構成した場合には、1つの変動パターンに対して、変動開始となる特別図柄(第1特図あるいは第2特図)に応じた2種類の演出制御コマンドを用意しなければならないことがある。これに対して、変動開始となる特別図柄を指定する演出制御コマンドと、変動パターンを指定する演出制御コマンドとを別個に用意すれば、変動開始となる特別図柄に対応した2種類の演出制御コマンドと、変動パターンの種類数に対応した個数の演出制御コマンドとを用意すればよく、予め用意するコマンドの種類や、コマンドテーブルの記憶容量などを、削減することができる。   In this embodiment, the first and second variation start commands and the variation pattern designation command are prepared as separate production control commands. On the other hand, the designation content indicating which of the first special figure and the second special figure is to be changed and the designated content of the fluctuation pattern are configured to be specified by one effect control command. Also good. As an example, an effect control command in which EXT data is set corresponding to a combination of a special symbol (first special figure or second special figure) that starts change and a change pattern is prepared. You may enable it to specify the special symbol and fluctuation pattern which become a fluctuation start. Here, when the special symbol and the variation pattern that start the variation can be specified by one effect control command, the special symbol (the first special feature that starts the variation) for one variation pattern. There are cases where it is necessary to prepare two types of effect control commands according to the figure or the second special figure). On the other hand, if an effect control command for designating a special symbol for starting variation and an effect control command for designating a variation pattern are prepared separately, two types of effect control commands corresponding to the special symbol for starting variation are prepared. And the number of effect control commands corresponding to the number of types of variation patterns may be prepared, and the types of commands prepared in advance, the storage capacity of the command table, and the like can be reduced.

コマンド8CXXHは、特別図柄や飾り図柄などの可変表示結果を指定する可変表示結果通知コマンドである。可変表示結果通知コマンドでは、例えば図5(B)に示すように、可変表示結果が「ハズレ」、「大当り」、「小当り」のいずれとなるかの事前決定結果、また、可変表示結果が「大当り」となる場合における大当り種別が「非確変」、「確変」、「突確」のいずれとなるかの大当り種別決定結果に対応して、異なるEXTデータが設定される。より具体的には、コマンド8C00Hは、可変表示結果が「ハズレ」となる旨の事前決定結果を示す第1可変表示結果通知コマンドである。コマンド8C01Hは、可変表示結果が「大当り」となる場合における大当り種別が「非確変」となる旨の事前決定結果及び大当り種別決定結果を示す第2可変表示結果通知コマンドである。コマンド8C02Hは、可変表示結果が「大当り」となる場合における大当り種別が「確変」となる旨の事前決定結果及び大当り種別決定結果を示す第3可変表示結果通知コマンドである。コマンド8C03Hは、可変表示結果が「大当り」となる場合における大当り種別が「突確」となる旨の事前決定結果及び大当り種別決定結果を示す第4可変表示結果通知コマンドである。コマンド8C04Hは、可変表示結果が「小当り」となる旨の事前決定結果を示す第5可変表示結果通知コマンドである。   The command 8CXXH is a variable display result notification command for designating a variable display result such as a special symbol or a decorative symbol. In the variable display result notification command, for example, as shown in FIG. 5 (B), the prior determination result of whether the variable display result is “lost”, “big hit”, or “small hit”, and the variable display result is Different EXT data is set corresponding to the big hit type determination result of whether the big hit type is “non-probable change”, “probability change”, or “surprise change” in the case of “big hit”. More specifically, the command 8C00H is a first variable display result notification command indicating a pre-determined result indicating that the variable display result is “lost”. The command 8C01H is a second variable display result notification command indicating a pre-determined result and a big hit type determination result that the big hit type is “non-probable change” when the variable display result is “big hit”. The command 8C02H is a third variable display result notification command indicating a pre-determined result and a big hit type determination result that the big hit type is “probable change” when the variable display result is “big hit”. The command 8C03H is a fourth variable display result notification command indicating a pre-determined result and a big hit type determination result that the big hit type is “surprise” when the variable display result is “big hit”. The command 8C04H is a fifth variable display result notification command indicating a predetermined result indicating that the variable display result is “small hit”.

この実施の形態では、変動パターン指定コマンドと可変表示結果通知コマンドとを、互いに別個の演出制御コマンドとして用意している。これに対して、変動パターン指定コマンドに示される変動パターンと、可変表示結果通知コマンドに示される可変表示結果とを、1つの演出制御コマンドにより特定可能となるように構成してもよい。一例として、変動パターンと可変表示結果(「ハズレ」、「大当り」及び「小当り」のいずれかと、「大当り」となる場合における大当り種別)との組合せに対応してEXTデータが設定される演出制御コマンドを用意して、その演出制御コマンドにより、変動パターンと可変表示結果を特定可能な情報が伝送されるようにしてもよい。あるいは、3つ以上の演出制御コマンドにより、変動パターンと可変表示結果とを特定できるようにしてもよい。ここで、変動パターンと可変表示結果とを1つの演出制御コマンドにより特定可能となるように構成した場合には、1つの変動パターンに対して、複数種類の可変表示結果に応じた複数種類の演出制御コマンドを用意しなければならないことがある。これに対して、変動パターンを指定する演出制御コマンドと、可変表示結果を通知する演出制御コマンドとを別個に用意すれば、変動パターンの種類数に対応した個数の演出制御コマンドと、可変表示結果の種類数に対応した個数の演出制御コマンドとを用意すればよく、予め用意するコマンドの種類や、コマンドテーブルの記憶容量などを、削減することができる。   In this embodiment, the variation pattern designation command and the variable display result notification command are prepared as separate presentation control commands. On the other hand, the variation pattern indicated in the variation pattern designation command and the variable display result indicated in the variable display result notification command may be configured to be specified by one effect control command. As an example, an effect in which EXT data is set corresponding to a combination of a variation pattern and a variable display result (one of “losing”, “big hit”, “small hit”, and a big hit type in the case of “big hit”). A control command may be prepared, and information that can specify the variation pattern and the variable display result may be transmitted by the effect control command. Alternatively, the variation pattern and the variable display result may be specified by three or more effect control commands. Here, when the variation pattern and the variable display result are configured to be specified by a single effect control command, a plurality of types of effects corresponding to a plurality of types of variable display results for one variation pattern. You may need to provide control commands. On the other hand, if the production control command for designating the variation pattern and the production control command for notifying the variable display result are prepared separately, the number of production control commands corresponding to the number of types of the variation pattern and the variable display result are provided. The number of effect control commands corresponding to the number of types may be prepared, and the types of commands prepared in advance, the storage capacity of the command table, and the like can be reduced.

コマンド8F00Hは、画像表示装置5における「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rで飾り図柄の可変表示の停止を指定する飾り図柄停止コマンドである。なお、飾り図柄停止コマンドは、主基板11から演出制御基板12に対して伝送されないようにしてもよい。この場合には、変動パターン指定コマンドで指定された変動パターンに対応する可変表示時間を、演出制御基板12の側で特定し、飾り図柄の可変表示を開始してからの経過時間が可変表示時間に達したときに、主基板11からの演出制御コマンドを受信しなくても、確定飾り図柄を完全停止表示して可変表示結果を確定させるようにしてもよい。   The command 8F00H is a decorative symbol stop command for designating stop of variable display of decorative symbols in the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R in the image display device 5. The decoration symbol stop command may not be transmitted from the main board 11 to the effect control board 12. In this case, the variable display time corresponding to the variation pattern designated by the variation pattern designation command is specified on the side of the effect control board 12, and the elapsed time from the start of variable display of the decorative design is variable display time. Even if the production control command from the main board 11 is not received, the determined decorative design may be displayed in a completely stopped state to confirm the variable display result.

A0XXHは、大当り遊技状態や小当り遊技状態の開始を示す演出画像の表示を指定する当り開始指定コマンド(「ファンファーレコマンド」ともいう)である。当り開始指定コマンドでは、例えば可変表示結果通知コマンドと同様のEXTデータが設定されることなどにより、事前決定結果や大当り種別決定結果に応じて異なるEXTデータが設定される。あるいは、当り開始指定コマンドでは、事前決定結果や大当り種別決定結果と設定されるEXTデータとの対応関係を、可変表示結果通知コマンドにおける対応関係とは異ならせるようにしてもよい。   A0XXH is a hit start designation command (also referred to as a “fanfare command”) for designating display of an effect image indicating the start of a big hit gaming state or a small hit gaming state. In the hit start designation command, for example, EXT data similar to that of the variable display result notification command is set, so that different EXT data is set according to the pre-determined result or the big hit type determined result. Alternatively, in the hit start designation command, the correspondence relationship between the predetermined determination result or the big hit type determination result and the set EXT data may be different from the correspondence relationship in the variable display result notification command.

コマンドA1XXHは、大当り遊技状態や小当り遊技状態に対応して、各ラウンドや可変入賞動作で大入賞口が開放状態となっている期間における演出画像の表示を指定する大入賞口開放中指定コマンドである。コマンドA2XXHは、大当り遊技状態や小当り遊技状態に対応して、各ラウンドや可変入賞動作の終了により大入賞口が開放状態から閉鎖状態に変化した期間おける演出画像(例えばラウンド間のインターバルにおける演出画像)の表示を指定する大入賞口開放後指定コマンドである。大入賞口開放中指定コマンドや大入賞口開放後指定コマンドでは、例えば15ラウンド大当り状態におけるラウンドの実行回数(例えば「1」〜「15」)や、2ラウンド大当り状態におけるラウンドや小当り遊技状態における可変入賞動作の実行回数(例えば「1」又は「2」)に対応して、異なるEXTデータが設定される。なお、15ラウンド大当り状態であるか、2ラウンド大当り状態や小当り遊技状態であるかに応じて、大入賞口開放中指定コマンドや大入賞口開放後指定コマンドを別個に用意してもよい。これに対して、15ラウンド大当り状態と2ラウンド大当り状態、小当り遊技状態で共通の大入賞口開放中指定コマンドや大入賞口開放後指定コマンドを用いることにより、演出制御コマンドの種類数を削減することができる。また、大当り遊技状態や小当り遊技状態では、各ラウンドや可変入賞動作で大入賞口が開放状態となっている期間であるか、各ラウンドや可変入賞動作の終了により大入賞口が開放状態から閉鎖状態に変化した期間であるかに関わりなく、大当り遊技状態や小当り遊技状態の開始時点から終了時点まで継続的な演出動作が実行されるようにしてもよい。さらに、小当り遊技状態では、大入賞口開放中指定コマンドや大入賞口開放後指定コマンドの伝送が行われないようにしてもよい。   The command A1XXH is a command for specifying the opening of the big prize opening that designates the display of the effect image during the period in which the big prize opening is open in each round or variable winning action corresponding to the big winning game state or the small winning game state. It is. The command A2XXH is an effect image (for example, an effect in the interval between rounds) corresponding to the big win game state or the small win game state in the period when the big prize opening is changed from the open state to the closed state by the end of each round or variable winning operation. This is a designation command after opening the big prize opening that designates display of (image). In the command for opening the big prize opening and the designation command after opening the big prize opening, for example, the number of round executions (for example, “1” to “15”) in the 15 round big hit state, the round in the big round and the small hit game state Different EXT data is set corresponding to the number of executions of the variable winning operation at (for example, “1” or “2”). Depending on whether it is a 15-round big hit state, a two-round big hit state, or a small-hit gaming state, a special command during opening of the big prize opening or a designated command after opening the big prize opening may be prepared separately. On the other hand, the number of types of effect control commands is reduced by using the common command during opening of the big prize opening and the designation command after opening the big prize opening, which are common to the 15 round big hit state, the 2 round big hit state, and the small hit game state. can do. Also, in the big hit gaming state and the small hit gaming state, it is a period in which the big winning opening is open in each round or variable winning action, or the big winning opening is released from the open state by the end of each round or variable winning action. Regardless of whether the period has changed to the closed state, a continuous presentation operation may be executed from the start point to the end point of the big hit gaming state or the small hit gaming state. Further, in the small hit gaming state, the designation command during opening of the big prize opening and the designation command after opening the big prize opening may not be transmitted.

コマンドA3XXHは、大当り遊技状態や小当り遊技状態の終了時における演出画像の表示を指定する当り終了指定コマンドである。当り終了指定コマンドでは、例えば可変表示結果通知コマンドや当り開始指定コマンドと同様のEXTデータが設定されることなどにより、事前決定結果や大当り種別決定結果に応じて異なるEXTデータが設定される。あるいは、当り終了指定コマンドでは、事前決定結果や大当り種別決定結果と設定されるEXTデータとの対応関係を、可変表示結果通知コマンドや当り開始指定コマンドにおける対応関係とは異ならせるようにしてもよい。   The command A3XXH is a hit end designation command for designating display of an effect image at the end of the big hit gaming state or the small hit gaming state. In the winning end designation command, for example, EXT data similar to that of the variable display result notification command or the winning start designation command is set, so that different EXT data is set according to the predetermined determination result or the big hit type determination result. Alternatively, in the hit end designation command, the correspondence relationship between the pre-determined result or the big hit type decision result and the set EXT data may be different from the correspondence relationship in the variable display result notification command or the hit start designation command. .

コマンドB001Hは、普通入賞球装置6Aが形成する第1始動入賞口に遊技球が入賞したことに基づき、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームを実行するための第1始動条件が成立したことを通知する第1始動口入賞指定コマンドである。コマンドB002Hは、普通可変入賞球装置6Bが形成する第2始動入賞口に遊技球が入賞したことに基づき、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームを実行するための第2始動条件が成立したことを通知する第2始動口入賞指定コマンドである。   The command B001H is for executing a special game using the first special figure by the first special symbol display device 4A based on the fact that the game ball has won the first start winning opening formed by the normal winning ball apparatus 6A. This is a first start port winning designation command for notifying that the first start condition is satisfied. The command B002H is for executing a special figure game using the second special figure by the second special symbol display device 4B based on the fact that the game ball has won the second starting prize opening formed by the normally variable winning ball apparatus 6B. This is a second start opening prize designation command for notifying that the second start condition is established.

コマンドC0XXHは、画像表示装置5の表示領域に設けられた始動入賞記憶表示部5Hなどにて特図保留記憶数を特定可能に表示するために、第1特図保留記憶数と第2特図保留記憶数との合計値である合計保留記憶数を通知する保留記憶数通知コマンドである。保留記憶数通知コマンドは、例えば第1始動条件と第2始動条件のいずれかが成立したことに対応して、第1始動口入賞指定コマンドと第2始動口入賞指定コマンドのいずれかが送信されたことに続いて、主基板11から演出制御基板12に対して送信される。保留記憶数通知コマンドでは、例えば図34に示す第1特図保留記憶部591Aにおける保留データと第2特図保留記憶部591Bにおける保留データの総記憶数(例えば「1」〜「8」)、あるいは、始動データ記憶部591Cにおける始動データの総記憶数(例えば「1」〜「8」)に対応して、異なるEXTデータが設定される。これにより、演出制御基板12の側では、第1始動条件と第2始動条件のいずれかが成立したときに、主基板11から伝送された保留記憶数通知コマンドを受信して、第1特図保留記憶部591Aと第2特図保留記憶部591Bにおける保留データの総記憶数を特定することができる。   The command C0XXH displays the first special figure reserved memory number and the second special figure in order to display the special figure reserved memory number in a start winning memory display unit 5H provided in the display area of the image display device 5 in an identifiable manner. This is a pending storage count notification command for notifying the total pending storage count that is the total value with the pending storage count. In response to the fact that either the first start condition or the second start condition is satisfied, for example, either the first start opening prize designation command or the second start opening prize designation command is transmitted as the reserved storage number notification command. Following this, it is transmitted from the main board 11 to the effect control board 12. In the hold memory number notification command, for example, the total number of hold data (for example, “1” to “8”) of the hold data in the first special figure hold storage unit 591A and the hold data in the second special figure hold storage unit 591B shown in FIG. Alternatively, different EXT data is set corresponding to the total number of start data stored in the start data storage unit 591C (for example, “1” to “8”). Thereby, on the side of the production control board 12, when either the first start condition or the second start condition is satisfied, the reserved memory number notification command transmitted from the main board 11 is received, and the first special drawing is received. The total number of stored hold data in the hold storage unit 591A and the second special figure hold storage unit 591B can be specified.

この実施の形態では、第1及び第2始動口入賞指定コマンドと保留記憶数指定コマンドとを、互いに別個の演出制御コマンドとして用意している。これに対して、第1始動条件及び第2始動条件のいずれが成立したかの通知内容と、合計保留記憶数の通知内容とを、1つの演出制御コマンドにより特定可能となるように構成してもよい。一例として、成立した始動条件(第1始動条件あるいは第2始動条件)と合計保留記憶数との組合せに対応してEXTデータが設定される演出制御コマンドを用意して、その演出制御コマンドにより、成立した始動条件と合計保留記憶数とを特定できるようにしてもよい。ここで、第1始動条件と第2始動条件のいずれが成立したかを、合計保留記憶数とともに1つの演出制御コマンドで特定可能とする場合には、例えば合計保留記憶数の上限値が「8」である場合に、第1始動条件と第2始動条件のそれぞれが成立した場合に対応して8種類ずつの合計16種類の演出制御コマンドを用意しなければならない。これに対して、第1始動条件と第2始動条件のいずれが成立したかを特定可能な演出制御コマンドと、合計保留記憶数を特定可能な演出制御コマンドとを別個に用意すれば、第1始動条件と第2始動条件のそれぞれを特定可能な2種類の演出制御コマンドと、合計保留記憶数を特定可能な8種類の演出制御コマンドとからなる、合計10種類の演出制御コマンドを用意すればよく、予め用意するコマンドの種類や、コマンドテーブルの記憶容量などを、削減することができる。   In this embodiment, the first and second start opening winning designation commands and the reserved memory number designation command are prepared as separate presentation control commands. On the other hand, the notification content indicating which of the first start condition and the second start condition is satisfied and the notification content of the total reserved storage number are configured to be specified by one effect control command. Also good. As an example, an effect control command in which EXT data is set corresponding to the combination of the established start condition (the first start condition or the second start condition) and the total reserved memory number is prepared. The established start condition and the total number of reserved memories may be specified. Here, when it is possible to specify which one of the first start condition and the second start condition is satisfied by one effect control command together with the total reserved memory number, for example, the upper limit value of the total reserved memory number is “8”. ”, It is necessary to prepare a total of 16 types of effect control commands of 8 types corresponding to the case where the first start condition and the second start condition are satisfied. On the other hand, if an effect control command that can specify which of the first start condition and the second start condition is established and an effect control command that can specify the total number of reserved memories are prepared separately, the first If there are prepared a total of 10 types of effect control commands comprising two types of effect control commands that can specify each of the start condition and the second start condition and eight types of effect control commands that can specify the total number of reserved memories. It is often possible to reduce the types of commands prepared in advance and the storage capacity of the command table.

主基板11から払出制御基板15に対して送信される制御コマンドは、例えば電気信号として伝送される払出制御コマンドである。なお、払出制御コマンドは、主基板11に搭載された遊技制御用マイクロコンピュータ100が備えるCPU505(図6参照)によって払出制御コマンドを送信するための設定が行われ、その設定に基づいて遊技制御用マイクロコンピュータ100が備えるシリアル通信回路511(図6参照)の第1チャネル送受信回路により払出制御基板15に対して送信されるものである。以下の説明では、主基板11から払出制御基板15に対する払出制御コマンドの送信動作に、こうした遊技制御用マイクロコンピュータ100に設けられたCPU505やシリアル通信回路511による一連の動作が含まれているものとする。また、払出制御基板15から主基板11に対しては、例えば電気信号としての払出通知コマンドなどが送信される。なお、払出通知コマンドは、払出制御基板15に搭載された払出制御用マイクロコンピュータ150が備えるCPUによって払出通知コマンドを送信するための設定が行われ、その設定に基づいて払出制御用マイクロコンピュータ150が備えるシリアル通信回路により主基板11に対して送信されるものである。以下の説明では、払出制御基板15から主基板11に対する払出通知コマンドの送信動作に、こうした払出制御用マイクロコンピュータ150に設けられたCPUやシリアル通信回路による一連の動作が含まれているものとする。加えて、以下の説明では、主基板11及び払出制御基板15のいずれか一方から他方に対する所定動作の指令だけでなく、一方での動作状態を他方に通知する通知信号も、払出制御コマンドや払出通知コマンドに含まれるものとする。   The control command transmitted from the main board 11 to the payout control board 15 is, for example, a payout control command transmitted as an electrical signal. The payout control command is set to transmit the payout control command by the CPU 505 (see FIG. 6) included in the game control microcomputer 100 mounted on the main board 11, and based on the setting, the game control use is made. It is transmitted to the payout control board 15 by the first channel transmission / reception circuit of the serial communication circuit 511 (see FIG. 6) provided in the microcomputer 100. In the following description, the transmission operation of the payout control command from the main board 11 to the payout control board 15 includes a series of operations by the CPU 505 and the serial communication circuit 511 provided in the game control microcomputer 100. To do. Also, for example, a payout notification command as an electrical signal is transmitted from the payout control board 15 to the main board 11. The payout notification command is set so that the payout notification command is transmitted by the CPU of the payout control microcomputer 150 mounted on the payout control board 15, and the payout control microcomputer 150 is set based on the setting. It is transmitted to the main board 11 by a serial communication circuit provided. In the following description, it is assumed that the transmission operation of the payout notification command from the payout control board 15 to the main board 11 includes a series of operations by the CPU and serial communication circuit provided in the payout control microcomputer 150. . In addition, in the following description, not only a command for a predetermined operation from one of the main board 11 and the payout control board 15 to the other, but also a notification signal for notifying the other of the operation state of the other is a payout control command or a payout It shall be included in the notification command.

主基板11から払出制御基板15に対して送信される払出制御コマンドには、払出数指定コマンドやACKフィードバックコマンドが含まれていればよい。払出数指定コマンドは、払い出すべき賞球の数を示すコマンドである。ACKフィードバックコマンドは、払出制御基板15から主基板11に対して送信された賞球ACKコマンドを主基板11の側で受信したことを示す受信確認受付信号となる。   The payout control command transmitted from the main board 11 to the payout control board 15 may include a payout number designation command and an ACK feedback command. The payout number designation command is a command indicating the number of prize balls to be paid out. The ACK feedback command becomes a reception confirmation acceptance signal indicating that the prize ball ACK command transmitted from the payout control board 15 to the main board 11 is received on the main board 11 side.

払出制御基板15から主基板11に対して送信される払出通知コマンドには、賞球ACKコマンド、払出エラー通知コマンド、払出エラー解除コマンドが含まれていればよい。賞球ACKコマンドは、主基板11から払出制御基板15に対して送信された払出数指定コマンドを払出制御基板15の側で受信したことを示す受信確認信号となる。払出エラー通知コマンドは、払出制御基板15の側において遊技球の払出に関わる異常が発生した旨を主基板11の側に通知するコマンドである。払出エラー解除コマンドは、払出制御基板15の側で発生したエラーが解除された旨を主基板11の側に通知するコマンドである。   The payout notification command transmitted from the payout control board 15 to the main board 11 may include a prize ball ACK command, a payout error notification command, and a payout error cancel command. The winning ball ACK command is a reception confirmation signal indicating that the payout number specifying command transmitted from the main board 11 to the payout control board 15 is received on the payout control board 15 side. The payout error notification command is a command for notifying the main board 11 that an abnormality relating to the payout of the game ball has occurred on the payout control board 15 side. The payout error cancel command is a command for notifying the main substrate 11 side that the error that has occurred on the payout control board 15 side has been cancelled.

なお、主基板11と払出制御基板15との間では、シリアル通信によりコマンドを送受信するものに限定されず、複数本の信号線を用いたパラレル通信によりコマンドを送受信してもよい。また、払出制御基板15から主基板11に対して送信される払出エラー通知コマンドや払出エラー解除コマンドに代えて、払出制御基板15におけるエラーの発生状態を示す払出エラー状態信号を、主基板11に設けられた入力ポートの1つに入力してもよい。例えば、払出エラー状態信号は、払出制御基板15にてエラーが発生したときにオン状態となり、エラーが発生していないときや、エラーが解除されたときにオフ状態となる。この場合、主基板11の側では、タイマ割込みの発生毎に払出エラー状態信号を取り込み、その取込結果を記憶しておく。そして、今回のタイマ割込みで取り込んだ信号状態と、前回のタイマ割込みで取り込んで記憶された信号状態との排他的論理和をとることにより、払出エラー状態信号がオフ状態からオン状態に変化したことや(エラー発生時を示す)、オン状態からオフ状態に変改したことを(エラー解除時を示す)、検出できるようにすればよい。払出制御基板15におけるエラー発生時やエラー解除時には、主基板11から演出制御基板12に向け、各々に対応して用意された演出制御コマンドを伝送することなどにより、払出動作にエラーが発生したことを報知する報知動作の開始や終了を、指示するようにしてもよい。払出エラー状態信号として主基板11に設けられた入力ポートの1つに入力するものに限定されず、例えば満タン信号や球切れ信号、賞球ケースエラー信号、ドア開放信号といった、払出制御基板15に入力される信号を、それぞれ主基板11にも入力して、払出エラー状態信号の場合と同様にエラー発生時やエラー解除時を検出できるようにしてもよい。そして、検出されたエラーの種類に応じた演出制御コマンドを主基板11から演出制御基板12に向けて伝送することなどにより、検出されたエラーに応じた報知動作の開始や終了を、指示するようにしてもよい。   In addition, between the main board | substrate 11 and the payout control board 15, it is not limited to what transmits / receives a command by serial communication, You may transmit / receive a command by parallel communication using a several signal wire | line. Further, instead of the payout error notification command and the payout error cancel command transmitted from the payout control board 15 to the main board 11, a payout error state signal indicating an error occurrence state in the payout control board 15 is sent to the main board 11. You may input into one of the provided input ports. For example, the payout error state signal is turned on when an error occurs in the payout control board 15, and is turned off when no error occurs or when the error is released. In this case, on the main board 11 side, a payout error state signal is fetched every time a timer interrupt occurs, and the fetch result is stored. The payout error state signal has changed from the off state to the on state by taking the exclusive OR of the signal state captured by the current timer interrupt and the signal state captured and stored by the previous timer interrupt. It may be possible to detect that the error has been changed from the on state to the off state (indicating the time when the error is released). When an error occurs in the payout control board 15 or when the error is released, an error has occurred in the payout operation by transmitting an effect control command prepared for each from the main board 11 to the effect control board 12 It may be instructed to start or end the notification operation for notifying the user. The payout error state signal is not limited to one input to one of the input ports provided on the main board 11, and for example, a payout control board 15 such as a full signal, a ball out signal, a prize ball case error signal, or a door open signal. May be input to the main board 11 to detect when an error occurs or when an error is released as in the case of the payout error state signal. Then, by transmitting an effect control command corresponding to the type of the detected error from the main board 11 to the effect control board 12, the start or end of the notification operation corresponding to the detected error is instructed. It may be.

図6は、主基板11に搭載された遊技制御用マイクロコンピュータ100の構成例を示している。図6に示す遊技制御用マイクロコンピュータ100は、例えば1チップマイクロコンピュータであり、外部バスインタフェース501と、クロック回路502と、固有情報記憶回路503と、リセット/割込みコントローラ504と、CPU(Central Processing Unit)505と、ROM(Read Only Memory)506と、RAM(Random Access Memory)507と、CTC(Counter/Timer Circuit)508と、乱数回路509と、PIP(Parallel Input Port)510と、シリアル通信回路511と、アドレスデコード回路512とを備えて構成される。   FIG. 6 shows a configuration example of the game control microcomputer 100 mounted on the main board 11. A game control microcomputer 100 shown in FIG. 6 is, for example, a one-chip microcomputer, and includes an external bus interface 501, a clock circuit 502, a specific information storage circuit 503, a reset / interrupt controller 504, a CPU (Central Processing Unit). ) 505, ROM (Read Only Memory) 506, RAM (Random Access Memory) 507, CTC (Counter / Timer Circuit) 508, random number circuit 509, PIP (Parallel Input Port) 510, and serial communication circuit 511 And an address decoding circuit 512.

図7は、遊技制御用マイクロコンピュータ100におけるアドレスマップの一例を示している。図7に示すように、アドレス0000H〜アドレス1FFFHの領域は、ROM506に割り当てられ、ユーザプログラムエリアとプログラム管理エリアとを含んでいる。図8(A)は、ROM506におけるプログラム管理エリアの主要部分について、用途や内容の一例を示している。アドレス2000H〜アドレス20FFHの領域は、遊技制御用マイクロコンピュータ100の内蔵レジスタに割り当てられる内蔵レジスタエリアである。図8(B)は、内蔵レジスタエリアの主要部分について、用途や内容の一例を示している。アドレス7E00H〜アドレス7FFFHの領域は、RAM507に割り当てられたワークエリアであり、I/Oマップやメモリマップに割り付けることができる。アドレスFDD0H〜アドレスFDFBHの領域は、アドレスデコード回路512に割り当てられるXCSデコードエリアである。   FIG. 7 shows an example of an address map in the game control microcomputer 100. As shown in FIG. 7, the area from address 0000H to address 1FFFH is allocated to the ROM 506 and includes a user program area and a program management area. FIG. 8A shows an example of the usage and contents of the main part of the program management area in the ROM 506. The area from address 2000H to address 20FFH is a built-in register area assigned to the built-in register of the game control microcomputer 100. FIG. 8B shows an example of the usage and contents of the main part of the built-in register area. An area from address 7E00H to address 7FFFH is a work area assigned to the RAM 507, and can be assigned to an I / O map or a memory map. An area from address FDD0H to address FDFBH is an XCS decode area allocated to the address decode circuit 512.

プログラム管理エリアは、CPU505がユーザプログラムを実行するために必要な情報を格納する記憶領域である。図8(A)に示すように、プログラム管理エリアには、ヘッダKHDR、機能設定KFCS、第1乱数初期設定KRS1、第2乱数初期設定KRS2、割込み初期設定KIIS、セキュリティ時間設定KSESなどが、含まれている。   The program management area is a storage area for storing information necessary for the CPU 505 to execute the user program. As shown in FIG. 8A, the program management area includes a header KHDR, a function setting KFCS, a first random number initial setting KRS1, a second random number initial setting KRS2, an interrupt initial setting KIIS, a security time setting KSES, and the like. It is.

プログラム管理エリアに記憶されるヘッダKHDRは、遊技制御用マイクロコンピュータ100における内部データの読出設定を示す。図9(A)は、ヘッダKHDRにおける設定データと動作との対応関係を例示している。ここで、遊技制御用マイクロコンピュータ100では、ROM読出防止機能と、バス出力マスク機能とを設定可能である。ROM読出防止機能は、遊技制御用マイクロコンピュータ100が備えるROM506の記憶データについて、読出動作を許可又は禁止する機能であり、読出禁止に設定された状態では、ROM506の記憶データを読み出すことができない。バス出力マスク機能は、外部バスインタフェース501に接続された外部装置から遊技制御用マイクロコンピュータ100の内部データに対する読出要求があった場合に、外部バスインタフェース501におけるアドレスバス出力、データバス出力及び制御信号出力にマスクをかけることにより、外部装置から内部データの読み出しを不能にする機能である。図9(A)に示すように、ヘッダKHDRの設定データに対応して、ROM読出防止機能やバス出力マスク機能の動作組合せが異なるように設定される。図9(A)に示す設定データのうち、ROM読出が許可されるとともに、バス出力マスクが有効となる設定データは、バス出力マスク有効データともいう。また、ROM読出が禁止されるとともに、バス出力マスクが有効となる設定データ(全て「00H」)は、ROM読出禁止データともいう。ROM読出が許可されるとともに、バス出力マスクが無効となる設定データは、バス出力マスク無効データともいう。   The header KHDR stored in the program management area indicates the internal data read setting in the game control microcomputer 100. FIG. 9A illustrates the correspondence between setting data and operation in the header KHDR. Here, in the game control microcomputer 100, the ROM read prevention function and the bus output mask function can be set. The ROM read prevention function is a function for permitting or prohibiting the read operation for the data stored in the ROM 506 provided in the game control microcomputer 100, and the data stored in the ROM 506 cannot be read in a state where the read is prohibited. The bus output mask function is an address bus output, data bus output, and control signal in the external bus interface 501 when an external device connected to the external bus interface 501 makes a read request for internal data of the game control microcomputer 100. This function makes it impossible to read internal data from an external device by masking the output. As shown in FIG. 9A, the operation combination of the ROM read prevention function and the bus output mask function is set differently in accordance with the setting data of the header KHDR. Of the setting data shown in FIG. 9A, the setting data for which ROM reading is permitted and the bus output mask is valid is also referred to as bus output mask valid data. Further, the setting data (all “00H”) in which ROM reading is prohibited and the bus output mask is valid is also referred to as ROM reading prohibiting data. The setting data for which ROM reading is permitted and the bus output mask becomes invalid is also referred to as bus output mask invalid data.

プログラム管理エリアに記憶される機能設定KFCSは、遊技制御用マイクロコンピュータ100におけるウォッチドッグタイマ(WDT;Watch Dog Timet)の動作設定や、各種機能兼用端子の使用設定を示す。図9(B)は、機能設定KFCSにおける設定内容の一例を示している。   The function setting KFCS stored in the program management area indicates the operation setting of the watch dog timer (WDT) in the game control microcomputer 100 and the use setting of various function shared terminals. FIG. 9B shows an example of setting contents in the function setting KFCS.

機能設定KFCSのビット番号[7−5]は、例えばリセット/割込みコントローラ504における割込み要因として設定可能なウォッチドッグタイマの動作許可/禁止や、許可した場合の周期を示している。機能設定KFCSのビット番号[4]は、遊技制御用マイクロコンピュータ100における所定の機能兼用端子(第1兼用端子)を、シリアル通信回路511が使用する第2チャネル送信端子TXBとするか、アドレスデコード回路512が使用するチップセレクト出力端子XCS13とするかを指定するTXB端子設定である。図9(B)に示す例において、機能設定KFCSのビット番号[4]におけるビット値が“0”であれば、第1兼用端子がシリアル通信回路511での第2チャネル送信に使用される第2チャネル送信端子TXBの設定となる。これに対して、そのビット値が“1”であれば、第1兼用端子がアドレスデコード回路512で使用されるチップセレクト出力端子XCS13の設定となる。この実施の形態では、機能設定KFCSのビット番号[4]を“0”として、第1兼用端子を第2チャネル送信端子TXBに設定することにより、演出制御基板12との間でのシリアル通信を可能にする。   The bit number [7-5] of the function setting KFCS indicates, for example, the operation permission / prohibition of the watchdog timer that can be set as an interrupt factor in the reset / interrupt controller 504, and the cycle when it is permitted. The bit number [4] of the function setting KFCS indicates whether the predetermined function shared terminal (first shared terminal) in the game control microcomputer 100 is the second channel transmission terminal TXB used by the serial communication circuit 511 or the address decoding This is a TXB terminal setting that designates whether the circuit 512 uses the chip select output terminal XCS13. In the example shown in FIG. 9B, if the bit value in the bit number [4] of the function setting KFCS is “0”, the first shared terminal is used for the second channel transmission in the serial communication circuit 511. This is the setting for the 2-channel transmission terminal TXB. On the other hand, if the bit value is “1”, the first dual-purpose terminal is set to the chip select output terminal XCS13 used in the address decode circuit 512. In this embodiment, by setting the bit number [4] of the function setting KFCS to “0” and setting the first shared terminal to the second channel transmission terminal TXB, serial communication with the effect control board 12 is performed. to enable.

機能設定KFCSのビット番号[3]は、遊技制御用マイクロコンピュータ100における所定の機能兼用端子(第2兼用端子)を、シリアル通信回路511が使用する第1チャネル送信端子TXAとするか、アドレスデコード回路512が使用するチップセレクト出力端子XCS12とするかを示すTXA端子設定である。図9(B)に示す例において、機能設定KFCSのビット番号[3]におけるビット値が“0”であれば、第2兼用端子がシリアル通信回路511での第1チャネル送信に使用される第1チャネル送信端子TXAの設定となる。これに対して、そのビット値が“1”であれば、第2兼用端子がアドレスデコード回路512で使用されるチップセレクト出力端子XCS12の設定となる。この実施の形態では、機能設定KFCSのビット番号[3]を“0”として、第2兼用端子を第1チャネル送信端子TXAに設定することにより、払出制御基板15との間でのシリアル通信を可能にする。   The bit number [3] of the function setting KFCS indicates whether the predetermined function shared terminal (second shared terminal) in the game control microcomputer 100 is the first channel transmission terminal TXA used by the serial communication circuit 511 or the address decoding This is a TXA terminal setting that indicates whether the circuit 512 uses the chip select output terminal XCS12. In the example shown in FIG. 9B, if the bit value in the bit number [3] of the function setting KFCS is “0”, the second shared terminal is used for the first channel transmission in the serial communication circuit 511. 1 channel transmission terminal TXA is set. On the other hand, if the bit value is “1”, the second dual-purpose terminal is set to the chip select output terminal XCS12 used in the address decode circuit 512. In this embodiment, by setting the bit number [3] of the function setting KFCS to “0” and setting the second shared terminal to the first channel transmission terminal TXA, serial communication with the payout control board 15 is performed. to enable.

機能設定KFCSのビット番号[2]は、遊技制御用マイクロコンピュータ100における所定の機能兼用端子(第3兼用端子)を、シリアル通信回路511が使用する第1チャネル受信端子RXAとするか、PIP510が使用する入力ポートP5とするかを示すRXA端子設定である。図9(B)に示す例において、機能設定KFCSのビット番号[2]におけるビット値が“0”であれば、第3兼用端子がシリアル通信回路511での第1チャネル受信に使用される第1チャネル受信端子RXAの設定となる。これに対して、そのビット値が“1”であれば、第3兼用端子がPIP510で使用される入力ポートP5の設定となる。この実施の形態では、機能設定KFCSのビット番号[2]を“0”として、第3兼用端子を第1チャネル受信端子RXAに設定することにより、払出制御基板15との間でのシリアル通信を可能にする。   The bit number [2] of the function setting KFCS indicates that the predetermined function shared terminal (third shared terminal) in the game control microcomputer 100 is the first channel reception terminal RXA used by the serial communication circuit 511 or the PIP 510 The RXA terminal setting indicates whether to use the input port P5. In the example shown in FIG. 9B, if the bit value in the bit number [2] of the function setting KFCS is “0”, the third shared terminal is used for the first channel reception in the serial communication circuit 511. 1 channel receiving terminal RXA is set. On the other hand, if the bit value is “1”, the third shared terminal is set to the input port P5 used in the PIP 510. In this embodiment, by setting the bit number [2] of the function setting KFCS to “0” and setting the third shared terminal to the first channel receiving terminal RXA, serial communication with the payout control board 15 is performed. to enable.

機能設定KFCSのビット番号[1]は、遊技制御用マイクロコンピュータ100における所定の機能兼用端子(第4兼用端子)を、CPU505等に接続される外部ノンマスカブル割込み端子XNMIとするか、PIP510が使用する入力ポートP4とするかを示すNMI接続設定である。図9(B)に示す例において、機能設定KFCSのビット番号[1]におけるビット値が“0”であれば、第4兼用端子がCPU505等に接続される外部ノンマスカブル割込み端子XNMIの設定となる(CPU接続)。これに対して、そのビット値が“1”であれば、第4兼用端子がPIP510で使用される入力ポートP4の設定となる(CPU非接続)。   The bit number [1] of the function setting KFCS is used by the PIP 510 as the external non-maskable interrupt terminal XNMI connected to the CPU 505 or the like as a predetermined function shared terminal (fourth shared terminal) in the game control microcomputer 100 This is an NMI connection setting indicating whether to set the input port P4. In the example shown in FIG. 9B, if the bit value in the bit number [1] of the function setting KFCS is “0”, the external non-maskable interrupt terminal XNMI connected to the CPU 505 or the like is set to the fourth shared terminal. (CPU connection). On the other hand, if the bit value is “1”, the fourth shared terminal is set for the input port P4 used in the PIP 510 (CPU disconnected).

機能設定KFCSのビット番号[0]は、遊技制御用マイクロコンピュータ100における所定の機能兼用端子(第5兼用端子)を、CPU505等に接続される外部マスカブル割込み端子XINTとするか、PIP510が使用する入力ポートP3とするかを示すXINT接続設定である。図9(B)に示す例において、機能設定KFCSのビット番号[0]におけるビット値が“0”であれば、第5兼用端子がCPU505等に接続される外部マスカブル割込み端子XINTの設定となる(CPU接続)。これに対して、そのビット値が“1”であれば、第5兼用端子がPIP510で使用される入力ポートP3の設定となる(CPU非接続)。   The bit number [0] of the function setting KFCS is a predetermined function shared terminal (fifth shared terminal) in the game control microcomputer 100 is used as an external maskable interrupt terminal XINT connected to the CPU 505 or the like, or is used by the PIP 510 The XINT connection setting indicates whether the input port is P3. In the example shown in FIG. 9B, if the bit value at the bit number [0] of the function setting KFCS is “0”, the external maskable interrupt terminal XINT connected to the CPU 505 or the like is set to the fifth shared terminal. (CPU connection). On the other hand, if the bit value is “1”, the fifth shared terminal is set for the input port P3 used in the PIP 510 (CPU disconnected).

プログラム管理エリアに記憶される第1乱数初期設定KRS1及び第2乱数初期設定KRS2は、乱数回路509の初期設定を示す。図10(A)は、第1乱数初期設定KRS1における設定内容の一例を示している。図10(B)は、第2乱数初期設定KRS2における設定内容の一例を示している。   The first random number initial setting KRS1 and the second random number initial setting KRS2 stored in the program management area indicate the initial setting of the random number circuit 509. FIG. 10A shows an example of setting contents in the first random number initial setting KRS1. FIG. 10B shows an example of setting contents in the second random number initial setting KRS2.

第1乱数初期設定KRS1のビット番号[3]は、乱数回路509を使用するか否かを示す乱数回路使用設定である。図10(A)に示す例において、第1乱数初期設定KRS1のビット番号[3]におけるビット値が“0”であれば、乱数回路509を使用しない設定となる一方(未使用)、“1”であれば、乱数回路509を使用する設定となる(使用)。この実施の形態では、第1乱数初期設定KRS1のビット番号[3]を“1”として、乱数回路509を使用可能に設定する。   The bit number [3] of the first random number initial setting KRS1 is a random number circuit use setting indicating whether to use the random number circuit 509 or not. In the example shown in FIG. 10A, if the bit value in the bit number [3] of the first random number initial setting KRS1 is “0”, the random number circuit 509 is not used (unused), but “1”. "Is set to use the random number circuit 509 (use). In this embodiment, the bit number [3] of the first random number initial setting KRS1 is set to “1”, and the random number circuit 509 is set to be usable.

第1乱数初期設定KRS1のビット番号[2]は、乱数回路509における乱数値となる数値データの更新に用いられる乱数更新クロックRGK(図15参照)を、内部システムクロックSCLKとするか、乱数用クロックRCLKの2分周とするかを示す乱数更新クロック設定である。図10(A)に示す例において、第1乱数初期設定KRS1のビット番号[2]におけるビット値が“0”であれば、内部システムクロックSCLKを乱数更新クロックRGKに用いる設定となる一方、“1”であれば、乱数用クロックRCLKを2分周して乱数更新クロックRGKに用いる設定となる。この実施の形態では、第1乱数初期設定KRS1のビット番号[2]を“1”として、乱数用クロックRCLKを2分周して乱数更新クロックRGKに用いる設定とする。   The bit number [2] of the first random number initial setting KRS1 uses the random number update clock RGK (see FIG. 15) used for updating the numerical data as the random number value in the random number circuit 509 as the internal system clock SCLK or for the random number This is a random number update clock setting indicating whether the clock RCLK is divided by two. In the example shown in FIG. 10A, if the bit value in the bit number [2] of the first random number initial setting KRS1 is “0”, the internal system clock SCLK is set to be used as the random number update clock RGK. If it is 1 ″, the random number clock RCLK is divided by two and used as the random number update clock RGK. In this embodiment, the bit number [2] of the first random number initial setting KRS1 is set to “1”, and the random number clock RCLK is divided by two to be used as the random number update clock RGK.

第1乱数初期設定KRS1のビット番号[1−0]は、乱数回路509における乱数更新規則を変更するか否かや、変更する場合における変更方式を示す乱数更新規則設定である。図10(A)に示す例において、第1乱数初期設定KRS1のビット番号[1−0]におけるビット値が“00”であれば、乱数更新規則を変更しない設定となり、“01”であれば、2周目以降にて乱数更新規則をソフトウェアにより変更する設定となり、“10”であれば、2周目以降にて乱数更新規則を自動で変更する設定となる。   The bit number [1-0] of the first random number initial setting KRS1 is a random number update rule setting indicating whether or not to change the random number update rule in the random number circuit 509 and the change method in the case of the change. In the example shown in FIG. 10A, if the bit value in the bit number [1-0] of the first random number initial setting KRS1 is “00”, the random number update rule is not changed, and if it is “01”. The setting for changing the random number update rule by software is made after the second round, and if it is “10”, the random number update rule is automatically changed after the second round.

第2乱数初期設定KRS2のビット番号[3−2]は、固定のビット値“00”が設定される。なお、図10(B)における「00B」の“B”は2進数表示であることを示す。第2乱数初期設定KRS2のビット番号[1−0]は、乱数回路509における乱数値となる数値データでのスタート値に関する設定を示す。図10(B)に示す例において、第2乱数初期設定KRS2のビット番号[1]におけるビット値が“0”であれば、スタート値が所定のデフォルト値0000Hに設定される一方、“1”であるときには、遊技制御用マイクロコンピュータ100ごとに付与された固有の識別情報であるIDナンバーに基づく値がスタート値に設定される。また、図10(B)に示す例では、第2乱数初期設定KRS2のビット番号[0]におけるビット値が“0”であれば、システムリセット毎にスタート値を変更しない設定となる一方、“1”であるときには、システムリセット毎にスタート値を変更する設定となる。なお、スタート値をIDナンバーに基づく値に設定する場合には、IDナンバーに所定のスクランブル処理を施す演算や、IDナンバーを用いた加算・減算・乗算・除算などの演算の一部又は全部を実行して、算出された値をスタート値に用いるようにすればよい。また、第2乱数初期設定KRS2のビット番号[0]におけるビット値が“1”である場合には、システムリセット毎に所定のフリーランカウンタ(例えば図14に示すフリーランカウンタ554A)におけるカウント値に基づいて設定される値をスタート値に用いるようにすればよい。さらに、第2乱数初期設定KRS2のビット番号[1]及び[0]におけるビット値がともに“1”である場合には、IDナンバーとフリーランカウンタにおけるカウント値とに基づいて設定される値をスタート値に用いるようにすればよい。   The bit number [3-2] of the second random number initial setting KRS2 is set to a fixed bit value “00”. Note that “B” of “00B” in FIG. 10B indicates binary display. The bit number [1-0] of the second random number initial setting KRS2 indicates the setting relating to the start value in the numerical data that becomes the random value in the random number circuit 509. In the example shown in FIG. 10B, if the bit value in the bit number [1] of the second random number initial setting KRS2 is “0”, the start value is set to a predetermined default value 0000H, while “1”. In this case, a value based on the ID number, which is unique identification information assigned to each game control microcomputer 100, is set as the start value. In the example shown in FIG. 10B, if the bit value in the bit number [0] of the second random number initial setting KRS2 is “0”, the start value is not changed every time the system is reset. When it is 1 ″, the start value is changed every time the system is reset. In addition, when setting the start value to a value based on the ID number, a part or all of the calculation for performing a predetermined scramble process on the ID number and the calculation such as addition / subtraction / multiplication / division using the ID number are performed. It is only necessary to execute and use the calculated value as the start value. When the bit value [0] of the second random number initial setting KRS2 is “1”, the count value in a predetermined free-run counter (for example, the free-run counter 554A shown in FIG. 14) every system reset. A value set based on the above may be used as the start value. Further, when both the bit values [1] and [0] of the second random number initial setting KRS2 are “1”, a value set based on the ID number and the count value in the free run counter is set. It may be used as a start value.

なお、乱数回路509にて乱数値となる数値データを生成するための回路が2系統(第1及び第2チャネル対応)設けられる場合には、図10(A)及び(B)に示す第1乱数初期設定KRS1のビット番号[3−0]と第2乱数初期設定KRS2のビット番号[3−0]とを、第1チャネルにおける初期設定を示すものとして使用する。その一方で、第1乱数初期設定KRS1のビット番号[7−4]や第2乱数初期設定KRS2のビット番号[7−4]を(図10(A)及び(B)では省略)、第2チャネルにおける初期設定を示すものとして使用すればよい。   In the case where two systems (corresponding to the first and second channels) for generating numerical data to be random values in the random number circuit 509 are provided, the first shown in FIGS. 10A and 10B. The bit number [3-0] of the random number initial setting KRS1 and the bit number [3-0] of the second random number initial setting KRS2 are used to indicate the initial setting in the first channel. On the other hand, the bit number [7-4] of the first random number initial setting KRS1 and the bit number [7-4] of the second random number initial setting KRS2 (omitted in FIGS. 10A and 10B), the second It may be used as an indication of the initial setting in the channel.

プログラム管理エリアに記憶される割込み初期設定KIISは、遊技制御用マイクロコンピュータ100にて発生するマスカブル割込みの取扱いに関する初期設定を示す。図10(C)は、割込み初期設定KIISにおける設定内容の一例を示している。   Interrupt initial settings KIIS stored in the program management area indicate initial settings related to handling of maskable interrupts generated in the game control microcomputer 100. FIG. 10C shows an example of setting contents in the interrupt initial setting KIIS.

割込み初期設定KIISのビット番号[7−4]では、割込みベクタの上位4ビットを設定する。割込み初期設定KIISのビット番号[3−0]では、マスカブル割込み要因の優先度の組合せを設定する。図10(C)に示す例において、割込み初期設定KIISのビット番号[3−0]により「00H」〜「02H」及び「06H」のいずれかが指定されれば、CTC508からのマスカブル割込み要因を最優先とする優先度の組合せが設定される。これに対して、「03H」及び「07H」のいずれかが指定されれば、乱数回路509からのマスカブル割込み要因を最優先とする優先度の組合せが設定される。また、「04H」及び「05H」のいずれかが指定されれば、シリアル通信回路511からのマスカブル割込み要因を最優先とする優先度の組合せが設定される。なお、同一回路からのマスカブル割込み要因を最優先とする優先度の組合せでも、指定値が異なる場合には、最優先となるマスカブル割込み要因の種類や第2順位以下における優先度の組合せなどが異なっている。   In the bit number [7-4] of the interrupt initial setting KIIS, the upper 4 bits of the interrupt vector are set. In the bit number [3-0] of the interrupt initial setting KIIS, a combination of maskable interrupt factor priorities is set. In the example shown in FIG. 10C, if any of “00H” to “02H” and “06H” is specified by the bit number [3-0] of the interrupt initial setting KIIS, the maskable interrupt factor from the CTC 508 is determined. A combination of priorities to be given the highest priority is set. On the other hand, if any one of “03H” and “07H” is designated, a combination of priorities with the highest priority given to the maskable interrupt factor from the random number circuit 509 is set. If either “04H” or “05H” is specified, a combination of priorities that sets the maskable interrupt factor from the serial communication circuit 511 as the highest priority is set. Note that even if the priority combination has the highest priority for maskable interrupt factors from the same circuit, if the specified value is different, the type of maskable interrupt factor that has the highest priority, the priority combination in the second or lower order, etc. will differ. ing.

プログラム管理エリアに記憶されるセキュリティ時間設定KSESは、乱数用クロックRCLKの周波数を監視する場合に異常を検知する周波数や、遊技制御用マイクロコンピュータ100の動作開始時などに移行するセキュリティモードの時間(セキュリティ時間)に関する設定を示す。ここで、遊技制御用マイクロコンピュータ100の動作モードがセキュリティモードであるときには、所定のセキュリティチェック処理が実行されて、ROM506の記憶内容が変更されたか否かが検査される。図11(A)は、セキュリティ時間設定KSESにおける設定内容の一例を示している。   The security time setting KSES stored in the program management area is the frequency at which an abnormality is detected when monitoring the frequency of the random number clock RCLK, the time of the security mode that is shifted to when the operation of the game control microcomputer 100 starts ( Indicates settings related to (security time). Here, when the operation mode of the game control microcomputer 100 is the security mode, a predetermined security check process is executed to check whether or not the content stored in the ROM 506 has been changed. FIG. 11A shows an example of setting contents in the security time setting KSES.

セキュリティ時間設定KSESのビット番号[7−6]は、乱数用クロックRCLKの周波数を監視する場合に異常が検出される周波数を示す乱数用クロック異常検出設定である。図11(B)は、セキュリティ時間設定KSESのビット番号[7−6]における設定内容の一例を示している。セキュリティ時間設定KSESのビット番号[7−6]は、内部システムクロックSCLKの周波数に基づき、乱数用クロックRCLKの周波数が異常と検知される基準値(判定値)を指定する。こうしたセキュリティ時間設定KSESのビット番号[7−6]における設定に基づき、乱数用クロックRCLKの入力状態を内部システムクロックSCLKと比較することにより、乱数用クロックRCLKの入力状態に異常が発生したか否かの判定を可能にする。セキュリティ時間設定KSESのビット番号「5」は、固定のビット値“0”が設定される。   Bit number [7-6] of security time setting KSES is a random number clock abnormality detection setting indicating a frequency at which an abnormality is detected when the frequency of random number clock RCLK is monitored. FIG. 11B shows an example of setting contents in the bit number [7-6] of the security time setting KSES. The bit number [7-6] of the security time setting KSES specifies a reference value (determination value) at which the frequency of the random number clock RCLK is detected as abnormal based on the frequency of the internal system clock SCLK. Whether or not an abnormality has occurred in the input state of the random number clock RCLK by comparing the input state of the random number clock RCLK with the internal system clock SCLK based on the setting in the bit number [7-6] of the security time setting KSES. It is possible to determine whether. The bit number “5” of the security time setting KSES is set to a fixed bit value “0”.

セキュリティ時間設定KSESのビット番号[4−3]は、セキュリティ時間をシステムリセット毎にランダムな時間分延長する場合の時間設定を示す。図11(C)は、セキュリティ時間設定KSESのビット番号[4−3]における設定内容の一例を示している。図11(C)に示す例において、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値が“00”であれば、ランダムな時間延長を行わない設定となる。これに対して、そのビット値が“01”であればショートモードの設定となり、“10”であればロングモードの設定となる。ここで、ショートモードやロングモードが指定された場合には、例えば遊技制御用マイクロコンピュータ100に内蔵されたフリーランカウンタのカウント値を、システムリセットの発生時に遊技制御用マイクロコンピュータ100が備える所定の内蔵レジスタ(可変セキュリティ時間用レジスタ)に格納する。そして、初期設定時に可変セキュリティ時間用レジスタの格納値をそのまま用いること、あるいは、その格納値を所定の演算関数(例えばハッシュ関数)に代入して得られた値を用いることなどにより、セキュリティ時間を延長する際の延長時間がランダムに決定されればよい。一例として、内部システムクロックSCLKの周波数が6.0MHzである場合には、ショートモードにおいて0〜680μs(マイクロ秒)の範囲で延長時間がランダムに決定され、ロングモードにおいて0〜348,160μsの範囲で延長時間がランダムに決定される。また、他の一例として、内部システムクロックSCLKの周波数が10.0MHzである場合には、ショートモードにおいて0〜408μsの範囲で延長時間がランダムに決定され、ロングモードにおいて0〜208,896μsの範囲で延長時間がランダムに決定される。可変セキュリティ時間用レジスタは、例えば遊技制御用マイクロコンピュータ100のRAM507におけるバックアップ領域といった、主基板11におけるバックアップ箇所と共通のバックアップ電源を用いてバックアップされるものであればよい。あるいは、可変セキュリティ時間用レジスタは、RAM507におけるバックアップ領域などに用いられるバックアップ電源とは別個に設けられた電源によりバックアップされてもよい。こうして、可変セキュリティ時間用レジスタがバックアップ電源によってバックアップされることで、電力供給が停止した場合でも、所定期間は可変セキュリティ時間用レジスタの格納値が保存されることになる。なお、フリーランカウンタにおけるカウント値を読み出して可変セキュリティ時間用レジスタに格納するタイミングは、システムリセットの発生時に限定されず、予め定められた任意のタイミングとしてもよい。あるいは、フリーランカウンタをバックアップ電源によってバックアップしておき、初期設定時にフリーランカウンタから読み出した格納値を用いてセキュリティ時間を延長する際の延長時間がランダムに決定されてもよい。   The bit number [4-3] of the security time setting KSES indicates a time setting when the security time is extended by a random time every system reset. FIG. 11C shows an example of setting contents in the bit number [4-3] of the security time setting KSES. In the example shown in FIG. 11C, if the bit value in the bit number [4-3] of the security time setting KSES is “00”, the random time extension is not performed. On the other hand, if the bit value is “01”, the short mode is set, and if the bit value is “10”, the long mode is set. Here, when the short mode or the long mode is designated, for example, the count value of the free-run counter incorporated in the game control microcomputer 100 is set to a predetermined value provided in the game control microcomputer 100 when a system reset occurs. Store in the built-in register (variable security time register). Then, the security time can be reduced by using the stored value of the variable security time register as it is at the time of initial setting, or by using the value obtained by substituting the stored value into a predetermined arithmetic function (for example, a hash function). What is necessary is just to determine the extension time at the time of extending at random. As an example, when the frequency of the internal system clock SCLK is 6.0 MHz, the extension time is randomly determined in the range of 0 to 680 μs (microseconds) in the short mode, and in the range of 0 to 348, 160 μs in the long mode. The extension time is determined at random. As another example, when the frequency of the internal system clock SCLK is 10.0 MHz, the extension time is randomly determined in the range of 0 to 408 μs in the short mode, and in the range of 0 to 208,896 μs in the long mode. The extension time is determined at random. The variable security time register only needs to be backed up using a backup power source common to the backup location on the main board 11, such as a backup area in the RAM 507 of the game control microcomputer 100. Alternatively, the variable security time register may be backed up by a power source provided separately from a backup power source used for a backup area in the RAM 507 or the like. In this way, the variable security time register is backed up by the backup power supply, so that the stored value of the variable security time register is saved for a predetermined period even when the power supply is stopped. Note that the timing at which the count value in the free-run counter is read and stored in the variable security time register is not limited to when a system reset occurs, and may be any predetermined timing. Alternatively, the free run counter may be backed up by a backup power source, and the extension time for extending the security time using the stored value read from the free run counter at the initial setting may be determined at random.

また、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値によりショートモード又はロングモードを設定するとともに、セキュリティ時間設定KSESのビット番号[2−0]におけるビット値を“000”以外とすることにより固定時間に加える延長時間を設定することもできる。この場合には、ビット番号[2−0]におけるビット値に対応した延長時間と、ビット番号[4−3]におけるビット値に基づいてランダムに決定された延長時間との双方が、固定時間に加算されて、遊技制御用マイクロコンピュータ100がセキュリティモードとなるセキュリティ時間が決定されることになる。   Further, the short mode or the long mode is set by the bit value [4-3] of the security time setting KSES, and the bit value in the bit number [2-0] of the security time setting KSES is set to other than “000”. Thus, it is possible to set an extension time to be added to the fixed time. In this case, both the extension time corresponding to the bit value in the bit number [2-0] and the extension time randomly determined based on the bit value in the bit number [4-3] are fixed times. By adding, the security time during which the game control microcomputer 100 is in the security mode is determined.

図6に示す遊技制御用マイクロコンピュータ100が備える外部バスインタフェース501は、遊技制御用マイクロコンピュータ100を構成するチップの外部バスと内部バスとのインタフェース機能や、アドレスバス、データバス及び各制御信号の方向制御機能などを有するバスインタフェースである。例えば、外部バスインタフェース501は、遊技制御用マイクロコンピュータ100に外付けされた外部メモリや外部入出力装置などに接続され、これらの外部装置との間でアドレス信号やデータ信号、各種の制御信号などを送受信するものであればよい。この実施の形態において、外部バスインタフェース501には、内部リソースアクセス制御回路501Aが含まれている。   The external bus interface 501 provided in the game control microcomputer 100 shown in FIG. 6 is an interface function between the external bus and the internal bus of the chip constituting the game control microcomputer 100, an address bus, a data bus, and each control signal. A bus interface having a direction control function and the like. For example, the external bus interface 501 is connected to an external memory, an external input / output device or the like externally attached to the game control microcomputer 100, and address signals, data signals, various control signals, etc. with these external devices As long as it transmits and receives. In this embodiment, the external bus interface 501 includes an internal resource access control circuit 501A.

内部リソースアクセス制御回路501Aは、外部バスインタフェース501を介した外部装置から遊技制御用マイクロコンピュータ100の内部データに対するアクセスを制御して、例えばROM506に記憶されたゲーム制御用プログラム(遊技制御処理プログラム)や固定データといった、内部データの不適切な外部読出を制限するための回路である。ここで、外部バスインタフェース501には、例えばインサーキットエミュレータ(ICE;InCircuit Emulator)といった回路解析装置が、外部装置として接続されることがある。   The internal resource access control circuit 501A controls access to the internal data of the game control microcomputer 100 from an external device via the external bus interface 501, and for example, a game control program (game control processing program) stored in the ROM 506 And a circuit for limiting inappropriate external reading of internal data such as fixed data. Here, a circuit analysis device such as an in-circuit emulator (ICE; InCircuit Emulator) may be connected to the external bus interface 501 as an external device.

一例として、ROM506のプログラム管理エリアに記憶されたヘッダKHDRの内容に応じて、ROM506における記憶データの読み出しを禁止するか許可するかを切り替えられるようにする。例えば、ヘッダKHDRがバス出力マスク無効データとなっている場合には、外部装置によるROM506の読み出しを可能にして、内部データの外部読出を許可する。これに対して、ヘッダKHDRがバス出力マスク有効データとなっている場合には、例えば外部バスインタフェース501におけるアドレスバス出力、データバス出力及び制御信号出力にマスクをかけることなどにより、外部装置からROM506の読み出しを不能にして、内部データの外部読出を禁止する。この場合、外部バスインタフェース501に接続された外部装置から内部データの読み出しが要求されたときには、予め定められた固定値を出力することで、外部装置からは内部データを読み出すことができないようにする。また、ヘッダKHDRがROM読出禁止データとなっている場合には、ROM506自体を読出不能として、ROM506における記憶データの読み出しを防止してもよい。そして、例えば製造段階のROMでは、ヘッダKHDRをROM読出禁止データとすることで、ROM自体を読出不能としておき、開発用ROMとするのであればバス出力マスク無効データをヘッダKHDRに書き込むことで、外部装置による内部データの検証を可能にする。これに対して、量産用ROMとするのであればバス出力マスク有効データをヘッダKHDRに書き込むことで、CPU505などによる遊技制御用マイクロコンピュータ100の内部におけるROM506の読み出しは可能とする一方で、外部装置によるROM506の読み出しはできないようにすればよい。   As an example, according to the contents of the header KHDR stored in the program management area of the ROM 506, it is possible to switch between prohibiting or permitting reading of stored data in the ROM 506. For example, when the header KHDR is bus output mask invalid data, the ROM 506 can be read by an external device, and external reading of internal data is permitted. On the other hand, if the header KHDR is the bus output mask valid data, the ROM 506 can be read from the external device by masking the address bus output, data bus output and control signal output in the external bus interface 501, for example. Is disabled, and external reading of internal data is prohibited. In this case, when reading of internal data is requested from an external device connected to the external bus interface 501, a predetermined fixed value is output so that internal data cannot be read from the external device. . Further, when the header KHDR is ROM read prohibition data, the ROM 506 itself may not be read, and reading of stored data in the ROM 506 may be prevented. For example, in a ROM at the manufacturing stage, by making the header KHDR ROM read prohibition data, the ROM itself is made unreadable, and if it is a development ROM, bus output mask invalid data is written in the header KHDR, Allows verification of internal data by an external device. On the other hand, if the ROM for mass production is used, the bus output mask valid data is written in the header KHDR, so that the ROM 506 can be read by the CPU 505 and the like inside the game control microcomputer 100, while the external device It is only necessary to prevent the ROM 506 from being read.

他の一例として、内部リソースアクセス制御回路501Aは、ROM506における記憶データの全部又は一部といった、遊技制御用マイクロコンピュータ100の内部データの読み出しが、外部バスインタフェース501に接続された外部装置から要求されたことを検出する。この読出要求を検出したときに、内部リソースアクセス制御回路501Aは、遊技制御用マイクロコンピュータ100の内部データの読み出しを許可するか否かの判定を行う。例えば、ROM506における記憶データの全部又は一部に暗号化処理が施されているものとする。この場合、内部リソースアクセス制御回路501Aは、外部装置からの読出要求がROM506に記憶された暗号化処理プログラムや鍵データ等に対する読出要求であれば、この読出要求を拒否して、遊技制御用マイクロコンピュータ100の内部データの読み出しを禁止する。外部バスインタフェース501では、ROM506の記憶データが出力される出力ポートと、内部バスとの間にスイッチ素子を設け、内部リソースアクセス制御回路501Aが内部データの読み出しを禁止した場合には、このスイッチ素子をオフ状態とするように制御すればよい。このように、内部リソースアクセス制御回路501Aは、外部装置からの読出要求が所定の内部データ(例えばROM506の所定領域)の読み出しを要求するものであるか否かに応じて、内部データの読み出しを禁止するか許可するかを決定するようにしてもよい。   As another example, the internal resource access control circuit 501A is requested by an external device connected to the external bus interface 501 to read out internal data of the game control microcomputer 100 such as all or part of data stored in the ROM 506. Detect that. When this read request is detected, the internal resource access control circuit 501A determines whether or not reading of the internal data of the game control microcomputer 100 is permitted. For example, it is assumed that all or part of the stored data in the ROM 506 has been encrypted. In this case, if the read request from the external device is a read request for the encryption processing program or key data stored in the ROM 506, the internal resource access control circuit 501A rejects the read request, and the game control micro Reading of the internal data of the computer 100 is prohibited. In the external bus interface 501, a switch element is provided between the output port from which data stored in the ROM 506 is output and the internal bus. When the internal resource access control circuit 501 A prohibits reading of the internal data, the switch element May be controlled to be turned off. As described above, the internal resource access control circuit 501A reads the internal data depending on whether or not the read request from the external device requests reading of predetermined internal data (for example, a predetermined area of the ROM 506). You may make it determine whether it prohibits or permits.

あるいは、内部リソースアクセス制御回路501Aは、内部データの読出要求を検出したときに、所定の認証コードが外部装置から入力されたか否かを判定してもよい。この場合には、例えば内部リソースアクセス制御回路501Aの内部あるいはROM506の所定領域に、認証コードとなる所定のコードパターンが予め記憶されていればよい。そして、外部装置から認証コードが入力されたときには、この認証コードを内部記憶された認証コードと比較して、一致すれば読出要求を受容して、遊技制御用マイクロコンピュータ100の内部データの読み出しを許可する。これに対して、外部装置から入力された認証コードが内部記憶された認証コードと一致しない場合には、読出要求を拒否して、遊技制御用マイクロコンピュータ100の内部データの読み出しを禁止する。このように、内部リソースアクセス制御回路501Aは、外部装置から入力された認証コードが内部記憶された認証コードと一致するか否かに応じて、内部データの読み出しを禁止するか許可するかを決定するようにしてもよい。これにより、検査機関などが予め知得した正しい認証コードを用いて、遊技制御用マイクロコンピュータ100の内部データを損なうことなく読み出すことができ、内部データの正当性を適切に検査することなどが可能になる。   Alternatively, the internal resource access control circuit 501A may determine whether or not a predetermined authentication code has been input from an external device when detecting a read request for internal data. In this case, for example, a predetermined code pattern serving as an authentication code may be stored in advance in the internal resource access control circuit 501A or in a predetermined area of the ROM 506. When an authentication code is input from the external device, the authentication code is compared with the authentication code stored in the internal device. If they match, a read request is accepted and the internal data of the game control microcomputer 100 is read. To give permission. On the other hand, if the authentication code input from the external device does not match the authentication code stored internally, the read request is rejected and reading of the internal data of the game control microcomputer 100 is prohibited. As described above, the internal resource access control circuit 501A determines whether to prohibit or permit reading of the internal data depending on whether or not the authentication code input from the external device matches the authentication code stored internally. You may make it do. Thereby, it is possible to read out the internal data of the game control microcomputer 100 using a correct authentication code known in advance by an inspection organization or the like, and to properly inspect the validity of the internal data. become.

さらに他の一例として、内部リソースアクセス制御回路501Aに読出禁止フラグを設け、読出禁止フラグがオン状態であれば外部装置によるROM506の読み出しを禁止する。その一方で、読出禁止フラグがオフ状態であるときには、外部装置によるROM506の読み出しが許可される。ここで、読出禁止フラグは、初期状態ではオフ状態であるが、読出禁止フラグを一旦オン状態とした後には、読出禁止フラグをクリアしてオフ状態に復帰させることができないように構成されていればよい。すなわち、読出禁止フラグはオフ状態からオン状態に不可逆的に変更することが可能とされている。例えば、内部リソースアクセス制御回路501Aには、読出禁止フラグをクリアしてオフ状態とする機能が設けられておらず、どのような命令によっても読出禁止フラグをクリアすることができないように設定されていればよい。そして、内部リソースアクセス制御回路501Aは、外部装置からROM506における記憶データといった遊技制御用マイクロコンピュータ100の内部データの読み出しが要求されたときに、読出禁止フラグがオンであるか否かを判定する。このとき、読出禁止フラグがオンであれば、外部装置からの読出要求を拒否して、遊技制御用マイクロコンピュータ100の内部データの読み出しを禁止する。他方、読出禁止フラグがオフであれば、外部装置からの読出要求を受容して、遊技制御用マイクロコンピュータ100の内部データの読み出しを許可にする。このような構成であれば、ゲーム制御用の遊技制御処理プログラムを作成してROM506に格納する提供者においては、読出禁止フラグがオフとなっている状態でデバッグの終了したプログラムをROM506から外部装置に読み込むことができる。そして、デバッグの作業が終了した後に出荷する際には、読出禁止フラグをオン状態にセットすることにより、それ以後はROM506の外部読出を制限することができ、パチンコ遊技機1の使用者などによるROM506の読出を防止することができる。このように、内部リソースアクセス制御回路501Aは、読出禁止フラグといった内部フラグがオフであるかオンであるかに応じて、内部データの読み出しを禁止するか許可するかを決定するようにしてもよい。   As yet another example, a read prohibition flag is provided in the internal resource access control circuit 501A, and reading of the ROM 506 by an external device is prohibited if the read prohibition flag is on. On the other hand, when the reading prohibition flag is in the off state, reading of the ROM 506 by the external device is permitted. Here, the read prohibition flag is off in the initial state, but once the read prohibition flag is turned on, the read prohibition flag cannot be cleared and returned to the off state. That's fine. That is, the read prohibition flag can be irreversibly changed from the off state to the on state. For example, the internal resource access control circuit 501A does not have a function of clearing the read prohibition flag to turn it off, and is set so that the read prohibition flag cannot be cleared by any instruction. Just do it. Then, the internal resource access control circuit 501A determines whether or not the read prohibition flag is on when the external device requests to read internal data of the game control microcomputer 100 such as data stored in the ROM 506. At this time, if the reading prohibition flag is on, the reading request from the external device is rejected, and reading of the internal data of the gaming control microcomputer 100 is prohibited. On the other hand, if the read prohibition flag is OFF, a read request from an external device is accepted and reading of the internal data of the game control microcomputer 100 is permitted. With such a configuration, a provider who creates a game control processing program for game control and stores it in the ROM 506 can load a program that has been debugged from the ROM 506 with the read prohibition flag off. Can be read. Then, when shipping after the debugging work is completed, by setting the read prohibition flag to the on state, external reading of the ROM 506 can be restricted thereafter, and by the user of the pachinko gaming machine 1 or the like Reading of the ROM 506 can be prevented. As described above, the internal resource access control circuit 501A may determine whether to prohibit or permit reading of internal data depending on whether an internal flag such as a read prohibition flag is off or on. .

なお、読出禁止フラグを不可逆に設定するのではなく、オン状態からオフ状態に変更することも可能とする一方で、読出禁止フラグをオン状態からオフ状態に変更して内部データの読み出しが許可されるときには、ROM506の記憶データを消去(例えばフラッシュ消去など)することにより、ROM506の外部読出を制限するようにしてもよい。   Note that the read prohibition flag is not set irreversibly but can be changed from the on state to the off state, while the read prohibition flag is changed from the on state to the off state to permit reading of internal data. In this case, external reading of the ROM 506 may be restricted by erasing the data stored in the ROM 506 (for example, flash erasure).

遊技制御用マイクロコンピュータ100が備えるクロック回路502は、例えば制御用外部クロック端子EXCに入力される発振信号を2分周することなどにより、内部システムクロックSCLKを生成する回路である。この実施の形態では、制御用外部クロック端子EXCに制御用クロック生成回路111が生成した制御用クロックCCLKが入力される。クロック回路502により生成された内部システムクロックSCLKは、例えばCPU505といった、遊技制御用マイクロコンピュータ100において遊技の進行を制御する各種回路に供給される。また、内部システムクロックSCLKは、乱数回路509にも供給され、乱数用クロック生成回路112から供給される乱数用クロックRCLKの周波数を監視するために用いられる。さらに、内部システムクロックSCLKは、クロック回路502に接続されたシステムクロック出力端子CLKOから、遊技制御用マイクロコンピュータ100の外部へと出力されてもよい。なお、内部システムクロックSCLKは、遊技制御用マイクロコンピュータ100の外部へは出力されないことが望ましい。このように、内部システムクロックSCLKの外部出力を制限することにより、遊技制御用マイクロコンピュータ100の内部回路(CPU505など)の動作周期を外部から特定することが困難になり、乱数値となる数値データをソフトウェアにより更新する場合に、乱数値の更新周期が外部から特定されてしまうことを防止できる。   The clock circuit 502 included in the game control microcomputer 100 is a circuit that generates the internal system clock SCLK by, for example, dividing the oscillation signal input to the control external clock terminal EXC by two. In this embodiment, the control clock CCLK generated by the control clock generation circuit 111 is input to the control external clock terminal EXC. The internal system clock SCLK generated by the clock circuit 502 is supplied to various circuits such as the CPU 505 that control the progress of the game in the game control microcomputer 100. The internal system clock SCLK is also supplied to the random number circuit 509 and used to monitor the frequency of the random number clock RCLK supplied from the random number clock generation circuit 112. Furthermore, the internal system clock SCLK may be output from the system clock output terminal CLKO connected to the clock circuit 502 to the outside of the game control microcomputer 100. It is desirable that the internal system clock SCLK is not output to the outside of the game control microcomputer 100. As described above, by limiting the external output of the internal system clock SCLK, it becomes difficult to specify the operation cycle of the internal circuit (such as the CPU 505) of the game control microcomputer 100 from the outside, and numerical data that becomes a random value Can be prevented from being specified from the outside when the software is updated by software.

遊技制御用マイクロコンピュータ100が備える固有情報記憶回路503は、例えば遊技制御用マイクロコンピュータ100の内部情報となる複数種類の固有情報を記憶する回路である。一例として、固有情報記憶回路503は、ROMコード、チップ個別ナンバー、IDナンバーといった3種類の固有情報を記憶する。ROM506コードは、ROM506の所定領域における記憶データから生成される4バイトの数値であり、生成方法の異なる4つの数値が準備されればよい。チップ個別ナンバーは、遊技制御用マイクロコンピュータ100の製造時に付与される4バイトの番号であり、遊技制御用マイクロコンピュータ100を構成するチップ毎に異なる数値を示している。IDナンバーは、遊技制御用マイクロコンピュータ100の製造時に付与される8バイトの番号であり、遊技制御用マイクロコンピュータ100を構成するチップ毎に異なる数値を示している。ここで、チップ個別ナンバーはユーザプログラムから読み取ることができる一方、IDナンバーはユーザプログラムから読み取ることができないように設定されていればよい。なお、固有情報記憶回路503は、例えばROM506の所定領域を用いることなどにより、ROM506に含まれるようにしてもよい。あるいは、固有情報記憶回路503は、例えばCPU505の内蔵レジスタを用いることなどにより、CPU505に含まれるようにしてもよい。   The unique information storage circuit 503 included in the game control microcomputer 100 is a circuit that stores a plurality of types of unique information that is internal information of the game control microcomputer 100, for example. As an example, the unique information storage circuit 503 stores three types of unique information such as a ROM code, a chip individual number, and an ID number. The ROM 506 code is a 4-byte numerical value generated from stored data in a predetermined area of the ROM 506, and four numerical values with different generation methods may be prepared. The chip individual number is a 4-byte number assigned when the game control microcomputer 100 is manufactured, and represents a different numerical value for each chip constituting the game control microcomputer 100. The ID number is an 8-byte number assigned when the game control microcomputer 100 is manufactured, and indicates a different numerical value for each chip constituting the game control microcomputer 100. Here, the chip individual number may be read from the user program, while the ID number may be set so as not to be read from the user program. The unique information storage circuit 503 may be included in the ROM 506 by using a predetermined area of the ROM 506, for example. Alternatively, the unique information storage circuit 503 may be included in the CPU 505 by using a built-in register of the CPU 505, for example.

遊技制御用マイクロコンピュータ100が備えるリセット/割込みコントローラ504は、遊技制御用マイクロコンピュータ100の内部や外部にて発生する各種リセット、割込み要求を制御するためのものである。リセット/割込みコントローラ504が制御するリセットには、システムリセットとユーザリセットが含まれている。システムリセットは、外部システムリセット端子XSRSTに一定の期間にわたりローレベル信号が入力されたときに発生するリセットである。ユーザリセットは、ウォッチドッグタイマ(WDT)のタイムアウト信号が発生したことや、指定エリア外走行禁止(IAT)が発生したことなど、所定の要因により発生するリセットである。   The reset / interrupt controller 504 provided in the game control microcomputer 100 is for controlling various reset and interrupt requests generated inside or outside the game control microcomputer 100. Resets controlled by the reset / interrupt controller 504 include system resets and user resets. The system reset is a reset that occurs when a low level signal is input to the external system reset terminal XSRST for a certain period. The user reset is a reset that occurs due to a predetermined factor, such as a watchdog timer (WDT) time-out signal or a non-designated area travel prohibition (IAT).

リセット/割込みコントローラ504が制御する割込みには、ノンマスカブル割込みNMIとマスカブル割込みINTが含まれている。ノンマスカブル割込みNMIは、CPU505の割込み禁止状態でも無条件に受け付けられる割込みであり、外部ノンマスカブル割込み端子XNMI(入力ポートP4と兼用)に一定の期間にわたりローレベル信号が入力されたときに発生する割込みである。マスカブル割込みINTは、CPU505の設定命令により、割込み要求の受け付けを許可/禁止できる割込みであり、優先順位設定による多重割込みの実行が可能である。マスカブル割込みINTの要因としては、外部マスカブル割込み端子XINT(入力ポートP3と兼用)に一定の期間にわたりローレベル信号が入力が入力されたこと、CTC508に含まれるタイマ回路にてタイムアウトが発生したこと、シリアル通信回路511にてデータ受信又はデータ送信による割込み要因が発生したこと、乱数回路509にて乱数値となる数値データの取込による割込み要因が発生したことなど、複数種類の割込み要因が予め定められていればよい。   Interrupts controlled by the reset / interrupt controller 504 include a non-maskable interrupt NMI and a maskable interrupt INT. The non-maskable interrupt NMI is an interrupt that is unconditionally accepted even when the CPU 505 is in an interrupt-disabled state, and is an interrupt that is generated when a low-level signal is input to the external non-maskable interrupt terminal XNMI (also used as the input port P4) for a certain period. is there. The maskable interrupt INT is an interrupt that can permit / prohibit acceptance of an interrupt request by a setting instruction of the CPU 505, and multiple interrupts can be executed by setting priority. The cause of the maskable interrupt INT is that a low level signal has been input to the external maskable interrupt terminal XINT (also used as the input port P3) for a certain period of time, a time-out has occurred in the timer circuit included in the CTC 508, A plurality of types of interrupt factors are determined in advance, such as the occurrence of an interrupt factor due to data reception or data transmission in the serial communication circuit 511 and the occurrence of an interrupt factor due to fetching of numerical data as a random value in the random number circuit 509. It only has to be done.

リセット/割込みコントローラ504は、図8(B)に示すような遊技制御用マイクロコンピュータ100が備える内蔵レジスタのうち、割込みマスクレジスタIMR(アドレス2028H)、割込み待ちモニタレジスタIRR(アドレス2029H)、割込み中モニタレジスタISR(アドレス202AH)、内部情報レジスタCIF(アドレス208CH)などを用いて、割込みの制御やリセットの管理を行う。割込みマスクレジスタIMRは、互いに異なる複数の要因によるマスカブル割込みINTのうち、使用するものと使用しないものとを設定するレジスタである。割込み待ちモニタレジスタIRRは、割込み初期設定KIISにより設定されたマスカブル割込み要因のそれぞれについて、マスカブル割込み要求信号の発生状態を確認するレジスタである。割込み中モニタレジスタISRは、割込み初期設定KIISにより設定されたマスカブル割込み要因のそれぞれについて、マスカブル割込み要求信号の処理状態を確認するレジスタである。内部情報レジスタCIFは、直前に発生したリセット要因を管理したり、乱数用クロックRCLKの周波数異常を記録したりするためのレジスタである。   The reset / interrupt controller 504 includes an interrupt mask register IMR (address 2028H), an interrupt wait monitor register IRR (address 2029H), and interrupts among the built-in registers included in the game control microcomputer 100 as shown in FIG. The monitor register ISR (address 202AH), the internal information register CIF (address 208CH), etc. are used to control interrupts and manage resets. The interrupt mask register IMR is a register that sets what is used and what is not used among maskable interrupts INT caused by a plurality of different factors. The interrupt wait monitor register IRR is a register for confirming the generation state of a maskable interrupt request signal for each maskable interrupt factor set by the interrupt initial setting KIIS. The in-interrupt monitor register ISR is a register for confirming the processing state of the maskable interrupt request signal for each maskable interrupt factor set by the interrupt initial setting KIIS. The internal information register CIF is a register for managing a reset factor generated immediately before and recording a frequency abnormality of the random number clock RCLK.

図12(A)は、内部情報レジスタCIFの構成例を示している。図12(B)は、内部情報レジスタCIFに格納される内部情報データの各ビットにおける設定内容の一例を示している。内部情報レジスタCIFのビット番号[4]に格納される内部情報データCIF4は、乱数用クロックRCLKにおける周波数異常の有無を示す乱数用クロック異常指示である。図12(B)に示す例では、乱数用クロックRCLKの周波数異常が検知されないときに、内部情報データCIF4のビット値が“0”となる一方、周波数異常が検知されたときには、そのビット値が“1”となる。内部情報レジスタCIFのビット番号[2]に格納される内部情報データCIF2は、直前に発生したリセット要因がシステムリセットであるか否かを示すシステムリセット指示である。図12(B)に示す例では、直前のリセット要因がシステムリセットではないときに(システムリセット未発生)、内部情報データCIF2のビット値が“0”となる一方、システムリセットであるときには(システムリセット発生)、そのビット値が“1”となる。内部情報データCIF2を用いた動作の第1例として、電源投入時に遊技制御用マイクロコンピュータ100のCPU505などが内部情報データCIF2のビット値をチェックして、そのビット値が“1”(セット)でなければ、通常の電源投入ではないと判断する。このときには、例えば演出制御基板12に向けて所定の演出制御コマンドを伝送させることなどにより、パチンコ遊技機1における電源投入直後に大当り遊技状態とすることを狙った不正信号の入力行為が行われた可能性がある旨を、演出装置などにより報知させてもよい。また、内部情報データCIF2を用いた動作の第2例として、パチンコ遊技機1が電源投入時にのみ確変状態を報知し、通常時には確変状態を報知しない場合に、電源投入時に遊技制御用マイクロコンピュータ100のCPU505などが内部情報データCIF2のビット値をチェックして、そのビット値が“1”(セット)でなければ、遊技状態の報知を行わないようにしてもよい。   FIG. 12A shows a configuration example of the internal information register CIF. FIG. 12B shows an example of setting contents in each bit of the internal information data stored in the internal information register CIF. The internal information data CIF4 stored in the bit number [4] of the internal information register CIF is a random number clock abnormality instruction indicating the presence or absence of a frequency abnormality in the random number clock RCLK. In the example shown in FIG. 12B, when the frequency abnormality of the random number clock RCLK is not detected, the bit value of the internal information data CIF4 becomes “0”, whereas when the frequency abnormality is detected, the bit value is “1”. The internal information data CIF2 stored in the bit number [2] of the internal information register CIF is a system reset instruction indicating whether or not the reset factor generated immediately before is a system reset. In the example shown in FIG. 12B, when the immediately preceding reset factor is not a system reset (system reset has not occurred), the bit value of the internal information data CIF2 is “0”, whereas when the system reset is a system reset (system reset) When the reset occurs), the bit value becomes “1”. As a first example of the operation using the internal information data CIF2, the CPU 505 of the game control microcomputer 100 checks the bit value of the internal information data CIF2 when the power is turned on, and the bit value is “1” (set). If not, it is determined that the power is not turned on normally. At this time, for example, by transmitting a predetermined effect control command toward the effect control board 12, an illegal signal input action is performed aiming at a big hit gaming state immediately after the power is turned on in the pachinko gaming machine 1. You may notify that there exists possibility with a production | presentation apparatus etc. Further, as a second example of the operation using the internal information data CIF2, when the pachinko gaming machine 1 notifies the probability variation state only when the power is turned on and does not inform the probability variation state normally, the game control microcomputer 100 when the power is turned on. The CPU 505 or the like may check the bit value of the internal information data CIF2, and if the bit value is not “1” (set), the gaming state may not be notified.

内部情報レジスタCIFのビット番号[1]に格納される内部情報データCIF1は、直前に発生したリセット要因がウォッチドッグタイマ(WDT)のタイムアウトによるユーザリセットであるか否かを示すWDTタイムアウト指示である。図12(B)に示す例では、直前のリセット要因がウォッチドッグタイマのタイムアウトによるユーザリセットではないときに(タイムアウト未発生)、内部情報データCIF1のビット値が“0”となる一方、ウォッチドッグタイマのタイムアウトによるユーザリセットであるときに(タイムアウト発生)、そのビット値が“1”となる。内部情報レジスタCIFのビット番号[0]に格納される内部情報データCIF0は、直前に発生したリセット要因が指定エリア外走行禁止(IAT)によるユーザリセットであるか否かを示すIAT発生指示である。図12(B)に示す例では、直前のリセット要因が指定エリア外走行の発生によるユーザリセットではないときに(IAT発生なし)、内部情報データCIF0のビット値が“0”となる一方、指定エリア外走行の発生によるユーザリセットであるときに(IAT発生あり)、そのビット値が“1”となる。   The internal information data CIF1 stored in the bit number [1] of the internal information register CIF is a WDT timeout instruction indicating whether or not the reset factor generated immediately before is a user reset due to a watchdog timer (WDT) timeout. . In the example shown in FIG. 12B, when the previous reset factor is not a user reset due to a watchdog timer timeout (timeout has not occurred), the bit value of the internal information data CIF1 becomes “0”, while the watchdog When a user reset is caused by a timer timeout (timeout occurs), the bit value becomes “1”. The internal information data CIF0 stored in the bit number [0] of the internal information register CIF is an IAT generation instruction indicating whether or not the reset factor generated immediately before is a user reset due to prohibition of travel outside the designated area (IAT). . In the example shown in FIG. 12B, when the reset factor immediately before is not a user reset due to the occurrence of travel outside the designated area (no IAT occurrence), the bit value of the internal information data CIF0 is “0”, while When the user reset is caused by the occurrence of out-of-area travel (the occurrence of IAT), the bit value becomes “1”.

遊技制御用マイクロコンピュータ100が備えるCPU505は、ROM506から読み出した制御コードに基づいてユーザプログラム(ゲーム制御用の遊技制御処理プログラム)を実行することにより、パチンコ遊技機1における遊技制御を実行する制御用CPUである。こうした遊技制御が実行されるときには、CPU505がROM506から固定データを読み出す固定データ読出動作や、CPU505がRAM507に各種の変動データを書き込んで一時記憶させる変動データ書込動作、CPU505がRAM507に一時記憶されている各種の変動データを読み出す変動データ読出動作、CPU505が外部バスインタフェース501やPIP510、シリアル通信回路511などを介して遊技制御用マイクロコンピュータ100の外部から各種信号の入力を受け付ける受信動作、CPU505が外部バスインタフェース501やシリアル通信回路511などを介して遊技制御用マイクロコンピュータ100の外部へと各種信号を出力する送信動作等も行われる。   A CPU 505 provided in the game control microcomputer 100 executes a user program (game control processing program for game control) based on a control code read from the ROM 506, thereby executing a game control in the pachinko gaming machine 1. CPU. When such game control is executed, the CPU 505 reads the fixed data from the ROM 506, the CPU 505 writes the various data to the RAM 507 and temporarily stores the data, and the CPU 505 temporarily stores the data in the RAM 507. The CPU 505 receives the various data from the outside of the game control microcomputer 100 via the external bus interface 501, the PIP 510, the serial communication circuit 511, and the like. A transmission operation for outputting various signals to the outside of the game control microcomputer 100 via the external bus interface 501 and the serial communication circuit 511 is also performed.

このように、遊技制御用マイクロコンピュータ100では、CPU505がROM506に格納されているプログラムに従って制御を実行するので、以下、遊技制御用マイクロコンピュータ100(又はCPU505)が実行する(又は処理を行う)ということは、具体的には、CPU505がプログラムに従って制御を実行することである。このことは、主基板11以外の他の基板に搭載されているマイクロコンピュータについても同様である。   As described above, in the game control microcomputer 100, the CPU 505 executes control according to the program stored in the ROM 506. Therefore, the game control microcomputer 100 (or CPU 505) is hereinafter referred to as executing (or performing processing). Specifically, the CPU 505 executes control according to a program. The same applies to microcomputers mounted on substrates other than the main substrate 11.

遊技制御用マイクロコンピュータ100が備えるROM506には、ユーザプログラム(ゲーム制御用の遊技制御処理プログラム)を示す制御コードや固定データ等が記憶されている。また、ROM506には、セキュリティチェックプログラム506Aが記憶されている。CPU505は、パチンコ遊技機1の電源投入やシステムリセットの発生に応じて遊技制御用マイクロコンピュータ100がセキュリティモードに移行したときに、ROM506に記憶されたセキュリティチェックプログラム506Aを読み出し、ROM506の記憶内容が変更されたか否かを検査するセキュリティチェック処理を実行する。なお、セキュリティチェックプログラム506Aは、ROM506とは異なる内蔵メモリに記憶されてもよい。また、セキュリティチェックプログラム506Aは、例えば外部バスインタフェース501を介して遊技制御用マイクロコンピュータ100に外付けされた外部メモリの記憶内容を検査するセキュリティチェック処理に対応したものであってもよい。   The ROM 506 provided in the game control microcomputer 100 stores a control code indicating a user program (game control processing program for game control), fixed data, and the like. The ROM 506 stores a security check program 506A. The CPU 505 reads the security check program 506A stored in the ROM 506 when the game control microcomputer 100 shifts to the security mode in response to the power-on of the pachinko gaming machine 1 or the occurrence of a system reset. A security check process is executed to check whether or not the change has been made. Note that the security check program 506A may be stored in a built-in memory different from the ROM 506. Further, the security check program 506A may correspond to a security check process for inspecting the storage content of an external memory externally attached to the game control microcomputer 100 via the external bus interface 501, for example.

遊技制御用マイクロコンピュータ100が備えるRAM507は、ゲーム制御用のワークエリアを提供する。ここで、RAM507の少なくとも一部は、電源基板10において作成されるバックアップ電源によってバックアップされているバックアップRAMであればよい。すなわち、パチンコ遊技機1への電力供給が停止しても、所定期間はRAM507の少なくとも一部の内容が保存される。   A RAM 507 provided in the game control microcomputer 100 provides a work area for game control. Here, at least a part of the RAM 507 may be a backup RAM that is backed up by a backup power source created in the power supply substrate 10. That is, even if the power supply to the pachinko gaming machine 1 is stopped, at least a part of the contents of the RAM 507 is stored for a predetermined period.

遊技制御用マイクロコンピュータ100が備えるCTC508は、例えば8ビットのプログラマブルタイマを3チャネル(PTC0−PTC2)内蔵して構成され、リアルタイム割込みの発生や時間計測を可能とするタイマ回路を含んでいる。各プログラマブルタイマPTC0−PTC2は、内部システムクロックSCLKに基づいて生成されたカウントクロックの信号変化(例えばハイレベルからローレベルへと変化する立ち下がりタイミング)などに応じて、タイマ値が更新されるものであればよい。また、CTC508は、例えば8ビットのプログラマブルカウンタを4チャネル(PCC0−PCC3)内蔵してもよい。各プログラマブルカウンタPCC0−PCC3は、内部システムクロックSCLKの信号変化、あるいは、プログラマブルカウンタPCC0−PCC3のいずれかにおけるタイムアウトの発生などに応じて、カウント値が更新されるものであればよい。CTC508は、セキュリティ時間を延長する際の延長時間(可変設定時間)をシステムリセット毎にランダムに決定するために用いられるフリーランカウンタなどを、含んでもよい。あるいは、こうしたフリーランカウンタは、例えばRAM507のバックアップ領域といった、CTC508とは異なる遊技制御用マイクロコンピュータ100の内部回路に含まれてもよい。   The CTC 508 provided in the game control microcomputer 100 is configured, for example, by incorporating three channels (PTC0-PTC2) of 8-bit programmable timers, and includes a timer circuit that enables real-time interrupt generation and time measurement. Each programmable timer PTC0-PTC2 has a timer value that is updated in response to a change in the count clock signal generated based on the internal system clock SCLK (for example, a falling timing that changes from a high level to a low level). If it is. The CTC 508 may incorporate, for example, an 8-bit programmable counter with 4 channels (PCC0 to PCC3). Each of the programmable counters PCC0 to PCC3 only needs to have its count value updated in response to a signal change of the internal system clock SCLK or occurrence of a timeout in any of the programmable counters PCC0 to PCC3. The CTC 508 may include a free-run counter used to randomly determine an extension time (variable setting time) for extending the security time for each system reset. Alternatively, such a free-run counter may be included in an internal circuit of the game control microcomputer 100 different from the CTC 508, such as a backup area of the RAM 507, for example.

遊技制御用マイクロコンピュータ100が備える乱数回路509は、例えば16ビット乱数といった、所定の更新範囲を有する乱数値となる数値データを生成する回路である。この実施の形態では、主基板11の側において、例えば図13に示すような特図表示結果決定用の乱数値MR1、大当り種別決定用の乱数値MR2、リーチ決定用の乱数値MR3、変動パターン種別決定用の乱数値MR4、変動パターン決定用の乱数値MR5のそれぞれを示す数値データが、カウント(更新)可能に制御される。なお、遊技効果を高めるために、これら以外の乱数値が用いられてもよい。こうした遊技の進行を制御するために用いられる乱数は、遊技用乱数ともいう。CPU505は、乱数回路509から抽出した数値データに基づき、例えば図34に示す遊技制御カウンタ設定部594に設けられたランダムカウンタといった、乱数回路509とは異なるランダムカウンタを用いて、ソフトウェアによって各種の数値データを加工あるいは更新することで、乱数値MR1〜MR5の全部又は一部を示す数値データをカウントするようにしてもよい。あるいは、CPU505は、乱数回路509を用いることなく、例えば遊技制御カウンタ設定部594に設けられたランダムカウンタのみを用いて、ソフトウェアによって乱数値MR1〜MR5を示す数値データの一部をカウント(更新)するようにしてもよい。一例として、ハードウェアとなる乱数回路509からCPU505により抽出された数値データを、ソフトウェアにより加工することで、特図表示結果決定用の乱数値MR1を示す数値データが更新され、それ以外の乱数値MR2〜MR5を示す数値データは、CPU505がランダムカウンタなどを用いてソフトウェアにより更新すればよい。   The random number circuit 509 provided in the game control microcomputer 100 is a circuit that generates numerical data that is a random value having a predetermined update range, such as a 16-bit random number. In this embodiment, on the main board 11 side, for example, a random number value MR1 for determining a special figure display result, a random value MR2 for determining a jackpot type, a random value MR3 for determining a reach, a variation pattern, as shown in FIG. The numerical data indicating the random number value MR4 for determining the type and the random value MR5 for determining the variation pattern are controlled so that they can be counted (updated). In addition, in order to improve a game effect, random numbers other than these may be used. Such random numbers used to control the progress of the game are also referred to as game random numbers. Based on the numerical data extracted from the random number circuit 509, the CPU 505 uses a random counter different from the random number circuit 509, such as a random counter provided in the game control counter setting unit 594 shown in FIG. Numerical data indicating all or part of the random number values MR1 to MR5 may be counted by processing or updating the data. Alternatively, the CPU 505 counts (updates) a part of numerical data indicating the random number values MR1 to MR5 by software using only the random counter provided in the game control counter setting unit 594, for example, without using the random number circuit 509. You may make it do. As an example, numerical data extracted by the CPU 505 from the random number circuit 509 serving as hardware is processed by software to update the numerical data indicating the random value MR1 for determining the special figure display result, and other random values The numerical data indicating MR2 to MR5 may be updated by software by the CPU 505 using a random counter or the like.

特図表示結果決定用の乱数値MR1は、特図ゲームにおける特別図柄などの可変表示結果を「大当り」として大当り遊技状態に制御するか否かや、可変表示結果を「小当り」として小当り遊技状態に制御するか否かを、決定するために用いられる乱数値である。例えば、特図表示結果決定用の乱数値MR1は、「0」〜「65535」の範囲の値をとる。大当り種別決定用の乱数値MR2は、可変表示結果を「大当り」とする場合に、大当り種別を複数種類のいずれかに決定するために用いられる乱数値である。例えば、大当り種別決定用の乱数値MR2は、「0」〜「99」の範囲の値をとる。   The random value MR1 for determining the special figure display result is determined whether the variable display result of the special symbol or the like in the special figure game is controlled as a big hit game state, whether the variable display result is "small hit" or not. This is a random value used to determine whether or not to control the gaming state. For example, the random number value MR1 for determining the special figure display result takes a value in the range of “0” to “65535”. The random value MR2 for determining the big hit type is a random value used for determining the big hit type as one of a plurality of types when the variable display result is “big hit”. For example, the random value MR2 for determining the big hit type takes a value in the range of “0” to “99”.

リーチ決定用の乱数値MR3は、可変表示結果を「ハズレ」とする場合に、飾り図柄をリーチ表示状態で導出表示する「リーチ」の可変表示態様とするか否かを決定するために用いられる乱数値である。例えば、リーチ決定用の乱数値MR3は、「0」〜「239」の範囲の値をとる。   The reach determination random number MR3 is used to determine whether or not to use the “reach” variable display mode in which the decorative symbols are derived and displayed in the reach display state when the variable display result is “lost”. It is a random value. For example, the reach determination random number MR3 takes a value in the range of “0” to “239”.

変動パターン種別決定用の乱数値MR4は、飾り図柄の変動パターン種別を、予め用意された複数種類のいずれかに決定するために用いられる乱数値である。例えば、変動パターン種別決定用の乱数値MR4は、「0」〜「241」の範囲の値をとる。ここで、各変動パターン種別は、例えば飾り図柄の可変表示中に実行される演出動作などに基づいて分類された1つ又は複数の変動パターンを含むように構成されたものであればよい。なお、複数の変動パターン種別のうちには、共通の変動パターンを一部に含んで構成されたものがあってもよく、一方の変動パターン種別に含まれる変動パターンの全部が、他方の変動パターン種別にも含まれるように構成されたものがあってもよい。変動パターン決定用の乱数値MR5は、飾り図柄の変動パターンを、予め用意された複数種類のいずれかに決定するために用いられる乱数値である。例えば、変動パターン決定用の乱数値MR5は、「0」〜「997」の範囲の値をとる。   The random number value MR4 for determining the variation pattern type is a random value used for determining the variation pattern type of the decorative design as one of a plurality of types prepared in advance. For example, the random value MR4 for determining the variation pattern type takes a value in the range of “0” to “241”. Here, each variation pattern type may be configured to include one or a plurality of variation patterns classified based on, for example, a rendering operation executed during variable display of decorative symbols. Note that some of the plurality of variation pattern types may be configured to include a common variation pattern, and all of the variation patterns included in one variation pattern type may be the other variation pattern. Some may be configured to be included in the type. The random number value MR5 for determining the variation pattern is a random value used for determining the variation pattern of the decorative design as one of a plurality of types prepared in advance. For example, the random number MR5 for determining the variation pattern takes a value in the range of “0” to “997”.

図14は、乱数回路509の一構成例を示すブロック図である。乱数回路509は、図14に示すように、周波数監視回路551、クロック用フリップフロップ552、乱数生成回路553、スタート値設定回路554、フリーランカウンタ554A、乱数列変更回路555、乱数列変更設定回路556、ラッチ用フリップフロップ557A、557B、乱数ラッチセレクタ558A、558B、乱数値レジスタ559A、559Bを備えて構成される。なお、乱数値レジスタ559Aと乱数値レジスタ559Bはそれぞれ、図8(B)に示すような遊技制御用マイクロコンピュータ100の内蔵レジスタに含まれる乱数値レジスタR1D(アドレス2038H−2039H)と乱数値レジスタR2D(アドレス203AH−203BH)に対応している。   FIG. 14 is a block diagram illustrating a configuration example of the random number circuit 509. As shown in FIG. 14, the random number circuit 509 includes a frequency monitoring circuit 551, a clock flip-flop 552, a random number generation circuit 553, a start value setting circuit 554, a free-run counter 554A, a random number sequence change circuit 555, and a random number sequence change setting circuit. 556, latch flip-flops 557A and 557B, random number latch selectors 558A and 558B, and random number value registers 559A and 559B. The random value register 559A and the random value register 559B are respectively a random value register R1D (address 2038H-2039H) and a random value register R2D included in the built-in registers of the game control microcomputer 100 as shown in FIG. 8B. (Addresses 203AH-203BH).

周波数監視回路551は、乱数用クロック生成回路112により生成された乱数用クロックRCLKの乱数回路509に対する入力状態を監視して、その異常発生を検知するための回路である。周波数監視回路551は、例えば乱数用外部クロック端子ERCに入力される発振信号を監視して、内部システムクロックSCLKとの比較により、セキュリティ時間設定KSESのビット番号[7−6]における設定内容(図11(B)参照)に応じた周波数異常を検知したときに、内部情報レジスタCIFのビット番号[4]を“1”にセットする。この実施の形態では、乱数用外部クロック端子ERCに乱数用クロック生成回路112が生成した乱数用クロックRCLKが入力される。   The frequency monitoring circuit 551 is a circuit for monitoring the input state of the random number clock RCLK generated by the random number clock generation circuit 112 to the random number circuit 509 and detecting the occurrence of an abnormality. The frequency monitoring circuit 551 monitors, for example, an oscillation signal input to the random number external clock terminal ERC, and compares it with the internal system clock SCLK to set contents in the bit number [7-6] of the security time setting KSES (see FIG. 11 (B)), the bit number [4] of the internal information register CIF is set to “1”. In this embodiment, the random number clock RCLK generated by the random number clock generation circuit 112 is input to the random number external clock terminal ERC.

クロック用フリップフロップ552は、例えばD型フリップフロップなどを用いて構成され、乱数用外部クロック端子ERCからの乱数用クロックRCLKがクロック端子CKに入力される。また、クロック用フリップフロップ552では、逆相出力端子(反転出力端子)QバーがD入力端子に接続されている。そして、正相出力端子(非反転出力端子)Qから乱数更新クロックRGKを出力する一方で、逆相出力端子(反転出力端子)Qバーからラッチ用クロックRC0を出力する。この場合、クロック用フリップフロップ552は、クロック端子CKに入力される乱数用クロックRCLKにおける信号状態が所定の変化をしたときに、正相出力端子(非反転出力端子)Q及び逆相出力端子(反転出力端子)Qバーからの出力信号における信号状態を変化させる。例えば、クロック用フリップフロップ552は、乱数用クロックRCLKの信号状態がローレベルからハイレベルへと変化する立ち上がりのタイミング、あるいは、乱数用クロックRCLKの信号状態がハイレベルからローレベルへと変化する立ち下がりのタイミングのうち、いずれか一方のタイミングにて、D入力端子における入力信号を取り込む。このとき、正相出力端子(非反転出力端子)Qからは、D入力端子にて取り込まれた入力信号が反転されることなく出力される一方で、逆相出力端子(反転出力端子)Qバーからは、D入力端子にて取り込まれた入力信号が反転されて出力される。こうして、クロック用フリップフロップ552の正相出力端子(非反転出力端子)Qからは乱数用クロックRCLKにおける発振周波数(例えば20MHz)の1/2となる発振周波数(例えば10MHz)を有する乱数更新クロックRGKが出力される一方、逆相出力端子(反転出力端子)Qバーからは乱数更新クロックRGKの逆相信号(反転信号)、すなわち乱数更新クロックRGKと同一周波数で乱数更新クロックRGKとは位相がπ(=180°)だけ異なるラッチ用クロックRC0が出力される。   The clock flip-flop 552 is configured using, for example, a D-type flip-flop, and the random number clock RCLK from the random number external clock terminal ERC is input to the clock terminal CK. Further, in the clock flip-flop 552, the negative phase output terminal (inverted output terminal) Q bar is connected to the D input terminal. The random number update clock RGK is output from the positive phase output terminal (non-inverted output terminal) Q, while the latch clock RC0 is output from the negative phase output terminal (inverted output terminal) Q bar. In this case, when the signal state of the random number clock RCLK input to the clock terminal CK changes a predetermined state, the clock flip-flop 552 has a positive phase output terminal (non-inverted output terminal) Q and a negative phase output terminal ( Inverted output terminal) Changes the signal state in the output signal from the Q bar. For example, the clock flip-flop 552 rises when the signal state of the random number clock RCLK changes from a low level to a high level, or rises when the signal state of the random number clock RCLK changes from a high level to a low level. The input signal at the D input terminal is captured at any one of the falling timings. At this time, from the positive phase output terminal (non-inverted output terminal) Q, the input signal captured at the D input terminal is output without being inverted, while the negative phase output terminal (inverted output terminal) Q bar is output. From the input signal captured by the D input terminal is inverted and output. Thus, the random number update clock RGK having an oscillation frequency (for example, 10 MHz) that is ½ of the oscillation frequency (for example, 20 MHz) of the random number clock RCLK from the positive phase output terminal (non-inverted output terminal) Q of the clock flip-flop 552. Is output from the negative phase output terminal (inverted output terminal) Q bar, that is, the reverse phase signal (inverted signal) of the random number update clock RGK, that is, the same frequency as the random number update clock RGK and the phase of the random number update clock RGK is π A different latch clock RC0 is output by (= 180 °).

クロック用フリップフロップ552から出力された乱数更新クロックRGKは、乱数生成回路553のクロック端子に入力されて、乱数生成回路553におけるカウント値の歩進に用いられる。また、クロック用フリップフロップ552から出力されたラッチ用クロックRC0は、分岐点BR1にてラッチ用クロックRC1とラッチ用クロックRC2とに分岐される。したがって、ラッチ用クロックRC1とラッチ用クロックRC2とは、互いに同一の発振周波数を有し、互いに共通の周期で信号状態が変化することになる。ここで、ラッチ用クロックRC1やラッチ用クロックRC2における信号状態の変化としては、例えばローレベルからハイレベルへと変化する立ち上がりや、ハイレベルからローレベルへと変化する立ち下がりなどがある。ラッチ用クロックRC1は、ラッチ用フリップフロップ557Aのクロック端子CKに入力されて、始動入賞時ラッチ信号SL1の生成に用いられる乱数取得用クロックとなる。ラッチ用クロックRC2は、ラッチ用フリップフロップ557Bのクロック端子CKに入力されて、始動入賞時ラッチ信号SL2の生成に用いられる乱数取得用クロックとなる。   The random number update clock RGK output from the clock flip-flop 552 is input to the clock terminal of the random number generation circuit 553 and used for incrementing the count value in the random number generation circuit 553. The latch clock RC0 output from the clock flip-flop 552 is branched into the latch clock RC1 and the latch clock RC2 at the branch point BR1. Therefore, the latch clock RC1 and the latch clock RC2 have the same oscillation frequency, and the signal state changes with a common cycle. Here, examples of changes in the signal state in the latch clock RC1 and the latch clock RC2 include a rising edge that changes from a low level to a high level and a falling edge that changes from a high level to a low level. The latch clock RC1 is input to the clock terminal CK of the latch flip-flop 557A, and becomes a random number acquisition clock used to generate the start winning latch signal SL1. The latch clock RC2 is input to the clock terminal CK of the latch flip-flop 557B and becomes a random number acquisition clock used to generate the start winning latch signal SL2.

ここで、乱数用クロックRCLKの発振周波数と、制御用クロック生成回路111によって生成される制御用クロックCCLKの発振周波数とは、互いに異なる周波数となっており、また、いずれか一方の発振周波数が他方の発振周波数の整数倍になることがない。一例として、制御用クロックCCLKの発振周波数が11.0MHzである一方で、乱数用クロックRCLKの発振周波数は9.7MHzであればよい。そのため、乱数更新クロックRGKやラッチ用クロックRC1、RC2はいずれも、CPU505に供給される制御用クロックCCLKとは異なる周期で信号状態が変化する発振信号となる。すなわち、クロック用フリップフロップ552は、乱数用クロック生成回路112によって生成された乱数用クロックRCLKに基づき、カウント値を更新するための乱数更新クロックRGKや、複数の乱数取得用クロックとなるラッチ用クロックRC1、RC2として、制御用クロックCCLKや内部システムクロックSCLK(制御用クロックCCLKを2分周したもの)とは異なる周期で信号状態が変化する発振信号を生成する。   Here, the oscillation frequency of the random number clock RCLK and the oscillation frequency of the control clock CCLK generated by the control clock generation circuit 111 are different from each other, and one of the oscillation frequencies is the other. It is never an integral multiple of the oscillation frequency. As an example, while the oscillation frequency of the control clock CCLK is 11.0 MHz, the oscillation frequency of the random number clock RCLK may be 9.7 MHz. Therefore, both the random number update clock RGK and the latch clocks RC1 and RC2 are oscillation signals whose signal states change at a different period from the control clock CCLK supplied to the CPU 505. That is, the clock flip-flop 552 is based on the random number clock RCLK generated by the random number clock generation circuit 112, and the random number update clock RGK for updating the count value, and the latch clock that serves as a plurality of random number acquisition clocks. As RC1 and RC2, oscillation signals whose signal states change with a period different from the control clock CCLK and the internal system clock SCLK (the control clock CCLK divided by two) are generated.

乱数生成回路553は、例えば16ビットのカウンタなどから構成され、クロック用フリップフロップ552から出力される乱数更新クロックRGKなどの入力に基づき、数値データを更新可能な所定の範囲において所定の初期値から所定の最終値まで循環的に更新する回路である。例えば乱数生成回路553は、所定のクロック端子への入力信号である乱数更新クロックRGKにおける立ち下がりエッジに応答して、「0」から「65535」までの範囲内で設定された初期値から「65535」まで1ずつ加算するように数値データをカウントアップして行く。そして、「65535」までカウントアップした後には、「0」から初期値よりも1小さい最終値となる数値まで1ずつ加算するようにカウントアップすることで、数値データを循環的に更新する。   The random number generation circuit 553 is composed of, for example, a 16-bit counter and the like, and based on an input such as a random number update clock RGK output from the clock flip-flop 552, a predetermined initial value within a predetermined range in which numerical data can be updated. It is a circuit that cyclically updates to a predetermined final value. For example, the random number generation circuit 553 responds to the falling edge of the random number update clock RGK, which is an input signal to a predetermined clock terminal, from the initial value set within the range from “0” to “65535” to “65535”. The numerical data is counted up so that “1” is added to “1”. Then, after counting up to “65535”, the numerical data is updated cyclically by counting up from “0” to a numerical value that becomes a final value that is 1 smaller than the initial value.

スタート値設定回路554は、第2乱数初期設定KRS2のビット番号[1−0]におけるビット値(図10(B)参照)に応じて、乱数生成回路553により生成されるカウント値におけるスタート値を設定する。例えば、スタート値設定回路554は、第2乱数初期設定KRS2のビット番号[1−0]が“00”であればスタート値をデフォルト値である「0000H」に設定し、“10”であればIDナンバーに基づく値に設定し、“01”であればシステムリセット毎に変更されるフリーランカウンタ554Aにおけるカウント値に基づく値に設定し、“11”であればIDナンバーとフリーランカウンタ554Aにおけるカウント値とに基づく値に設定する。図14に示す構成例では、乱数回路509にフリーランカウンタ554Aが内蔵されている。そして、スタート値をシステムリセット毎に変更する場合には、初期設定時にフリーランカウンタ554Aのカウント値をそのまま用いること、あるいは、そのカウント値を所定の演算関数(例えばハッシュ関数)に代入して得られた値を用いることなどにより、スタート値がランダムに決定されればよい。フリーランカウンタ554Aは、例えば遊技制御用マイクロコンピュータ100のRAM507におけるバックアップ領域といった、主基板11におけるバックアップ箇所と共通のバックアップ電源を用いてバックアップされるものであればよい。あるいは、フリーランカウンタ554Aは、RAM507におけるバックアップ領域などに用いられるバックアップ電源とは別個に設けられた電源によりバックアップされてもよい。こうして、フリーランカウンタ554Aがバックアップ電源によってバックアップされることで、電力供給が停止した場合でも、所定期間はフリーランカウンタ554Aにおけるカウント値が保存されることになる。   The start value setting circuit 554 sets the start value in the count value generated by the random number generation circuit 553 according to the bit value (see FIG. 10B) in the bit number [1-0] of the second random number initial setting KRS2. Set. For example, the start value setting circuit 554 sets the start value to the default value “0000H” if the bit number [1-0] of the second random number initial setting KRS2 is “00”, and if it is “10”. The value is set based on the ID number. If “01”, the value is set based on the count value in the free-run counter 554A that is changed every time the system is reset. If “11”, the ID number and the free-run counter 554A are set. Set to a value based on the count value. In the configuration example illustrated in FIG. 14, the random number circuit 509 includes a free-run counter 554A. When the start value is changed at every system reset, the count value of the free-run counter 554A is used as it is at the initial setting, or the count value is substituted into a predetermined arithmetic function (for example, a hash function). The start value may be determined at random by using the obtained value. The free-run counter 554A only needs to be backed up using a backup power source common to the backup location on the main board 11, such as a backup area in the RAM 507 of the game control microcomputer 100. Alternatively, the free-run counter 554A may be backed up by a power source provided separately from a backup power source used for a backup area or the like in the RAM 507. In this way, the free-run counter 554A is backed up by the backup power source, so that the count value in the free-run counter 554A is stored for a predetermined period even when the power supply is stopped.

フリーランカウンタ554Aがバックアップ電源によってバックアップされるものに限定されず、例えばシステムリセットの発生時にフリーランカウンタ554Aのカウント値を所定の内蔵レジスタ(例えば乱数スタート値用レジスタ)に格納し、この内蔵レジスタがバックアップ電源によってバックアップされるようにしてもよい。そして、初期設定時に乱数スタート値用レジスタの格納値をそのまま用いること、あるいは、その格納値を所定の演算関数に代入して得られた値を用いることなどにより、スタート値がランダムに決定されてもよい。この場合、フリーランカウンタ554Aにおけるカウント値を読み出して乱数スタート値用レジスタに格納するタイミングは、システムリセットの発生時に限定されず、予め定められた任意のタイミングとしてもよい。フリーランカウンタ554Aは、乱数回路509に内蔵されて数値データのスタート値をランダムに決定するために用いられる専用のフリーランカウンタであってもよい。すなわち、フリーランカウンタ554Aは、セキュリティ時間を延長する際に延長時間のランダムな決定に用いられるフリーランカウンタとは別個の構成として設けられたものであってもよい。あるいは、フリーランカウンタ554Aとして、遊技制御用マイクロコンピュータ100には内蔵されるが乱数回路509の外部に設けられて、セキュリティ時間を延長する際に延長時間のランダムな決定に用いられるフリーランカウンタと共通のものを用いてもよい。この場合には、数値データのスタート値を決定する処理と、セキュリティ時間中の延長時間をランダムに決定する処理とにおいて、例えばカウント値を代入する演算関数を互いに異ならせること、あるいは、一方の決定処理ではカウント値をそのまま用いるのに対して他方の決定処理ではカウント値を所定の演算関数に代入して得られた値を用いることなどにより、スタート値の決定手法と延長時間の決定手法とを異ならせてもよい。   The free-run counter 554A is not limited to the one backed up by the backup power supply. For example, when a system reset occurs, the count value of the free-run counter 554A is stored in a predetermined built-in register (for example, a random number start value register). May be backed up by a backup power source. Then, the initial value is randomly determined by using the stored value of the random number start value register as it is or by using the value obtained by substituting the stored value into a predetermined arithmetic function. Also good. In this case, the timing at which the count value in the free-run counter 554A is read and stored in the random number start value register is not limited to when a system reset occurs, but may be any predetermined timing. The free-run counter 554A may be a dedicated free-run counter built in the random number circuit 509 and used to randomly determine the start value of numerical data. That is, the free-run counter 554A may be provided as a separate configuration from the free-run counter used for random determination of the extension time when extending the security time. Alternatively, as a free-run counter 554A, a free-run counter incorporated in the game control microcomputer 100 but provided outside the random number circuit 509 and used for random determination of the extension time when extending the security time. A common one may be used. In this case, in the process of determining the start value of the numerical data and the process of randomly determining the extension time in the security time, for example, the calculation function for substituting the count value is different from each other, or one of the determinations is made In the process, the count value is used as it is, while in the other determination process, the value obtained by substituting the count value into a predetermined arithmetic function is used. It may be different.

このように、フリーランカウンタ554Aは、乱数回路509に内蔵されるものに限定されず、例えばCTC508に含まれるものでもよい。あるいは、例えばRAM507のバックアップ領域といった、CTC508とは異なる遊技制御用マイクロコンピュータ100の内部回路に含まれてもよい。また、フリーランカウンタ554Aは、セキュリティ時間を延長する際の延長時間をシステムリセット毎にランダムに決定するために用いられるフリーランカウンタと、同一のカウンタであってもよいし、別個に設けられたカウンタであってもよい。   Thus, the free-run counter 554A is not limited to the one built in the random number circuit 509, and may be included in the CTC 508, for example. Alternatively, it may be included in an internal circuit of the game control microcomputer 100 different from the CTC 508, for example, a backup area of the RAM 507. The free-run counter 554A may be the same counter as the free-run counter used for randomly determining the extension time for extending the security time for each system reset, or provided separately. It may be a counter.

乱数列変更回路555は、乱数生成回路553により生成された数値データの順列を所定の乱数更新規則に従った順列に変更可能とする回路である。例えば、乱数列変更回路555は、乱数生成回路553から出力される数値データにおけるビットの入れ替えや転置などのビットスクランブル処理を実行する。また、乱数列変更回路555は、例えばビットスクランブル処理に用いるビットスクランブル用キーやビットスクランブルテーブルを変更することなどにより、数値データの順列を変更することができる。   The random number sequence change circuit 555 is a circuit that allows the permutation of numerical data generated by the random number generation circuit 553 to be changed to a permutation according to a predetermined random number update rule. For example, the random number sequence change circuit 555 executes bit scramble processing such as bit replacement or transposition in numerical data output from the random number generation circuit 553. Further, the random number sequence change circuit 555 can change the permutation of numerical data, for example, by changing a bit scramble key or a bit scramble table used for bit scramble processing.

乱数列変更設定回路556は、第1乱数初期設定KRS1のビット番号[1−0]におけるビット値(図10(A)参照)などに応じて、乱数列変更回路555における乱数更新規則を変更する設定を行うための回路である。例えば、乱数列変更設定回路556は、第1乱数初期設定KRS1のビット番号[1−0]が“00”であれば2周目以降も乱数更新規則を変更しない設定とする一方、“01”であれば2周目以降はソフトウェアでの変更要求に応じて乱数更新規則を変更し、“10”であれば自動で乱数更新規則を変更する。   The random number sequence change setting circuit 556 changes the random number update rule in the random number sequence change circuit 555 according to the bit value (see FIG. 10A) in the bit number [1-0] of the first random number initial setting KRS1. It is a circuit for setting. For example, if the bit number [1-0] of the first random number initial setting KRS1 is “00”, the random number sequence change setting circuit 556 sets the random number update rule not to change after the second round, while “01” If so, the random number update rule is changed in response to a change request by software after the second round, and if it is “10”, the random number update rule is automatically changed.

乱数列変更回路556は、第1乱数初期設定KRS1のビット番号[1−0]が“01”であることに対応してソフトウェアによる乱数更新規則の変更を行う場合に、図8(B)に示すような遊技制御用マイクロコンピュータ100が備える内蔵レジスタのうち、乱数列変更レジスタRDSC(アドレス2034H)を用いて、乱数更新規則の変更を制御する。図15(A)は、乱数列変更レジスタRDSCの構成例を示している。図15(B)は、乱数列変更レジスタRDSCに格納される乱数列変更要求データの各ビットにおける設定内容の一例を示している。乱数列変更レジスタRDSCのビット番号[0]に格納される乱数列変更要求データRDSC0は、乱数更新規則をソフトウェアにより変更する場合に、乱数列の変更要求の有無を示している。図15(B)に示す例では、ソフトウェアにより乱数列の変更要求がないときに、乱数列変更要求データRDSC0のビット値が“0”となる一方、乱数列の変更要求があったときには、そのビット値が“1”となる。   When the random number update circuit 556 changes the random number update rule by software in response to the bit number [1-0] of the first random number initial setting KRS1 being “01”, FIG. Of the built-in registers included in the gaming control microcomputer 100 as shown, the random number update rule RDSC (address 2034H) is used to control the change of the random number update rule. FIG. 15A shows a configuration example of the random number sequence change register RDSC. FIG. 15B shows an example of setting contents in each bit of random number sequence change request data stored in the random number sequence change register RDSC. The random number sequence change request data RDSC0 stored in the bit number [0] of the random number sequence change register RDSC indicates the presence / absence of a random number sequence change request when the random number update rule is changed by software. In the example shown in FIG. 15B, when there is no random number sequence change request by software, the bit value of the random number sequence change request data RDSC0 is “0”, but when there is a random number sequence change request, The bit value is “1”.

図16は、乱数更新規則をソフトウェアにより変更する場合の動作例を示している。この場合、乱数生成回路553から出力されるカウント値順列RCNが所定の初期値から所定の最終値まで循環的に更新されたときに、乱数列変更要求データRDSC0が“1”であることに応答して、乱数更新規則を変更する。図16に示す動作例では、始めに乱数列変更回路555から出力される乱数列RSNが、「0→1→…→65535」となっている。この後、CPU505がROM506に格納されたユーザプログラムを実行することによって、所定のタイミングで乱数列変更レジスタRDSCのビット番号[0]に“1”が書き込まれたものとする。   FIG. 16 shows an operation example when the random number update rule is changed by software. In this case, when the count value permutation RCN output from the random number generation circuit 553 is cyclically updated from a predetermined initial value to a predetermined final value, the response is that the random number sequence change request data RDSC0 is “1”. Then, change the random number update rule. In the operation example shown in FIG. 16, the random number sequence RSN output from the random number sequence change circuit 555 first is “0 → 1 →... → 65535”. Thereafter, it is assumed that “1” is written to the bit number [0] of the random number sequence change register RDSC at a predetermined timing by the CPU 505 executing the user program stored in the ROM 506.

そして、第1乱数初期設定KRS1のビット番号[1−0]が“01”であることに対応して、乱数列変更設定回路556が乱数列変更要求データRDSC0を読み出し、そのビット値が“1”であることに応答して、乱数更新規則を変更するための設定を行う。このとき、乱数列変更設定回路556は、乱数生成回路553から出力されたカウント値順列RCNが所定の最終値に達したことに応じて、例えば予め用意された複数種類の乱数更新規則のいずれかを選択することなどにより、乱数更新規則を変更する。図16に示す動作例では、乱数列変更回路555が乱数生成回路553から出力されたカウント値順列RCNにおける最終値に対応する数値データ「65535」を出力した後、乱数列変更要求データRDSC0に応じて乱数更新規則を変更する。その後、乱数列変更回路555は、変更後の乱数更新規則に従った乱数列RSNとして、「65535→65534→…→0」を出力する。乱数列変更レジスタRDSCは、乱数列変更設定回路556により乱数列変更要求データRDSC0が読み出されたときに初期化される。そのため、再び乱数列変更レジスタRDSCのビット番号[0]にビット値“1”が書き込まれるまでは、乱数列変更回路555から出力される乱数列RSNが、「65535→65534→…→0」となる。   In response to the bit number [1-0] of the first random number initial setting KRS1 being “01”, the random number sequence change setting circuit 556 reads the random number sequence change request data RDSC0 and the bit value is “1”. In response to "," a setting for changing the random number update rule is made. At this time, the random number sequence change setting circuit 556, according to the count value permutation RCN output from the random number generation circuit 553 reaching a predetermined final value, for example, any one of a plurality of types of random number update rules prepared in advance. The random number update rule is changed, for example, by selecting. In the operation example shown in FIG. 16, the random number sequence change circuit 555 outputs numerical data “65535” corresponding to the final value in the count value permutation RCN output from the random number generation circuit 553, and then responds to the random number sequence change request data RDSC0. Change the random number update rule. Thereafter, the random number sequence change circuit 555 outputs “65535 → 65534 →... → 0” as the random number sequence RSN according to the changed random number update rule. The random number sequence change register RDSC is initialized when the random number sequence change setting circuit 556 reads the random number sequence change request data RDSC0. Therefore, until the bit value “1” is written to the bit number [0] of the random number sequence change register RDSC again, the random number sequence RSN output from the random number sequence change circuit 555 is “65535 → 65534 →... → 0”. Become.

CPU505がROM506に格納されたユーザプログラムを実行することによって、乱数列変更レジスタRDSCのビット番号[0]に再びビット値“1”が書き込まれると、乱数更新規則が再度変更される。図16に示す動作例では、乱数列変更回路555が乱数列RSNにおける最終値に対応する数値データ「0」を出力したときに、乱数列変更要求データRDSC0としてビット値“1”が書き込まれたことに応じて乱数更新規則を変更する。その後、乱数列変更回路555は、変更後の乱数更新規則に従った乱数列RSNとして、「0→2→…→65534→1→…→65535」を出力する。   When the CPU 505 executes the user program stored in the ROM 506 and the bit value “1” is written again to the bit number [0] of the random number sequence change register RDSC, the random number update rule is changed again. In the operation example shown in FIG. 16, when the random number sequence change circuit 555 outputs numerical data “0” corresponding to the final value in the random number sequence RSN, the bit value “1” is written as the random number sequence change request data RDSC0. Change the random number update rule accordingly. Thereafter, the random number sequence changing circuit 555 outputs “0 → 2 →... → 65534 → 1 →... → 65535” as the random number sequence RSN according to the changed random number update rule.

図17は、乱数更新規則を自動で変更する場合の動作例を示している。この場合、乱数生成回路553から出力されるカウント値順列RCNが所定の初期値から所定の最終値まで循環的に更新されたことに応じて、乱数列変更設定回路556が自動的に乱数更新規則を変更する。図17に示す動作例では、始めに乱数列変更回路555から出力される乱数列RSNが、「0→1→…→65535」となっている。   FIG. 17 shows an operation example when the random number update rule is automatically changed. In this case, in response to the count value permutation RCN output from the random number generation circuit 553 being cyclically updated from a predetermined initial value to a predetermined final value, the random number sequence change setting circuit 556 automatically changes the random number update rule. To change. In the operation example illustrated in FIG. 17, the random number sequence RSN output from the random number sequence change circuit 555 is “0 → 1 →... → 65535”.

そして、乱数変更回路555から出力された乱数列RSNが所定の最終値に達したときに、乱数列変更設定回路556は、予め用意された複数種類の更新規則のうちから予め定められた順序に従って更新規則を選択することにより、更新規則を変更するようにしてもよい。あるいは、乱数列変更設定回路556は、複数種類の更新規則のうちから任意の更新規則を選択することにより、更新規則を変更するようにしてもよい。図17に示す動作例では、1回目の乱数更新規則の変更により、乱数列変更回路555から出力される乱数列RSNが、「65535→65534→…→0」となる。その後、2回目の乱数更新規則の変更により、乱数列変更回路555から出力される乱数列RSNは、「0→2→…→65534→1→…→65535」となる。図17に示す動作例では、3回目の乱数更新規則の変更により、乱数列変更回路555から出力される乱数列RSNは、「65534→0→…→32768」となる。4回目の乱数更新規則の変更が行われたときには、乱数列変更回路555から出力される乱数列RSNが、「16383→49151→…→49150」となる。5回目の乱数更新規則の変更が行われたときには、乱数列変更回路555から出力される乱数列RSNが、「4→3→…→465531」となる。   When the random number sequence RSN output from the random number change circuit 555 reaches a predetermined final value, the random number sequence change setting circuit 556 follows a predetermined order from among a plurality of types of update rules prepared in advance. The update rule may be changed by selecting the update rule. Alternatively, the random number sequence change setting circuit 556 may change the update rule by selecting an arbitrary update rule from among a plurality of types of update rules. In the operation example shown in FIG. 17, the random number sequence RSN output from the random number sequence change circuit 555 becomes “65535 → 65534 →... → 0” due to the first change of the random number update rule. Thereafter, due to the second change in the random number update rule, the random number sequence RSN output from the random number sequence change circuit 555 becomes “0 → 2 →... → 65534 → 1 →. In the operation example illustrated in FIG. 17, the random number sequence RSN output from the random number sequence change circuit 555 is “65534 → 0 →... → 32768” due to the third change in the random number update rule. When the fourth random number update rule change is performed, the random number sequence RSN output from the random number sequence change circuit 555 becomes “16383 → 49151 →... → 49150”. When the fifth random number update rule change is performed, the random number sequence RSN output from the random number sequence change circuit 555 becomes “4 → 3 →... → 465553”.

このように、乱数列変更回路555は、乱数生成回路553から出力されたカウント値順列RCNを、乱数列変更設定回路556の設定により予め定められた乱数更新規則に基づいて変更することで、数値データを所定手順により更新した乱数列RSNを出力することができる。   Thus, the random number sequence change circuit 555 changes the count value permutation RCN output from the random number generation circuit 553 based on a random number update rule that is predetermined by the setting of the random number sequence change setting circuit 556, so that the numerical value is changed. A random number sequence RSN in which data is updated by a predetermined procedure can be output.

ラッチ用フリップフロップ557A、557Bはそれぞれ、例えばD型フリップフロップなどを用いて構成される。ラッチ用フリップフロップ557Aでは、D入力端子にPIP510が備える入力ポートP0からの配線が接続され、クロック端子CKにラッチ用クロックRC1を伝送する配線が接続されている。この実施の形態では、入力ポートP0に第1始動口スイッチ22Aからの第1始動入賞信号SS1が入力される。ラッチ用フリップフロップ557Aは、ラッチ用クロックRC1の立ち下がりエッジなどに応答して、第1始動入賞信号SS1を取り込み、始動入賞時ラッチ信号SL1として出力する。これにより、ラッチ用フリップフロップ557Aでは、ラッチ用クロックRC1の立ち下がりエッジに同期して、第1始動入賞信号SS1が始動入賞時ラッチ信号SL1として出力される。ラッチ用フリップフロップ557Bでは、D入力端子にPIP510が備える入力ポートP1からの配線が接続され、クロック端子CKにラッチ用クロックRC2を伝送する配線が接続されている。この実施の形態では、入力ポートP1に第2始動口スイッチ22Bからの第2始動入賞信号SS2が入力される。ラッチ用フリップフロップ557Bは、ラッチ用クロックRC2の立ち下がりエッジなどに応答して、第2始動入賞信号SS2を取り込み、始動入賞時ラッチ信号SL2として出力する。これにより、ラッチ用フリップフロップ557Bでは、ラッチ用クロックRC2の立ち下がりエッジに同期して、第2始動入賞信号SS2が始動入賞時ラッチ信号SL2として出力される。   Each of the latch flip-flops 557A and 557B is configured using, for example, a D-type flip-flop. In the latch flip-flop 557A, a wiring from the input port P0 included in the PIP 510 is connected to the D input terminal, and a wiring for transmitting the latch clock RC1 is connected to the clock terminal CK. In this embodiment, the first start winning signal SS1 from the first start port switch 22A is input to the input port P0. The latch flip-flop 557A takes in the first start winning signal SS1 in response to the falling edge of the latch clock RC1, and outputs it as the start winning latch signal SL1. Accordingly, in the latch flip-flop 557A, the first start winning signal SS1 is output as the start winning latch signal SL1 in synchronization with the falling edge of the latch clock RC1. In the latch flip-flop 557B, a wiring from the input port P1 included in the PIP 510 is connected to the D input terminal, and a wiring for transmitting the latch clock RC2 is connected to the clock terminal CK. In this embodiment, the second start winning signal SS2 from the second start port switch 22B is input to the input port P1. The latch flip-flop 557B takes in the second start winning signal SS2 in response to the falling edge of the latch clock RC2, and outputs it as the start winning latch signal SL2. As a result, the latch flip-flop 557B outputs the second start winning signal SS2 as the start winning latch signal SL2 in synchronization with the falling edge of the latch clock RC2.

なお、第1始動入賞信号SS1や第2始動入賞信号SS2は、第1始動口スイッチ22Aや第2始動口スイッチ22Bから直接伝送されるものに限定されない。一例として、第1始動口スイッチ22Aからの出力信号や第2始動口スイッチ22Bからの出力信号がオン状態となっている時間を計測し、計測した時間が所定の時間(例えば3ms)になったときに、第1始動入賞信号SS1や第2始動入賞信号SS2を出力するタイマ回路を設けてもよい。   The first start winning signal SS1 and the second start winning signal SS2 are not limited to those directly transmitted from the first start port switch 22A and the second start port switch 22B. As an example, the time during which the output signal from the first start port switch 22A and the output signal from the second start port switch 22B are in the ON state is measured, and the measured time becomes a predetermined time (eg, 3 ms). Sometimes, a timer circuit for outputting the first start winning signal SS1 and the second starting winning signal SS2 may be provided.

乱数ラッチセレクタ558Aは、ラッチ用フリップフロップ557Aから伝送される始動入賞時ラッチ信号SL1と、ソフトウェアによる乱数ラッチ要求信号とを取り込み、いずれかを乱数ラッチ信号LL1として選択的に出力する回路である。乱数ラッチセレクタ558Bは、ラッチ用フリップフロップ557Bから伝送される始動入賞時ラッチ信号SL2と、ソフトウェアによる乱数ラッチ要求信号とを取り込み、いずれかを乱数ラッチ信号LL1として選択的に出力する回路である。乱数ラッチセレクタ558Aと乱数ラッチセレクタ558Bは、図8(B)に示すような遊技制御用マイクロコンピュータ100が備える内蔵レジスタのうち、乱数値取込レジスタRDLT(アドレス2032H)と、乱数ラッチ選択レジスタRDLS(アドレス2030H)とを用いて、乱数ラッチ信号LL1や乱数ラッチ信号LL2の出力を制御する。乱数値取込レジスタRDLTは、乱数列変更回路555から出力された乱数列RSNにおける数値データを、ソフトウェアにより乱数値レジスタ559Aや乱数値レジスタ559Bに取り込むために用いられるレジスタである。乱数ラッチ選択レジスタRDLSは、乱数列変更回路555から出力された乱数列RSNにおける数値データを、乱数値レジスタ559Aや乱数値レジスタ559Bに、ソフトウェアにより取り込むか、入力ポートP0、P1への信号入力により取り込むかの取込方法を示すレジスタである。   The random number latch selector 558A is a circuit that takes in the start winning latch signal SL1 transmitted from the latch flip-flop 557A and the random number latch request signal by software, and selectively outputs one as the random number latch signal LL1. The random number latch selector 558B is a circuit that takes in the start winning latch signal SL2 transmitted from the latch flip-flop 557B and the random number latch request signal by software, and selectively outputs one as the random number latch signal LL1. The random number latch selector 558A and the random number latch selector 558B are a random value fetch register RDLT (address 2032H) and a random number latch selection register RDLS among the built-in registers included in the game control microcomputer 100 as shown in FIG. (Address 2030H) is used to control the output of the random number latch signal LL1 and the random number latch signal LL2. The random value acquisition register RDLT is a register used for acquiring numerical data in the random number sequence RSN output from the random number sequence change circuit 555 into the random value register 559A or the random value register 559B by software. The random number latch selection register RDLS receives the numerical data in the random number sequence RSN output from the random number sequence change circuit 555 into the random number value register 559A or the random number value register 559B by software, or by signal input to the input ports P0 and P1. It is a register indicating a fetching method of fetching.

図18(A)は、乱数値取込レジスタRDLTの構成例を示している。図18(B)は、乱数値取込レジスタRDLTに格納される乱数値取込指定データの各ビットにおける設定内容の一例を示している。乱数値取込レジスタRDLTのビット番号[1]に格納される乱数値取込指定データRDLT1は、乱数値レジスタR2Dとなる乱数値レジスタ559Bに対する乱数値取込指定の有無を示している。図18(B)に示す例では、ソフトウェアにより乱数値レジスタR2Dに対する乱数値の取込指定がないときに、乱数値取込指定データRDLT1のビット値が“0”となる一方、乱数値の取込指定があったときには、そのビット値が“1”となる。乱数値取込レジスタRDLTのビット番号[0]に格納される乱数値取込指定データRDLT0は、乱数値レジスタR1Dとなる乱数値レジスタ559Aに対する乱数値取込指定の有無を示している。図18(B)に示す例では、ソフトウェアにより乱数値レジスタR1Dに対する乱数値の取込指定がないときに、乱数値取込指定データRDLT0のビット値が“0”となる一方、乱数値の取込指定があったときには、そのビット値が“1”となる。   FIG. 18A shows a configuration example of the random value fetch register RDLT. FIG. 18B shows an example of the setting contents in each bit of the random number acquisition specification data stored in the random value acquisition register RDLT. The random value acquisition specification data RDLT1 stored in the bit number [1] of the random value acquisition register RDLT indicates whether or not the random value acquisition specification for the random value register 559B serving as the random value register R2D is present. In the example shown in FIG. 18B, when there is no specification of random number acquisition to the random value register R2D by software, the bit value of the random value acquisition specification data RDLT1 is “0”, while the random value acquisition is not performed. The bit value is “1” when an instruction is included. The random value acquisition specification data RDLT0 stored in the bit number [0] of the random value acquisition register RDLT indicates whether or not a random value acquisition specification is given to the random value register 559A serving as the random value register R1D. In the example shown in FIG. 18B, when the software does not specify the acquisition of the random number value to the random number register R1D, the bit value of the random value acquisition specification data RDLT0 is “0”, while the random value acquisition is not performed. The bit value is “1” when an instruction is included.

図19(A)は、乱数ラッチ選択レジスタRDLSの構成例を示している。図19(B)は、乱数ラッチ選択レジスタRDLSに格納される乱数ラッチ選択データの各ビットにおける設定内容の一例を示している。乱数ラッチ選択レジスタRDLSのビット番号[1]に格納される乱数ラッチ選択データRDLS1は、乱数値レジスタR2Dとなる乱数値レジスタ559Bへの取込方法を示している。図19(B)に示す例では、ソフトウェアによる乱数値取込指定データRDLT1の書き込みに応じて乱数値となる数値データを乱数値レジスタR2Dに取り込む場合に、乱数ラッチ選択データRDLS1のビット値を“0”とする。これに対して、入力ポートP1への信号入力に応じて乱数値となる数値データを乱数値レジスタR2Dに取り込む場合には、乱数ラッチ選択データRDLS1のビット値を“1”とする。乱数ラッチ選択レジスタRDLSのビット番号[0]に格納される乱数ラッチ選択データRDLS0は、乱数値レジスタR1Dとなる乱数値レジスタ559Aへの取込方法を示している。図19(B)に示す例では、ソフトウェアによる乱数値取込指定データRDLT0の書き込みに応じて乱数値となる数値データを乱数値レジスタR1Dに取り込む場合に、乱数ラッチ選択データRDLS0のビット値を“0”とする。これに対して、入力ポートP0への信号入力に応じて乱数値となる数値データを乱数値レジスタR1Dに取り込む場合には、乱数ラッチ選択データRDLS0のビット値を“1”とする。   FIG. 19A shows a configuration example of the random number latch selection register RDLS. FIG. 19B shows an example of setting contents in each bit of random number latch selection data stored in the random number latch selection register RDLS. The random number latch selection data RDLS1 stored in the bit number [1] of the random number latch selection register RDLS indicates a method of taking in the random number value register 559B serving as the random number value register R2D. In the example shown in FIG. 19B, the bit value of the random number latch selection data RDLS1 is “ 0 ”. On the other hand, when the numerical value data to be a random number value is taken into the random value register R2D in response to the signal input to the input port P1, the bit value of the random number latch selection data RDLS1 is set to “1”. The random number latch selection data RDLS0 stored in the bit number [0] of the random number latch selection register RDLS indicates a method of taking in the random number value register 559A serving as the random number value register R1D. In the example shown in FIG. 19B, the bit value of the random number latch selection data RDLS0 is “ 0 ”. On the other hand, when the numerical value data to be a random number value is taken into the random value register R1D in response to the signal input to the input port P0, the bit value of the random number latch selection data RDLS0 is set to “1”.

乱数値レジスタ559A、559Bはそれぞれ、乱数列変更回路555から出力された乱数列RSNにおける数値データを乱数値として格納するレジスタである。図20(A)及び(B)は、乱数値レジスタR1Dとなる乱数値レジスタ559Aの構成例を示している。なお、図20(A)は、乱数値レジスタR1Dの下位バイトR1D(L)を示し、図20(B)は、乱数値レジスタR1Dの上位バイトR1D(H)を示している。図20(C)及び(D)は、乱数値レジスタR2Dとなる乱数値レジスタ559Bの構成例を示している。なお、図20(C)は、乱数値レジスタR2Dの下位バイトR2D(L)を示し、図20(D)は、乱数値レジスタR2Dの上位バイトR2D(H)を示している。乱数値レジスタ559A、559Bはいずれも16ビット(2バイト)のレジスタであり、16ビットの乱数値を格納することができる。   The random value registers 559A and 559B are registers for storing numerical data in the random number sequence RSN output from the random number sequence changing circuit 555 as random number values. FIGS. 20A and 20B show a configuration example of a random value register 559A serving as the random value register R1D. 20A shows the lower byte R1D (L) of the random value register R1D, and FIG. 20B shows the upper byte R1D (H) of the random value register R1D. 20C and 20D show a configuration example of a random value register 559B serving as the random value register R2D. 20C shows the lower byte R2D (L) of the random value register R2D, and FIG. 20D shows the upper byte R2D (H) of the random value register R2D. Each of the random value registers 559A and 559B is a 16-bit (2-byte) register and can store a 16-bit random value.

乱数値レジスタ559Aは、乱数ラッチセレクタ558Aから供給される乱数ラッチ信号LL1がオン状態となったことに応答して、乱数列変更回路555から出力された乱数列RSNにおける数値データを乱数値として取り込んで格納する。乱数値レジスタ559Aは、CPU505から供給されるレジスタリード信号RRS1がオン状態となったときに、読出可能(イネーブル)状態となり、格納されている数値データを内部バス等に出力する。これに対して、レジスタリード信号RRS1がオフ状態であるときには、常に同じ値(例えば「65535H」など)を出力して、読出不能(ディセーブル)状態となればよい。また、乱数値レジスタ559Aは、乱数ラッチ信号LL1がオン状態である場合に、レジスタリード信号RRS1を受信不可能な状態となるようにしてもよい。さらに、乱数値レジスタ559Aは、乱数ラッチ信号LL1がオン状態となるより前にレジスタリード信号RRS1がオン状態となっている場合に、乱数ラッチ信号LL1を受信不可能な状態となるようにしてもよい。   The random value register 559A takes in the numerical data in the random number sequence RSN output from the random number sequence change circuit 555 as a random value in response to the random number latch signal LL1 supplied from the random number latch selector 558A being turned on. Store with. When the register read signal RRS1 supplied from the CPU 505 is turned on, the random value register 559A is in a readable (enable) state and outputs stored numerical data to an internal bus or the like. On the other hand, when the register read signal RRS1 is in the off state, the same value (for example, “65535H” or the like) is always output, and the reading is disabled (disabled). Further, the random value register 559A may be in a state in which the register read signal RRS1 cannot be received when the random number latch signal LL1 is in the ON state. Further, the random value register 559A may be in a state in which the random number latch signal LL1 cannot be received when the register read signal RRS1 is in the on state before the random number latch signal LL1 is in the on state. Good.

乱数値レジスタ559Bは、乱数ラッチセレクタ558Bから供給される乱数ラッチ信号LL2がオン状態となったことに応答して、乱数列変更回路555から出力された乱数列RSNにおける数値データを乱数値として取り込んで格納する。乱数値レジスタ559Bは、CPU505から供給されるレジスタリード信号RRS2がオン状態となったときに、読出可能(イネーブル)状態となり、格納されている数値データを内部バス等に出力する。これに対して、レジスタリード信号RRS2がオフ状態であるときには、常に同じ値(例えば「65535H」など)を出力して、読出不能(ディセーブル)状態となればよい。また、乱数値レジスタ559Bは、乱数ラッチ信号LL2がオン状態である場合に、レジスタリード信号RRS2を受信不可能な状態となるようにしてもよい。さらに、乱数値レジスタ559Bは、乱数ラッチ信号LL2がオン状態となるより前にレジスタリード信号RRS2がオン状態となっている場合に、乱数ラッチ信号LL2を受信不可能な状態となるようにしてもよい。   The random value register 559B takes in the numerical data in the random number sequence RSN output from the random number sequence change circuit 555 as a random value in response to the random number latch signal LL2 supplied from the random number latch selector 558B being turned on. Store with. When the register read signal RRS2 supplied from the CPU 505 is turned on, the random value register 559B enters a readable (enable) state and outputs stored numerical data to an internal bus or the like. On the other hand, when the register read signal RRS2 is in the OFF state, the same value (for example, “65535H” or the like) is always output, and the reading is disabled (disabled). Further, the random value register 559B may be in a state in which the register read signal RRS2 cannot be received when the random number latch signal LL2 is in the ON state. Further, the random value register 559B may be configured to be in a state in which the random number latch signal LL2 cannot be received when the register read signal RRS2 is in the on state before the random number latch signal LL2 is in the on state. Good.

乱数値レジスタ559Aと乱数値レジスタ559Bは、図8(B)に示すような遊技制御用マイクロコンピュータ100が備える内蔵レジスタのうち、乱数ラッチフラグレジスタRDFM(アドレス2033H)と、乱数割込み制御レジスタRDIC(アドレス2031H)とを用いて、乱数ラッチ時の動作管理や割込み制御を可能にする。乱数ラッチフラグレジスタRDFMは、乱数値レジスタ559Aと乱数値レジスタ559Bのそれぞれに対応して、乱数値となる数値データがラッチされたか否かを示す乱数ラッチフラグを格納するレジスタである。例えば、乱数ラッチフラグレジスタRDFMでは、乱数値レジスタ559Aと乱数値レジスタ559Bのそれぞれに対応した乱数ラッチフラグの状態(オン又はオフ)を示すデータが格納され、乱数値レジスタ559Aや乱数値レジスタ559Bに数値データが取り込まれて格納されたときに対応する乱数ラッチフラグがオン状態となり新たな数値データの格納が制限される一方、乱数値レジスタ559Aや乱数値レジスタ559Bに格納された数値データが読み出されたときに対応する乱数ラッチフラグがオフ状態となり新たな数値データの格納が許可される。乱数割込み制御レジスタRDICは、乱数値レジスタ559Aや乱数値レジスタ559Bに乱数値となる数値データがラッチされたときに発生する割込みの許可/禁止を設定するレジスタである。   The random value register 559A and the random value register 559B are a random number latch flag register RDFM (address 2033H) and a random number interrupt control register RDIC (of the built-in registers included in the game control microcomputer 100 as shown in FIG. 8B). Address 2031H) and enable operation management and interrupt control at the time of random number latching. The random number latch flag register RDFM is a register for storing a random number latch flag indicating whether or not numerical data to be a random number value is latched corresponding to each of the random number value register 559A and the random number value register 559B. For example, in the random number latch flag register RDFM, data indicating the state (ON or OFF) of the random number latch flag corresponding to each of the random number value register 559A and the random number value register 559B is stored. When the data is fetched and stored, the corresponding random number latch flag is turned on and storage of new numerical data is restricted, while the numerical data stored in the random value register 559A or the random value register 559B is read. The corresponding random number latch flag is turned off, and storage of new numerical data is permitted. The random number interrupt control register RDIC is a register that sets permission / prohibition of an interrupt that occurs when numerical data that becomes a random value is latched in the random value register 559A or the random value register 559B.

図21(A)は、乱数ラッチフラグレジスタRDFMの構成例を示している。図21(B)は、乱数ラッチフラグレジスタRDFMに格納される乱数ラッチフラグデータの各ビットにおける設定内容の一例を示している。乱数ラッチフラグレジスタRDFMのビット番号[1]に格納される乱数ラッチフラグデータRDFM1は、乱数値レジスタR2Dとなる乱数値レジスタ559Bに数値データが取り込まれたか否かを示す乱数ラッチフラグとなる。図21(B)に示す例では、乱数値レジスタR2Dに数値データが取り込まれていないときに(乱数値取込なし)、乱数ラッチフラグデータRDFM1のビット値が“0”となって乱数ラッチフラグがオフ状態にクリアされる一方、数値データが取り込まれたときには(乱数値取込あり)、そのビット値が“1”となって乱数ラッチフラグがオン状態にセットされる。乱数ラッチフラグレジスタRDFMのビット番号[0]に格納される乱数ラッチフラグデータRDFM0は、乱数値レジスタR1Dとなる乱数値レジスタ559Aに数値データが取り込まれたか否かを示す乱数ラッチフラグとなる。図21(B)に示す例では、乱数値レジスタR1Dに数値データが取り込まれていないときに(乱数値取込なし)、乱数ラッチフラグデータRDFM0のビット値が“0”となって乱数ラッチフラグがオフ状態にクリアされる一方、数値データが取り込まれたときには(乱数値取込あり)、そのビット値が“1”となって乱数ラッチフラグがオン状態にセットされる。   FIG. 21A shows a configuration example of the random number latch flag register RDFM. FIG. 21B shows an example of setting contents in each bit of the random number latch flag data stored in the random number latch flag register RDFM. The random number latch flag data RDFM1 stored in the bit number [1] of the random number latch flag register RDFM becomes a random number latch flag indicating whether or not numerical data has been taken into the random number value register 559B serving as the random number value register R2D. In the example shown in FIG. 21B, when the numerical value data is not taken into the random value register R2D (no random value is taken), the bit value of the random number latch flag data RDFM1 becomes “0” and the random number latch flag is set. On the other hand, when the numerical data is fetched (with random number fetching), the bit value becomes “1” and the random number latch flag is set to the on state while clearing to the off state. The random number latch flag data RDFM0 stored in the bit number [0] of the random number latch flag register RDFM becomes a random number latch flag indicating whether or not numerical data has been taken into the random number value register 559A serving as the random number value register R1D. In the example shown in FIG. 21B, when the numerical value data is not taken into the random value register R1D (no random value is taken), the bit value of the random number latch flag data RDFM0 becomes “0” and the random number latch flag is set. On the other hand, when the numerical data is fetched (with random number fetching), the bit value becomes “1” and the random number latch flag is set to the on state while clearing to the off state.

各乱数ラッチフラグがオンであるときには、各乱数ラッチフラグと対応付けられた乱数値レジスタR1Dあるいは乱数値レジスタR2Dにおける新たな数値データの格納が制限(禁止)される。すなわち、乱数値レジスタR1Dに数値データが取り込まれたか否かを示す乱数ラッチフラグデータRDFM0のビット値が“1”となって乱数ラッチフラグがオン状態であるときには、乱数値レジスタR1Dに格納された数値データを変更することができず、新たな数値データの格納(取り込み)が制限(禁止)される。また、乱数値レジスタR2Dに乱数値データが取り込まれたか否かを示す乱数ラッチフラグデータRDFM1のビット値が“1”となって乱数ラッチフラグがオン状態であるときには、乱数値レジスタR2Dに格納された数値データを変更することができず、新たな数値データの格納(取り込み)が制限(禁止)される。これに対して、各乱数ラッチフラグがオフであるときには、各乱数ラッチフラグと対応付けられた乱数値レジスタR1Dあるいは乱数値レジスタR2Dにおける新たな数値データの格納が許可される。すなわち、乱数ラッチフラグデータRDFM0のビット値が“0”となって乱数ラッチフラグがオフ状態であるときには、乱数値レジスタR1Dに格納された数値データを変更することができ、新たな数値データの格納(取り込み)が許可される。また、乱数ラッチフラグデータRDFM1のビット値が“0”となって乱数ラッチフラグがオフ状態であるときには、乱数値レジスタR2Dに格納された数値データを変更することができ、新たな数値データの格納(取り込み)が許可される。   When each random number latch flag is on, storage of new numerical data in the random number value register R1D or the random number value register R2D associated with each random number latch flag is restricted (prohibited). That is, when the bit value of the random number latch flag data RDFM0 indicating whether or not the numerical value data is taken into the random number value register R1D is “1” and the random number latch flag is in the ON state, the numerical value stored in the random number value register R1D Data cannot be changed, and storage (import) of new numerical data is restricted (prohibited). Further, when the bit value of the random number latch flag data RDFM1 indicating whether or not the random number value data is taken into the random number value register R2D is “1” and the random number latch flag is in the ON state, the random number value register R2D is stored in the random number value register R2D. Numerical data cannot be changed, and storage (import) of new numerical data is restricted (prohibited). On the other hand, when each random number latch flag is off, storage of new numerical data in the random number value register R1D or the random number value register R2D associated with each random number latch flag is permitted. That is, when the bit value of the random number latch flag data RDFM0 is “0” and the random number latch flag is in the OFF state, the numerical data stored in the random value register R1D can be changed, and new numerical data is stored ( Import) is allowed. Further, when the bit value of the random number latch flag data RDFM1 is “0” and the random number latch flag is in the OFF state, the numerical data stored in the random value register R2D can be changed, and new numerical data can be stored ( Import) is allowed.

なお、乱数ラッチフラグデータRDFM0や乱数ラッチフラグデータRDFM1のビット値は、“0”となることで対応する乱数ラッチフラグがオフ状態にクリアされる一方で“1”となることでオン状態にセットされる正論理のものに限定されず、“1”となることで対応する乱数ラッチフラグがオフ状態となる一方で“0”となることでオン状態となる負論理のものであってもよい。すなわち、各乱数ラッチフラグは、対応する乱数値レジスタR1D又は乱数値レジスタR2Dに数値データが格納されたときにオン状態となり新たな数値データの格納が制限(禁止)される一方で、対応する乱数値レジスタR1D又は乱数値レジスタR2Dの読み出しが行われたときにオフ状態となり新たな数値データの格納が許可されるものであればよい。   Note that the bit values of the random number latch flag data RDFM0 and the random number latch flag data RDFM1 are set to "0" to clear the corresponding random number latch flag to the off state, while being set to "1" to the on state. It is not limited to a positive logic type, and it may be a negative logic type that turns on when a corresponding random number latch flag is turned off when it is “1”. That is, each random number latch flag is turned on when numerical data is stored in the corresponding random value register R1D or random value register R2D, and the storage of new numerical data is restricted (prohibited), while the corresponding random value Any register that is turned off when reading of the register R1D or the random value register R2D is performed and storage of new numerical data is permitted.

図22(A)は、乱数割込み制御レジスタRDICの構成例を示している。図22(B)は、乱数割込み制御レジスタRDICに格納される乱数割込み制御データの各ビットにおける設定内容の一例を示している。乱数割込み制御レジスタRDICのビット番号[1]に格納される乱数割込み制御データRDIC1は、乱数値レジスタR2Dとなる乱数値レジスタ559Bに数値データが取り込まれたときに発生する割込みを、許可するか禁止するかの割込み制御設定を示している。図22(B)に示す例では、乱数値レジスタR2Dへの取込時における割込みを禁止する場合に(割込み禁止)、乱数割込み制御データRDIC1のビット値を“0”とする一方、この割込みを許可する場合には(割込み許可)、そのビット値を“1”とする。乱数割込み制御レジスタRDICのビット番号[0]に格納される乱数割込み制御データRDIC0は、乱数値レジスタR1Dとなる乱数値レジスタ559Aに数値データが取り込まれたときに発生する割込みを、許可するか禁止するかの割込み制御設定を示している。図22(B)に示す例では、乱数値レジスタR1Dへの取込時における割込みを禁止する場合に(割込み禁止)、乱数割込み制御データRDIC0のビット値を“0”とする一方、この割込みを許可する場合には(割込み許可)、そのビット値を“1”とする。   FIG. 22A shows a configuration example of the random number interrupt control register RDIC. FIG. 22B shows an example of setting contents in each bit of random number interrupt control data stored in the random number interrupt control register RDIC. The random number interrupt control data RDIC1 stored in the bit number [1] of the random number interrupt control register RDIC permits or prohibits an interrupt that occurs when numerical data is taken into the random number value register 559B serving as the random number value register R2D. Indicates the interrupt control setting for In the example shown in FIG. 22 (B), when interrupting at the time of fetching into the random value register R2D is prohibited (interrupt disabled), the bit value of the random number interrupt control data RDIC1 is set to “0”, while this interrupt is When enabling (interrupt enabled), the bit value is set to “1”. The random number interrupt control data RDIC0 stored in the bit number [0] of the random number interrupt control register RDIC allows or prohibits an interrupt that occurs when numerical data is taken into the random number value register 559A serving as the random number value register R1D. Indicates the interrupt control setting for In the example shown in FIG. 22 (B), when interrupting at the time of fetching into the random value register R1D is prohibited (interrupt disabled), the bit value of the random number interrupt control data RDIC0 is set to “0”, while this interrupt is When enabling (interrupt enabled), the bit value is set to “1”.

図6に示す構成例では、乱数回路509が遊技制御用マイクロコンピュータ100に内蔵されている。これに対して、例えば図23に示すように、乱数回路509は、遊技制御用マイクロコンピュータ100とは異なる乱数回路チップとして、遊技制御用マイクロコンピュータ100に外付けされるものであってもよい。この場合、第1始動口スイッチ22Aからの第1始動入賞信号SS1をスイッチ回路114の内部にて分岐し、一方を遊技制御用マイクロコンピュータ100が備えるPIP510の入力ポートP0へと入力させて、他方を乱数回路509が備えるラッチ用フリップフロップ557AのD入力端子へと入力させればよい。また、第2始動口スイッチ22Bからの第2始動入賞信号SS2をスイッチ回路114の内部にて分岐し、一方を遊技制御用マイクロコンピュータ100が備えるPIP510の入力ポートP1へと入力させて、他方を乱数回路509が備えるラッチ用フリップフロップ557BのD入力端子へと入力させればよい。遊技制御用マイクロコンピュータ100との間では、例えば遊技制御用マイクロコンピュータ100が備えるクロック回路502からシステムクロック出力端子CLKOを介して出力された内部システムクロックSCLKを乱数回路509が備える周波数監視回路551やクロック用フリップフロップ552へと入力させたり、遊技制御用マイクロコンピュータ100が備える外部バスインタフェース501に接続されたアドレスバスやデータバス、制御信号線などを介して、乱数値レジスタR1Dや乱数値レジスタR2Dに格納された数値データの読み出しなどが行われたりすればよい。   In the configuration example shown in FIG. 6, a random number circuit 509 is built in the game control microcomputer 100. On the other hand, for example, as shown in FIG. 23, the random number circuit 509 may be externally attached to the game control microcomputer 100 as a random number circuit chip different from the game control microcomputer 100. In this case, the first start winning signal SS1 from the first start port switch 22A is branched inside the switch circuit 114, and one is input to the input port P0 of the PIP 510 provided in the game control microcomputer 100, and the other May be input to the D input terminal of the latch flip-flop 557A included in the random number circuit 509. Further, the second start winning signal SS2 from the second start port switch 22B is branched inside the switch circuit 114, and one is input to the input port P1 of the PIP 510 provided in the game control microcomputer 100, and the other is input. What is necessary is just to make it input into D input terminal of the flip-flop 557B for latch with which the random number circuit 509 is provided. Between the game control microcomputer 100, for example, the frequency monitor circuit 551 provided in the random number circuit 509 includes the internal system clock SCLK output from the clock circuit 502 provided in the game control microcomputer 100 via the system clock output terminal CLKO. The random value register R1D and the random value register R2D are input to the clock flip-flop 552 or via an address bus, a data bus, a control signal line, etc. connected to the external bus interface 501 provided in the game control microcomputer 100. The numerical data stored in the data may be read out.

また、図23に示すように乱数回路509が遊技制御用マイクロコンピュータ100に外付けされる場合にも、各乱数ラッチフラグの状態(オン/オフ)に応じて、乱数値レジスタR1Dや乱数値レジスタR2Dへの新たな数値データの格納が制限(禁止)あるいは許可されるようにすればよい。図8(B)に示す内蔵レジスタのうち、例えば乱数ラッチ選択レジスタRDLSや乱数割込み制御レジスタRDIC、乱数値取込レジスタRDLT、乱数ラッチフラグレジスタRDFM、乱数列変更レジスタRDSC、乱数値レジスタR1D、乱数値レジスタR2Dといった、乱数回路509が使用する各種レジスタは、遊技制御用マイクロコンピュータ100には内蔵されず、遊技制御用マイクロコンピュータ100に外付けされた乱数回路509に内蔵されるようにしてもよい。この場合、遊技制御用マイクロコンピュータ100のCPU505は、例えば外部バスインタフェース501などを介して、乱数回路509に内蔵された各種レジスタの書き込みや読み出しを行うようにすればよい。   Also, as shown in FIG. 23, when the random number circuit 509 is externally attached to the game control microcomputer 100, the random number value register R1D and the random number value register R2D are selected according to the state (ON / OFF) of each random number latch flag. It is only necessary to limit (prohibit) or permit storage of new numerical data in the. Among the built-in registers shown in FIG. 8B, for example, the random number latch selection register RDLS, the random number interrupt control register RDIC, the random number value fetch register RDLT, the random number latch flag register RDFM, the random number sequence change register RDSC, the random number value register R1D, random Various registers used by the random number circuit 509, such as the numerical register R2D, may not be built in the game control microcomputer 100, but may be built in the random number circuit 509 externally attached to the game control microcomputer 100. . In this case, the CPU 505 of the game control microcomputer 100 may write and read various registers built in the random number circuit 509 via, for example, the external bus interface 501 or the like.

図6に示す遊技制御用マイクロコンピュータ100が備えるPIP510は、例えば6ビット幅の入力専用ポートであり、専用端子となる入力ポートP0〜入力ポートP2と、機能兼用端子となる入力ポートP3〜入力ポートP5とを含んでいる。入力ポートP3は、CPU505等に接続される外部マスカブル割込み端子XINTと兼用される。入力ポートP4は、CPU505等に接続される外部ノンマスカブル割込み端子XNMIと兼用される。入力ポートP5は、シリアル通信回路511が使用する第1チャネル受信端子RXAと兼用される。入力ポートP3〜入力ポートP5の使用設定は、プログラム管理エリアに記憶される機能設定KFCSにより指示される。   A PIP 510 provided in the game control microcomputer 100 shown in FIG. 6 is, for example, a 6-bit input dedicated port, and an input port P0 to input port P2 serving as a dedicated terminal, and an input port P3 to input port serving as a function shared terminal. P5 is included. The input port P3 is also used as an external maskable interrupt terminal XINT connected to the CPU 505 or the like. The input port P4 is also used as an external non-maskable interrupt terminal XNMI connected to the CPU 505 or the like. The input port P5 is also used as the first channel reception terminal RXA used by the serial communication circuit 511. The use setting of the input port P3 to the input port P5 is instructed by the function setting KFCS stored in the program management area.

PIP510は、図8(B)に示すような遊技制御用マイクロコンピュータ100が備える内蔵レジスタのうち、入力ポートレジスタPI(アドレス2090H)などを用いて、入力ポートP0〜入力ポートP5の状態管理等を行う。入力ポートレジスタPIは、入力ポートP0〜入力ポートP5のそれぞれに対応して、外部信号の入力状態を示すビット値が格納されるレジスタである。   The PIP 510 uses the input port register PI (address 2090H) among the built-in registers included in the game control microcomputer 100 as shown in FIG. 8B to manage the status of the input port P0 to the input port P5. Do. The input port register PI is a register that stores a bit value indicating the input state of the external signal corresponding to each of the input port P0 to the input port P5.

図24(A)は、入力ポートレジスタPIの構成例を示している。図24(B)は、入力ポートレジスタPIに格納される入力ポートデータの各ビットにおける設定内容の一例を示している。入力ポートレジスタPIのビット番号[5]に格納される入力ポートデータPI5は、第1チャネル受信端子RXAと兼用される入力ポートP5における端子状態(オン/オフ)を示している。入力ポートレジスタPIのビット番号[4]に格納される入力ポートデータPI4は、外部ノンマスカブル割込み端子XNMIと兼用される入力ポートP4における端子状態(オン/オフ)を示している。入力ポートレジスタPIのビット番号[3]に格納される入力ポートデータPI3は、外部マスカブル割込み端子XINTと兼用される入力ポートP3における端子状態(オン/オフ)を示している。入力ポートレジスタPIのビット番号[2]に格納される入力ポートデータPI2は、入力ポートP2における端子状態(オン/オフ)を示している。入力ポートレジスタPIのビット番号[1]に格納される入力ポートデータPI1は、入力ポートP1における端子状態(オン/オフ)を示している。入力ポートレジスタPIのビット番号[0]に格納される入力ポートデータPI0は、入力ポートP0における端子状態(オン/オフ)を示している。   FIG. 24A shows a configuration example of the input port register PI. FIG. 24B shows an example of setting contents in each bit of the input port data stored in the input port register PI. The input port data PI5 stored in the bit number [5] of the input port register PI indicates the terminal state (ON / OFF) at the input port P5 that is also used as the first channel receiving terminal RXA. The input port data PI4 stored in the bit number [4] of the input port register PI indicates the terminal state (ON / OFF) at the input port P4 that is also used as the external non-maskable interrupt terminal XNMI. The input port data PI3 stored in the bit number [3] of the input port register PI indicates the terminal state (ON / OFF) at the input port P3 that is also used as the external maskable interrupt terminal XINT. The input port data PI2 stored in the bit number [2] of the input port register PI indicates the terminal state (ON / OFF) at the input port P2. The input port data PI1 stored in the bit number [1] of the input port register PI indicates the terminal state (ON / OFF) at the input port P1. The input port data PI0 stored in the bit number [0] of the input port register PI indicates the terminal state (ON / OFF) at the input port P0.

遊技制御用マイクロコンピュータ100が備えるシリアル通信回路511は、例えば全二重、非同期、標準NRZ(Non Return to Zero)フォーマットで通信データを取扱う回路である。一例として、シリアル通信回路511は、外部回路との間にて双方向でシリアルデータを送受信可能な第1チャネル送受信回路と、外部回路との間にて単一方向でシリアルデータを送信のみが可能な第2チャネル送信回路とを含んでいればよい。シリアル通信回路511が備える第1チャネル送受信回路は、払出制御基板15に搭載された払出制御用マイクロコンピュータ150との間における双方向のシリアル通信に使用されてもよい。シリアル通信回路511が備える第2チャネル送信回路は、演出制御基板12に搭載された演出制御用マイクロコンピュータ120との間における単一方向(送信のみ)のシリアル通信に使用されてもよい。これにより、演出制御基板12の側から主基板11に対する信号入力を禁止して、不正行為を防止することができる。   The serial communication circuit 511 provided in the game control microcomputer 100 is a circuit that handles communication data in, for example, full duplex, asynchronous, standard NRZ (Non Return to Zero) format. As an example, the serial communication circuit 511 can only transmit serial data in a single direction between the external communication circuit and the first channel transmission / reception circuit capable of transmitting and receiving serial data bidirectionally with the external circuit. And a second channel transmission circuit. The first channel transmission / reception circuit included in the serial communication circuit 511 may be used for bidirectional serial communication with the payout control microcomputer 150 mounted on the payout control board 15. The second channel transmission circuit included in the serial communication circuit 511 may be used for unidirectional (only transmission) serial communication with the effect control microcomputer 120 mounted on the effect control board 12. Thereby, the signal input with respect to the main board | substrate 11 from the production control board | substrate 12 side can be prohibited, and an improper act can be prevented.

シリアル通信回路511では、例えばオーバーランエラー、ブレークコードエラー、フレーミングエラー、パリティエラーといった、4種類のエラーが通信データの受信時に発生することがあり、いずれかのエラーが発生したときに、受信割込みを発生させることができればよい。オーバーランエラーは、受信済みの通信データがユーザプログラムによってリードされるより前に、次の通信データを受信してしまった場合に発生するエラーである。ブレークコードエラーは、通信データの受信中に所定のブレークコードが検出されたとき発生するエラーである。フレーミングエラーは、受信した通信データにおけるストップビットが“0”である場合に発生するエラーである。パリティエラーは、パリティ機能を使用する設定とした場合、受信した通信データのパリティが、予め指定したパリティと一致しない場合に発生するエラーである。   In the serial communication circuit 511, for example, four types of errors, such as an overrun error, break code error, framing error, and parity error, may occur when communication data is received. As long as it can be generated. The overrun error is an error that occurs when the next communication data is received before the received communication data is read by the user program. A break code error is an error that occurs when a predetermined break code is detected during reception of communication data. The framing error is an error that occurs when the stop bit in the received communication data is “0”. The parity error is an error that occurs when the parity of the received communication data does not match a predetermined parity when the parity function is set to be used.

シリアル通信回路511は、第1割込み制御回路と、第2割込み制御回路とを含んでいてもよい。第1割込み制御回路は、シリアル通信回路511に含まれる第1チャネル送受信回路における割込み発生因子を管理して、通信割込み要求を制御するための回路である。第1割込み制御回路が制御する割込みには、第1チャネル送信割込みと、第1チャネル受信割込みとがある。第1チャネル送信割込みには、送信完了による割込みや、送信データエンプティによる割込みが含まれている。第1チャネル受信割込みには、受信データフルによる割込みや、ブレークコードエラー、オーバーランエラー、フレーミングエラー、パリティエラーといった受信時エラーの発生による割込みが含まれている。第2割込み制御回路は、シリアル通信回路511に含まれる第2チャネル受信回路における割込み発生因子を管理して、通信割込み要求を制御するための回路である。第2割込み制御回路が制御する割込みは、第2チャネル送信割込みである。第2チャネル送信割込みには、送信完了による割込みや、送信データエンプティによる割込みが含まれている。   The serial communication circuit 511 may include a first interrupt control circuit and a second interrupt control circuit. The first interrupt control circuit is a circuit for managing an interrupt generation factor in the first channel transmission / reception circuit included in the serial communication circuit 511 and controlling a communication interrupt request. Interrupts controlled by the first interrupt control circuit include a first channel transmission interrupt and a first channel reception interrupt. The first channel transmission interrupt includes an interruption due to transmission completion and an interruption due to transmission data empty. The first channel reception interrupt includes an interruption due to reception data full and an interruption due to the occurrence of a reception error such as a break code error, an overrun error, a framing error, and a parity error. The second interrupt control circuit is a circuit for managing an interrupt generation factor in the second channel receiving circuit included in the serial communication circuit 511 and controlling a communication interrupt request. The interrupt controlled by the second interrupt control circuit is a second channel transmission interrupt. The second channel transmission interrupt includes an interruption due to transmission completion and an interruption due to transmission data empty.

遊技制御用マイクロコンピュータ100が備えるアドレスデコード回路512は、遊技制御用マイクロコンピュータ100の内部における各機能ブロックのデコードや、外部装置用のデコード信号であるチップセレクト信号のデコードを行うための回路である。チップセレクト信号により、遊技制御用マイクロコンピュータ100の内部回路、あるいは、周辺デバイスとなる外部装置を、選択的に有効動作させて、CPU505からのアクセスが可能となる。   The address decoding circuit 512 provided in the game control microcomputer 100 is a circuit for decoding each functional block in the game control microcomputer 100 and decoding a chip select signal that is a decode signal for an external device. . By the chip select signal, an internal circuit of the game control microcomputer 100 or an external device as a peripheral device is selectively operated effectively and can be accessed from the CPU 505.

遊技制御用マイクロコンピュータ100が備えるROM506には、ゲーム制御用のユーザプログラムやセキュリティチェックプログラム506Aとなる制御コードの他に、遊技の進行を制御するために用いられる各種の選択用データ、テーブルデータなどが格納される。例えば、ROM506には、CPU505が各種の判定や決定、設定を行うために用意された複数の判定テーブルや決定テーブル、設定テーブルなどを構成するデータが記憶されている。また、ROM506には、CPU505が主基板11から各種の制御コマンドとなる制御信号を送信するために用いられる複数のコマンドテーブルを構成するテーブルデータや、飾り図柄の変動パターンを複数種類格納する変動パターンテーブルを構成するテーブルデータなどが記憶されている。   In the ROM 506 provided in the game control microcomputer 100, in addition to the game control user program and the control code to be the security check program 506A, various selection data and table data used for controlling the progress of the game, etc. Is stored. For example, the ROM 506 stores data constituting a plurality of determination tables, determination tables, setting tables, and the like prepared for the CPU 505 to perform various determinations, determinations, and settings. The ROM 506 also has a variation pattern in which the CPU 505 stores a plurality of types of table data constituting a plurality of command tables used for transmitting control signals serving as various control commands from the main board 11 and a plurality of types of decorative pattern variation patterns. Table data constituting the table is stored.

図25は、飾り図柄の変動パターンを例示する説明図である。この実施の形態では、可変表示結果が「ハズレ」となる場合のうち、飾り図柄の可変表示態様が「非リーチ」である場合と「リーチ」である場合のそれぞれに対応して、また、可変表示結果が「大当り」となる場合のうち、大当り種別が「非確変」又は「確変」である場合と「突確」である場合、さらには、可変表示結果が「小当り」となる場合などに対応して、複数の変動パターンが予め用意されている。なお、可変表示結果が「ハズレ」で飾り図柄の可変表示態様が「非リーチ」である場合に対応した変動パターンは、非リーチ変動パターン(「非リーチハズレ変動パターン」ともいう)と称され、可変表示結果が「ハズレ」で飾り図柄の可変表示態様が「リーチ」である場合に対応した変動パターンは、リーチ変動パターン(「リーチハズレ変動パターン」ともいう)と称される。また、非リーチ変動パターンとリーチ変動パターンは、可変表示結果が「ハズレ」となる場合に対応したハズレ変動パターンに含まれる。可変表示結果が「大当り」や「小当り」である場合に対応した変動パターンは、当り変動パターンと称される。   FIG. 25 is an explanatory diagram illustrating a variation pattern of a decorative design. In this embodiment, among the cases where the variable display result is “losing”, the variable display mode of the decorative design is “non-reach” and “reach”, respectively. When the display result is “big hit”, when the big hit type is “non-probability change” or “probability change” or “surprise change”, or when the variable display result is “small hit” Correspondingly, a plurality of variation patterns are prepared in advance. The variation pattern corresponding to the case where the variable display result is “losing” and the decorative symbol variable display mode is “non-reach” is called a non-reach variation pattern (also referred to as “non-reach loss variation pattern”) and is variable. The variation pattern corresponding to the case where the display result is “losing” and the decorative symbol variable display mode is “reach” is referred to as a reach variation pattern (also referred to as “reach loss variation pattern”). Further, the non-reach variation pattern and the reach variation pattern are included in the loss variation pattern corresponding to the case where the variable display result is “lost”. A variation pattern corresponding to the case where the variable display result is “big hit” or “small hit” is referred to as a hit variation pattern.

図25に示すように、この実施の形態では、非リーチ変動パターンとして、変動パターンPA1−1〜変動パターンPA1−4が、予め用意されている。また、リーチ変動パターンとして、変動パターンPA2−1、変動パターンPA2−2、変動パターンPB2−1、変動パターンPB2−2、変動パターンPA3−1、変動パターンPA3−2、変動パターンPB3−1、変動パターンPB3−2が、予め用意されている。可変表示結果が「大当り」で大当り種別が「非確変」又は「確変」となる場合に対応した当り変動パターンとしては、変動パターンPA4−1、変動パターンPA4−2、変動パターンPB4−1、変動パターンPB4−2、変動パターンPA5−1、変動パターンPA5−2、変動パターンPB5−1、変動パターンPB5−2が、予め用意されている。可変表示結果が「大当り」で大当り種別が「突確」となる場合や、可変表示結果が「小当り」となる場合に対応した当り変動パターンとしては、変動パターンPC1−1〜変動パターンPC1−3が、予め用意されている。さらに、可変表示結果が「大当り」で大当り種別が「突確」となる場合にのみ対応した当り変動パターンとして、変動パターンPC1−4及び変動パターンPC1−5が、予め用意されている。   As shown in FIG. 25, in this embodiment, fluctuation patterns PA1-1 to PA1-4 are prepared in advance as non-reach fluctuation patterns. Further, as the reach variation pattern, variation pattern PA2-1, variation pattern PA2-2, variation pattern PB2-1, variation pattern PB2-2, variation pattern PA3-1, variation pattern PA3-2, variation pattern PB3-1, variation A pattern PB3-2 is prepared in advance. The hit fluctuation patterns corresponding to the case where the variable display result is “big hit” and the big hit type is “non-probable change” or “probable change” include the change pattern PA4-1, change pattern PA4-2, change pattern PB4-1, change A pattern PB4-2, a fluctuation pattern PA5-1, a fluctuation pattern PA5-2, a fluctuation pattern PB5-1, and a fluctuation pattern PB5-2 are prepared in advance. As variation patterns corresponding to the case where the variable display result is “big hit” and the big hit type is “surprise”, or the variable display result is “small hit”, the variation patterns PC1-1 to PC1-3 are the variation patterns. Are prepared in advance. Further, a fluctuation pattern PC1-4 and a fluctuation pattern PC1-5 are prepared in advance as hit fluctuation patterns corresponding only to the case where the variable display result is “big hit” and the big hit type is “surprise”.

図26は、この実施の形態における飾り図柄の変動パターン種別を示している。図25に示す各変動パターンは、図26に示す複数の変動パターン種別のうち、少なくとも1つの変動パターン種別に含まれている。すなわち、各変動パターン種別は、例えば飾り図柄の可変表示中に実行される演出動作などに基づいて分類(グループ化)された1つ又は複数の変動パターンを含むように構成されていればよい。一例として、複数の変動パターンをリーチ演出の種類(演出態様)で分類(グループ化)して、飾り図柄の可変表示状態がリーチ状態とならない変動パターンが含まれる変動パターン種別と、ノーマルリーチを伴う変動パターンが含まれる変動パターン種別と、スーパーリーチ(スーパーリーチα又はスーパーリーチβ)を伴う変動パターンが含まれる変動パターン種別とに分ければよい。他の一例として、複数の変動パターンを「擬似連」の可変表示演出の有無や擬似連変動(再変動)の実行回数で分類(グループ化)して、「擬似連」の可変表示演出を実行しない変動パターンが含まれる変動パターン種別と、「擬似連」の可変表示演出にて擬似連変動(再変動)の実行回数を1回とする変動パターンが含まれる変動パターン種別と、「擬似連」の可変表示演出にて擬似連変動(再変動)の実行回数を2回以上とする変動パターンが含まれる変動パターン種別とに分ければよい。さらに他の一例として、複数の変動パターンを「擬似連」や「滑り」などの特定演出の有無、あるいは、飾り図柄の可変表示時間などに応じて、分類(グループ化)してもよい。複数の変動パターン種別のうちには、共通の変動パターンを含んで構成されたものがあってもよい。   FIG. 26 shows the decorative pattern variation pattern type in this embodiment. Each variation pattern shown in FIG. 25 is included in at least one variation pattern type among the plurality of variation pattern types shown in FIG. That is, each variation pattern type may be configured to include one or a plurality of variation patterns classified (grouped) based on, for example, an effect operation performed during variable display of decorative symbols. As an example, a variation pattern type that includes a variation pattern in which a variable display state of a decorative design does not become a reach state by classifying (grouping) a plurality of variation patterns according to the type of reach effect (effect mode), and a variation with normal reach What is necessary is just to divide into the fluctuation pattern classification in which the pattern is included, and the fluctuation pattern classification in which the fluctuation pattern with super reach (super reach α or super reach β) is included. As another example, categorizing (grouping) multiple variation patterns according to the presence or absence of “pseudo-continuous” variable display effects and the number of executions of pseudo-continuous variation (re-variation) to execute “pseudo-continuous” variable display effects A variation pattern type that includes a variation pattern that is not included, a variation pattern type that includes a variation pattern in which the number of executions of the pseudo-continuous variation (re-variation) is 1 in the variable display effect of “pseudo-continuous”, and “pseudo-continuous” What is necessary is just to divide into the variation pattern classification in which the variation pattern which makes the frequency | count of execution of a pseudo | simulation continuous variation (revariation) 2 or more is included in the variable display effect of this. As another example, a plurality of variation patterns may be classified (grouped) according to the presence / absence of a specific effect such as “pseudo ream” or “slip”, or the variable display time of a decorative design. Among the plurality of variation pattern types, there may be one configured to include a common variation pattern.

図26に示す例では、可変表示結果が「ハズレ」で「非リーチ」の可変表示態様となる場合に対応して、変動パターン種別CA1−1〜変動パターン種別CA1−3が、予め用意されている。また、可変表示結果が「ハズレ」で「リーチ」の可変表示態様となる場合に対応して、変動パターン種別CA2−1〜変動パターン種別CA2−4が、予め用意されている。可変表示結果が「大当り」で「非確変」又は「確変」の可変表示態様(大当り種別)に対応して、変動パターン種別CA3−1〜変動パターン種別CA3−3が、予め用意されている。可変表示結果が「大当り」で「突確」の可変表示態様(大当り種別)である場合や可変表示結果が「小当り」である場合に対応して、変動パターン種別CA4−1が、予め用意されている。さらに、可変表示結果が「大当り」で「突確」の可変表示態様(大当り種別)である場合のみに対応して、変動パターン種別CA4−2が、予め用意されている。   In the example illustrated in FIG. 26, the variation pattern types CA1-1 to CA1-3 are prepared in advance in response to the case where the variable display result is “losing” and the variable display mode is “non-reach”. Yes. Corresponding to the case where the variable display result is “losing” and “variable” variable display mode, variation pattern types CA2-1 to CA2-4 are prepared in advance. Corresponding to the variable display result (big hit type) of “big hit” when the variable display result is “big hit”, the variable pattern type CA 3-1 to the variable pattern type CA 3-3 are prepared in advance. Corresponding to the case where the variable display result is “big hit” and the variable display mode (big hit type) of “surprise” or the variable display result is “small hit”, the variation pattern type CA4-1 is prepared in advance. ing. Furthermore, the variation pattern type CA4-2 is prepared in advance only in the case where the variable display result is the “big hit” and “variable display type” (big hit type).

変動パターン種別CA1−1は、特別図柄や飾り図柄の可変表示時間が短縮されず、また、「擬似連」や「滑り」などの可変表示演出が実行されない「短縮なし」の変動パターン種別であり、「短縮なし」と予め対応付けられた変動パターンを含んでいる。変動パターン種別CA1−2は、例えば通常状態にて合計保留記憶数が「3」以上であることや、確変状態又は時短状態にて合計保留記憶数が「2」以上であることに対応して、特別図柄や飾り図柄の可変表示時間が短縮されて、「擬似連」や「滑り」などの特定演出が実行されない「短縮あり」の変動パターン種別であり、「短縮あり」と予め対応付けられた変動パターンを含んでいる。なお、通常状態であるときに可変表示時間が短縮される場合に対応した変動パターン種別と、確変状態又は時短状態であるときに可変表示時間が短縮される場合に対応した変動パターン種別とを、別個に設けるようにしてもよい。また、通常状態であるときに、合計保留記憶数が「3」で可変表示時間が短縮される場合に対応した変動パターン種別と、合計保留記憶数が「4」で可変表示時間が短縮される場合に対応した変動パターン種別とを、別個に設けるようにしてもよい。変動パターン種別CA1−3は、可変表示態様が「非リーチ」となる場合に「擬似連」や「滑り」の特定演出が実行される「滑り、擬似連」の変動パターン種別であり、「滑り、擬似連」と予め対応付けられた変動パターンを含んでいる。   The variation pattern type CA1-1 is a variation pattern type of “no shortening” in which the variable display time of special symbols and decorative symbols is not shortened and variable display effects such as “pseudo-ream” and “slip” are not executed. , A variation pattern previously associated with “no shortening” is included. The variation pattern type CA1-2 corresponds to, for example, that the total number of reserved memories is “3” or more in the normal state, or that the total number of reserved memories is “2” or more in the probability change state or the short time state. This is a variation pattern type of “with shortening” in which the special display such as “pseudo-ream” and “slip” is not executed because the variable display time of special symbols and decorative symbols is shortened, and is associated with “with shortening” in advance. Variation patterns are included. The variation pattern type corresponding to the case where the variable display time is shortened in the normal state and the variation pattern type corresponding to the case where the variable display time is shortened in the probability variation state or the short time state, It may be provided separately. In the normal state, the variable display type corresponding to the case where the total display memory number is “3” and the variable display time is shortened, and the variable display time is shortened when the total memory number is “4”. A variation pattern type corresponding to the case may be provided separately. The variation pattern type CA1-3 is a variation pattern type of “slide, pseudo-continuity” in which a specific effect of “pseudo-run” or “slip” is executed when the variable display mode is “non-reach”. , A pseudo-ream ”is included in advance.

変動パターン種別CA2−1は、「擬似連」の特定演出が実行されずに、飾り図柄の可変表示状態をリーチ状態とした後に通常のリーチ演出となるノーマルリーチを伴い、リーチ演出が終了したときにリーチ組合せの確定飾り図柄を導出表示する「ノーマルリーチ(ハズレ)擬似連なし」の変動パターン種別であり、「ノーマルリーチ(ハズレ)擬似連なし」と予め対応付けられた変動パターンを含んでいる。変動パターン種別CA2−2は、「擬似連」の特定演出における擬似連変動(再変動)の実行回数が1回であり、飾り図柄の可変表示状態をリーチ状態とした後にノーマルリーチを伴い、リーチ演出が終了したときにリーチ組合せの確定飾り図柄を導出表示する「ノーマルリーチ(ハズレ)擬似連変動1回」の変動パターン種別であり、「ノーマルリーチ(ハズレ)擬似連変動1回」と予め対応付けられた変動パターンを含んでいる。   The variation pattern type CA2-1 includes a normal reach that is a normal reach effect after the variable display state of the decorative symbol is set to the reach state without executing the “pseudo-ream” specific effect, and the reach effect ends. A variation pattern type of “no normal reach (losing) pseudo-ream” that derives and displays a definite decorative symbol of a reach combination, and includes a variation pattern that is previously associated with “no normal reach (losing) pseudo-ream”. In the variation pattern type CA2-2, the number of executions of the pseudo continuous variation (revariation) in the specific effect of “pseudo ream” is one, and the reach display is performed after the variable display state of the decorative symbol is changed to the reach state. Is the variation pattern type of “normal reach (losing) pseudo-continuous variation once” that derives and displays a definite decorative symbol of the reach combination, and is associated with “normal reach (losing) pseudo-continuous variation once” in advance. Includes variation patterns.

変動パターン種別CA2−3は、「擬似連」の特定演出における擬似連変動(再変動)の実行回数が2回であり、飾り図柄の可変表示状態をリーチ状態とした後にノーマルリーチを伴い、リーチ演出が終了したときにリーチ組合せの確定飾り図柄を導出表示する「ノーマルリーチ(ハズレ)擬似連変動2回」の変動パターン種別であり、「ノーマルリーチ(ハズレ)擬似連変動2回」と予め対応付けられた変動パターンを含んでいる。変動パターン種別CA2−4は、飾り図柄の可変表示状態をリーチ状態とした後にスーパーリーチ(スーパーリーチα又はスーパーリーチβ)を伴い、リーチ演出が終了したときにリーチ組合せの確定飾り図柄を導出表示する「スーパーリーチ(ハズレ)」の変動パターン種別であり、「スーパーリーチ(ハズレ)」と予め対応付けられた変動パターンを含んでいる。   In the variation pattern type CA2-3, the number of executions of the pseudo-continuous variation (re-variation) in the “pseudo-ream” specific rendering is two times, and the reach display is performed with the normal reach after the variable display state of the decorative symbol is set to the reach state. Is a variation pattern type of “normal reach (losing) quasi-continuous variation 2 times” for deriving and displaying a definite decorative symbol of the reach combination, and is associated with “normal reach (losing) quasi-continuous variation 2 times” in advance. Includes variation patterns. Fluctuation pattern types CA2-4 are accompanied by super reach (super reach α or super reach β) after the decorative symbol variable display state is set to the reach state, and when the reach production ends, the definite decorative symbols of the reach combination are derived and displayed. The variation pattern type of “Super Reach (Lose)” is included, and includes a variation pattern previously associated with “Super Reach (Lose)”.

変動パターン種別CA3−1は、「擬似連」の可変表示演出が実行されずに、飾り図柄の可変表示状態をリーチ状態とした後にノーマルリーチを伴い、リーチ演出が終了したときに大当り組合せの確定飾り図柄を導出表示する「ノーマルリーチ(大当り)擬似連なし」の変動パターン種別であり、「ノーマルリーチ(大当り)擬似連なし」と予め対応付けられた変動パターンを含んでいる。変動パターン種別CA3−2は、「擬似連」の可変表示演出が実行されて、飾り図柄の可変表示状態をリーチ状態とした後にノーマルリーチを伴い、リーチ演出が終了したときに大当り組合せの確定飾り図柄を導出表示する「ノーマルリーチ(大当り)擬似連あり」の変動パターン種別であり、「ノーマルリーチ(大当り)擬似連あり」と予め対応付けられた変動パターンを含んでいる。変動パターン種別CA3−3は、飾り図柄の可変表示状態をリーチ状態とした後にスーパーリーチを伴い、リーチ演出が終了したときに大当り組合せの確定飾り図柄を導出表示する「スーパーリーチ(大当り)」の変動パターン種別であり、「スーパーリーチ(大当り)」と予め対応付けられた変動パターンを含んでいる。   In the variation pattern type CA3-1, the variable display effect of “pseudo-continuous” is not executed, but the normal display is performed after the variable symbol display state of the decorative pattern is set to the reach state, and when the reach effect ends, the definite decoration of the jackpot combination is determined. It is a variation pattern type of “no normal reach (big hit) quasi-continuous” for deriving and displaying a symbol, and includes a variation pattern previously associated with “no normal reach (big hit) quasi-continuous”. In the variation pattern type CA3-2, the variable display effect of “pseudo-continuous” is executed, the variable display state of the decorative symbol is set to the reach state, and then the normal reach is involved. Is a variation pattern type of “normal reach (big hit) pseudo-relation” and includes a variation pattern previously associated with “normal reach (big hit) pseudo-ream”. Fluctuation pattern type CA3-3 is a “super reach (big win)” that displays a definite decorative symbol of a big hit combination when super reach is included after the variable symbol display state of the decorative symbol is set to the reach state and the reach effect is finished. It is a variation pattern type, and includes a variation pattern previously associated with “super reach (big hit)”.

変動パターン種別CA4−1は、2回開放チャンス目となる確定飾り図柄を導出表示する「2回開放チャンス目停止」の変動パターン種別であり、「2回開放チャンス目停止」と予め対応付けられた変動パターンを含んでいる。図25に示す変動パターンの例では、変動パターンPC1−1〜変動パターンPC1−3が、確定飾り図柄を複数種類の2回開放チャンス目のいずれかとする変動パターンとなっており、変動パターン種別CA4−1に含まれることになる。変動パターン種別CA4−2は、可変表示結果が「大当り」で大当り種別が「突確」である場合に飾り図柄の可変表示状態をリーチ状態としてからリーチ組合せの確定飾り図柄を導出表示する「2回開放時リーチハズレ」の変動パターン種別であり、「2回開放時リーチハズレ」と予め対応付けられた変動パターンを含んでいる。図25に示す変動パターンの例では、変動パターンPC1−4及び変動パターンPC1−5が、確定飾り図柄をリーチ組合せとする変動パターンとなっており、変動パターン種別CA4−2に含まれることになる。   The variation pattern type CA4-1 is a variation pattern type of “2nd release chance stop” that derives and displays a confirmed decorative pattern that becomes the 2nd release chance, and is associated with “2nd release chance stop” in advance. Variation patterns are included. In the example of the variation pattern shown in FIG. 25, the variation pattern PC1-1 to variation pattern PC1-3 is a variation pattern in which the determined decorative design is one of a plurality of types of second chances of opening, and the variation pattern type CA4. −1. The variation pattern type CA4-2 is a method of deriving and displaying a definite decorative pattern of reach combination after setting the variable display state of the decorative symbol to the reach state when the variable display result is “big hit” and the big hit type is “surprise”. It is a variation pattern type of “open reach reach loss”, and includes a variation pattern that is associated in advance with “2 times open reach loss”. In the example of the variation pattern shown in FIG. 25, the variation pattern PC1-4 and the variation pattern PC1-5 are variation patterns having a fixed decorative design as a reach combination, and are included in the variation pattern type CA4-2. .

図27は、ROM506に記憶される特図表示結果決定テーブルの構成例を示している。この実施の形態では、特図表示結果決定テーブルとして、図27(A)に示す第1特図表示結果決定テーブル130Aと、図27(B)に示す第2特図表示結果決定テーブル130Bとが、予め用意されている。第1特図表示結果決定テーブル130Aは、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームにおいて可変表示結果となる確定特別図柄が導出表示される以前に、その可変表示結果を「大当り」として大当り遊技状態に制御するか否かや、可変表示結果を「小当り」として小当り遊技状態に制御するか否かを、特図表示結果決定用の乱数値MR1に基づいて決定するために参照されるテーブルである。第2特図表示結果決定テーブル130Bは、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームにおいて可変表示結果となる確定特別図柄が導出表示される以前に、その可変表示結果を「大当り」として大当り遊技状態に制御するか否かや、可変表示結果を「小当り」として小当り遊技状態に制御するか否かを、特図表示結果決定用の乱数値MR1に基づいて決定するために参照されるテーブルである。   FIG. 27 shows a configuration example of the special figure display result determination table stored in the ROM 506. In this embodiment, as the special figure display result decision table, a first special figure display result decision table 130A shown in FIG. 27A and a second special figure display result decision table 130B shown in FIG. Are prepared in advance. The first special figure display result determination table 130A has a variable display result before a fixed special symbol that is a variable display result is derived and displayed in the special figure game using the first special figure by the first special symbol display device 4A. Whether or not to control the big hit gaming state as "big hit" and whether to control the small hit game state as "small hit" based on the random value MR1 for determining the special figure display result It is a table that is referenced to determine. The second special figure display result determination table 130B shows the variable display result before the fixed special symbol that becomes the variable display result is derived and displayed in the special figure game using the second special figure by the second special symbol display device 4B. Whether or not to control the big hit gaming state as "big hit" and whether to control the small hit game state as "small hit" based on the random value MR1 for determining the special figure display result It is a table that is referenced to determine.

第1特図表示結果決定テーブル130Aでは、図34に示す遊技制御フラグ設定部592に設けられた確変フラグがオフであるかオンであるかに応じて、特図表示結果決定用の乱数値MR1と比較される数値(決定値)が、「大当り」や「小当り」、「ハズレ」の特図表示結果に割り当てられている。第2特図表示結果決定テーブル130Bでは、確変フラグがオフであるかオンであるかに応じて、特図表示結果決定用の乱数値MR1と比較される数値(決定値)が、「大当り」や「ハズレ」の特図表示結果に割り当てられている。第1特図表示結果決定テーブル130Aや第2特図表示結果決定テーブル130Bにおいて、特図表示結果決定用の乱数値MR1と比較される決定値を示すテーブルデータは、特図表示結果を「大当り」として大当り遊技状態に制御するか否かの決定結果に割り当てられる決定用データとなっている。そして、第1特図表示結果決定テーブル130Aと第2特図表示結果決定テーブル130Bのそれぞれでは、確変フラグがオンであるときには、確変フラグがオフであるときに比べて多くの決定値が、「大当り」の特図表示結果に割り当てられている。ここで、パチンコ遊技機1における遊技状態が確変状態であるときには、確変フラグがオンとなる。その一方で、パチンコ遊技機1における遊技状態が通常状態や時短状態であるときには、確変フラグがオフとなる。これにより、パチンコ遊技機1における遊技状態が確変状態であるときには、通常状態や時短状態であるときに比べて、特図表示結果を「大当り」として大当り遊技状態に制御すると決定される確率が高くなる。すなわち、第1特図表示結果決定テーブル130Aと第2特図表示結果決定テーブル130Bのそれぞれでは、パチンコ遊技機1における遊技状態が確変状態であるときに、通常状態や時短状態であるときに比べて大当り遊技状態に制御すると決定される確率が高くなるように、決定用データが大当り遊技状態に制御するか否かの決定結果に割り当てられている。   In the first special figure display result determination table 130A, the random value MR1 for determining the special figure display result is determined depending on whether the probability change flag provided in the game control flag setting unit 592 shown in FIG. 34 is OFF or ON. A numerical value (determined value) to be compared with is assigned to the special figure display results of “big hit”, “small hit”, and “losing”. In the second special figure display result determination table 130B, the numerical value (determination value) to be compared with the random value MR1 for determining the special figure display result is “big hit” depending on whether the probability variation flag is off or on. And “Lose” special map display results. In the first special figure display result decision table 130A and the second special figure display result decision table 130B, the table data indicating the decision value to be compared with the random value MR1 for special figure display result decision indicates the special figure display result as “big hit”. ”Is data for determination assigned to the determination result as to whether or not to control to the big hit gaming state. In each of the first special figure display result determination table 130A and the second special figure display result determination table 130B, when the probability variation flag is on, a larger number of determination values are obtained than when the probability variation flag is off. It is assigned to the special figure display result of "Big hit". Here, when the gaming state in the pachinko gaming machine 1 is the probability variation state, the probability variation flag is turned on. On the other hand, when the gaming state in the pachinko gaming machine 1 is a normal state or a short time state, the probability variation flag is turned off. As a result, when the gaming state in the pachinko gaming machine 1 is in the probabilistic state, the probability that it will be determined to control the big hit gaming state with the special figure display result as “big hit” is higher than in the normal state or the short time state. Become. That is, in each of the first special figure display result determination table 130A and the second special figure display result determination table 130B, when the gaming state in the pachinko gaming machine 1 is in a probabilistic state, compared to when it is in a normal state or a short time state. Therefore, the determination data is assigned to the determination result as to whether or not to control the jackpot gaming state so that the probability of being determined to control the jackpot gaming state increases.

また、図27(A)に示す第1特図表示結果決定テーブル130Aの設定例では、所定範囲の決定値(「30000」〜「30099」の範囲の値)が「小当り」の特図表示結果に割り当てられている。その一方で、図27(B)に示す第2特図表示結果決定テーブル130Bの設定例では、「小当り」の特図表示結果に決定値が割り当てられていない。このような設定により、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームを開始するための第1開始条件が成立したことに基づいて可変表示結果の判定を行う場合と、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームを開始するための第2開始条件が成立したことに基づいて可変表示結果の判定を行う場合とで、特図表示結果を「小当り」として小当り遊技状態に制御すると決定される割合を、異ならせることができる。特に、第2特図を用いた特図ゲームでは特図表示結果を「小当り」として小当り遊技状態に制御すると決定されることがないので、例えば時短状態や確変状態といった、普通可変入賞球装置6Bが形成する第2始動入賞口に遊技球が進入しやすい遊技状態において、賞球を得ることが困難な小当り遊技状態の頻発を回避して、遊技の間延びによる遊技興趣の低下を防止できる。   Further, in the setting example of the first special figure display result determination table 130A shown in FIG. 27A, a special figure display in which the determined value of the predetermined range (value in the range of “30000” to “30099”) is “small hit”. Assigned to the result. On the other hand, in the setting example of the second special figure display result determination table 130B shown in FIG. 27B, the determination value is not assigned to the special figure display result of “small hit”. With such a setting, the variable display result is determined based on the fact that the first start condition for starting the special figure game using the first special figure by the first special symbol display device 4A is satisfied, The case where the variable display result is determined based on the fact that the second start condition for starting the special figure game using the second special figure by the second special symbol display device 4B is established. The ratio determined to be controlled in the small hit gaming state as “small hit” can be varied. In particular, in the special figure game using the second special figure, it is not determined that the special figure display result is “small hit” and the game is controlled to the small hit game state. In the game state where the game ball is likely to enter the second start winning opening formed by the device 6B, the frequent play of the small hit game state in which it is difficult to obtain the prize ball is avoided, and the deterioration of the game interest due to the extended game is prevented. it can.

なお、第2特図表示結果決定テーブル130Bにおいても、第1特図表示結果決定テーブル130Aにおける設定とは異なる所定範囲の決定値が、「小当り」の特図表示結果に割り当てられるようにしてもよい。あるいは、第1開始条件と第2開始条件のいずれが成立したかにかかわらず、共通の特図表示結果決定テーブルを参照して、特図表示結果の決定を行うようにしてもよい。   In the second special figure display result determination table 130B, a predetermined range of determination values different from the settings in the first special figure display result determination table 130A are assigned to the special chart display result of “small hit”. Also good. Alternatively, regardless of which of the first start condition and the second start condition is satisfied, the special figure display result may be determined with reference to the common special figure display result determination table.

図27(B)に示す第2特図表示結果決定テーブル130Bの設定例では、特図表示結果決定用の乱数値MR1と比較される決定値のうち、「0」を示す値が「大当り」の特図表示結果に割り当てられている。これに対して、「0」を示す決定値は、「大当り」の特図表示結果に対して割り当てられず、「ハズレ」の特図表示結果に対して割り当てられるようにしてもよい。これにより、例えば第2乱数初期設定KRS2のビット番号[1]におけるビット値を“0”に設定した場合にスタート値となるデフォルト値「0000H」の設定タイミングで第2始動入賞信号SS1を故意に入力させて特図表示結果決定用の乱数値MR1となる「0」を示す数値データを乱数値レジスタR2Dに格納させて読み出すことや、乱数値レジスタR2Dの破壊や故障を利用して特図表示結果決定用の乱数値MR1となる「0」を示す数値データを抽出させることなどにより、不正に特図表示結果が「大当り」とされてしまうことを防止できる。また、第2特図表示結果決定テーブル130Bでは、第1特図表示結果決定テーブル130Aと同一の決定値が「大当り」の特図表示結果に割り当てられるようにしてもよい。   In the setting example of the second special figure display result determination table 130B shown in FIG. 27B, among the determination values compared with the random value MR1 for determining the special figure display result, the value indicating “0” is “big hit”. Assigned to the special map display result. On the other hand, the determination value indicating “0” may not be assigned to the special figure display result of “big hit”, but may be assigned to the special figure display result of “losing”. Thus, for example, the second start winning signal SS1 is intentionally set at the setting timing of the default value “0000H” that becomes the start value when the bit value in the bit number [1] of the second random number initial setting KRS2 is set to “0”. Numeric data indicating “0”, which is input and becomes the random value MR1 for determining the special figure display result, is stored in the random value register R2D and read, or the special figure is displayed by utilizing the destruction or failure of the random value register R2D. It is possible to prevent the special figure display result from being “big hit” by extracting numerical data indicating “0” which is the random number MR1 for determining the result. In the second special figure display result determination table 130B, the same determination value as that of the first special figure display result determination table 130A may be assigned to the special figure display result of “big hit”.

図28は、ROM506に記憶される大当り種別決定テーブル131の構成例を示している。大当り種別決定テーブル131は、特図表示結果を「大当り」として大当り遊技状態に制御すると決定されたときに、大当り種別決定用の乱数値MR2に基づき、大当り種別を複数種類のいずれかに決定するために参照されるテーブルである。大当り種別決定テーブル131では、図34に示す遊技制御バッファ設定部595に設けられた変動特図指定バッファの値(変動特図指定バッファ値)が「1」であるか「2」であるかに応じて、大当り種別決定用の乱数値MR2と比較される数値(決定値)が、「非確変」や「確変」、「突確」といった複数種類の大当り種別に割り当てられている。ここで、変動特図指定バッファ値は、第1開始条件の成立により第1特別図柄表示装置4Aにて第1特図を用いた特図ゲームを開始するときに「1」が設定される一方で、第2開始条件の成立により第2特別図柄表示装置4Bにて第2特図を用いた特図ゲームを開始するときに「2」が設定される。また、大当り種別決定テーブル131は、遊技制御バッファ設定部595に設けられた大当り種別バッファの値(大当り種別バッファ値)を、大当り種別決定用の乱数値MR2に基づいて決定された大当り種別に対応して、「0」〜「2」のいずれかに設定するためのテーブルデータ(設定用データ)を含んでいる。   FIG. 28 shows a configuration example of the jackpot type determination table 131 stored in the ROM 506. The jackpot type determination table 131 determines the jackpot type as one of a plurality of types based on the random number MR2 for determining the jackpot type when it is determined that the special figure display result is “big hit” and the game state is controlled to the jackpot game state. This is a table to be referred to. In the jackpot type determination table 131, whether the value of the variation special figure designation buffer (variation special figure designation buffer value) provided in the game control buffer setting unit 595 shown in FIG. 34 is “1” or “2”. Accordingly, a numerical value (decision value) to be compared with the random value MR2 for determining the big hit type is assigned to a plurality of types of big hit types such as “non-probability change”, “probability change”, and “surprise change”. Here, the variable special figure designation buffer value is set to “1” when the special figure game using the first special figure is started on the first special symbol display device 4A when the first start condition is satisfied. Thus, “2” is set when the second special symbol display device 4B starts the special figure game using the second special figure when the second start condition is satisfied. The jackpot type determination table 131 corresponds to the jackpot type determined based on the random number MR2 for determining the jackpot type, with the value of the jackpot type buffer provided in the game control buffer setting unit 595 (the jackpot type buffer value). Thus, table data (setting data) for setting to any one of “0” to “2” is included.

図28に示す大当り種別決定テーブル131の設定例では、変動特図指定バッファ値が「1」であるか「2」であるかに応じて、「突確」の大当り種別に対する決定値の割当てが異なっている。すなわち、変動特図指定バッファ値が「1」である場合には、所定範囲の決定値(「82」〜「99」の範囲の値)が「突確」の大当り種別に割り当てられる一方で、変動特図指定バッファ値が「2」である場合には、「突確」の大当り種別に対して決定値が割り当てられていない。このような設定により、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームを開始するための第1開始条件が成立したことに基づいて大当り種別を複数種類のいずれかに決定する場合と、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームを開始するための第2開始条件が成立したことに基づいて大当り種別を複数種類のいずれかに決定する場合とで、大当り種別を「突確」に決定する割合を、異ならせることができる。特に、第2特図を用いた特図ゲームでは大当り種別を「突確」として2ラウンド大当り状態に制御すると決定されることがないので、例えば時短状態や確変状態といった、普通可変入賞球装置6Bが形成する第2始動入賞口に遊技球が進入しやすい遊技状態において、賞球を得ることが困難な2ラウンド大当り状態の頻発を回避して、遊技の間延びによる遊技興趣の低下を防止できる。なお、変動特図指定バッファ値が「2」である場合にも、変動特図指定バッファ値が「1」である場合とは異なる所定範囲の決定値が、「突確」の大当り種別に割り当てられるようにしてもよい。   In the setting example of the jackpot type determination table 131 shown in FIG. 28, the allocation of the determination value to the jackpot type of “surprise” differs depending on whether the fluctuation special figure designation buffer value is “1” or “2”. ing. That is, when the fluctuation special figure designation buffer value is “1”, the determined value of the predetermined range (value in the range of “82” to “99”) is assigned to the jackpot type of “surprise”, while the fluctuation When the special figure designation buffer value is “2”, the decision value is not assigned to the “surprise” jackpot type. With such a setting, the jackpot type is determined as one of a plurality of types based on the fact that the first start condition for starting the special figure game using the first special figure by the first special symbol display device 4A is satisfied. And determining the jackpot type as one of a plurality of types based on the fact that the second start condition for starting the special figure game using the second special figure by the second special symbol display device 4B is satisfied. Thus, the rate at which the jackpot type is determined to be “surprising” can be varied. In particular, in the special figure game using the second special figure, it is not determined that the big hit type is “surprise” and controlled to the two round big hit state. In a game state in which a game ball is likely to enter the second start winning opening to be formed, frequent occurrence of a two-round big hit state in which it is difficult to obtain a prize ball can be avoided, and a decrease in game entertainment due to the extended game can be prevented. Even when the fluctuation special figure designation buffer value is “2”, a predetermined range of determination values different from those when the fluctuation special figure designation buffer value is “1” are assigned to the “surprise” jackpot type. You may do it.

図29は、ROM506に記憶されるリーチ決定テーブル132の構成例を示している。リーチ決定テーブル132は、特図表示結果を「ハズレ」にすると決定されたときに、リーチ決定用の乱数値MR3に基づき、飾り図柄の可変表示状態をリーチ状態とするか否かを決定するために参照されるテーブルである。リーチ決定テーブル132では、遊技状態が通常状態であるか時短状態又は確変状態であるかや、合計保留記憶数に応じて、リーチ決定用の乱数値MR3と比較される数値(決定値)が、飾り図柄の可変表示状態をリーチ状態としない「非リーチ」やリーチ状態とする「リーチ」を示すリーチ決定結果に、割り当てられている。   FIG. 29 shows a configuration example of the reach determination table 132 stored in the ROM 506. The reach determination table 132 determines whether or not the variable display state of the decorative symbols is set to the reach state based on the reach determination random value MR3 when it is determined that the special figure display result is “lost”. It is a table that is referred to. In the reach determination table 132, a numerical value (determination value) to be compared with the random number MR3 for reach determination according to whether the gaming state is a normal state, a short-time state or a probable change state, and the total reserved memory number, It is assigned to a reach determination result indicating “non-reach” in which the decorative symbol variable display state is not the reach state or “reach” in which the reach state is set.

図29に示すリーチ決定テーブル132の設定例では、パチンコ遊技機1における遊技状態が通常状態であるか時短状態又は確変状態であるかに応じて、リーチ決定結果に対する決定値の割当てが異なっている。また、図29に示す設定例では、合計保留記憶数に応じて、リーチ決定結果に対する決定値の割当てが異なっている。例えば、遊技状態が通常状態であるときには、合計保留記憶数が「0」である場合に対応して、「0」〜「204」の範囲の決定値が「非リーチ」の決定結果に割り当てられ、「205」〜「239」の範囲の決定値が「リーチ」の決定結果に割り当てられている。合計保留記憶数が「1」である場合には、合計保留記憶数が「0」である場合よりも多い「0」〜「217」の範囲の決定値が「非リーチ」の決定結果に割り当てられている。合計保留記憶数が「2」である場合には、合計保留記憶数が「0」や「1」である場合よりも多い「0」〜「220」の範囲の決定値が「非リーチ」の決定結果に割り当てられている。合計保留記憶数が「3」又は「4」である場合には、「0」〜「230」の範囲の決定値が「非リーチ」の決定結果に割り当てられ、合計保留記憶数が「5」〜「8」である場合には「0」〜「233」の範囲の決定値が「非リーチ」の決定結果に割り当てられている。このような設定により、特図ゲームの保留記憶数(合計保留記憶数)が所定数(例えば「3」)以上であるときには、所定数未満であるときに比べて、飾り図柄の可変表示状態をリーチ状態にすると決定される割合が低くなる。そして、非リーチ変動パターンにおける平均的な特図変動時間がリーチ変動パターンにおける平均的な特図変動時間に比べて短くなるように設定されていれば、合計保留記憶数が所定数以上であるときには、所定数未満であるときに比べて、平均的な特図変動時間を短縮することができる。   In the setting example of the reach determination table 132 shown in FIG. 29, the allocation of the determination value to the reach determination result differs depending on whether the gaming state in the pachinko gaming machine 1 is the normal state, the short time state, or the probability variation state. . Further, in the setting example shown in FIG. 29, the assignment of the decision value to the reach decision result differs depending on the total number of reserved memories. For example, when the gaming state is the normal state, the determination value in the range of “0” to “204” is assigned to the determination result of “non-reach”, corresponding to the case where the total number of reserved memories is “0”. , “205” to “239” are assigned to the determination result of “reach”. When the total number of reserved memories is “1”, the determined value in the range of “0” to “217”, which is larger than when the total number of reserved memories is “0”, is assigned to the determination result of “non-reach”. It has been. When the total number of reserved memories is “2”, the determined value in the range of “0” to “220”, which is larger than when the total number of reserved memories is “0” or “1”, is “non-reach”. Assigned to the decision result. When the total number of reserved memories is “3” or “4”, the determined value in the range of “0” to “230” is assigned to the determination result of “non-reach”, and the total number of reserved memories is “5”. In the case of “8”, the determined value in the range of “0” to “233” is assigned to the determination result of “non-reach”. With such a setting, when the number of stored special graphics games (total number of stored memories) is equal to or greater than a predetermined number (for example, “3”), the decorative symbol variable display state is changed as compared to when the number is less than the predetermined number. The percentage determined when the reach state is reached. If the average special figure fluctuation time in the non-reach fluctuation pattern is set to be shorter than the average special figure fluctuation time in the reach fluctuation pattern, the total number of reserved memories is equal to or greater than a predetermined number. Compared to when the number is less than the predetermined number, the average special figure fluctuation time can be shortened.

図30及び図31は、ROM506に記憶される変動パターン種別決定テーブルの構成例を示している。この実施の形態では、変動パターン種別決定テーブルとして、図30(A)に示す大当り変動パターン種別決定テーブル133Aと、図30(B)に示す小当り変動パターン種別決定テーブル133Bと、図30(C)に示す非リーチ変動パターン種別決定テーブル133Cと、図31に示すリーチ変動パターン種別決定テーブル133Dとが、予め用意されている。各変動パターン種別決定テーブルは、変動パターン種別決定用の乱数値MR4などに基づいて、変動パターン種別を複数種類のいずれかに決定するために参照されるテーブルである。   30 and 31 show a configuration example of the variation pattern type determination table stored in the ROM 506. In this embodiment, as the variation pattern type determination table, the big hit variation pattern type determination table 133A shown in FIG. 30A, the small hit variation pattern type determination table 133B shown in FIG. 30B, and FIG. ) And a reach variation pattern type determination table 133D shown in FIG. 31 are prepared in advance. Each variation pattern type determination table is a table that is referred to in order to determine one of a plurality of variation pattern types based on the random value MR4 for determining the variation pattern type.

図30(A)に示す大当り変動パターン種別決定テーブル133Aは、特図表示結果を「大当り」にすると決定されたときに、使用テーブルとして選択される。大当り変動パターン種別決定テーブル133Aでは、大当り種別の決定結果が「非確変」、「確変」、「突確」のいずれであるかに応じて、変動パターン種別決定用の乱数値MR4と比較される数値(決定値)が、変動パターン種別CA3−1〜変動パターン種別CA3−3や変動パターン種別CA4−1、変動パターン種別CA4−2などに、割り当てられている。   The big hit variation pattern type determination table 133A shown in FIG. 30A is selected as a use table when it is determined that the special figure display result is “big hit”. In the jackpot variation pattern type determination table 133A, a numerical value to be compared with the random value MR4 for determining the variation pattern type depending on whether the determination result of the jackpot type is “non-probability change”, “probability change”, or “surprise change”. (Determined value) is assigned to the variation pattern type CA3-1 to the variation pattern type CA3-3, the variation pattern type CA4-1, the variation pattern type CA4-2, and the like.

図30(A)に示す大当り変動パターン種別決定テーブル133Aの設定例では、大当り種別が複数種類のいずれに決定されたかに応じて、各変動パターン種別に決定される割合が異なるように、決定値が各変動パターン種別に割り当てられている。例えば、大当り種別が「非確変」であるか「確変」であるかに応じて、変動パターン種別CA3−1〜変動パターン種別CA3−3に対する決定値の割当てが異なっている。また、大当り種別が「非確変」又は「確変」である場合には、変動パターン種別CA3−1〜変動パターン種別CA3−3に対して決定値が割り当てられている一方で、変動パターン種別CA4−1及び変動パターン種別CA4−2に対しては決定値が割り当てられていない。他方、大当り種別が「突確」である場合には、変動パターン種別CA4−1及び変動パターン種別CA4−2に対して決定値が割り当てられている一方で、変動パターン種別CA3−1〜変動パターン種別CA3−3に対しては決定値が割り当てられていない。   In the setting example of the jackpot variation pattern type determination table 133A shown in FIG. 30A, the determination value is set so that the ratio determined for each variation pattern type differs depending on which of the plurality of types of jackpot types is determined. Is assigned to each variation pattern type. For example, depending on whether the big hit type is “non-probable change” or “probability change”, the assignment of the decision value to the variation pattern type CA3-1 to variation pattern type CA3-3 differs. When the big hit type is “non-probable change” or “probability change”, the decision value is assigned to the variation pattern type CA3-1 to the variation pattern type CA3-3, while the variation pattern type CA4- No determination value is assigned to 1 and the variation pattern type CA4-2. On the other hand, when the big hit type is “surprise”, the decision value is assigned to the variation pattern type CA4-1 and the variation pattern type CA4-2, while the variation pattern type CA3-1 to the variation pattern type. No decision value is assigned to CA3-3.

このように、大当り種別に応じて各変動パターン種別に対する決定値の割当てが異なっている。また、大当り種別に応じて異なる変動パターン種別に対して決定値が割り当てられることがある。こうして、大当り種別を複数種類のいずれにするかの決定結果に応じて、異なる変動パターン種別に決定することができ、また、同一の変動パターン種別に決定される割合を異ならせることができる。なお、パチンコ遊技機1における遊技状態が通常状態、確変状態、時短状態のいずれであるかに応じて各変動パターン種別に対する決定値の割当てが異なる変動パターン種別決定テーブルを参照してもよい。これにより、遊技状態が複数種類のいずれであるかに応じて、異なる変動パターン種別に決定することができ、また、同一の変動パターン種別に決定される割合を異ならせることができる。   Thus, the allocation of the decision value to each variation pattern type differs depending on the jackpot type. In addition, a determined value may be assigned to a different variation pattern type depending on the jackpot type. In this way, different variation pattern types can be determined according to the determination result of whether the jackpot type is a plurality of types, and the ratios determined for the same variation pattern type can be made different. Note that a variation pattern type determination table in which determination values are assigned to different variation pattern types may be referred to depending on whether the gaming state in the pachinko gaming machine 1 is a normal state, a probability variation state, or a short time state. As a result, depending on whether the gaming state is a plurality of types, it is possible to determine different variation pattern types, and it is possible to vary the ratios determined for the same variation pattern type.

図30(B)に示す小当り変動パターン種別決定テーブル133Bは、特図表示結果を「小当り」にすると決定されたときに、使用テーブルとして選択される。小当り変動パターン種別決定テーブル133Bでは、変動パターン種別決定用の乱数値MR4と比較される数値(決定値)の全部が、変動パターン種別CA4−1に割り当てられている。変動パターン種別CA4−1には、図30(A)に示す大当り変動パターン種別決定テーブル133Aにおいて、大当り種別が「突確」である場合に応じて決定値の一部が割り当てられている。このように、変動パターン種別CA4−1は、大当り種別が「突確」になる場合と、特図表示結果が「小当り」になる場合とで、共通の変動パターン種別となっている。すなわち、大当り変動パターン種別決定テーブル133Aにて大当り種別が「突確」に対応したテーブルデータと、小当り変動パターン種別決定テーブル133Bを構成するテーブルデータとには、共通の変動パターン種別が含まれるように設定されている。このような設定により、変動パターン種別CA4−1に含まれる変動パターンによる飾り図柄の可変表示が実行されたときには、特図表示結果が「大当り」で大当り種別が「突確」となって2ラウンド大当り状態に制御されるか、特図表示結果が「小当り」となって小当り遊技状態に制御されるかを、遊技者が認識することは困難になり、2回開放遊技(2ラウンド大当り状態や小当り遊技状態における大入賞口の開閉動作)の終了後に確変状態となること(大当り種別が「突確」となること)に対する遊技者の期待感を高めて遊技の興趣を向上させることができる。   The small hit variation pattern type determination table 133B shown in FIG. 30B is selected as a use table when it is determined that the special figure display result is “small hit”. In the small hit variation pattern type determination table 133B, all the numerical values (determination values) to be compared with the random value MR4 for determining the variation pattern type are assigned to the variation pattern type CA4-1. In the big hit fluctuation pattern type determination table 133A shown in FIG. 30A, a part of the determined value is assigned to the fluctuation pattern type CA4-1 depending on the case where the big hit type is “surprise”. As described above, the variation pattern type CA4-1 is a common variation pattern type in the case where the big hit type is “surprise” and the special figure display result is “small hit”. That is, the table data corresponding to the big hit type “surprise” in the big hit variation pattern type determination table 133A and the table data constituting the small hit variation pattern type determination table 133B include a common variation pattern type. Is set to With this setting, when the variable display of the decorative pattern is executed with the variation pattern included in the variation pattern type CA4-1, the special figure display result is “big hit” and the big hit type is “surprise”, and two rounds big hit It becomes difficult for the player to recognize whether the game is controlled to the state or whether the special figure display result is “small hit” and is controlled to the small hit game state. And opening / closing operation of the big prize opening in the small hit game state), it is possible to improve the interest of the game by increasing the player's expectation that it will be in a probable change state (the big hit type will be "surprising") .

図30(C)に示す非リーチ変動パターン種別決定テーブル133Cは、特図表示結果を「ハズレ」にする決定と、飾り図柄の可変表示状態をリーチ状態にしない「非リーチ」の決定とがなされたときに、使用テーブルとして選択される。非リーチ変動パターン種別決定テーブル133Cでは、遊技状態が通常状態であるか時短状態又は確変状態であるかや、合計保留記憶数などに応じて、変動パターン種別決定用の乱数値MR4と比較される数値(決定値)が、変動パターン種別CA1−1〜変動パターン種別CA1−3などに、割り当てられている。図30(C)に示す非リーチ変動パターン種別決定テーブル133Cの設定例では、パチンコ遊技機1における遊技状態が通常状態であるか時短状態又は確変状態であるかに応じて、各変動パターン種別に対する決定値の割当てが異なっている。また、図30(C)に示す設定例では、合計保留記憶数に応じて、各変動パターン種別に対する決定値の割当てが異なっている。こうして、パチンコ遊技機1における遊技状態や合計保留記憶数に応じて、各変動パターン種別の決定割合を異ならせる。ここでは、遊技状態が時短状態又は確変状態であるときに、通常状態であるときよりも平均的な特図変動時間が短くなるように、各変動パターン種別に対して決定値が割り当てられればよい。また、合計保留記憶数が所定数以上であるときには、所定数未満であるときよりも平均的な特図変動時間が短くなるように、各変動パターン種別に対して決定値が割り当てられればよい。   In the non-reach variation pattern type determination table 133C shown in FIG. 30C, a determination is made that the special figure display result is “lost”, and a determination “non-reach” is made that the variable display state of the decorative symbols is not changed to the reach state. Is selected as the usage table. In the non-reach variation pattern type determination table 133C, it is compared with the random value MR4 for determining the variation pattern type depending on whether the gaming state is a normal state, a short-time state or a probable variation state, the total number of reserved memory, etc. Numerical values (determined values) are assigned to the variation pattern types CA1-1 to CA1-3 and the like. In the setting example of the non-reach variation pattern type determination table 133C shown in FIG. 30C, depending on whether the gaming state in the pachinko gaming machine 1 is a normal state, a short-time state or a certain variation state, Assignment of decision values is different. In the setting example shown in FIG. 30C, the assignment of the decision value to each variation pattern type differs according to the total number of reserved storage. In this manner, the determination ratio of each variation pattern type is varied according to the gaming state and the total number of reserved memories in the pachinko gaming machine 1. Here, it is only necessary to assign a decision value to each variation pattern type so that the average special figure variation time is shorter when the gaming state is in the short-time state or the probability variation state than in the normal state. . In addition, when the total number of reserved memories is equal to or greater than the predetermined number, a determination value may be assigned to each variation pattern type so that the average special figure variation time is shorter than when the total number is less than the predetermined number.

図31に示すリーチ変動パターン種別決定テーブル133Dは、特図表示結果を「ハズレ」にする決定と、飾り図柄の可変表示状態をリーチ状態にする「リーチ」の決定とがなされたときに、使用テーブルとして選択される。リーチ変動パターン種別決定テーブル133Dでは、遊技状態が通常状態、時短状態、確変状態のいずれであるかや、合計保留記憶数などに応じて、変動パターン種別決定用の乱数値MR4と比較される数値(決定値)が、変動パターン種別CA2−1〜変動パターン種別CA2−4などに、割り当てられている。   The reach variation pattern type determination table 133D shown in FIG. 31 is used when it is determined that the special figure display result is “lost” and “reach” is selected to change the variable display state of the decorative symbols to the reach state. Selected as a table. In the reach variation pattern type determination table 133D, a numerical value to be compared with the random number value MR4 for determining the variation pattern type according to whether the gaming state is a normal state, a short time state, a probability variation state, the total number of reserved storage, etc. (Determined value) is assigned to the variation pattern type CA2-1 to variation pattern type CA2-4.

図32は、ROM506に記憶される変動パターン決定テーブルの構成例を示している。この実施の形態では、変動パターン決定テーブルとして、図32(A)に示す当り変動パターン決定テーブル134Aと、図32(B)に示すハズレ変動パターン決定テーブル134Bとが、予め用意されている。各変動パターン決定テーブルは、変動パターン決定用の乱数値MR5などに基づいて、変動パターンを複数種類のいずれかに決定するために参照されるテーブルである。各変動パターン決定テーブルでは、変動パターン種別の決定結果に応じて、変動パターン決定用の乱数値MR5と比較される数値(決定値)が、単一種類又は複数種類の変動パターンに割り当てられている。   FIG. 32 shows a configuration example of a variation pattern determination table stored in the ROM 506. In this embodiment, as the variation pattern determination table, a hit variation pattern determination table 134A shown in FIG. 32A and a loss variation pattern determination table 134B shown in FIG. 32B are prepared in advance. Each variation pattern determination table is a table that is referred to in order to determine a variation pattern as one of a plurality of types based on a random number MR5 for variation pattern determination. In each variation pattern determination table, a numerical value (decision value) to be compared with the random value MR5 for determining the variation pattern is assigned to a single type or a plurality of types of variation patterns according to the determination result of the variation pattern type. .

図33は、ROM506に記憶される始動口入賞テーブルの構成例を示している。この実施の形態では、始動口入賞テーブルとして、図33(A)に示す第1始動口入賞テーブル135Aと、図33(B)に示す第2始動口入賞テーブル135Bとが、予め用意されている。各始動口入賞テーブルは、普通入賞球装置6Aが形成する第1始動入賞口や普通可変入賞球装置6Bが形成する第2始動入賞口を遊技球が通過(進入)して始動入賞が発生したときに、各種の設定を行うために参照されるテーブルである。   FIG. 33 shows an example of the structure of the start opening prize table stored in the ROM 506. In this embodiment, a first start opening winning table 135A shown in FIG. 33 (A) and a second starting opening winning table 135B shown in FIG. 33 (B) are prepared in advance as start opening winning tables. . In each start opening winning table, the game ball passes (enters) through the first starting winning opening formed by the normal winning ball apparatus 6A and the second starting winning opening formed by the normal variable winning ball apparatus 6B, and the start winning is generated. This table is sometimes referred to for performing various settings.

図33(A)に示す第1始動口入賞テーブル135Aは、第1始動入賞口を遊技球が通過(進入)して始動入賞が発生したときに、使用テーブルとして選択される。第1始動口入賞テーブル135Aは、第1保留記憶カウンタアドレスや乱数値レジスタR1Dアドレス、第1特図保留記憶部アドレス、第1始動入賞指定コマンドテーブルアドレス、始動データ(第1)などを指定するテーブルデータから構成されている。第1保留記憶カウンタアドレスは、第1保留記憶カウンタに割り当てられたアドレスである。第1保留記憶カウンタは、図34に示す遊技制御カウンタ設定部594に設けられて第1特図保留記憶数をカウントする。乱数値レジスタR1Dアドレスは、図8(B)に示す内蔵レジスタエリアにおいて乱数値レジスタR1Dに割り当てられたアドレス(例えば先頭アドレス2038Hなど)である。第1特図保留記憶部アドレスは、図34に示す第1特図保留記憶部591Aに割り当てられたアドレス(例えば先頭アドレスなど)である。第1始動入賞指定コマンドテーブルアドレスは、ROM506に記憶される第1始動入賞指定コマンドテーブルのアドレス(例えば先頭アドレスなど)である。始動データ(第1)は、図34に示す始動データ記憶部591Cに記憶されて第1始動入賞口を遊技球が通過(進入)したことを示す「第1」の始動データである。   The first start opening winning table 135A shown in FIG. 33A is selected as a use table when the game ball passes (enters) through the first starting winning opening and a start winning is generated. The first start opening prize table 135A designates a first reserved memory counter address, a random value register R1D address, a first special figure reserved memory section address, a first start prize designation command table address, start data (first), and the like. Consists of table data. The first reserved memory counter address is an address assigned to the first reserved memory counter. The first reserved memory counter is provided in the game control counter setting unit 594 shown in FIG. 34 and counts the first special figure reserved memory number. The random value register R1D address is an address (for example, the start address 2038H) assigned to the random value register R1D in the built-in register area shown in FIG. 8B. The first special figure reservation storage unit address is an address (for example, a head address) assigned to the first special figure reservation storage unit 591A shown in FIG. The first start winning designation command table address is the address (for example, the top address) of the first starting winning designation command table stored in the ROM 506. The start data (first) is “first” start data stored in the start data storage unit 591C shown in FIG. 34 and indicating that the game ball has passed (entered) through the first start winning opening.

図33(B)に示す第2始動口入賞テーブル135Bは、第2始動入賞口を遊技球が通過(進入)して始動入賞が発生したときに、使用テーブルとして選択される。第2始動口入賞テーブル135Bは、第2保留記憶カウンタアドレスや乱数値レジスタR2Dアドレス、第2特図保留記憶部アドレス、第2始動入賞指定コマンドテーブルアドレス、始動データ(第2)などを指定するテーブルデータから構成されている。第2保留記憶カウンタアドレスは、第2保留記憶カウンタに割り当てられたアドレスである。第2保留記憶カウンタは、図34に示す遊技制御カウンタ設定部594に設けられて第2特図保留記憶数をカウントする。乱数値レジスタR2Dアドレスは、図8(B)に示す内蔵レジスタエリアにおいて乱数値レジスタR2Dに割り当てられたアドレス(例えば先頭アドレス203AHなど)である。第2特図保留記憶部アドレスは、図34に示す第2特図保留記憶部591Bに割り当てられたアドレス(例えば先頭アドレスなど)である。第2始動入賞指定コマンドテーブルアドレスは、ROM506に記憶される第2始動入賞指定コマンドテーブルのアドレス(例えば先頭アドレスなど)である。始動データ(第2)は、図34に示す始動データ記憶部591Cに記憶されて第2始動入賞口を遊技球が通過(進入)したことを示す「第2」の始動データである。   The second start opening winning table 135B shown in FIG. 33 (B) is selected as a use table when a game ball passes through (enters) the second start winning opening and a start winning occurs. The second starting entry winning table 135B specifies a second reserved storage counter address, a random value register R2D address, a second special figure holding storage section address, a second starting winning designation command table address, start data (second), and the like. Consists of table data. The second reserved memory counter address is an address assigned to the second reserved memory counter. The second reserved memory counter is provided in the game control counter setting unit 594 shown in FIG. 34 and counts the second special figure reserved memory number. The random value register R2D address is an address (for example, the head address 203AH) assigned to the random value register R2D in the built-in register area shown in FIG. The second special figure reservation storage unit address is an address (for example, a head address) assigned to the second special figure reservation storage unit 591B shown in FIG. The second start winning designation command table address is an address (for example, the top address) of the second starting winning designation command table stored in the ROM 506. The start data (second) is “second” start data stored in the start data storage unit 591C shown in FIG. 34 and indicating that the game ball has passed (entered) through the second start winning opening.

遊技制御用マイクロコンピュータ100が備えるRAM507には、パチンコ遊技機1における遊技の進行などを制御するために用いられる各種のデータを保持する領域として、例えば図34に示すような遊技制御用データ保持エリア590が設けられている。図34に示す遊技制御用データ保持エリア590は、第1特図保留記憶部591Aと、第2特図保留記憶部591Bと、始動データ記憶部591Cと、遊技制御フラグ設定部592と、遊技制御タイマ設定部593と、遊技制御カウンタ設定部594と、遊技制御バッファ設定部595とを備えている。   In the RAM 507 provided in the game control microcomputer 100, for example, a game control data holding area as shown in FIG. 34 is provided as an area for holding various data used for controlling the progress of the game in the pachinko gaming machine 1. 590 is provided. The game control data holding area 590 shown in FIG. 34 includes a first special figure hold storage unit 591A, a second special figure hold storage unit 591B, a start data storage unit 591C, a game control flag setting unit 592, and a game control. A timer setting unit 593, a game control counter setting unit 594, and a game control buffer setting unit 595 are provided.

第1特図保留記憶部591Aは、普通入賞球装置6Aが形成する第1始動入賞口を遊技球が通過(進入)したことによる始動入賞の発生に対応して第1始動条件は成立したが第1開始条件は成立していない特図ゲーム(第1特別図柄表示装置4Aによる第1特図を用いた特図ゲーム)の保留データを記憶する。一例として、第1特図保留記憶部591Aは、第1始動入賞口への入賞順に保留番号と関連付けて、その入賞による第1始動条件の成立に基づいてCPU505により取得された特図表示結果決定用の乱数値MR1を示す数値データや大当り種別決定用の乱数値MR2を示す数値データを保留データとし、その数が所定の上限値(例えば「4」)に達するまで記憶する。   The first special figure storage unit 591A satisfies the first start condition in response to the occurrence of the start winning due to the game ball passing (entering) through the first start winning opening formed by the normal winning ball apparatus 6A. The holding data of the special figure game (the special figure game using the first special figure by the first special symbol display device 4A) in which the first start condition is not established is stored. As an example, the first special figure holding storage unit 591A determines the special figure display result obtained by the CPU 505 based on the establishment of the first starting condition by the winning in association with the holding number in the order of winning in the first starting winning opening. The numerical data indicating the random number value MR1 for use and the numerical data indicating the random number value MR2 for determining the big hit type are reserved data and stored until the number reaches a predetermined upper limit value (eg, “4”).

第2特図保留記憶部591Bは、普通可変入賞球装置6Bが形成する第2始動入賞口を遊技球が通過(進入)したことによる始動入賞の発生に対応して第2始動条件は成立したが第2開始条件は成立していない特図ゲーム(第2特別図柄表示装置4Bによる第2特図を用いた特図ゲーム)の保留データを記憶する。一例として、第2特図保留記憶部591Bは、第2始動入賞口への入賞順に保留番号と関連付けて、その入賞による第2始動条件の成立に基づいてCPU505により取得された特図表示結果決定用の乱数値MR1を示す数値データや大当り種別決定用の乱数値MR2を示す数値データを保留データとし、その数が所定の上限値(例えば「4」)に達するまで記憶する。   The second special figure holding storage unit 591B satisfies the second start condition in response to the occurrence of the start winning due to the game ball passing (entering) the second starting winning opening formed by the normally variable winning ball apparatus 6B. However, the hold data of the special figure game (the special figure game using the second special figure by the second special symbol display device 4B) in which the second start condition is not established is stored. As an example, the second special figure holding storage unit 591B determines the special figure display result obtained by the CPU 505 based on the establishment of the second starting condition by the winning in association with the holding number in the order of winning in the second starting winning opening. The numerical data indicating the random number value MR1 for use and the numerical data indicating the random number value MR2 for determining the big hit type are reserved data and stored until the number reaches a predetermined upper limit value (eg, “4”).

始動データ記憶部591Cは、第1始動入賞口と第2始動入賞口のいずれに遊技球が入賞したかを示す始動データを、各遊技球の入賞順を特定可能として記憶する。一例として、始動データ記憶部591Cには、合計保留記憶数の上限値(例えば「8」)に対応した領域が確保され、第1始動入賞口への入賞に対応した「第1」の始動データ、あるいは、第2始動入賞口への入賞に対応した「第2」の始動データを、各遊技球の入賞順に従った保留番号と関連付けて記憶する。   The start data storage unit 591C stores start data indicating which of the first start winning opening and the second starting winning opening the game ball has won, so that the order of winning of each game ball can be specified. As an example, an area corresponding to the upper limit value (for example, “8”) of the total reserved storage number is secured in the start data storage unit 591C, and “first” start data corresponding to winning in the first start winning opening is obtained. Alternatively, the “second” start data corresponding to the winning at the second start winning opening is stored in association with the holding number according to the winning order of each game ball.

なお、第1特図保留記憶部591Aと第2特図保留記憶部591B、始動データ記憶部591Cは、別々に設けるようにしてもよいし、これらを組み合わせた記憶領域を設けるようにしてもよい。一例として、始動データ記憶領域と乱数値記憶領域とを組み合わせた領域を8つ含む記憶領域を設けるようにしてもよい。このような構成において、始動データ記憶領域と乱数値記憶領域の各領域には、RAM507における連続したアドレスが割り当てられればよい。この場合、例えば合計保留記憶数に基づいてデータ格納先のアドレスを指定するポインタの値を更新することによって、空き領域の先頭となる始動データ記憶領域に、始動データをセットする。このとき、空き領域の先頭を特定するには、例えば1つの保留データ(始動データと乱数値を示す数値データ)におけるデータ数を合計保留記憶数に乗算した値に1加算した値(始動データ記憶領域1つ分を加算した値)を、アドレスのオフセット値として特定する。こうして特定したオフセット値に従ってポインタの値を更新すればよい。この構成では、1つの保留データに対応して始動データ記憶領域と乱数値記憶領域が1つずつの合計2つのデータ格納領域が設けられている。そこで、合計保留記憶数を2倍した値に1加算した値がアドレスのオフセット値として特定される。一例として、合計保留記憶数が「3」である場合には、オフセット値として「+7」(合計保留記憶数「3」を2倍した後に1加算した値)が特定され、このオフセット値に対応した始動データ記憶領域に始動データをセットすることになる。また、1つの保留データに対応して1つの始動データ記憶領域と2つの乱数値記憶領域との合計3つのデータ格納領域が設けられている場合には、合計保留記憶数を3倍した値に1加算した値(始動データ記憶領域1つ分を加算した値)が、アドレスのオフセット値として特定されればよい。   The first special figure reservation storage unit 591A, the second special figure reservation storage unit 591B, and the start data storage unit 591C may be provided separately, or a storage area combining them may be provided. . As an example, a storage area including eight areas obtained by combining the start data storage area and the random value storage area may be provided. In such a configuration, continuous addresses in the RAM 507 may be assigned to the start data storage area and the random value storage area. In this case, for example, the start data is set in the start data storage area at the head of the empty area by updating the value of the pointer that specifies the address of the data storage destination based on the total number of reserved storage. At this time, in order to specify the head of the free space, for example, a value obtained by adding 1 to the value obtained by multiplying the total number of reserved memories by the number of data in one piece of reserved data (numerical data indicating start data and random number values) (start data storage) A value obtained by adding one area) is specified as an address offset value. The pointer value may be updated in accordance with the offset value thus specified. In this configuration, a total of two data storage areas, one start data storage area and one random value storage area, are provided corresponding to one hold data. Therefore, a value obtained by adding 1 to a value obtained by doubling the total number of reserved memories is specified as an address offset value. As an example, when the total number of reserved memories is “3”, “+7” (a value obtained by doubling the total number of reserved memories “3” and adding 1) is specified and corresponds to this offset value. The start data is set in the start data storage area. If a total of three data storage areas including one start-up data storage area and two random number value storage areas are provided corresponding to one reserved data, the total number of reserved memories is tripled. A value obtained by adding 1 (a value obtained by adding one start data storage area) may be specified as the offset value of the address.

また、データ格納先のアドレスを指定するポインタの初期位置を保留番号「1」に対応した始動データ記憶領域とする場合には、1つの保留データにおけるデータ数を合計保留記憶数に乗算した値が、アドレスのオフセット値として特定されればよい。例えば、1つの保留データに対応して1つの始動データ記憶領域と1つの乱数値記憶領域との合計2つのデータ格納領域が設けられている場合には、合計保留記憶数を2倍した値が、アドレスのオフセット値として特定されればよい。また、1つの保留データに対応して1つの始動データ記憶領域と2つの乱数値記憶領域との合計3つのデータ格納領域が設けられている場合には、合計保留記憶数を3倍した値が、アドレスのオフセット値として特定されればよい。こうして始動データ記憶領域に始動データをセットした後には、アドレスを指定するポインタの値を1加算して、加算後のポインタが指すアドレスの乱数値記憶領域に、乱数値を示す数値データを格納すればよい。   Further, when the initial position of the pointer for designating the data storage destination address is used as the start data storage area corresponding to the hold number “1”, a value obtained by multiplying the total hold storage number by the number of data in one hold data is The address offset value may be specified. For example, when two data storage areas, one start data storage area and one random value storage area, are provided corresponding to one hold data, the value obtained by doubling the total hold storage number is The address offset value may be specified. When a total of three data storage areas including one start-up data storage area and two random number value storage areas are provided corresponding to one hold data, a value obtained by multiplying the total hold storage number by three is obtained. The address offset value may be specified. After the start data is set in the start data storage area in this way, 1 is added to the value of the pointer specifying the address, and numerical data indicating the random number value is stored in the random value storage area of the address pointed to by the pointer after the addition. That's fine.

遊技制御フラグ設定部592には、パチンコ遊技機1における遊技の進行状況などに応じて状態を更新可能な複数種類のフラグが設けられている。例えば、遊技制御フラグ設定部592には、複数種類のフラグそれぞれについて、フラグの値を示すデータや、オン状態あるいはオフ状態を示すデータが記憶される。一例として、遊技制御フラグ設定部592には、特図プロセスフラグ、普図プロセスフラグ、大当りフラグ、小当りフラグ、確変フラグ、時短フラグなどが設けられていればよい。   The game control flag setting unit 592 is provided with a plurality of types of flags that can be updated in accordance with the progress of the game in the pachinko gaming machine 1. For example, the game control flag setting unit 592 stores data indicating the flag value and data indicating the on state or the off state for each of the plurality of types of flags. As an example, the game control flag setting unit 592 only needs to be provided with a special figure process flag, a common figure process flag, a big hit flag, a small hit flag, a probability change flag, a time reduction flag, and the like.

特図プロセスフラグは、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームの進行や、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームの進行などを制御するために実行される図39のステップS96や図41に示す特別図柄プロセス処理において、どの処理を選択・実行すべきかを指示する。普図プロセスフラグは、普通図柄表示器20による普通図柄を用いた普図ゲームの進行などを制御するために実行される図39のステップS97に示す普通図柄プロセス処理において、どの処理を選択・実行すべきかを指示する。   The special figure process flag indicates the progress of the special figure game using the first special figure by the first special symbol display device 4A, the progress of the special figure game using the second special figure by the second special symbol display device 4B, and the like. In step S96 of FIG. 39 executed for control and the special symbol process shown in FIG. 41, which process is to be selected and executed is instructed. The ordinary symbol process flag is selected and executed in the ordinary symbol process shown in step S97 of FIG. 39 executed to control the progress of the ordinary symbol game using the ordinary symbol by the ordinary symbol display 20. Tell what to do.

大当りフラグは、特図ゲームが開始されるときに特図表示結果を「大当り」とする旨の決定結果に対応して、オン状態にセットされる。その一方で、特図ゲームにおける確定特別図柄として大当り図柄が停止表示されたことなどに対応して、クリアされてオフ状態となる。小当りフラグは、特図ゲームが開始されるときに特図表示結果を「小当り」とする旨の決定結果に対応して、オン状態にセットされる。その一方で、特図ゲームにおける確定特別図柄として小当り図柄が停止表示されたことなどに対応して、クリアされてオフ状態となる。確変フラグは、パチンコ遊技機1における遊技状態が確変状態に制御されることに対応してオン状態にセットされる一方で、確変状態が終了することなどに対応してクリアされてオフ状態となる。時短フラグは、パチンコ遊技機1における遊技状態が時短状態に制御されることに対応してオン状態にセットされる一方で、時短状態が終了することなどに対応してクリアされてオフ状態となる。   The big hit flag is set to an on state corresponding to a determination result that the special figure display result is “big hit” when the special figure game is started. On the other hand, it is cleared and turned off in response to, for example, that the jackpot symbol is stopped and displayed as a confirmed special symbol in the special symbol game. The small hit flag is set to an on state corresponding to the determination result that the special figure display result is “small hit” when the special figure game is started. On the other hand, it is cleared and turned off in response to, for example, the small hit symbol being stopped and displayed as the confirmed special symbol in the special symbol game. The probability change flag is set to the on state in response to the gaming state in the pachinko gaming machine 1 being controlled to the probability change state, and is cleared to the off state in response to the end of the probability change state. . The time reduction flag is set to the on state in response to the gaming state in the pachinko gaming machine 1 being controlled to the time reduction state, and is cleared to the off state in response to the completion of the time reduction state. .

遊技制御タイマ設定部593には、パチンコ遊技機1における遊技の進行を制御するために用いられる各種のタイマが設けられている。例えば、遊技制御タイマ設定部593には、複数種類のタイマそれぞれにおけるタイマ値を示すデータが記憶される。一例として、遊技制御タイマ設定部593には、遊技制御プロセスタイマ、特図変動タイマ、普図変動タイマ、バックアップ監視タイマなどが設けられていればよい。   The game control timer setting unit 593 is provided with various timers used for controlling the progress of the game in the pachinko gaming machine 1. For example, the game control timer setting unit 593 stores data indicating timer values in each of a plurality of types of timers. As an example, the game control timer setting unit 593 may be provided with a game control process timer, a special figure variation timer, a common figure variation timer, a backup monitoring timer, and the like.

遊技制御プロセスタイマは、例えば大当り遊技状態あるいは小当り遊技状態の進行を制御するための時間などを、主基板11の側にて計測するためのものである。具体的な一例として、遊技制御プロセスタイマは、大当り遊技状態あるいは小当り遊技状態の進行を制御するために計測する時間に対応したタイマ値を示すデータを、遊技制御プロセスタイマ値として記憶し、定期的にカウントダウンするダウンカウンタとして用いられる。あるいは、遊技制御プロセスタイマは、大当り遊技状態もしくは小当り遊技状態の開始時点といった、所定時点からの経過時間に対応したタイマ値を示すデータを記憶し、定期的にカウントアップするアップカウンタとして用いられてもよい。   The game control process timer is for measuring, for example, a time for controlling the progress of the big hit game state or the small hit game state on the main board 11 side. As a specific example, the game control process timer stores, as a game control process timer value, data indicating a timer value corresponding to the time measured to control the progress of the big hit game state or the small hit game state. It is used as a down counter that counts down automatically. Alternatively, the game control process timer is used as an up-counter that stores data indicating a timer value corresponding to an elapsed time from a predetermined time point, such as a big hit game state or a small hit game state start point, and periodically counts up. May be.

特図変動タイマは、特図ゲームの実行時間である特図変動時間といった特図ゲームの進行を制御するための時間を、主基板11の側にて計測するためのものである。具体的な一例として、特図変動タイマは、特図ゲームの進行を制御するために計測する時間に対応したタイマ値を示すデータを、特図変動タイマ値として記憶し、定期的にカウントダウンするダウンカウンタとして用いられる。あるいは、特図変動タイマは、特図ゲームの開始時点からの経過時間に対応したタイマ値を示すデータを記憶し、定期的にカウントアップするアップカウンタとして用いられてもよい。   The special figure variation timer is for measuring, on the main board 11 side, a time for controlling the progress of the special figure game such as a special figure fluctuation time which is the execution time of the special figure game. As a specific example, the special figure variation timer stores data indicating a timer value corresponding to the time measured to control the progress of the special figure game as a special figure fluctuation timer value and periodically counts down. Used as a counter. Alternatively, the special figure variation timer may be used as an up counter that stores data indicating a timer value corresponding to the elapsed time from the start time of the special figure game and periodically counts up.

普図変動タイマは、普図ゲームの実行時間である普図変動時間といった普図ゲームの進行を制御するための時間を、主基板11の側にて計測するためのものである。具体的な一例として、普図変動タイマは、普図ゲームの進行を制御するために計測する時間に対応したタイマ値を示すデータを、普図変動タイマ値として記憶し、定期的にカウントダウンするダウンカウンタとして用いられる。あるいは、普図変動タイマは、普図ゲームの開始時点からの経過時間に対応したタイマ値を示すデータを記憶し、定期的にカウントアップするアップカウンタとして用いられてもよい。   The universal map change timer is for measuring, on the main board 11 side, a time for controlling the progress of the normal game, such as the normal map change time which is the execution time of the normal game. As a specific example, the normal fluctuation timer stores data indicating a timer value corresponding to the time measured to control the progress of the normal figure game as a normal fluctuation timer value, and periodically counts down. Used as a counter. Alternatively, the normal time variation timer may be used as an up counter that stores data indicating a timer value corresponding to the elapsed time from the start time of the normal time game and periodically counts up.

バックアップ監視タイマは、電源基板10に搭載された電源監視回路303から伝送される電源断信号がオン状態となってからの経過時間を計測するためのものである。一例として、電源監視回路303から供給される電源電圧VSLが低下したことに基づいて出力される電源断信号を主基板11にて検知したときに、バックアップ監視タイマによる経過時間の計測が開始される。そして、電源断信号の出力が停止されるまでは、バックアップ監視タイマによる計測を継続させる。バックアップ監視タイマによって計測された経過時間が所定時間に達すると、例えばRAM507におけるバックアップ領域のデータを保護する処理といった、電力の供給停止に対応した所定の準備処理が実行される。   The backup monitoring timer is for measuring an elapsed time after the power-off signal transmitted from the power monitoring circuit 303 mounted on the power board 10 is turned on. As an example, when the main board 11 detects a power-off signal output based on a decrease in the power supply voltage VSL supplied from the power supply monitoring circuit 303, measurement of the elapsed time by the backup monitoring timer is started. . The measurement by the backup monitoring timer is continued until the output of the power-off signal is stopped. When the elapsed time measured by the backup monitoring timer reaches a predetermined time, a predetermined preparation process corresponding to the stop of power supply, such as a process for protecting data in the backup area in the RAM 507, is executed.

遊技制御カウンタ設定部594には、パチンコ遊技機1における遊技の進行を制御するために用いられるカウント値を計数するためのカウンタが複数種類設けられている。例えば、遊技制御カウンタ設定部594には、複数種類のカウンタそれぞれにおけるカウント値を示すデータが記憶される。一例として、遊技制御カウンタ設定部594に、ランダムカウンタ、第1保留記憶カウンタ、第2保留記憶カウンタ、ラウンド数カウンタなどが設けられていればよい。   The game control counter setting unit 594 is provided with a plurality of types of counters for counting the count values used for controlling the progress of the game in the pachinko gaming machine 1. For example, the game control counter setting unit 594 stores data indicating the count value in each of a plurality of types of counters. As an example, the game control counter setting unit 594 may be provided with a random counter, a first reserved memory counter, a second reserved memory counter, a round number counter, and the like.

遊技制御カウンタ設定部594のランダムカウンタは、遊技の進行を制御するために用いられる乱数値を示す数値データの一部を、乱数回路509とは別個に、CPU505がソフトウェアにより更新可能にカウントするためのものである。例えば、遊技制御カウンタ設定部594のランダムカウンタには、乱数値MR1〜MR5を示す数値データが、ランダムカウント値として記憶される。そして、乱数値MR2〜MR5については、CPU505によるソフトウェアの実行に応じて、定期的あるいは不定期に、各乱数値を示す数値データが更新される。   The random counter of the game control counter setting unit 594 counts a part of numerical data indicating a random value used for controlling the progress of the game separately from the random number circuit 509 so that the CPU 505 can be updated by software. belongs to. For example, the random counter of the game control counter setting unit 594 stores numerical data indicating the random number values MR1 to MR5 as random count values. As for the random number values MR2 to MR5, numerical data indicating each random number value is updated regularly or irregularly according to the execution of software by the CPU 505.

第1保留記憶カウンタは、第1特図保留記憶部591Aにおける保留データの記憶数である第1特図保留記憶数をカウントするためのものである。例えば、第1保留記憶カウンタには、第1特図保留記憶数に対応したカウント値を示すデータが、第1保留記憶カウント値として記憶され、第1特図保留記憶数の増減に対応して更新(例えば1加算あるいは1減算)される。第2保留記憶カウンタは、第2特図保留記憶部591Bにおける保留データの記憶数である第2特図保留記憶数をカウントするためのものである。例えば、第2保留記憶カウンタには、第2特図保留記憶数に対応したカウント値を示すデータが、特図保留記憶カウント値として記憶され、特図保留記憶数の増減に対応して更新(例えば1加算あるいは1減算)される。なお、第1及び第2保留記憶カウンタとは別個に、合計保留記憶数をカウントするための合計保留記憶カウンタを設けてもよい。あるいは、合計保留記憶数は、第1保留記憶カウント値と第2保留記憶カウント値とを加算することにより特定できるようにしてもよい。   The first reserved memory counter is for counting the first special figure reserved memory number that is the number of stored reserved data in the first special figure reserved memory unit 591A. For example, in the first reserved memory counter, data indicating the count value corresponding to the first special figure reserved memory number is stored as the first reserved memory count value, and corresponding to the increase or decrease of the first special figure reserved memory number Updated (for example, 1 addition or 1 subtraction). The second reserved memory counter is for counting the second special figure reserved memory number, which is the number of stored reserved data in the second special figure reserved memory unit 591B. For example, in the second reserved memory counter, data indicating a count value corresponding to the second special figure reserved memory number is stored as a special figure reserved memory count value, and updated in accordance with an increase or decrease in the special figure reserved memory number ( For example, 1 addition or 1 subtraction). A total reserved memory counter for counting the total number of reserved memories may be provided separately from the first and second reserved memory counters. Alternatively, the total number of reserved memories may be specified by adding the first reserved memory count value and the second reserved memory count value.

ラウンド数カウンタは、大当り遊技状態におけるラウンドの実行回数などをカウントするためのものである。例えば、ラウンド数カウンタには、大当り遊技状態の開始時にカウント初期値「1」を示すデータが、ラウンド数カウント値として設定される。そして、1回のラウンドが終了して次回のラウンドが開始されるときに、ラウンド数カウント値が1加算されて更新される。また、ラウンド数カウンタは、小当り遊技状態における可変入賞動作の実行回数もカウントするようにしてもよい。   The round number counter is for counting the number of rounds executed in the big hit gaming state. For example, in the round number counter, data indicating a count initial value “1” at the start of the big hit gaming state is set as the round number count value. When one round is completed and the next round is started, the round count value is incremented by 1 and updated. Further, the round number counter may count the number of executions of the variable winning operation in the small hit gaming state.

遊技制御バッファ設定部595は、パチンコ遊技機1における遊技の進行を制御するために用いられるデータを一時的に記憶する各種のバッファが設けられている。例えば、遊技制御バッファ設定部595には、複数種類のバッファそれぞれにおけるバッファ値を示すデータが記憶される。一例として、遊技制御バッファ設定部595には、送信コマンドバッファ、変動特図指定バッファ、大当り種別バッファ、スイッチオンバッファなどが設けられていればよい。   The game control buffer setting unit 595 is provided with various buffers that temporarily store data used for controlling the progress of the game in the pachinko gaming machine 1. For example, the game control buffer setting unit 595 stores data indicating buffer values in each of a plurality of types of buffers. As an example, the game control buffer setting unit 595 may be provided with a transmission command buffer, a variable special figure designation buffer, a big hit type buffer, a switch-on buffer, and the like.

送信コマンドバッファは、主基板11からサブ側の制御基板に対して制御コマンドを送信するための設定データを一時的に格納するために用いられる。例えば、送信コマンドバッファは、複数(例えば「12」)のバッファ領域を備えて構成され、送信する制御コマンドに対応したコマンドテーブルのROM506における記憶アドレスを示す設定データなどが、各バッファ領域に格納される。また、送信コマンドバッファにおいて設定データの書込や読出を行うバッファ領域は、送信コマンドポインタなどによって指定され、複数のバッファ領域をリングバッファとして使用することができるように構成されていればよい。   The transmission command buffer is used to temporarily store setting data for transmitting a control command from the main board 11 to the sub-side control board. For example, the transmission command buffer is configured to include a plurality of (for example, “12”) buffer areas, and setting data indicating storage addresses in the ROM 506 of the command table corresponding to the control command to be transmitted is stored in each buffer area. The In addition, a buffer area where setting data is written and read in the transmission command buffer may be specified by a transmission command pointer or the like, and a plurality of buffer areas may be used as a ring buffer.

変動特図指定バッファには、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームと、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームのうち、いずれの特図ゲームが実行されるかを示すバッファ値が格納される。一例として、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームが実行されることに対応して、変動特図指定バッファの値(変動特図指定バッファ値)が“1”に設定される。また、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームが実行されることに対応して、変動特図指定バッファ値が“2”に設定される。そして、特図ゲームが終了したことなどに対応して、変動特図指定バッファ値が“0”に設定される。   The variable special symbol designation buffer includes a special symbol game using the first special symbol by the first special symbol display device 4A and a special symbol game using the second special symbol by the second special symbol display device 4B. A buffer value indicating whether the special figure game is executed is stored. As an example, the value of the fluctuation special figure designation buffer (fluctuation special figure designation buffer value) is “1” in response to the execution of the special figure game using the first special figure by the first special symbol display device 4A. Set to Further, the variable special figure designation buffer value is set to “2” in response to the execution of the special figure game using the second special figure by the second special symbol display device 4B. Then, the variable special figure designation buffer value is set to “0” in response to the completion of the special figure game.

大当り種別バッファには、可変表示結果が「大当り」となる場合における飾り図柄の可変表示態様を、「非確変」、「確変」、「突確」といった複数種類の大当り種別のいずれかとする決定結果に対応した値が、大当り種別バッファ値として格納される。一例として、図28に示すような大当り種別決定テーブル131での設定に基づき、大当り種別が「非確変」の場合には大当り種別バッファ値が「0」に設定され、大当り種別が「確変」の場合には大当り種別バッファ値が「1」に設定され、大当り種別が「突確」の場合には大当り種別バッファ値が「2」に設定される。   In the big hit type buffer, the variable display form of the decorative pattern when the variable display result is “big hit” is set to one of a plurality of types of big hit types such as “non-probable change”, “probable change”, and “surprise change”. The corresponding value is stored as a jackpot type buffer value. As an example, based on the setting in the jackpot type determination table 131 as shown in FIG. 28, when the jackpot type is “non-probable change”, the jackpot type buffer value is set to “0” and the jackpot type is “probable change”. In this case, the big hit type buffer value is set to “1”, and when the big hit type is “surprise”, the big hit type buffer value is set to “2”.

スイッチオンバッファは、ゲートスイッチ21や第1及び第2始動口スイッチ22A、22B、カウントスイッチ23といった各スイッチに対応した複数のビット値を格納し、各スイッチから伝送された検出信号の状態(オン又はオフ)に対応して、各ビット値(例えばオフに対応した「0」やオンに対応した「1」など)が変更可能に設定される。すなわち、スイッチオンバッファの各ビット値は、予め対応付けられたスイッチのオンが検出された場合に「1」が設定され、そのスイッチのオフが検出された場合に「0」が設定される。   The switch-on buffer stores a plurality of bit values corresponding to each switch such as the gate switch 21, the first and second start opening switches 22 </ b> A and 22 </ b> B, and the count switch 23, and the state (ON) of the detection signal transmitted from each switch (Or “OFF”), each bit value (for example, “0” corresponding to OFF and “1” corresponding to ON) is set to be changeable. That is, each bit value of the switch-on buffer is set to “1” when the on-state of a switch associated with the switch is detected in advance, and is set to “0” when the off-state of the switch is detected.

図2に示すように、演出制御基板12には、演出制御用マイクロコンピュータ120が搭載されている。また、演出制御基板12には、演出制御用マイクロコンピュータ120からの描画コマンドに応じて画像データを生成するVDP(Video Display Processor)121や、画像表示装置5、スピーカ8L、8R及び遊技効果ランプ9等の発光体といった演出装置による演出動作を制御するために用いられる各種データを記憶する演出データメモリ122なども搭載されている。演出制御用マイクロコンピュータ120は、例えば遊技制御用マイクロコンピュータ100と同様の構成を有する1チップマイクロコンピュータであり、外部バスインタフェース、クロック回路、固有情報記憶回路、リセット/割込みコントローラ、CPU、ROM、RAM、CTC、乱数回路、PIP、シリアル通信回路、アドレスデコード回路などを備えていればよい。また、演出制御用マイクロコンピュータ120における構成の全部又は一部を、遊技制御用マイクロコンピュータ100における構成とは異ならせてもよい。一例として、演出制御基板12の側で用いられる乱数値となる数値データを、全てソフトウェアにより更新する場合には、演出制御用マイクロコンピュータ120が乱数回路を備えていなくてもよい。また、シリアル通信回路では、少なくとも主基板11から伝送される演出制御コマンドを受信可能な受信回路が設けられていればよく、画像表示装置5、音声制御基板13、ランプ制御基板14に対するデータや指令信号の送信は、外部バスインタフェースやアドレスデコード回路を用いて行うようにしてもよい。   As shown in FIG. 2, an effect control microcomputer 120 is mounted on the effect control board 12. The effect control board 12 includes a VDP (Video Display Processor) 121 that generates image data in response to a drawing command from the effect control microcomputer 120, the image display device 5, speakers 8L and 8R, and a game effect lamp 9. An effect data memory 122 for storing various data used for controlling the effect operation by the effect device such as a light emitter is also mounted. The effect control microcomputer 120 is a one-chip microcomputer having the same configuration as the game control microcomputer 100, for example, and includes an external bus interface, a clock circuit, a unique information storage circuit, a reset / interrupt controller, a CPU, a ROM, and a RAM. , CTC, random number circuit, PIP, serial communication circuit, address decoding circuit, and the like. Further, all or part of the configuration of the effect control microcomputer 120 may be different from the configuration of the game control microcomputer 100. As an example, in the case where all the numerical data serving as random number values used on the side of the effect control board 12 are updated by software, the effect control microcomputer 120 may not include the random number circuit. Further, the serial communication circuit only needs to be provided with a receiving circuit capable of receiving at least an effect control command transmitted from the main board 11, and data and commands for the image display device 5, the audio control board 13, and the lamp control board 14 are provided. Signal transmission may be performed using an external bus interface or an address decoding circuit.

演出制御用マイクロコンピュータ120では、CPUがROMから読み出した演出制御用のプログラムを実行することにより、演出用の電気部品(演出装置)による演出動作を制御するための処理が実行される。このときには、CPUがROMから固定データを読み出す固定データ読出動作や、CPUがRAMに各種の変動データを書き込んで一時記憶させる変動データ書込動作、CPUがRAMに一時記憶されている各種の変動データを読み出す変動データ読出動作、CPUが外部バスインタフェースやPIP、シリアル通信回路などを介して演出制御用マイクロコンピュータ120の外部から各種信号の入力を受け付ける受信動作、CPUが外部バスインタフェースやシリアル通信回路などを介して演出制御用マイクロコンピュータ120の外部へと各種信号を出力する送信動作なども行われる。なお、演出制御用マイクロコンピュータ120を構成する1チップのマイクロコンピュータには、少なくともCPUの他にRAMが内蔵されていればよく、ROMや乱数回路、PIPなどは、外付けされるものでも内蔵されるものでもよい。中継基板18を介して主基板11から送信された演出制御コマンドとなる制御信号は、演出制御用マイクロコンピュータ120が備える所定のシリアル受信端子に供給され、演出制御用マイクロコンピュータ120に内蔵されたシリアル通信回路にて受信すればよい。あるいは、演出制御コマンドとなる制御信号は、複数本の信号線(例えば8本の演出制御信号線)を介して、主基板11から演出制御基板12へと向かう方向でパラレルに送受信されてもよい。   In the effect control microcomputer 120, the CPU executes the effect control program read from the ROM, thereby executing a process for controlling the effect operation by the effect electrical component (effect device). At this time, a fixed data reading operation in which the CPU reads fixed data from the ROM, a variable data writing operation in which the CPU writes various fluctuation data in the RAM and temporarily stores the data, and various fluctuation data in which the CPU is temporarily stored in the RAM. Fluctuating data reading operation for reading out, receiving operation for receiving various signals input from the outside of the production control microcomputer 120 via the external bus interface, PIP, serial communication circuit, etc., CPU for external bus interface, serial communication circuit, etc. A transmission operation for outputting various signals to the outside of the effect control microcomputer 120 is also performed. It should be noted that the one-chip microcomputer constituting the production control microcomputer 120 only needs to incorporate a RAM in addition to at least the CPU, and the ROM, random number circuit, PIP, and the like are incorporated even if they are externally attached. May be used. A control signal, which is an effect control command transmitted from the main board 11 via the relay board 18, is supplied to a predetermined serial reception terminal provided in the effect control microcomputer 120, and the serial signal built in the effect control microcomputer 120. What is necessary is just to receive in a communication circuit. Or the control signal used as an effect control command may be transmitted / received in parallel in a direction from the main board 11 to the effect control board 12 via a plurality of signal lines (for example, eight effect control signal lines). .

VDP121は、画像表示装置5の表示領域に各種画像を表示させるための高速描画機能や動画像デコード機能といった画像データ処理機能を有し、演出制御用マイクロコンピュータ120からの表示制御指令に従った画像データ処理を実行する画像処理プロセッサである。なお、VDP121は、GPU(Graphics Processing Unit)、GCL(Graphics Controller LSI)、あるいは、より一般的にDSP(Digital Signal Processor)と称される画像処理用のマイクロプロセッサであってもよい。演出データメモリ122は、例えばフラッシュメモリなどの半導体メモリや磁気メモリ、光学メモリといった不揮発性の記録媒体を用いて構成されればよい。   The VDP 121 has an image data processing function such as a high-speed drawing function and a moving image decoding function for displaying various images in the display area of the image display device 5, and an image according to a display control command from the effect control microcomputer 120. An image processor that executes data processing. Note that the VDP 121 may be a graphics processing unit (GPU), a graphics controller LSI (GCL), or a microprocessor for image processing, more commonly referred to as a digital signal processor (DSP). The effect data memory 122 may be configured using a non-volatile recording medium such as a semiconductor memory such as a flash memory, a magnetic memory, or an optical memory.

音声制御基板13には、例えば入出力ドライバや音声合成用IC、音声データROM、増幅回路、ボリュームなどが搭載されている。一例として、音声制御基板13では、演出制御基板12から伝送された効果音信号に示される音番号データが入出力ドライバを介して音声合成用ICに入力される。音声合成用ICは、音番号データに応じた音声や効果音を生成し増幅回路に出力する。増幅回路は、音声合成用ICの出力レベルを、ボリュームで設定されている音量に応じたレベルに増幅した音声信号を、スピーカ8L、8Rに出力する。音声データROMには、音番号データに応じた制御データが格納されており、音声合成用ICが音番号データに応じた制御データを読み出して、音声や効果音が生成される。音声データROMの記憶データは、所定期間における音声や効果音の出力態様を時系列的に示すデータなどから構成されていればよい。   On the voice control board 13, for example, an input / output driver, a voice synthesis IC, a voice data ROM, an amplifier circuit, a volume, and the like are mounted. As an example, in the voice control board 13, the sound number data indicated in the sound effect signal transmitted from the effect control board 12 is input to the voice synthesis IC via the input / output driver. The voice synthesis IC generates voice and sound effects corresponding to the sound number data and outputs them to the amplifier circuit. The amplifier circuit outputs an audio signal obtained by amplifying the output level of the speech synthesis IC to a level corresponding to the volume set by the volume to the speakers 8L and 8R. The voice data ROM stores control data corresponding to the sound number data, and the voice synthesis IC reads out the control data corresponding to the sound number data to generate voice and sound effects. The data stored in the audio data ROM may be composed of data indicating the output mode of audio and sound effects in a predetermined period in time series.

ランプ制御基板14には、例えば入出力ドライバやランプドライバなどが搭載されている。一例として、ランプ制御基板14では、演出制御基板12から伝送された電飾信号が、入出力ドライバを介してランプドライバに入力される。ランプドライバは、電飾信号を増幅して遊技効果ランプ9などに供給する。   For example, an input / output driver and a lamp driver are mounted on the lamp control board 14. As an example, in the lamp control board 14, the electrical decoration signal transmitted from the effect control board 12 is input to the lamp driver via the input / output driver. The lamp driver amplifies the electric decoration signal and supplies it to the game effect lamp 9 and the like.

払出制御基板15には、払出制御用マイクロコンピュータ150やスイッチ回路151などが搭載されている。スイッチ回路151には、満タンスイッチ26、球切れスイッチ27、払出モータ位置センサ71、払出カウントスイッチ72、エラー解除スイッチ73などの各種スイッチやセンサからの検出信号が入力される。スイッチ回路151は、これらの検出信号を取り込んで、払出制御用マイクロコンピュータ150に伝送する。払出制御用マイクロコンピュータ150は、例えば遊技制御用マイクロコンピュータ100と同様の1チップマイクロコンピュータであり、外部バスインタフェース、クロック回路、固有情報記憶回路、リセット/割込みコントローラ、CPU、ROM、RAM、CTC、乱数回路、PIP、シリアル通信回路、アドレスデコード回路などを備えていればよい。また、払出制御用マイクロコンピュータ150における構成の全部又は一部を、遊技制御用マイクロコンピュータ100における構成とは異ならせてもよい。一例として、払出制御基板15の側で乱数値となる数値データを用いない場合には、払出制御用マイクロコンピュータ150が乱数回路を備えていなくてもよい。また、シリアル通信回路では、少なくとも主基板11との間で双方向のシリアル通信が可能な送受信回路が1つ設けられていればよく、払出モータ51、エラー表示用LED74、発射制御基板17に対するデータや指令信号の送信は、外部バスインタフェースやアドレスデコード回路を用いて行うようにしてもよい。   On the payout control board 15, a payout control microcomputer 150, a switch circuit 151, and the like are mounted. The switch circuit 151 receives detection signals from various switches and sensors, such as the full tank switch 26, the ball-out switch 27, the payout motor position sensor 71, the payout count switch 72, and the error release switch 73. The switch circuit 151 takes these detection signals and transmits them to the payout control microcomputer 150. The payout control microcomputer 150 is, for example, a one-chip microcomputer similar to the game control microcomputer 100, and includes an external bus interface, a clock circuit, a specific information storage circuit, a reset / interrupt controller, a CPU, a ROM, a RAM, a CTC, A random number circuit, PIP, serial communication circuit, address decoding circuit, and the like may be provided. Further, all or part of the configuration of the payout control microcomputer 150 may be different from the configuration of the game control microcomputer 100. As an example, when numerical data that is a random number value is not used on the payout control board 15 side, the payout control microcomputer 150 may not include a random number circuit. Further, in the serial communication circuit, it is only necessary to provide at least one transmission / reception circuit capable of bidirectional serial communication with the main board 11, and data for the payout motor 51, the error display LED 74, and the launch control board 17. The command signal may be transmitted using an external bus interface or an address decoding circuit.

払出制御用マイクロコンピュータ150では、CPUがROMから読み出した払出制御用のプログラムを実行することにより、払出モータ51を含む払出装置による払出動作などを制御するための処理が実行される。このときには、CPUがROMから固定データを読み出す固定データ読出動作や、CPUがRAMに各種の変動データを書き込んで一時記憶させる変動データ書込動作、CPUがRAMに一時記憶されている各種の変動データを読み出す変動データ読出動作、CPUが外部バスインタフェースやPIP、シリアル通信回路などを介して払出制御用マイクロコンピュータ150の外部から各種信号の入力を受け付ける受信動作、CPUが外部バスインタフェースやシリアル通信回路などを介して払出制御用マイクロコンピュータ150の外部へと各種信号を出力する送信動作なども行われる。なお、払出制御用マイクロコンピュータ150を構成する1チップのマイクロコンピュータには、少なくともCPUの他にRAMが内蔵されていればよく、ROMやPIPなどは、外付けされるものでも内蔵されるものでもよい。   In the payout control microcomputer 150, the CPU executes a payout control program read from the ROM, thereby executing processing for controlling the payout operation by the payout device including the payout motor 51 and the like. At this time, a fixed data reading operation in which the CPU reads fixed data from the ROM, a variable data writing operation in which the CPU writes various fluctuation data in the RAM and temporarily stores the data, and various fluctuation data in which the CPU is temporarily stored in the RAM. Data reading operation for reading out, receiving operation for receiving various signals input from the outside of the payout control microcomputer 150 via the external bus interface, PIP, serial communication circuit, etc., CPU for external bus interface, serial communication circuit, etc. A transmission operation for outputting various signals to the outside of the payout control microcomputer 150 is also performed. It should be noted that the one-chip microcomputer constituting the payout control microcomputer 150 may include at least RAM in addition to the CPU, and ROM, PIP, and the like may be externally attached or incorporated. Good.

次に、本実施例におけるパチンコ遊技機1の動作(作用)を説明する。主基板11では、電源基板10からの電力供給が開始され遊技制御用マイクロコンピュータ100へのリセット信号がハイレベル(オフ状態)になったことに応じて、遊技制御用マイクロコンピュータ100が起動し、CPU505がROM506から読み出したセキュリティチェックプログラム506Aに基づき、図35のフローチャートに示すようなセキュリティチェック処理が実行される。このとき、遊技制御用マイクロコンピュータ100は、セキュリティモードとなり、ROM506に記憶されているゲーム制御用のユーザプログラムは未だ実行されない状態となる。   Next, the operation (action) of the pachinko gaming machine 1 in this embodiment will be described. In the main board 11, when the power supply from the power supply board 10 is started and the reset signal to the game control microcomputer 100 becomes high level (off state), the game control microcomputer 100 is activated, Based on the security check program 506A read from the ROM 506 by the CPU 505, a security check process as shown in the flowchart of FIG. 35 is executed. At this time, the game control microcomputer 100 is in the security mode, and the game control user program stored in the ROM 506 is not yet executed.

図35に示すセキュリティチェック処理を開始すると、CPU505は、まず、セキュリティチェック処理が実行されることにより遊技制御用マイクロコンピュータ100がセキュリティモードとなる時間(セキュリティ時間)を決定するための処理を実行する。このとき、CPU505は、ROM506のプログラム管理エリアに記憶されるセキュリティ時間設定KSESのビット番号[2−0]におけるビット値を読み出す(ステップS1)。そして、この読出値が“000”であるか否かを判定する(ステップS2)。   When the security check process shown in FIG. 35 is started, the CPU 505 first executes a process for determining a time (security time) in which the game control microcomputer 100 is in the security mode by executing the security check process. . At this time, the CPU 505 reads the bit value in the bit number [2-0] of the security time setting KSES stored in the program management area of the ROM 506 (step S1). Then, it is determined whether or not the read value is “000” (step S2).

ステップS2にて読出値が“000”と判定された場合には(ステップS2;Yes)、定常設定時間を既定の固定時間に設定する(ステップS3)。ここで、定常設定時間は、セキュリティ時間のうち、パチンコ遊技機1におけるシステムリセットの発生等に基づくセキュリティチェック処理の実行回数(遊技制御用マイクロコンピュータ100がセキュリティモードとなる回数)に関わりなく、一定となる時間成分である。また、固定時間は、セキュリティ時間のうち、遊技制御用マイクロコンピュータ100の仕様などに基づいて予め定められた不変時間成分であり、例えばセキュリティ時間として設定可能な最小値となるものであればよい。   If it is determined in step S2 that the read value is “000” (step S2; Yes), the steady set time is set to a predetermined fixed time (step S3). Here, the regular setting time is constant regardless of the number of times of security check processing based on the occurrence of a system reset in the pachinko gaming machine 1 (the number of times that the gaming control microcomputer 100 enters the security mode) in the security time. Is a time component. The fixed time is an invariant time component that is predetermined based on the specifications of the game control microcomputer 100 in the security time, and may be any minimum value that can be set as the security time, for example.

ステップS2にて読出値が“000”以外と判定された場合には(ステップS2;No)、その読出値に対応して、固定時間に加えて図11(D)に示す設定内容により選択される延長時間を、定常設定時間に設定する(ステップS4)。こうして、セキュリティ時間設定KSESのビット番号[2−0]におけるビット値が“000”以外の値である場合には、セキュリティチェック処理の実行時間であるセキュリティ時間を、固定時間に加えて予め選択可能な複数の延長時間のいずれかに設定することができる。   If it is determined in step S2 that the read value is other than “000” (step S2; No), it is selected according to the set value shown in FIG. 11D in addition to the fixed time corresponding to the read value. The extended time is set to the steady set time (step S4). In this way, when the bit value in the bit number [2-0] of the security time setting KSES is a value other than “000”, the security time as the execution time of the security check process can be selected in advance in addition to the fixed time. It can be set to any one of a plurality of extension times.

ステップS3、S4の処理のいずれかを実行した後には、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値を読み出す(ステップS5)。そして、この読出値が“00”であるか否かを判定する(ステップS6)。   After executing one of the processes of steps S3 and S4, the bit value in the bit number [4-3] of the security time setting KSES is read (step S5). Then, it is determined whether or not the read value is “00” (step S6).

ステップS6にて読出値が“00”と判定された場合には(ステップS6;Yes)、定常設定時間をセキュリティ時間に設定する(ステップS7)。これに対して、読出値が“00”以外と判定された場合には(ステップS6;No)、その読出値に対応して決定される可変設定時間を、定常設定時間に加算してセキュリティ時間に設定する(ステップS8)。ここで、可変設定時間は、セキュリティ時間のうち、セキュリティチェック処理が実行されるごとに変化する時間成分であり、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値が“01”(ショートモード)であるか“10”(ロングモード)であるかに応じて異なる所定の時間範囲で変化する。例えば、システムリセットの発生時に、所定のフリーランカウンタにおけるカウント値が遊技制御用マイクロコンピュータ100に内蔵された可変セキュリティ時間用レジスタに格納される場合には、ステップS8の処理において、可変セキュリティ時間用レジスタの格納値をそのまま用いること、あるいは、その格納値を所定の演算関数(例えばハッシュ関数)に代入して得られた値を用いることなどにより、可変設定時間がシステムリセット毎に所定の時間範囲でランダムに変化するように決定されればよい。こうして、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値が“00”以外の値である場合には、セキュリティチェック処理の実行時間であるセキュリティ時間を、システムリセットの発生等に基づくセキュリティチェック処理が実行されるごとに所定の時間範囲で変化させることができる。   When it is determined in step S6 that the read value is “00” (step S6; Yes), the steady setting time is set as the security time (step S7). On the other hand, when it is determined that the read value is other than “00” (step S6; No), the variable setting time determined in accordance with the read value is added to the steady setting time to obtain the security time. (Step S8). Here, the variable setting time is a time component that changes every time the security check process is executed, and the bit value in the bit number [4-3] of the security time setting KSES is “01” (short). Mode) or “10” (long mode), and changes in different predetermined time ranges. For example, when a count value in a predetermined free-run counter is stored in a variable security time register built in the game control microcomputer 100 when a system reset occurs, in the process of step S8, for the variable security time By using the stored value of the register as it is, or by using the value obtained by substituting the stored value for a predetermined arithmetic function (for example, a hash function), the variable setting time is within a predetermined time range for each system reset. It may be determined so as to change randomly. Thus, when the bit value in the bit number [4-3] of the security time setting KSES is a value other than “00”, the security time that is the execution time of the security check process is set as the security based on the occurrence of the system reset or the like. Each time the check process is executed, it can be changed within a predetermined time range.

ここで、セキュリティ時間設定KSESのビット番号[2−0]におけるビット値が“000”以外の値であり、なおかつ、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値が“00”以外の値である場合には、ステップS4にて設定される延長時間と、ステップS8にて設定される可変設定時間との双方が、固定時間に加算されて、セキュリティ時間が決定されることになる。   Here, the bit value in the bit number [2-0] of the security time setting KSES is a value other than “000”, and the bit value in the bit number [4-3] of the security time setting KSES is other than “00”. In this case, both the extension time set in step S4 and the variable setting time set in step S8 are added to the fixed time, and the security time is determined. .

ステップS7、S8の処理のいずれかを実行した後には、ROM506の所定領域に記憶されたセキュリティコードを読み出す(ステップS9)。ここで、ROM506の所定領域には、記憶内容のデータを所定の演算式によって演算した演算結果のセキュリティコードが予め記憶されている。セキュリティコードの生成方法としては、例えばハッシュ関数を用いてハッシュ値を生成するもの、エラー検出コード(CRCコード)を用いるもの、エラー訂正コード(ECCコード)を用いるもののいずれかといった、予め定められた生成方法を使用すればよい。また、ROM506のセキュリティコード記憶領域とは異なる所定領域には、セキュリティコードを演算により特定するための演算式が、暗号化して予め記憶されている。   After executing one of the processes in steps S7 and S8, the security code stored in the predetermined area of the ROM 506 is read (step S9). Here, in a predetermined area of the ROM 506, a security code of a calculation result obtained by calculating the data of the stored content by a predetermined calculation formula is stored in advance. As a security code generation method, for example, a hash value is generated using a hash function, an error detection code (CRC code) is used, or an error correction code (ECC code) is used. A generation method may be used. In a predetermined area different from the security code storage area of the ROM 506, an arithmetic expression for specifying the security code by calculation is encrypted and stored in advance.

ステップS9の処理に続いて、暗号化された演算式を復号化して元に戻す(ステップS10)。その後、ステップS10で復号化した演算式により、ROM506の所定領域における記憶データを演算してセキュリティコードを特定する(ステップS11)。このときセキュリティコードを特定するための演算に用いる記憶データは、例えばROM506の記憶データのうち、セキュリティチェックプログラム506Aとは異なるユーザプログラムの全部又は一部に相当するプログラムデータ、あるいは、所定のテーブルデータを構成する固定データの全部又は一部であればよい。そして、ステップS9にて読み出したセキュリティコードと、ステップS11にて特定されたセキュリティコードとを比較する(ステップS12)。このときには、比較結果においてセキュリティコードが一致したか否かを判定する(ステップS13)。   Following the processing in step S9, the encrypted arithmetic expression is decrypted and restored (step S10). Thereafter, the storage code in the predetermined area of the ROM 506 is calculated by the arithmetic expression decrypted in step S10 to specify the security code (step S11). At this time, the storage data used for the calculation for specifying the security code is, for example, program data corresponding to all or part of the user program different from the security check program 506A among the storage data of the ROM 506, or predetermined table data May be all or a part of the fixed data constituting the. Then, the security code read in step S9 is compared with the security code specified in step S11 (step S12). At this time, it is determined whether or not the security codes match in the comparison result (step S13).

ステップS13にてセキュリティコードが一致しない場合には(ステップS13;No)、ROM506に不正な変更が加えられたと判断して、CPU505の動作を停止状態(HALT)へ移行させる。これに対して、ステップS13にてセキュリティコードが一致した場合には(ステップS13;Yes)、ステップS7やステップS8の処理で設定されたセキュリティ時間が経過したか否かを判定する(ステップS14)。そして、セキュリティ時間が経過していなければ(ステップS14;No)、ステップS14の処理を繰り返し実行して、セキュリティ時間が経過するまで待機する。その一方で、ステップS14にてセキュリティ時間が経過したと判定された場合には(ステップS14;Yes)、例えばCPU505に内蔵されたプログラムカウンタの値をROM506におけるユーザプログラムの先頭アドレス(アドレス0000H)に設定することなどにより、遊技制御メイン処理の実行を開始する。このときには、ROM506に記憶されたユーザプログラムを構成する制御コードの先頭から遊技制御の実行が開始されることにより、遊技制御用マイクロコンピュータ100の動作状態がセキュリティモードからユーザモードへと移行し、遊技制御メイン処理の実行が開始されることになる。   If the security codes do not match in step S13 (step S13; No), it is determined that an unauthorized change has been made to the ROM 506, and the operation of the CPU 505 is shifted to a halt state (HALT). On the other hand, if the security codes match in step S13 (step S13; Yes), it is determined whether or not the security time set in the processing of step S7 or step S8 has elapsed (step S14). . If the security time has not elapsed (step S14; No), the process of step S14 is repeatedly executed, and the process waits until the security time elapses. On the other hand, if it is determined in step S14 that the security time has elapsed (step S14; Yes), for example, the value of the program counter built in the CPU 505 is set to the start address (address 0000H) of the user program in the ROM 506. The execution of the game control main process is started by setting or the like. At this time, the execution of the game control is started from the beginning of the control code constituting the user program stored in the ROM 506, so that the operation state of the game control microcomputer 100 shifts from the security mode to the user mode, and the game Execution of the control main process is started.

図36は、遊技制御用マイクロコンピュータ100のCPU505により実行される遊技制御メイン処理の一例を示すフローチャートである。なお、以下に説明する各処理は、遊技制御用マイクロコンピュータ100が備えるCPU505によって実行されるものとする。また、遊技制御用マイクロコンピュータ100が備えるCTC508や乱数回路509、シリアル通信回路511などで発生した各種の割込み要因に基づく割込み要求は、CPU505に所定の割込み処理を実行させるためのものである。そして、CPU505やCPU505以外の各種回路を含んだ概念を遊技制御用マイクロコンピュータ100ということもあるものとする。図36に示す遊技制御メイン処理を開始すると、CPU505は、まず、割込禁止に設定し(ステップS21)、割込モードの設定を行う(ステップS22)。例えば、ステップS22では、遊技制御用マイクロコンピュータ100の特定レジスタ(Iレジスタ)の値(1バイト)と内蔵デバイスが出力する割込ベクタ(1バイト:最下位ビットは“0”)とを合成することにより割込アドレスが生成されるマスク可能割込の割込モード[2]が設定される。マスク可能な割込みが発生したときには、CPU505が自動的に割込禁止状態となる設定を行うとともに、プログラムカウンタの内容がスタックにセーブされればよい。   FIG. 36 is a flowchart showing an example of a game control main process executed by the CPU 505 of the game control microcomputer 100. Each process described below is executed by the CPU 505 provided in the game control microcomputer 100. An interrupt request based on various interrupt factors generated by the CTC 508, the random number circuit 509, the serial communication circuit 511, etc. provided in the game control microcomputer 100 is for causing the CPU 505 to execute predetermined interrupt processing. The concept including the CPU 505 and various circuits other than the CPU 505 is sometimes referred to as a game control microcomputer 100. When the game control main process shown in FIG. 36 is started, the CPU 505 first sets the interrupt prohibition (step S21), and sets the interrupt mode (step S22). For example, in step S22, the value (1 byte) of the specific register (I register) of the game control microcomputer 100 and the interrupt vector (1 byte: the least significant bit is “0”) output from the built-in device are synthesized. As a result, the interrupt mode [2] of the maskable interrupt in which the interrupt address is generated is set. When an interrupt that can be masked occurs, the CPU 505 performs a setting for automatically disabling the interrupt, and the contents of the program counter may be saved in the stack.

続いて、例えばスタックポインタ指定アドレスの設定など、スタックポインタに関わる設定を行う(ステップS23)。また、図8(B)に示すような内蔵レジスタの設定(初期化)を行う(ステップS24)。一例として、ステップS24の処理では、第1チャネル通信設定レジスタSAFMや第2チャネル通信設定レジスタSBFM等の設定を行うことにより、シリアル通信回路511における動作設定が行われればよい。ステップS24の処理に続いて、CTC508やPIP510の設定が行われる(ステップS25)。ステップS25の処理を実行した後には、例えばPIP510に含まれる所定の入力ポートにおける端子状態をチェックすることなどにより、電源断信号がオフ状態となっているか否かを判定するようにしてもよい。   Subsequently, settings relating to the stack pointer, such as setting of a stack pointer designation address, are performed (step S23). Further, the internal register is set (initialized) as shown in FIG. 8B (step S24). As an example, in the process of step S24, the operation setting in the serial communication circuit 511 may be performed by setting the first channel communication setting register SAFM, the second channel communication setting register SBFM, and the like. Subsequent to step S24, the CTC 508 and PIP 510 are set (step S25). After the process of step S25 is executed, it may be determined whether or not the power-off signal is in an off state, for example, by checking a terminal state at a predetermined input port included in the PIP 510.

その後、RAM507をアクセス可能に設定する(ステップS26)。続いて、電源基板10に設置されたクリアスイッチ304から伝送されるスイッチ信号(クリア信号)の信号状態などに基づき、クリアスイッチ304がオン操作されたかを判定する(ステップS27)。なお、ステップS27の処理では、クリアスイッチ304から伝送されるクリア信号を複数回チェックし、連続してオン状態となったときに、クリアスイッチ304がオン操作されたと判定してもよい。例えば、クリア信号の状態がオフ状態であることを1回確認したら、所定時間(例えば0.1秒)が経過した後に、クリア信号の状態をもう1回確認する。このとき、クリア信号がオフ状態であれば、クリア信号がオフ状態である旨の判定を行うようにする。他方、このときにクリア信号の状態がオン状態であれば、所定時間が経過した後に、クリア信号の状態を再び確認するようにしてもよい。なお、クリア信号の状態を再確認する回数は1回であってもよいし、複数回であってもよい。また、2回チェックして、チェック結果が一致していなかったときに、もう一度確認するようにしてもよい。   Thereafter, the RAM 507 is set to be accessible (step S26). Subsequently, based on the signal state of the switch signal (clear signal) transmitted from the clear switch 304 installed on the power supply board 10, it is determined whether the clear switch 304 is turned on (step S27). In the process of step S27, the clear signal transmitted from the clear switch 304 may be checked a plurality of times, and it may be determined that the clear switch 304 has been turned on when the clear signal is continuously turned on. For example, once it is confirmed that the state of the clear signal is off, the state of the clear signal is confirmed once again after a predetermined time (for example, 0.1 second) has elapsed. At this time, if the clear signal is off, it is determined that the clear signal is off. On the other hand, if the state of the clear signal is on at this time, the state of the clear signal may be confirmed again after a predetermined time has elapsed. Note that the number of times of reconfirming the state of the clear signal may be one time or may be a plurality of times. Further, it is possible to check twice and check again when the check results do not match.

ステップS27にてクリアスイッチ304がオフであるときには(ステップS27;No)、遊技制御フラグ設定部592などに設けられたバックアップフラグがオンとなっているか否かを判定する(ステップS28)。バックアップフラグの状態は、遊技制御用マイクロコンピュータ100への電力供給が停止するときに、遊技制御フラグ設定部592などに設定される。そして、このバックアップフラグの設定箇所がバックアップ電源によってバックアップされることで、電力供給が停止した場合でも、バックアップフラグの状態は保存されることになる。ステップS28では、例えばバックアップフラグの値として「55H」が遊技制御フラグ設定部592に設定されていれば、バックアップあり(オン状態)であると判断される。これに対して、「55H」以外の値が設定されていればバックアップなし(オフ状態)であると判断される。   When the clear switch 304 is OFF in step S27 (step S27; No), it is determined whether or not a backup flag provided in the game control flag setting unit 592 is ON (step S28). The state of the backup flag is set in the game control flag setting unit 592 or the like when power supply to the game control microcomputer 100 is stopped. The backup flag setting location is backed up by the backup power source, so that the state of the backup flag is saved even when the power supply is stopped. In step S28, for example, if “55H” is set in the game control flag setting unit 592 as the value of the backup flag, it is determined that there is a backup (ON state). On the other hand, if a value other than “55H” is set, it is determined that there is no backup (OFF state).

ステップS28にてバックアップフラグがオンであるときには(ステップS28;Yes)、RAM507のデータチェックを行い、チェック結果が正常であるか否かを判定する(ステップS29)。ステップS29の処理では、例えばRAM507の特定領域における記憶データを用いてチェックサムを算出し、算出されたチェックサムとメインチェックサムバッファに記憶されているチェックサムとを比較する。ここで、メインチェックサムバッファには、前回の電力供給停止時に、同様の処理によって算出されたチェックサムが記憶されている。そして、比較結果が不一致であれば、RAM507の特定領域におけるデータが電力供給停止時のデータとは異なっていることから、チェック結果が正常でないと判断される。   If the backup flag is on in step S28 (step S28; Yes), data check of the RAM 507 is performed to determine whether the check result is normal (step S29). In the process of step S29, for example, a checksum is calculated using data stored in a specific area of the RAM 507, and the calculated checksum is compared with the checksum stored in the main checksum buffer. Here, the main checksum buffer stores a checksum calculated by the same processing when the power supply was stopped last time. If the comparison results do not match, the data in the specific area of the RAM 507 is different from the data when the power supply is stopped, so that the check result is determined to be not normal.

ステップS29におけるチェック結果が正常であるときには(ステップS29;Yes)、例えば遊技制御用マイクロコンピュータ100の内部状態といった主基板11における制御状態や、サブ側の制御基板(例えば演出制御基板12など)の制御状態などを電力供給が停止されたときの状態に戻すための復旧時における設定を行い、電断前の遊技状態を復旧させる(ステップS30)。具体的な一例として、ステップS30の処理では、ROM506に格納されているバックアップ時設定テーブルの先頭アドレスをポインタに設定し、バックアップ時設定テーブルの内容を順次に、RAM507内のワークエリアに設定する。ここで、RAM507のワークエリアはバックアップ電源によってバックアップされており、バックアップ時設定テーブルには、作業領域のうちで初期化してもよい領域についての初期化データが設定されていてもよい。   When the check result in step S29 is normal (step S29; Yes), for example, the control state of the main board 11 such as the internal state of the game control microcomputer 100 or the sub-side control board (for example, the effect control board 12). A setting at the time of restoration for returning the control state to the state when the power supply is stopped is performed, and the gaming state before the power interruption is restored (step S30). As a specific example, in the process of step S30, the start address of the backup setting table stored in the ROM 506 is set as a pointer, and the contents of the backup setting table are sequentially set in the work area in the RAM 507. Here, the work area of the RAM 507 is backed up by a backup power source, and initialization data for an area that may be initialized among the work areas may be set in the backup time setting table.

ステップS27にてクリアスイッチ304がオンであるときや(ステップS27;Yes)、ステップS28にてバックアップフラグがオフであるとき(ステップS28;No)、あるいは、ステップS29にてチェック結果が正常ではないときには(ステップS29;No)、停電復旧時でない電源投入時やシステムリセット時に対応した初期化処理を実行する。この初期化処理では、RAM507のクリア(初期化)を行い(ステップS31)、作業領域となるワークエリアを設定する(ステップS32)。なお、ステップS31の処理では、所定のデータ(例えば遊技制御カウンタ設定部594に設けられたランダムカウンタにおける格納データなど)が任意の値あるいは予め定められている初期値などに設定されてもよい。また、RAM507の全領域を初期化してもよいし、一部の領域を初期化する一方で所定のデータはそのままにしてもよい。ステップS31の処理が実行されるときには、乱数回路509の動作状態も初期化してもよい。ステップS32の処理により、遊技制御フラグ設定部592、遊技制御タイマ設定部593、遊技制御カウンタ設定部594、遊技制御バッファ設定部595などに初期値が設定されればよい。このときには、演出制御基板12等といったサブ側の各制御基板を初期化するための制御コマンド(初期化指定コマンド)を送信してもよい。例えば、演出制御基板12では、初期化指定コマンドの受信に応答して、画像表示装置5の表示領域においてパチンコ遊技機1における制御が初期化されたことを報知するための画像を表示させるなどの初期化報知が実行されればよい。   When the clear switch 304 is on in step S27 (step S27; Yes), the backup flag is off in step S28 (step S28; No), or the check result is not normal in step S29. Sometimes (step S29; No), initialization processing corresponding to power-on or system reset that is not during a power failure recovery is executed. In this initialization process, the RAM 507 is cleared (initialized) (step S31), and a work area to be a work area is set (step S32). In the process of step S31, predetermined data (for example, stored data in a random counter provided in the game control counter setting unit 594) may be set to an arbitrary value or a predetermined initial value. Further, the entire area of the RAM 507 may be initialized, or a part of the area may be initialized while the predetermined data is left as it is. When the process of step S31 is executed, the operation state of the random number circuit 509 may be initialized. The initial value may be set in the game control flag setting unit 592, the game control timer setting unit 593, the game control counter setting unit 594, the game control buffer setting unit 595, and the like by the process of step S <b> 32. At this time, a control command (initialization designation command) for initializing each sub-side control board such as the effect control board 12 may be transmitted. For example, the presentation control board 12 displays an image for notifying that the control in the pachinko gaming machine 1 is initialized in the display area of the image display device 5 in response to receiving the initialization designation command. It suffices if initialization notification is executed.

ステップS30にて電断前の遊技状態を復旧した後や、ステップS32の処理を実行した後には、ROM506のプログラム管理エリアにおける記憶データに基づき、遊技制御用マイクロコンピュータ100に内蔵された各種回路の動作設定を行う(ステップS33)。一例として、ステップS33の処理内では、プログラム管理エリアに記憶されている第1乱数初期設定KRS1や第2乱数初期設定KRS2を読み出して、図37のフローチャートに示すような乱数回路設定処理が実行される。なお、ステップS33の処理は、ステップS24の処理やステップS25の処理が実行されるときに、実行されるようにしてもよい。   After the game state before the power interruption is restored in step S30, or after the processing of step S32 is executed, various circuits built in the game control microcomputer 100 are stored based on the stored data in the program management area of the ROM 506. Operation setting is performed (step S33). As an example, in the process of step S33, the first random number initial setting KRS1 and the second random number initial setting KRS2 stored in the program management area are read, and the random number circuit setting process as shown in the flowchart of FIG. 37 is executed. The Note that the process of step S33 may be executed when the process of step S24 or the process of step S25 is executed.

図37に示す乱数回路設定処理において、CPU505は、まず、第1乱数初期設定KRS1のビット番号[3]におけるビット値に基づき、乱数回路509を使用するための設定を行う(ステップS51)。この実施の形態では、第1乱数初期設定KRS1のビット番号[3]におけるビット値が予め“1”とされており、このビット値に対応して乱数回路509を使用する設定が行われる。続いて、第1乱数初期設定KRS1のビット番号[2]におけるビット値に基づき、乱数回路509における乱数更新クロックRGKの設定を行う(ステップS52)。例えば、第1乱数初期設定KRS1のビット番号[2]におけるビット値が予め“1”とされていることに対応して、乱数用クロック生成回路112で生成された乱数用クロックRCLKを2分周して乱数更新クロックRGKとする設定が行われる。   In the random number circuit setting process shown in FIG. 37, the CPU 505 first makes settings for using the random number circuit 509 based on the bit value in the bit number [3] of the first random number initial setting KRS1 (step S51). In this embodiment, the bit value in the bit number [3] of the first random number initial setting KRS1 is set to “1” in advance, and setting to use the random number circuit 509 is performed corresponding to this bit value. Subsequently, the random number update clock RGK in the random number circuit 509 is set based on the bit value in the bit number [2] of the first random number initial setting KRS1 (step S52). For example, in response to the bit value [2] of the first random number initial setting KRS1 being set to “1” in advance, the random number clock RCLK generated by the random number clock generation circuit 112 is divided by two. As a result, the random number update clock RGK is set.

ステップS52での設定を行った後には、第1乱数初期設定KRS1のビット番号[1−0]におけるビット値に基づき、乱数回路509における乱数更新規則の設定を行う(ステップS53)。例えば、第1乱数初期設定KRS1のビット番号[1−0]におけるビット値が予め“00”とされている場合には、乱数列RSNにおける乱数値となる数値データの更新順を指定する乱数更新規則を2周目以降も変更しない設定がなされる。また、第1乱数初期設定KRS1のビット番号[1−0]におけるビット値が予め“01”とされている場合には、乱数列RSNにおける乱数更新規則を2周目以降はソフトウェアで変更する設定がなされる。さらに、第1乱数初期設定KRS1のビット番号[1−0]におけるビット値が予め“10”とされている場合には、乱数列RSNにおける乱数更新規則を2周目以降は自動で変更する設定がなされる。   After the setting in step S52, the random number update rule is set in the random number circuit 509 based on the bit value in the bit number [1-0] of the first random number initial setting KRS1 (step S53). For example, when the bit value in the bit number [1-0] of the first random number initial setting KRS1 is set to “00” in advance, the random number update designating the update order of the numerical data that becomes the random value in the random number sequence RSN The rule is set so as not to change after the second round. If the bit value in the bit number [1-0] of the first random number initial setting KRS1 is set to “01” in advance, the random number update rule in the random number sequence RSN is set to be changed by software after the second round. Is made. Further, when the bit value [1-0] of the first random number initial setting KRS1 is set to “10” in advance, the random number update rule in the random number sequence RSN is automatically changed after the second round. Is made.

続いて、第2乱数初期設定KRS2のビット番号[1]におけるビット値に基づき、乱数値となる数値データにおける起動時スタート値を決定する(ステップS54)。例えば、第2乱数初期設定KRS2のビット番号[1]におけるビット値が予め“0”とされている場合には、乱数のスタート値をデフォルト値「0000H」とする設定がなされる。また、第2乱数初期設定KRS2のビット番号[1]におけるビット値が予め“1”とされている場合には、乱数のスタート値をIDナンバーに基づく値とする設定がなされる。   Subsequently, based on the bit value in the bit number [1] of the second random number initial setting KRS2, the start value at start-up in the numerical data that becomes the random value is determined (step S54). For example, when the bit value [1] of the second random number initial setting KRS2 is set to “0” in advance, the random value start value is set to the default value “0000H”. Further, when the bit value [1] of the second random number initial setting KRS2 is set to “1” in advance, the random number start value is set to a value based on the ID number.

さらに、第2乱数初期設定KRS2のビット番号[0]におけるビット値に基づき、乱数値となる数値データのスタート値をシステムリセット毎に変更するか否かの設定を行う(ステップS55)。例えば、第2乱数初期設定KRS2のビット番号[0]におけるビット値が予め“0”とされている場合には、パチンコ遊技機1の電源初期投入時(バックアップ無効後の起動)における起動であるか、システムリセットによる再起動であるかに関わりなく、ステップS54にて設定した起動時スタート値をそのまま用いて、乱数回路509におけるスタート値とすればよい。また、第2乱数初期設定KRS2のビット番号[0]におけるビット値が予め“1”とされている場合には、乱数のスタート値をシステムリセット毎に変更する設定がなされる。例えば、システムリセットの発生時といった所定タイミングにて、例えばフリーランカウンタ554Aといった所定のフリーランカウンタにおけるカウント値が遊技制御用マイクロコンピュータ100に内蔵された乱数スタート値用レジスタに格納される場合には、ステップS55の処理において、乱数スタート値用レジスタの格納値をそのまま用いること、あるいは、その格納値を所定の演算関数(例えばハッシュ関数)に代入して得られた値を用いることなどにより、乱数のスタート値がシステムリセット毎に所定の数値範囲(例えば乱数生成回路553にて生成されるカウント値順列RCNに含まれる数値データの全部又は一部を含む範囲)でランダムに変化するように決定されればよい。   Further, based on the bit value in the bit number [0] of the second random number initial setting KRS2, it is set whether or not to change the start value of the numerical data serving as the random value every time the system is reset (step S55). For example, when the bit value [0] of the second random number initial setting KRS2 is set to “0” in advance, the pachinko gaming machine 1 is activated when the power is initially turned on (activation after backup is disabled). Regardless of whether the system is reset due to system reset, the start value set in step S54 may be used as it is as the start value in the random number circuit 509. In addition, when the bit value in the bit number [0] of the second random number initial setting KRS2 is set to “1” in advance, a setting for changing the start value of the random number at every system reset is made. For example, when a count value in a predetermined free-run counter such as the free-run counter 554A is stored in a random number start value register built in the game control microcomputer 100 at a predetermined timing such as when a system reset occurs. In the process of step S55, a random number is used by using the stored value of the random number start value register as it is or by using a value obtained by substituting the stored value into a predetermined arithmetic function (for example, a hash function). Is determined so as to change randomly within a predetermined numerical range (for example, a range including all or part of the numerical data included in the count value permutation RCN generated by the random number generation circuit 553) at each system reset. Just do it.

ステップS55の処理を実行した後には、例えば乱数値レジスタR1Dや乱数値レジスタR2Dに格納されている数値データを読み出すことなどにより、乱数ラッチフラグレジスタRDFMのビット番号[1]やビット番号[0]に格納される乱数ラッチフラグデータRDFM1や乱数ラッチフラグデータRDFM0のビット値を“0”として、各乱数ラッチフラグをオフ状態にクリアする(ステップS56)。一例として、乱数ラッチフラグデータRDFM1と乱数ラッチフラグデータRDFM0について、それぞれの値が“1”であるか“0”であるかを判定し、その値が“1”であれば、対応する乱数値レジスタの読み出しを行うことにより、乱数ラッチフラグをオフ状態とすればよい。あるいは、乱数ラッチフラグデータRDFM1や乱数ラッチフラグデータRDFM0の値にかかわらず、乱数値レジスタR1Dと乱数値レジスタR2Dの読み出しを行うことにより、各乱数ラッチフラグをオフ状態としてもよい。なお、ステップS56の処理により乱数値レジスタR1Dや乱数値レジスタR2Dから読み出された数値データは、特図表示結果を「大当り」として大当り遊技状態に制御するか否かの判定処理などには使用せず、そのまま破棄(消去)すればよい。こうしたステップS56の処理による設定が完了すると、乱数回路509では乱数値の生成動作が開始されればよい。   After executing the processing of step S55, the bit number [1] or bit number [0] of the random number latch flag register RDFM is read by reading the numerical data stored in the random value register R1D or the random value register R2D, for example. The bit values of the random number latch flag data RDFM1 and the random number latch flag data RDFM0 stored in are set to “0”, and each random number latch flag is cleared to an off state (step S56). As an example, for the random number latch flag data RDFM1 and the random number latch flag data RDFM0, it is determined whether each value is “1” or “0”, and if the value is “1”, the corresponding random value The random number latch flag may be turned off by reading the register. Alternatively, each random number latch flag may be turned off by reading the random number value register R1D and the random number value register R2D regardless of the values of the random number latch flag data RDFM1 and the random number latch flag data RDFM0. Note that the numerical data read from the random value register R1D or the random value register R2D in the process of step S56 is used for determining whether or not to control the big hit gaming state with the special figure display result as “big hit”. It can be discarded (erased) as it is. When the setting by the processing in step S56 is completed, the random number circuit 509 may start the random value generation operation.

なお、乱数回路設定処理による設定の一部又は全部は、CPU505の処理が介在することなく、乱数回路509がプログラム管理エリアの記憶データに基づき自律的に行うようにしてもよい。この場合、乱数回路509は、遊技制御用マイクロコンピュータ100がセキュリティモードとなっているときには初期設定を行わず、乱数値の生成動作が行われないようにしてもよい。そして、遊技制御用マイクロコンピュータ100にてCPU505がROM506に記憶されたユーザプログラムを読み出して遊技制御メイン処理の実行が開始されたときに、例えばCPU505から乱数回路509に対して初期設定を指示する制御信号が伝送されたことなどに応答して、乱数回路509が初期設定を行ってから乱数値の生成動作を開始するようにしてもよい。あるいは、特に乱数回路509が遊技制御用マイクロコンピュータ100に外付けされる場合などには、遊技制御用マイクロコンピュータ100がセキュリティモードとなっているときでも、乱数回路509がCPU505における処理とは独立して、プログラム管理エリアの記憶データに基づく初期設定を行ってから、乱数値の生成動作を開始するようにしてもよい。また、図36に示すステップS33の処理には、プログラム管理エリアに記憶されている割込み初期設定KIISを読み出して、リセット/割込みコントローラ504におけるマスカブル割込み要因の優先制御に関する設定を行う処理などが含まれてもよい。マスカブル割込み要因の優先順位を設定する際には、割込み初期設定KIISのビット番号[3−0]におけるビット値に対応して、最優先割込みの設定が行われる。例えば、割込み初期設定KIISのビット番号[3−0]のビット値を予め「04H」及び「05H」のいずれかとしておくことにより、シリアル通信回路511で発生した割込み要因による割込み処理を最優先で実行することができる。こうして、割込み初期設定KIISのビット番号[3−0]におけるビット値に応じたマスカブル割込み要因の優先制御を行うことにより、割込み処理の優先順位を任意に設定可能とし、設計の自由度を増大させることができる。   Note that part or all of the setting by the random number circuit setting process may be autonomously performed by the random number circuit 509 based on the stored data in the program management area without the processing of the CPU 505 being involved. In this case, when the game control microcomputer 100 is in the security mode, the random number circuit 509 may not perform the initial setting and may not perform the random value generation operation. Then, when the CPU 505 reads out the user program stored in the ROM 506 in the game control microcomputer 100 and the execution of the game control main process is started, the CPU 505 instructs the random number circuit 509 to perform initial setting, for example. In response to the signal being transmitted, the random number circuit 509 may perform the initial setting and then start the random value generation operation. Alternatively, particularly when the random number circuit 509 is externally attached to the game control microcomputer 100, the random number circuit 509 is independent of the processing in the CPU 505 even when the game control microcomputer 100 is in the security mode. Thus, the random number generation operation may be started after the initial setting based on the stored data in the program management area. The process of step S33 shown in FIG. 36 includes a process of reading the interrupt initial setting KIIS stored in the program management area and setting the priority control of maskable interrupt factors in the reset / interrupt controller 504. May be. When setting the priority order of the maskable interrupt factor, the highest priority interrupt is set according to the bit value in the bit number [3-0] of the interrupt initial setting KIIS. For example, by setting the bit value [3-0] of the interrupt initial setting KIIS to “04H” or “05H” in advance, the interrupt processing due to the interrupt factor generated in the serial communication circuit 511 has the highest priority. Can be executed. Thus, by performing priority control of maskable interrupt factors according to the bit value in bit number [3-0] of interrupt initial setting KIIS, the priority order of interrupt processing can be arbitrarily set, and the degree of freedom of design is increased. be able to.

ステップS33での設定を行った後には、乱数回路509における動作異常の有無を検査するための乱数回路異常検査処理を実行する(ステップS34)。図38は、ステップS34にて実行される乱数回路異常検査処理の一例を示すフローチャートである。   After the setting in step S33, random number circuit abnormality inspection processing for inspecting the presence or absence of operation abnormality in the random number circuit 509 is executed (step S34). FIG. 38 is a flowchart showing an example of the random number circuit abnormality inspection process executed in step S34.

図38に示す乱数回路異常検査処理において、CPU505は、まず、例えば遊技制御カウンタ設定部594などに設けられた乱数用クロック異常判定カウンタをクリアして、そのカウント値である乱数用クロック異常判定カウント値を「0」に初期化する(ステップS61)。続いて、内部情報レジスタCIFのビット番号[4]に格納されている内部情報データCIF4を読み出す(ステップS62)。そして、ステップS62での読出値が“1”であるか否かを判定する(ステップS63)。乱数回路509が備える周波数監視回路551では、乱数用外部クロック端子ERCにおける乱数用クロックRCLKの入力状態を、内部システムクロックSCLKと比較する。そして、乱数用クロックRCLKの入力状態に、図11(B)で示したような設定内容に応じた周波数異常が検出されたときには、内部情報データCIF4としてビット値“1”が書き込まれる。   In the random number circuit abnormality inspection process shown in FIG. 38, the CPU 505 first clears the random number clock abnormality determination counter provided in, for example, the game control counter setting unit 594, and the random number clock abnormality determination count that is the count value. The value is initialized to “0” (step S61). Subsequently, the internal information data CIF4 stored in the bit number [4] of the internal information register CIF is read (step S62). Then, it is determined whether or not the read value in step S62 is “1” (step S63). The frequency monitoring circuit 551 provided in the random number circuit 509 compares the input state of the random number clock RCLK at the random number external clock terminal ERC with the internal system clock SCLK. When a frequency abnormality corresponding to the set content as shown in FIG. 11B is detected in the input state of the random number clock RCLK, the bit value “1” is written as the internal information data CIF4.

そこで、ステップS63にて読出値が“1”と判定された場合には(ステップS63;Yes)、乱数用クロック異常判定カウント値を1加算するように更新する(ステップS64)。このときには、ステップS64での更新後におけるカウント値が所定のクロック異常判定値に達したか否かを判定する(ステップS65)。ここで、クロック異常判定値は、周波数監視回路551により乱数用クロックRCLKの周波数異常が連続して検知された場合にクロック異常と判定するために予め定められた数値であればよい。ステップS65にてクロック異常判定値に達していなければ、ステップS62の処理に戻り、再び内部情報データCIF4のビット値に基づく判定を行う。   Therefore, when it is determined in step S63 that the read value is “1” (step S63; Yes), the random number clock abnormality determination count value is updated to be incremented by 1 (step S64). At this time, it is determined whether or not the count value after the update in step S64 has reached a predetermined clock abnormality determination value (step S65). Here, the clock abnormality determination value may be a numerical value determined in advance in order to determine that the clock abnormality is detected when the frequency monitoring circuit 551 continuously detects the frequency abnormality of the random number clock RCLK. If the clock abnormality determination value has not been reached in step S65, the process returns to step S62, and determination based on the bit value of the internal information data CIF4 is performed again.

ステップS65にてクロック異常判定値に達した場合には(ステップS65;Yes)、所定の乱数用クロックエラー時処理を実行してから(ステップS66)、乱数回路異常検査処理を終了する。なお、乱数用クロックエラー時処理では、例えば演出制御基板12に対して所定の演出制御コマンドを送信するための設定を行って、演出装置により乱数用クロックRCLKの周波数異常が検知されたことを報知させるとともに、所定のエラー解除手順(例えばシステムリセットやエラー解除スイッチの操作など)がとられるまでは、以後の処理には進まないようにしてもよく、あるいは、乱数用クロックエラー時処理の終了とともに乱数回路異常検査処理を終了して、以後は乱数用クロックエラー時処理を実行しない通常時とほぼ同様の遊技制御などが実行されるようにしてもよい。ここで、ステップS66にて乱数用クロックエラー時処理を実行した後に遊技制御などが実行される場合には、乱数用クロックエラー時処理の実行に対応したエラーの発生状態を記憶しておき、例えば後述する図43に示すステップS240の処理に基づき客待ちデモ指定コマンドを送信するときなどに、そのエラーの発生状態を通知する客待ちデモ指定コマンドを送信するようにしてもよい。また、乱数用クロックエラー時処理を実行することなく、CPU505の動作を停止状態(HALT)へ移行させてもよい。   When the clock abnormality determination value is reached in step S65 (step S65; Yes), a predetermined random number clock error process is executed (step S66), and the random circuit abnormality inspection process is terminated. In the random number clock error process, for example, a setting for transmitting a predetermined effect control command to the effect control board 12 is performed, and the effect device detects that a frequency abnormality of the random number clock RCLK has been detected. In addition, the processing may not be continued until a predetermined error canceling procedure (for example, system reset, error canceling switch operation, etc.) is taken, or at the end of random number clock error processing After the random number circuit abnormality inspection process is finished, the game control or the like that is almost the same as the normal time when the random number clock error process is not executed may be executed. Here, when the game control or the like is executed after executing the random number clock error process in step S66, the error occurrence state corresponding to the execution of the random number clock error process is stored, for example, When a customer waiting demo designation command is transmitted based on the processing of step S240 shown in FIG. 43, which will be described later, a customer waiting demonstration designation command for notifying the occurrence of the error may be transmitted. Further, the operation of the CPU 505 may be shifted to the halt state (HALT) without executing the random number clock error process.

ステップS63にて読出値が“0”と判定された場合には(ステップS63;No)、例えば遊技制御カウンタ設定部594などに設けられた乱数値異常判定カウンタをクリアして、そのカウント値である乱数値異常判定カウント値を「0」に初期化する(ステップS67)。なお、ステップS63の処理では、ステップS62にて読み出した内部情報データCIF4のビット値が複数回(例えば2回など)連続して“0”となったときに、読出値が“0”であると判定してもよい。   When the read value is determined to be “0” in step S63 (step S63; No), for example, the random value abnormality determination counter provided in the game control counter setting unit 594 or the like is cleared, and the count value is used. A certain random value abnormality determination count value is initialized to “0” (step S67). In the process of step S63, the read value is “0” when the bit value of the internal information data CIF4 read in step S62 is continuously “0” a plurality of times (for example, twice). May be determined.

ステップS67の処理に続いて、乱数値における異常の有無をチェックするために用いるチェック値を、初期値「0000H」に設定する(ステップS68)。そして、乱数回路509が備える乱数値レジスタR1Dとなる乱数値レジスタ559Aや乱数値レジスタR2Dとなる乱数値レジスタ559Bから、格納されている乱数値となる数値データを読み出す(ステップS69)。例えば、ステップS69の処理では、乱数ラッチ選択レジスタRDLSのビット番号[1]やビット番号[0]に格納される乱数ラッチ選択データRDLS1や乱数ラッチ選択データRDLS0のビット値を“0”として、ソフトウェアによる乱数値の取り込みを指定する。続いて、乱数値取込指定レジスタRDLTのビット番号[1]やビット番号[0]に格納される乱数値取込指定データRDLT1や乱数値取込指定データRDLT0のビット値を“1”として、乱数値レジスタR2Dや乱数値レジスタR1Dへの取り込みを指定する。なお、乱数値取込指定レジスタRDLTのビット番号[1]やビット番号[0]におけるビット値を“1”とすることは、CPU505から乱数回路509に対して数値データの取り込み(ラッチ)を指示するラッチ信号を出力することに相当する。その後、乱数値レジスタR2Dに供給するレジスタリード信号RRS2をオン状態とすることや、乱数値レジスタR1Dに供給するレジスタリード信号RRS1をオン状態とすることにより、格納されている乱数値となる数値データを読み出すようにすればよい。なお、乱数値レジスタR2Dと乱数値レジスタR1Dのそれぞれに格納された数値データを、同時に読み出して乱数値における異常の有無をチェックしてもよいし、一方のレジスタについて異常の有無をチェックしてから、他方のレジスタについて異常の有無をチェックするようにしてもよい。   Subsequent to the processing in step S67, the check value used for checking whether there is an abnormality in the random number value is set to an initial value “0000H” (step S68). Then, the stored numerical data as the random value is read from the random value register 559A serving as the random value register R1D and the random value register 559B serving as the random value register R2D provided in the random number circuit 509 (step S69). For example, in the process of step S69, the bit values of the random number latch selection data RDLS1 and the random number latch selection data RDLS0 stored in the bit number [1] and the bit number [0] of the random number latch selection register RDLS are set to “0”. Specifies fetching random values by. Subsequently, the bit values of the random number acquisition specification data RDLT1 and the random value acquisition specification data RDLT0 stored in the bit number [1] and the bit number [0] of the random value acquisition specification register RDLT are set to “1”. Specifying loading into the random value register R2D or the random value register R1D. Note that setting the bit value in the bit number [1] or bit number [0] of the random number fetch specification register RDLT to “1” instructs the CPU 505 to fetch (latch) numerical data to the random number circuit 509. This corresponds to outputting a latch signal. After that, by turning on the register read signal RRS2 supplied to the random value register R2D or turning on the register read signal RRS1 supplied to the random value register R1D, the numerical data that becomes the stored random value May be read out. Note that the numerical data stored in each of the random value register R2D and the random value register R1D may be read simultaneously to check whether there is an abnormality in the random number value, or after checking whether there is an abnormality in one of the registers. The other register may be checked for abnormality.

ステップS69にて数値データを読み出した後には、その読出値を乱数検査基準値に設定する(ステップS70)。続けて、さらに乱数値レジスタ559Aや乱数値レジスタ559Bから乱数値となる数値データを読み出す(ステップS71)。なお、ステップS71での読出動作は、ステップS69での読出動作と同様の手順で行われればよい。また、ステップS69での読出動作と、ステップS71での読出動作との間には、乱数回路509で生成される乱数列RSNにおける数値データが変化するために十分な遅延時間を設けるとよい。ステップS71にて数値データを読み出した後には、乱数検査基準値と、ステップS71での読出値との排他的論理和演算を実行する(ステップS72)。また、ステップS72での演算結果と、チェック値との論理和演算を実行し、演算結果を新たなチェック値とするように更新させる(ステップS73)。例えば、チェック値はRAM507の所定領域に記憶しておき、ステップS73の処理が実行される毎に、その処理で得られた演算結果を新たなチェック値として保存すればよい。これにより、乱数値レジスタ559Aや乱数値レジスタ559Bから読み出した数値データにおける全ビットの変化が記録され、複数回の読出中に少なくとも1回は値が変化したビットであれば、チェック値において対応するビット値が“1”となる。   After reading the numerical data in step S69, the read value is set as a random number inspection reference value (step S70). Subsequently, numerical data that becomes a random value is read from the random value register 559A and the random value register 559B (step S71). Note that the read operation in step S71 may be performed in the same procedure as the read operation in step S69. In addition, a sufficient delay time may be provided between the read operation in step S69 and the read operation in step S71 so that the numerical data in the random number sequence RSN generated by the random number circuit 509 changes. After reading the numerical data in step S71, an exclusive OR operation is performed on the random number inspection reference value and the read value in step S71 (step S72). Further, a logical sum operation between the calculation result in step S72 and the check value is executed, and the calculation result is updated to be a new check value (step S73). For example, the check value may be stored in a predetermined area of the RAM 507, and each time the process of step S73 is executed, the calculation result obtained by the process may be saved as a new check value. As a result, changes in all the bits in the numerical data read from the random value register 559A and the random value register 559B are recorded, and if the bit has changed at least once during a plurality of times of reading, it corresponds in the check value. The bit value is “1”.

そこで、チェック値が「FFFFH」となったか否かを判定し(ステップS74)、なっていれば(ステップS74;Yes)、全ビットについてビット値の変化が認められることから、乱数値が正常に更新されていると判断して、乱数回路異常検査処理を終了する。なお、乱数値が正常に更新されていることを確認できた場合には、乱数ラッチ選択レジスタRDLSのビット番号[1]やビット番号[0]に格納される乱数ラッチ選択データRDLS1や乱数ラッチ選択データRDLS0のビット値を“1”として、入力ポートP1への信号入力に応じた乱数値レジスタR2Dへの乱数値取込や、入力ポートP0への信号入力に応じた乱数値レジスタR1Dへの乱数値取込を、指示するようにしてもよい。この実施の形態では、入力ポートP0に第1始動口スイッチ22Aからの第1始動入賞信号SS1を伝送する配線が接続され、入力ポートP1に第2始動口スイッチ22Bからの第2始動入賞信号SS2を伝送する配線が接続される。これにより、第1始動入賞信号SS1がオン状態となったときに乱数値レジスタR1Dへの乱数値取込を行う一方、第2始動入賞信号SS2がオン状態となったときに乱数値レジスタR2Dへの乱数値取込を行うことができる。   Therefore, it is determined whether or not the check value is “FFFFH” (step S74). If it is (step S74; Yes), since the change of the bit value is recognized for all bits, the random number value is normal. The random number circuit abnormality inspection process is terminated by determining that the number has been updated. When it is confirmed that the random number value has been updated normally, the random number latch selection data RDLS1 and the random number latch selection stored in the bit number [1] and the bit number [0] of the random number latch selection register RDLS are selected. The bit value of the data RDLS0 is set to “1”, the random value is taken into the random value register R2D according to the signal input to the input port P1, and the random value register R1D according to the signal input to the input port P0 You may make it instruct | indicate numerical value acquisition. In this embodiment, a wiring for transmitting the first start winning signal SS1 from the first start port switch 22A is connected to the input port P0, and the second start winning signal SS2 from the second start port switch 22B is connected to the input port P1. Are connected. Thereby, when the first start winning signal SS1 is turned on, the random number value is taken into the random value register R1D, while when the second starting winning signal SS2 is turned on, the random value register R2D is entered. It is possible to take in random values.

ステップS74にてチェック値が「FFFFH」以外と判定された場合には(ステップS74;No)、乱数値異常判定カウント値を1加算するように更新する(ステップS75)。このときには、ステップS75での更新後におけるカウント値が所定の乱数値異常判定値に達したか否かを判定する(ステップS76)。ここで、乱数値異常判定値は、乱数回路509が正常動作していれば、乱数値レジスタ559Aや乱数値レジスタ559Bから読み出される数値データの全ビットが少なくとも1回は変化するのに十分な判定回数となるように、予め定められた数値であればよい。ステップS76にて乱数値異常判定値に達していなければ、ステップS71の処理に戻り、再び乱数回路509から乱数値となる数値データを読み出して異常の有無をチェックするための判定などを行う。   When it is determined in step S74 that the check value is other than “FFFFH” (step S74; No), the random number abnormality determination count value is updated to be incremented by 1 (step S75). At this time, it is determined whether or not the count value after the update in step S75 has reached a predetermined random value abnormality determination value (step S76). Here, the random value abnormality determination value is determined so that all bits of the numerical data read from the random value register 559A and the random value register 559B change at least once if the random number circuit 509 is operating normally. It may be a predetermined numerical value so as to be the number of times. If the random number abnormality determination value has not been reached in step S76, the process returns to step S71, and determination for reading numerical data as a random value from the random number circuit 509 and checking for abnormality is performed.

ステップS76にて乱数値異常判定値に達した場合には(ステップS76;Yes)、所定の乱数値エラー時処理を実行してから(ステップS77)、乱数回路異常検査処理を終了する。なお、乱数値エラー時処理では、例えば演出制御基板12に対して所定の演出制御コマンドを送信するための設定を行って、演出装置により乱数値の異常が検知されたことを報知させるとともに、所定のエラー解除手順(例えばシステムリセットやエラー解除スイッチの操作など)がとられるまでは、以後の処理には進まないようにしてもよく、あるいは、乱数値エラー時処理の終了とともに乱数回路異常検査処理を終了して、以後は乱数値エラー時処理を実行しない通常時とほぼ同様の遊技制御などが実行されるようにしてもよい。ここで、ステップS77にて乱数値エラー時処理を実行した後に遊技制御などが実行される場合には、乱数値エラー時処理の実行に対応したエラーの発生状態を記憶しておき、例えば後述する図43に示すステップS240の処理に基づき客待ちデモ指定コマンドを送信するときなどに、そのエラーの発生状態を通知する客待ちデモ指定コマンドを送信するようにしてもよい。また、乱数値エラー時処理を実行することなく、CPU505の動作を停止状態(HALT)へ移行させてもよい。   If the random number abnormality determination value is reached in step S76 (step S76; Yes), a predetermined random value error time process is executed (step S77), and the random number circuit abnormality inspection process is terminated. In the random value error process, for example, a setting for transmitting a predetermined effect control command to the effect control board 12 is performed to notify that an abnormality in the random value is detected by the effect device. Until the error release procedure (for example, system reset, error release switch operation, etc.) is taken, the subsequent processing may not proceed, or the random number circuit error check processing will be performed at the end of the random number error processing. After that, game control or the like that is almost the same as the normal time when the random number error process is not executed may be executed. Here, when the game control or the like is executed after executing the random value error process in step S77, an error occurrence state corresponding to the execution of the random value error process is stored, for example, as will be described later. When a customer waiting demo designation command is transmitted based on the processing of step S240 shown in FIG. 43, a customer waiting demo designation command for notifying the occurrence state of the error may be transmitted. Further, the operation of the CPU 505 may be shifted to the stopped state (HALT) without executing the random value error process.

このように、乱数回路異常検査処理では、例えばステップS71の処理を繰り返し実行することなどにより、乱数回路509の乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)に格納された数値データを複数回読み出す。そして、ステップS72〜ステップS74の処理を実行することなどにより読み出した数値データの全ビットを監視して、変化しないビットデータの有無に基づき、ステップS76にて乱数回路509の動作状態に異常が発生したか否かを判定する。これにより、乱数回路509の動作状態に異常が発生していることを確実かつ容易に検知して、不正行為を防止することができる。   As described above, in the random number circuit abnormality inspection process, for example, the numerical data stored in the random number value register R1D (559A) or the random number value register R2D (559B) of the random number circuit 509 is obtained by repeatedly executing the process of step S71. Read multiple times. Then, all the bits of the numerical data read out by executing the processing of step S72 to step S74 are monitored, and an abnormality occurs in the operation state of the random number circuit 509 in step S76 based on the presence or absence of bit data that does not change. Determine whether or not. As a result, it is possible to reliably and easily detect that an abnormality has occurred in the operating state of the random number circuit 509 and prevent fraud.

なお、ステップS34の乱数回路異常検査処理は、CPU505が実行するものに限定されず、CPU505以外の遊技制御用マイクロコンピュータ100における内蔵回路により乱数回路異常検査処理が実行されてもよい。一例として、乱数回路509が乱数回路異常検査処理を実行する機能を有し、乱数用クロックRCLKの周波数異常が検知されたときや、乱数値の異常が検知されたときに、エラーの発生をCPU505に通知するようにしてもよい。また、乱数回路異常検査処理は、ステップS34のみにて実行されるものに限定されず、例えば遊技制御用マイクロコンピュータ100にてタイマ割込みが発生する毎に、後述する遊技制御用タイマ割込み処理(図39参照)にて乱数回路異常検査処理の一部又は全部が実行されるようにしてもよい。すなわち、ステップS34の乱数回路異常検査処理は、図36に示すステップS35の処理を実行した後に、実行される処理としてもよい。一例として、遊技制御用タイマ割込み処理にて乱数回路異常検査処理が実行される場合には、例えば図38に示すステップS61〜ステップS66の処理を実行する一方で、ステップS67〜ステップS77の処理は実行されないようにしてもよい。ステップS67〜ステップS77の処理は、例えばステップS69の処理を繰り返し実行して乱数回路509から数値データを繰り返し読み出すためなどに、長い処理時間を要することがあり、遊技制御用タイマ割込み処理において処理落ちが発生するおそれがある。そこで、この場合にはステップS61〜ステップS66の処理のみを実行することで、遊技制御用タイマ割込み処理における処理量を軽減し、処理落ちの発生を防止することができる。   The random number circuit abnormality inspection process in step S34 is not limited to that executed by the CPU 505, and the random number circuit abnormality inspection process may be executed by a built-in circuit in the game control microcomputer 100 other than the CPU 505. As an example, the random number circuit 509 has a function of executing a random number circuit abnormality inspection process. When a frequency abnormality of the random number clock RCLK is detected or when an abnormality of the random number value is detected, the CPU 505 May be notified. The random number circuit abnormality inspection process is not limited to the process executed only in step S34. For example, every time a timer interrupt occurs in the game control microcomputer 100, a game control timer interrupt process (see FIG. 39), part or all of the random number circuit abnormality inspection process may be executed. That is, the random number circuit abnormality inspection process in step S34 may be executed after the process in step S35 shown in FIG. 36 is executed. As an example, when the random number circuit abnormality inspection process is executed in the game control timer interrupt process, for example, the processes of steps S61 to S66 shown in FIG. 38 are executed, while the processes of steps S67 to S77 are performed. It may not be executed. The processing of step S67 to step S77 may take a long processing time, for example, to repeatedly execute the processing of step S69 and repeatedly read numerical data from the random number circuit 509. May occur. Therefore, in this case, by executing only the processing of step S61 to step S66, the processing amount in the game control timer interrupt processing can be reduced, and the occurrence of processing failure can be prevented.

ステップS34にて以上のような乱数回路異常検査処理を実行した後には、割込み許可状態に設定して(ステップS35)、各種割込み要求の発生を待機する。ステップS35の処理を実行した後には、例えばステップS25におけるCTC508の設定に基づき、2ミリ秒ごとに遊技制御用のタイマ割込みが発生するようになればよい。ステップS35の処理を実行した後には、遊技用乱数更新処理が繰り返し実行される(ステップS36)。   After executing the random number circuit abnormality inspection process as described above in step S34, the interrupt permission state is set (step S35), and the generation of various interrupt requests is awaited. After the process of step S35 is executed, a game control timer interrupt may be generated every 2 milliseconds based on the setting of the CTC 508 in step S25, for example. After executing the process of step S35, the game random number update process is repeatedly executed (step S36).

なお、ステップS35の処理を実行するより前に、主基板11に設置された遊技開始スイッチ31から伝送されるスイッチ信号の信号状態などに基づき、遊技開始スイッチ31がオン操作されたか否かを判定するようにしてもよい。この場合には、遊技開始スイッチ35から伝送されるスイッチ信号を複数回チェックし、連続してオン状態となったときに、遊技開始スイッチ31がオン操作されたと判定してもよい。また、遊技開始スイッチ31のオン操作をチェックする処理は、例えばステップS31及びステップS32の処理が実行された場合のように、復旧のない初期状態からのスタート時(コールドスタート時)に限り実行し、例えばステップS30の処理が実行された場合のように、電断前の遊技状態に復旧させるスタート時(ホットスタート時)には遊技開始スイッチ31の操作に関わりなく、例えば遊技制御用タイマ割込み処理といった、遊技の進行を制御する処理に進めるようにしてもよい。ここで、遊技制御用マイクロコンピュータ100が備えるRAM507にて遊技制御カウンタ設定部594に設けられたランダムカウンタとなる領域がバックアップ電源によりバックアップされている場合には、ホットスタート時であれば電断前のランダムカウンタにおける格納データを用いて乱数値となる数値データの更新を開始するので、パチンコ遊技機1の動作開始タイミングからランダムカウンタに格納された乱数値を特定することは困難になる。これに対して、コールドスタート時には、例えばステップS31の処理でランダムカウンタがクリア(初期化)されてしまうことなどにより、一定の初期値(例えば「0」など)から乱数値の更新が開始され、パチンコ遊技機1の動作開始タイミングからランダムカウンタに格納された乱数値が特定されてしまう可能性がある。   Before executing the process of step S35, it is determined whether or not the game start switch 31 is turned on based on the signal state of the switch signal transmitted from the game start switch 31 installed on the main board 11. You may make it do. In this case, the switch signal transmitted from the game start switch 35 may be checked a plurality of times, and it may be determined that the game start switch 31 has been turned on when the switch signal is continuously turned on. In addition, the process of checking the on operation of the game start switch 31 is executed only when starting from an initial state without recovery (cold start), for example, when the processes of steps S31 and S32 are executed. For example, a game control timer interrupt process is performed regardless of the operation of the game start switch 31 at the time of starting to restore the gaming state before power interruption (at the time of hot start), for example, when the process of step S30 is executed. You may make it progress to the process which controls progress of a game. Here, in the RAM 507 provided in the game control microcomputer 100, when an area to be a random counter provided in the game control counter setting unit 594 is backed up by a backup power source, if it is a hot start, before power interruption Since the update of numerical data serving as a random value is started using the stored data in the random counter, it is difficult to specify the random value stored in the random counter from the operation start timing of the pachinko gaming machine 1. On the other hand, at the time of cold start, for example, the random counter is cleared (initialized) in the process of step S31, so that updating of the random number value is started from a certain initial value (for example, “0” or the like) There is a possibility that the random value stored in the random counter is specified from the operation start timing of the pachinko gaming machine 1.

そこで、コールドスタート時には遊技開始スイッチ31がオン操作されるまで待機させ、パチンコ遊技機1の動作開始タイミングからランダムカウンタに格納された乱数値が特定されることを困難にする。これにより、特に大当り判定用の乱数値(例えば特図表示結果判定用の乱数値MR1)をソフトウェアのみで更新するような場合に、いわゆる「ぶら下げ基板」を接続してパチンコ遊技機1の動作開始タイミングから所定時間が経過したタイミングで不正信号が入力されても、不正な大当り遊技状態の発生を防止できる。また、遊技開始スイッチ31がオン操作されていないと判定したときには、遊技用乱数更新処理を実行して、ランダムカウンタに格納された乱数値をソフトウェアにより更新するようにしてもよい。これにより、遊技開始スイッチ31のオン操作がなされたタイミングからの経過時間に加えて、パチンコ遊技機1の動作開始タイミングから遊技開始スイッチ31のオン操作がなされるまでの経過時間も特定できなければ、たとえコールドスタート時でもランダムカウンタに格納された乱数値を特定することは困難になり、狙い撃ちや不正信号の入力などにより不正に大当り遊技状態を発生させるなどの行為を、確実に防止することができる。   Therefore, at a cold start, the game start switch 31 is kept waiting until it is turned on, so that it is difficult to specify the random value stored in the random counter from the operation start timing of the pachinko gaming machine 1. As a result, the operation of the pachinko gaming machine 1 is started by connecting a so-called “hanging board” particularly when the random number value for jackpot determination (for example, the random number value MR1 for special figure display result determination) is updated only by software. Even if an illegal signal is input at a timing when a predetermined time has elapsed from the timing, it is possible to prevent an illegal big hit gaming state from occurring. Further, when it is determined that the game start switch 31 is not turned on, a game random number update process may be executed to update the random number value stored in the random counter by software. Accordingly, in addition to the elapsed time from the timing when the game start switch 31 is turned on, the elapsed time from the operation start timing of the pachinko gaming machine 1 to when the game start switch 31 is turned on cannot be specified. Even at cold start, it becomes difficult to specify the random value stored in the random counter, and it is possible to reliably prevent actions such as illegally generating a big hit gaming state by aiming or inputting illegal signals it can.

こうしてステップS35の処理が実行されることにより割込み許可状態となった後、例えばCTC508や乱数回路509、シリアル通信回路511の一部又は全部などにて同時に複数のマスカブル割込み要因が生じたときには、割込み初期設定KIISのビット番号[3−0]におけるビット値による指定に基づき、リセット/割込みコントローラ504によって優先順位の高い割込み要因が受け付けられる。リセット/割込みコントローラ504が割込み要因を受け付けたときには、例えばCPU505が備えるIクラス割込み(IRQ)端子などに対して、オン状態の割込み要求信号を出力する。CPU505にてIRQ端子にオン状態の割込み要求信号が入力されたときには、例えば内部レジスタの格納データを確認した結果などに基づき、発生した割込み要因を特定し、特定された割込み要因に対応するベクタアドレスを先頭アドレスとするプログラムを実行することにより、各割込み要因に基づく割込み処理を開始することができる。   After entering the interrupt enabled state by executing the processing of step S35 in this manner, for example, when a plurality of maskable interrupt factors occur simultaneously in part or all of the CTC 508, random number circuit 509, serial communication circuit 511, etc. Based on the designation by the bit value in the bit number [3-0] of the initial setting KIIS, the reset / interrupt controller 504 accepts an interrupt factor having a high priority. When the reset / interrupt controller 504 receives an interrupt factor, for example, an interrupt request signal in an on state is output to an I class interrupt (IRQ) terminal provided in the CPU 505. When an on-state interrupt request signal is input to the IRQ terminal by the CPU 505, the generated interrupt factor is identified based on, for example, the result of checking the data stored in the internal register, and the vector address corresponding to the identified interrupt factor By executing the program having the first address as the interrupt address, interrupt processing based on each interrupt factor can be started.

シリアル通信回路511が備える第1チャネル送受信回路による通信データの受信中に、オーバーランエラー、ブレークコードエラー、フレーミングエラー、パリティエラーという、4種類のエラーのいずれかが発生した場合には、第1チャネル受信割込みが発生する。このときには、CPU505が所定のシリアル通信エラー割込み処理を実行してもよい。このシリアル通信エラー割込み処理では、例えば所定の第1チャネル通信設定レジスタにおける所定のビット番号と、第2チャネル通信設定レジスタにおける所定のビット番号とに対応したビット値を、いずれも“0”に設定することなどにより、シリアル通信回路511における送信機能と受信機能をいずれも使用しないように設定すればよい。ここで、第1チャネル通信設定レジスタや第2チャネル通信設定レジスタは、遊技制御用マイクロコンピュータ100の内蔵レジスタに含まれるものであればよい。また、第1チャネル送受信回路による通信データの受信中にエラーが発生したときには、払出モータ51を含む払出装置による遊技球の払出を禁止する制御を行うようにしてもよい。これにより、通信データの受信エラーといった異常が発生したときに、賞球となる遊技球の過剰な払出を防止することができる。   If any of the four types of errors such as an overrun error, break code error, framing error, and parity error occurs during reception of communication data by the first channel transmission / reception circuit included in the serial communication circuit 511, the first A channel receive interrupt occurs. At this time, the CPU 505 may execute a predetermined serial communication error interrupt process. In this serial communication error interrupt processing, for example, the bit values corresponding to the predetermined bit number in the predetermined first channel communication setting register and the predetermined bit number in the second channel communication setting register are both set to “0”. For example, the transmission function and the reception function in the serial communication circuit 511 may be set not to be used. Here, the first channel communication setting register and the second channel communication setting register may be included in the built-in registers of the game control microcomputer 100. Further, when an error occurs during reception of communication data by the first channel transmission / reception circuit, control may be performed to prohibit the payout of game balls by the payout device including the payout motor 51. Thereby, when an abnormality such as a reception error of communication data occurs, it is possible to prevent an excessive payout of game balls that are prize balls.

遊技制御用マイクロコンピュータ100では、例えばリセット/割込みコントローラ504がCTC508からの割込み要求を受け付けたことなどに基づき、CPU505が図39のフローチャートに示す遊技制御用タイマ割込み処理を実行する。図39に示す遊技制御用タイマ割込み処理において、CPU505は、まず、割込み禁止状態としてから、所定の電源断処理を実行する(ステップS91)。また、所定のスイッチ処理を実行することにより、スイッチ回路114を介して遊技球検出用の各スイッチ21、22A、22B、23などから入力される検出信号(入賞検出信号)の状態を判定する(ステップS92)。一例として、スイッチ処理では、各スイッチ21、22A、22B、23などからの検出信号においてオン状態が所定時間(例えば4ミリ秒)継続したか否かを判定し、継続したと判定された場合には、遊技制御バッファ設定部595に設けられたスイッチオンバッファにおいて、オン状態を検出したスイッチと対応付けられたビット値が“1”に設定されればよい。   In the game control microcomputer 100, for example, based on the fact that the reset / interrupt controller 504 has received an interrupt request from the CTC 508, the CPU 505 executes the game control timer interrupt process shown in the flowchart of FIG. In the game control timer interrupt process shown in FIG. 39, the CPU 505 first executes an interrupt disabled state and then executes a predetermined power-off process (step S91). Further, by executing a predetermined switch process, the state of the detection signal (winning detection signal) input from each switch 21, 22A, 22B, 23, etc. for detecting the game ball via the switch circuit 114 is determined ( Step S92). As an example, in the switch processing, it is determined whether or not the ON state has continued for a predetermined time (for example, 4 milliseconds) in the detection signals from the respective switches 21, 22A, 22B, 23, and the like. In the switch-on buffer provided in the game control buffer setting unit 595, the bit value associated with the switch that has detected the ON state may be set to “1”.

ステップS92におけるスイッチ処理に続いて、所定のメイン側エラー処理を実行することにより、パチンコ遊技機1の異常診断を行い、その診断結果に応じて必要ならば警告を発生可能とする(ステップS93)。例えば、メイン側エラー処理では、賞球過多や賞球不足、その他の動作エラーが発生した場合に対応して、異常動作の発生を報知するための設定などが行われてもよい。この後、所定の情報出力処理を実行することにより、例えばパチンコ遊技機1の外部に設置されたホール管理用コンピュータに供給される大当り情報、始動情報、確率変動情報などのデータを出力する(ステップS94)。   Subsequent to the switch process in step S92, a predetermined main-side error process is executed to perform an abnormality diagnosis of the pachinko gaming machine 1, and a warning can be generated if necessary according to the diagnosis result (step S93). . For example, in the main-side error processing, settings for notifying the occurrence of an abnormal operation may be performed in response to excessive prize balls, insufficient prize balls, or other operation errors. After that, by executing a predetermined information output process, for example, data such as jackpot information, starting information, probability variation information supplied to a hall management computer installed outside the pachinko gaming machine 1 is output (step) S94).

情報出力処理に続いて、遊技用乱数更新処理を実行する(ステップS95)。この後、CPU505は、特別図柄プロセス処理を実行する(ステップS96)。特別図柄プロセス処理では、遊技制御フラグ設定部592に設けられた特図プロセスフラグの値をパチンコ遊技機1における遊技の進行状況に応じて更新し、第1特別図柄表示装置4Aや第2特別図柄表示装置4Bにおける表示動作の制御や特別可変入賞球装置7における大入賞口の開閉動作設定などを所定の手順で行うために、各種の処理が選択されて実行される。   Following the information output process, a game random number update process is executed (step S95). Thereafter, the CPU 505 executes special symbol process processing (step S96). In the special symbol process, the value of the special symbol process flag provided in the game control flag setting unit 592 is updated according to the progress of the game in the pachinko gaming machine 1, and the first special symbol display device 4A or the second special symbol is processed. Various processes are selected and executed in order to perform control of the display operation in the display device 4B and setting of opening / closing operation of the special winning opening in the special variable winning ball device 7 in a predetermined procedure.

特別図柄プロセス処理に続いて、普通図柄プロセス処理が実行される(ステップS97)。CPU505は、普通図柄プロセス処理を実行することにより、普通図柄表示器20における表示動作(例えばセグメントLEDの点灯、消灯など)を制御して、普通図柄の可変表示や普通可変入賞球装置6Bにおける可動翼片の傾動動作設定などを可能にする。普通図柄プロセス処理を実行した後、CPU505は、例えばステップS92におけるスイッチ処理の実行結果などに基づき、入賞検出信号の入力に応じて賞球個数の設定などを行う賞球処理を実行する(ステップS98)。賞球処理に続いて、メイン側通信制御処理を実行することにより、主基板11から演出制御基板12や払出制御基板15などのサブ側の制御基板に向けて制御コマンドを送信したり、払出制御基板15から伝送された制御コマンドを受信したりするための通信制御を行う(ステップS99)。   Following the special symbol process, the normal symbol process is executed (step S97). The CPU 505 controls the display operation (for example, turning on / off the segment LED) on the normal symbol display 20 by executing the normal symbol process, thereby allowing the normal symbol variable display and the normal variable winning ball apparatus 6B to move. Enables setting of the tilting movement of the blade. After executing the normal symbol process, the CPU 505 executes a prize ball process for setting the number of prize balls according to the input of the winning detection signal based on the execution result of the switch process in step S92, for example (step S98). ). Subsequent to the prize ball process, the main side communication control process is executed, so that a control command is transmitted from the main board 11 to a sub-side control board such as the effect control board 12 or the payout control board 15 or the payout control is performed. Communication control for receiving a control command transmitted from the board 15 is performed (step S99).

一例として、メイン側通信制御処理では、遊技制御バッファ設定部595に設けられた送信コマンドバッファに含まれる払出用送信コマンドバッファの記憶データによって指定されたコマンド送信テーブルにおける設定に対応して、シリアル通信回路511が備える第1チャネル送受信回路に送信動作の指示を送ることなどにより、払出制御コマンドの伝送を可能にする。また、遊技制御バッファ設定部595などに設けられた払出用受信コマンドバッファの記憶内容を確認して受信コマンドが格納されているか否かを判定し、格納されているときには、その受信コマンドを読み出す。なお、払出用受信コマンドバッファに対する受信コマンドの格納は、シリアル通信回路511にて第1チャネル送受信回路により払出通知コマンドとなる通信データを受信したことに応じて発生する第1チャネル受信割込みに基づいて実行される割込み処理により、行われるようにすればよい。他の一例として、メイン側通信制御処理では、送信コマンドバッファに含まれる演出用送信コマンドバッファの記憶データによって指定されたコマンド送信テーブルにおける設定に対応して、シリアル通信回路511が備える第2チャネル送信回路に送信動作の指示を送ることなどにより、演出制御コマンドの伝送を可能にする。こうしたメイン側通信制御処理を実行した後には、割込み許可状態としてから、遊技制御用タイマ割込み処理を終了する。   As an example, in the main-side communication control process, serial communication corresponding to the setting in the command transmission table specified by the storage data of the payout transmission command buffer included in the transmission command buffer provided in the game control buffer setting unit 595 The payout control command can be transmitted by sending a transmission operation instruction to the first channel transmission / reception circuit included in the circuit 511. Further, the storage contents of the payout reception command buffer provided in the game control buffer setting unit 595 and the like are checked to determine whether or not the reception command is stored. When the reception command is stored, the reception command is read out. The reception command is stored in the payout reception command buffer based on the first channel reception interrupt generated in response to reception of communication data as a payout notification command by the first channel transmission / reception circuit in the serial communication circuit 511. What is necessary is just to be performed by the interrupt process performed. As another example, in the main-side communication control process, the second channel transmission included in the serial communication circuit 511 corresponding to the setting in the command transmission table specified by the storage data of the effect transmission command buffer included in the transmission command buffer. The production control command can be transmitted, for example, by sending a transmission operation instruction to the circuit. After executing such a main-side communication control process, the game control timer interrupt process is terminated after the interrupt is permitted.

図36のステップS36や図39のステップS95にて実行される遊技用乱数更新処理では、例えば遊技制御カウンタ設定部594が備えるランダムカウンタの所定領域における記憶データを更新することなどにより、大当り種別決定用の乱数値MR2を1加算すればよい。これにより、大当り種別決定用の乱数値MR2について、遊技用乱数更新処理が実行される毎に1ずつ加算するように更新する。また、遊技用乱数更新処理では、遊技用乱数となる乱数値MR1〜MR5を示す数値データのうち、乱数値MR3〜MR5を示す数値データを順次に更新対象とする乱数値に設定する。ここで、例えば乱数値MR3〜MR5については、加算値や加算判定値、最大判定値が定められてもよい。一例として、リーチ判定用の乱数値MR3に対応して、加算値の範囲が「0」〜「7」、加算判定値が「8」、最大判定値が「240」に定められていればよい。変動パターン種別決定用の乱数値MR4に対応して、加算値の範囲が「0」〜「7」、加算判定値が「8」、最大判定値が「242」に定められていればよい。変動パターン決定用の乱数値MR5に対応して、加算値の範囲が「0」〜「7」、加算判定値が「8」、最大判定値が「998」に定められていればよい。   In the game random number update process executed in step S36 of FIG. 36 or step S95 of FIG. 39, the big hit type determination is performed by updating the stored data in a predetermined area of the random counter included in the game control counter setting unit 594, for example. The random value MR2 for use may be incremented by one. As a result, the random number MR2 for determining the big hit type is updated to be incremented by one each time the game random number update process is executed. In the game random number update processing, among the numerical data indicating the random numbers MR1 to MR5 that are the game random numbers, the numerical data indicating the random values MR3 to MR5 are sequentially set as the random numbers to be updated. Here, for example, for the random values MR3 to MR5, an addition value, an addition determination value, or a maximum determination value may be determined. As an example, the range of the addition value may be set to “0” to “7”, the addition determination value is “8”, and the maximum determination value is “240” corresponding to the reach determination random value MR3. . Corresponding to the random value MR4 for determining the variation pattern type, the range of the addition value may be set to “0” to “7”, the addition determination value is “8”, and the maximum determination value is “242”. Corresponding to the random value MR5 for determining the variation pattern, the range of the addition value may be set to “0” to “7”, the addition determination value is “8”, and the maximum determination value is “998”.

加算値は、1回のタイマ割込みなどに対応して各乱数値に加算する値であり、その値は遊技用乱数更新処理が実行されるごとに異ならせることができればよい。例えば、加算値は、加算値決定用の乱数値となる数値データなどに基づいて求められるもので、一時的な変数として加算値を記憶するための領域がRAM507などに設けられていればよい。加算判定値は、加算値決定用の乱数値との比較により、各乱数値に対応した加算値を取得するために用いられる値である。より具体的には、加算値決定用の乱数値が各乱数値に対応した加算値の初期値として読み出された後、現在の加算値が加算判定値よりも小さくなったと判定されるまで、現在の加算値から加算判定値を減算した値を、新たな加算値として更新していく。乱数判定値は、最終的に求められた加算値を加算したことによる更新後の各乱数値が取り得る値の範囲内であるかを判定するために用いられる値である。そして、更新後の各乱数値が対応する乱数判定値を超えているときには、更新後の乱数値から乱数判定値を減算した値が、新たな乱数値として設定される。なお、例えば乱数値MR2を示す数値データは、遊技制御用マイクロコンピュータ100にてタイマ割込みが発生する毎に、1ずつ加算するように更新されてもよい。   The added value is a value to be added to each random number value in response to one timer interruption or the like, and the value only needs to be different every time the game random number update process is executed. For example, the addition value is obtained on the basis of numerical data that becomes a random value for determining the addition value, and an area for storing the addition value as a temporary variable may be provided in the RAM 507 or the like. The addition determination value is a value used to acquire an addition value corresponding to each random value by comparison with a random value for determining the addition value. More specifically, after the random value for determining the addition value is read as the initial value of the addition value corresponding to each random value, until it is determined that the current addition value is smaller than the addition determination value, A value obtained by subtracting the addition determination value from the current addition value is updated as a new addition value. The random number determination value is a value used to determine whether each updated random number value obtained by adding the finally obtained addition value is within a range of possible values. When each updated random number value exceeds the corresponding random number determination value, a value obtained by subtracting the random number determination value from the updated random number value is set as a new random number value. For example, the numerical data indicating the random value MR2 may be updated so as to be incremented by one each time a timer interrupt occurs in the game control microcomputer 100.

遊技用乱数更新処理では、加算値決定用の乱数値を示す数値データを読み出し、その読出値が更新対象となる乱数値ごとに定められた加算判定値未満であるか否かを判定する。そして、加算判定値未満であれば、読出値を加算値に設定する。これに対して、加算判定値以上であれば、読出値から加算判定値を減算した値を、加算値に設定する。その後、更新対象となる乱数値に加算値を加算して、加算後乱数値とする。このときには、加算後乱数値が、更新対象となる乱数値ごとに定められた最大判定値未満であるか否かを判定する。最大判定値未満であれば、加算後乱数値を更新後乱数値に設定する。これに対して、最大判定値以上であれば、加算後乱数値から最大判定値を減算した値を、更新後乱数値に設定する。こうして設定された更新後乱数値を、ランダムカウンタにて更新対象となる乱数値を格納する所定領域にセットすることで、乱数値の更新が完了する。   In the game random number update process, numerical data indicating a random value for determining an addition value is read, and it is determined whether or not the read value is less than an addition determination value determined for each random value to be updated. If it is less than the addition determination value, the read value is set to the addition value. On the other hand, if it is equal to or greater than the addition determination value, a value obtained by subtracting the addition determination value from the read value is set as the addition value. Thereafter, the addition value is added to the random number value to be updated to obtain a random number value after addition. At this time, it is determined whether the random number value after addition is less than the maximum determination value determined for each random number value to be updated. If it is less than the maximum judgment value, the random number value after addition is set to the updated random number value. On the other hand, if it is equal to or greater than the maximum determination value, a value obtained by subtracting the maximum determination value from the added random number value is set as the updated random number value. The updated random number value thus set is set in a predetermined area for storing the random number value to be updated by the random counter, thereby completing the update of the random number value.

図40は、電源断処理として、図39のステップS91にて実行される処理の一例を示すフローチャートである。この電源断処理において、CPU505は、まず、電源断信号がオン状態であるか否か、すなわち、電源基板10に搭載された電源監視回路303から電源断信号が出力されているか否かを判定する(ステップS111)。このとき、電源断信号がオフ状態であり、電源断信号が出力されていなければ(ステップS112;No)、遊技制御タイマ設定部593に設けられたバックアップ監視タイマをクリアして、その格納値であるバックアップ監視タイマ値を初期値となる「0」に設定する(ステップS112)。これに対して、電源断信号がオン状態であり、電源断信号が出力されているときには(ステップS111;Yes)、バックアップ監視タイマ値を1加算するなどして更新する(ステップS113)。そして、ステップS113における更新後のバックアップ監視タイマ値が予め定められたバックアップ判定値(例えば「2」など)に達したか否かを判定する(ステップS114)。ステップS114にてバックアップ判定値に達していないときには(ステップS114;No)、電源断処理を終了する。   FIG. 40 is a flowchart illustrating an example of the process executed in step S91 of FIG. 39 as the power-off process. In this power-off process, the CPU 505 first determines whether or not the power-off signal is in an on state, that is, whether or not the power-off signal is output from the power monitoring circuit 303 mounted on the power board 10. (Step S111). At this time, if the power-off signal is off and the power-off signal is not output (step S112; No), the backup monitoring timer provided in the game control timer setting unit 593 is cleared and the stored value is used. A backup monitoring timer value is set to “0” as an initial value (step S112). On the other hand, when the power-off signal is on and the power-off signal is output (step S111; Yes), the backup monitoring timer value is updated by 1 (step S113). Then, it is determined whether or not the updated backup monitoring timer value in step S113 has reached a predetermined backup determination value (for example, “2” or the like) (step S114). When the backup determination value is not reached in step S114 (step S114; No), the power-off process is terminated.

ステップS114にてバックアップ判定値に達した場合には(ステップS114;Yes)、電力の供給停止に対応するための準備処理として、ステップS115以降の処理を実行する。こうした準備処理が実行されるときには、遊技の進行を制御する状態から遊技状態を保存させるための電力供給停止時処理(電源断時制御処理)を実行する状態に移行する。ステップS114の処理でバックアップ判定値に達した場合に限り準備処理を実行することにより、ノイズ等で電源電圧が一瞬低下して電源断信号のオン状態が発生しても、誤って電力供給停止時処理が開始されてしまうことを防止できる。   When the backup determination value is reached in step S114 (step S114; Yes), the processing after step S115 is executed as a preparation process for responding to the stop of the power supply. When such a preparation process is executed, the state shifts from a state in which the progress of the game is controlled to a state in which a power supply stop process (a power-off control process) for saving the game state is executed. By executing the preparation process only when the backup judgment value is reached in the process of step S114, even if the power supply voltage drops momentarily due to noise or the like and the power-off signal is turned on, the power supply is erroneously stopped. It is possible to prevent the processing from starting.

電力供給停止時処理では、チェックサムを算出して、例えば遊技制御バッファ設定部595に設けられたメインチェックサムバッファなどに記憶させる(ステップS115)。一例として、ステップS115の処理では、RAM507における所定領域の先頭アドレスをチェックサム算出開始アドレスに設定し、その所定領域の最終アドレスに対応してチェックサム算出回数を設定する。こうしたチェックサム算出開始アドレスとチェックサム算出回数の設定に用いられるアドレスで特定されるRAM507の所定領域は、電力供給停止時でも内容が保存されるべき記憶領域として予め定められた内容保存領域であればよい。そして、この内容保存領域における記憶データを順次に読み出して排他的論理和を演算する。例えば、チェックサム算出開始アドレスをポインタにセットした後、RAM507においてポインタが指すアドレスの記憶データを読み出して、初期値が「00」であるチェックサムデータとの排他的論理和を演算した上で、演算結果を新たなチェックサムデータとしてストアする。このときには、ポインタの値を1加算するとともに、チェックサム算出回数を1減算する。続いて、チェックサム算出回数が「0」以外の値であれば、さらにポインタが指すアドレスの記憶データを読み出して、チェックサムデータとの排他的論理和を演算する処理や、ポインタの値を1加算してチェックサム算出回数を1減算する処理を、チェックサム算出回数が「0」になるまで繰り返し実行すればよい。チェックサム算出回数が「0」になったときには、チェックサムデータの各ビット値を反転して、得られた値をメインチェックサムバッファにストアして記憶させればよい。こうしてメインチェックサムバッファに記憶されたデータは、電源投入時にチェックされるパリティデータとして使用される。   In the power supply stop process, a checksum is calculated and stored, for example, in a main checksum buffer provided in the game control buffer setting unit 595 (step S115). As an example, in the process of step S115, the start address of the predetermined area in the RAM 507 is set as the checksum calculation start address, and the checksum calculation count is set corresponding to the final address of the predetermined area. The predetermined area of the RAM 507 specified by the checksum calculation start address and the address used for setting the checksum calculation count may be a content storage area that is predetermined as a storage area in which the content should be stored even when power supply is stopped. That's fine. Then, the stored data in this content storage area is sequentially read and exclusive OR is calculated. For example, after setting the checksum calculation start address to the pointer, the storage data of the address pointed to by the pointer is read in the RAM 507, and the exclusive OR with the checksum data whose initial value is “00” is calculated. The calculation result is stored as new checksum data. At this time, the pointer value is incremented by 1 and the checksum calculation count is decremented by 1. Subsequently, if the checksum calculation count is a value other than “0”, the stored data at the address pointed to by the pointer is read, and an exclusive OR operation with the checksum data is performed, or the pointer value is set to 1. The process of adding and subtracting 1 from the number of checksum calculations may be repeated until the number of checksum calculations reaches “0”. When the checksum calculation count reaches “0”, each bit value of the checksum data is inverted, and the obtained value is stored in the main checksum buffer and stored. The data stored in the main checksum buffer in this way is used as parity data to be checked when the power is turned on.

ステップS115の処理を実行してチェックサムデータを記憶させたときには、遊技制御フラグ設定部592に設けられたバックアップフラグをオン状態にセットすればよい。その後、例えば所定のRAMアクセスレジスタにアクセス禁止値を設定することなどにより、以後、RAM507へのアクセスを禁止する(ステップS116)。電源電圧が低下していくときには、CPU505の動作などに暴走が生じることや、各種信号線における信号レベル(電圧レベル)が不安定になることなどにより、RAM507の記憶内容が誤って変更される可能性がある。そこで、ステップS116の処理によりRAM507へのアクセスを禁止した状態に設定することで、RAM507に設けられたバックアップ用の記憶領域などにおける記憶内容の誤った変更(破損)を防止できる。また、CPU505は、遊技制御用マイクロコンピュータ100が備える所定の出力ポートにクリアデータである「00」をセットするなどのクリア設定を行う(ステップS117)。さらに、CPU505は、例えばCTC508の制御レジスタに「00」をセットすることなどにより、タイマ割込み禁止状態に設定する(ステップS118)。ここで、CTC508の制御レジスタは、遊技制御用マイクロコンピュータ100の内蔵レジスタに含まれるものであればよい。なお、ステップS117の処理による出力ポートのクリア設定や、ステップS118の処理によるタイマ割込み禁止状態の設定は、ステップS115の処理によりチェックサムが算出されるよりも前に実行してもよい。図39に示す遊技制御用タイマ割込み処理の実行が開始されるときに割込み禁止状態とする場合には、ステップS118の処理によるタイマ割込み禁止状態の設定は実行されなくてもよい。   When the checksum data is stored by executing the process of step S115, the backup flag provided in the game control flag setting unit 592 may be set to the on state. Thereafter, access to the RAM 507 is prohibited thereafter, for example, by setting an access prohibition value in a predetermined RAM access register (step S116). When the power supply voltage decreases, the stored contents of the RAM 507 may be erroneously changed due to runaway operation of the CPU 505 or the like, or unstable signal levels (voltage levels) in various signal lines. There is sex. Therefore, by setting the state in which access to the RAM 507 is prohibited by the processing in step S116, it is possible to prevent erroneous change (damage) of the storage contents in the backup storage area provided in the RAM 507. Further, the CPU 505 performs a clear setting such as setting “00” as clear data to a predetermined output port provided in the game control microcomputer 100 (step S117). Further, the CPU 505 sets the timer interrupt disabled state by setting “00” in the control register of the CTC 508, for example (step S118). Here, the control registers of the CTC 508 may be those included in the built-in registers of the game control microcomputer 100. Note that the clear setting of the output port by the process of step S117 and the setting of the timer interrupt prohibited state by the process of step S118 may be executed before the checksum is calculated by the process of step S115. When the interrupt disabled state is set when the execution of the game control timer interrupt process shown in FIG. 39 is started, the setting of the timer interrupt disabled state by the process of step S118 may not be executed.

ステップS118の処理による設定に続いて、電源断信号がオフ状態となったか否かを監視するループ処理に入る(ステップS119)。そして、電源断信号がオン状態のあいだは(ステップS119;No)、ステップS119の処理を繰り返し実行して待機する。これに対して、ステップS119にて電源断信号がオフ状態となったときには(ステップS119;No)、乱数ラッチフラグをクリアするための処理を実行する。   Following the setting in step S118, a loop process for monitoring whether the power-off signal is turned off is entered (step S119). Then, while the power-off signal is in the ON state (step S119; No), the process of step S119 is repeatedly executed and waits. On the other hand, when the power-off signal is turned off in step S119 (step S119; No), a process for clearing the random number latch flag is executed.

すなわち、乱数ラッチフラグレジスタRDFMのビット番号[0]に格納される乱数ラッチフラグデータRDFM0のビット値が“1”であるか否かに応じて、乱数値レジスタR1Dに対応する乱数ラッチフラグがオンであるか否かを判定する(ステップS120)。そして、この乱数ラッチフラグがオンであれば(ステップS120;Yes)、乱数値レジスタR1Dの読み出しを行うことにより、乱数ラッチフラグデータRDFM0のビット値を“0”にクリアして、対応する乱数ラッチフラグをオフ状態とする(ステップS121)。また、ステップS120にて乱数ラッチフラグデータRDFM0で指定される乱数ラッチフラグがオフである場合や(ステップS120;No)、ステップS121の処理を実行した後には、乱数ラッチフラグレジスタRDFMのビット番号[1]に格納される乱数ラッチフラグデータRDFM1のビット値が“1”であるか否かに応じて、乱数値レジスタR2Dに対応する乱数ラッチフラグがオンであるか否かを判定する(ステップS122)。このとき、乱数ラッチフラグがオンであれば(ステップS122;Yes)、乱数値レジスタR2Dの読み出しを行うことにより、乱数ラッチフラグデータRDFM1のビット値を“0”にクリアして、対応する乱数ラッチフラグをオフ状態とする(ステップS123)。こうしたステップS121やステップS123の処理により、乱数ラッチフラグがオフ状態とされて、乱数値レジスタR1Dや乱数値レジスタR2Dに新たな数値データの格納が許可された状態に設定できる。なお、ステップS121やステップS123の処理により乱数値レジスタR1Dや乱数値レジスタR2Dから読み出された数値データは、特図表示結果を「大当り」として大当り遊技状態に制御するか否かの判定処理などには使用せず、そのまま破棄(消去)すればよい。また、ステップS120〜ステップS123の処理に代えて、乱数ラッチフラグデータRDFM0や乱数ラッチフラグデータRDFM1の値にかかわらず、乱数値レジスタR1Dと乱数値レジスタR2Dの読み出しを行うことにより、各乱数ラッチフラグをオフ状態とする処理が実行されてもよい。   That is, the random number latch flag corresponding to the random value register R1D is turned on according to whether or not the bit value of the random number latch flag data RDFM0 stored in the bit number [0] of the random number latch flag register RDFM is “1”. It is determined whether or not there is (step S120). If this random number latch flag is on (step S120; Yes), the random value register R1D is read to clear the bit value of the random number latch flag data RDFM0 to “0”, and the corresponding random number latch flag is set. An off state is set (step S121). In addition, when the random number latch flag specified by the random number latch flag data RDFM0 is OFF in step S120 (step S120; No), after executing the process of step S121, the bit number [1 of the random number latch flag register RDFM is set. ], It is determined whether or not the random number latch flag corresponding to the random number value register R2D is on (step S122). At this time, if the random number latch flag is on (step S122; Yes), the random value register R2D is read to clear the bit value of the random number latch flag data RDFM1 to “0”, and the corresponding random number latch flag is set. An off state is set (step S123). By such processing in step S121 and step S123, the random number latch flag is turned off, and the random number value register R1D and the random number value register R2D can be set to a state where storage of new numerical data is permitted. Note that the numerical data read from the random value register R1D or the random value register R2D by the processing of step S121 or step S123 determines whether or not to control the big hit gaming state with the special figure display result as “big hit”, etc. It can be discarded (erased) as it is. Further, instead of the processing of step S120 to step S123, each random number latch flag is set by reading the random number value register R1D and the random number value register R2D regardless of the values of the random number latch flag data RDFM0 and the random number latch flag data RDFM1. Processing to turn off may be performed.

ステップS122にて乱数ラッチフラグデータRDFM1で指定される乱数ラッチフラグがオフであるときや(ステップS122;No)、ステップS123の処理を実行した後には、所定の電断復旧時における設定を行った後(ステップS124)、遊技制御メイン処理の先頭にリターンする。一例として、ステップS124の処理では、CPU505に内蔵されたスタックポインタに電源断復旧時ベクタテーブルの記憶アドレスを格納し、遊技制御用タイマ割込み処理から復帰(リターン)させる。ここで、電源断復旧時ベクタテーブルは、ROM506に記憶された制御コード(遊技制御プログラム)の先頭アドレスを指定するものであればよい。遊技制御タイマ割込み処理のような割込み処理から復帰(リターン)するときには、スタックポインタで指定されるアドレスの記憶データが復帰アドレスとして読み出される。こうして、ステップS124の処理を実行した後には、CPU505により、ROM506に記憶されている制御コードの先頭から、遊技制御の実行を開始(再開)させることができる。   When the random number latch flag specified by the random number latch flag data RDFM1 is OFF in step S122 (step S122; No), or after performing the process of step S123, after setting for a predetermined power failure recovery (Step S124), the process returns to the head of the game control main process. As an example, in the process of step S124, the storage address of the power-off recovery vector table is stored in the stack pointer built in the CPU 505, and is returned (returned) from the game control timer interrupt process. Here, the power-off recovery vector table may be any table that specifies the start address of the control code (game control program) stored in the ROM 506. When returning from an interrupt process such as a game control timer interrupt process, the stored data at the address specified by the stack pointer is read as a return address. Thus, after executing the processing of step S124, the CPU 505 can start (restart) the execution of the game control from the top of the control code stored in the ROM 506.

図41は、特別図柄プロセス処理として、図39に示すステップS96にて実行される処理の一例を示すフローチャートである。この特別図柄プロセス処理において、CPU505は、まず、始動入賞判定処理を実行する(ステップS131)。図42は、ステップS131にて実行される始動入賞判定処理の一例を示すフローチャートである。   FIG. 41 is a flowchart showing an example of processing executed in step S96 shown in FIG. 39 as the special symbol process. In this special symbol process, the CPU 505 first executes a start winning determination process (step S131). FIG. 42 is a flowchart illustrating an example of the start winning determination process executed in step S131.

図42に示す始動入賞判定処理を開始すると、CPU505は、まず、第1始動口スイッチ22Aにおける遊技球の検出状態をチェックする(ステップS201)。一例として、ステップS201の処理では、遊技制御バッファ設定部595に設けられた所定のスイッチオンバッファにおける格納値をロードして、第1始動口スイッチ22Aと対応付けられたビット値が“0”であるか“1”であるかを特定する。このとき、チェックしたビット値が“0”であれば第1始動口スイッチ22Aは遊技球を検出しておらずオフ状態であることを示す一方、“1”であれば第1始動口スイッチ22Aは遊技球を検出したことによりオン状態であることを示す。他の一例として、ステップS201の処理では、例えばPIP510に含まれる入力ポートP0といった所定ポートの入力状態を確認することにより、始動口スイッチ22Aから伝送される検出信号がオン状態であるか否かを特定する。このとき、検出信号がオフ状態であれば第1始動口スイッチ22Aは遊技球を検出しておらずオフ状態であることを示す一方、オン状態であれば第1始動口スイッチ22Aは遊技球を検出したことによりオン状態であることを示す。この場合、所定ポートの入力状態を複数回(例えば2回)繰り返し確認することにより、連続して検出信号がオン状態であるときに、第1始動口スイッチ22Aがオン状態であることが特定されてもよい。ステップS201の処理に続いて、第1始動口入賞テーブル135Aを選択して、使用テーブルにセットする(ステップS202)。一例として、ステップS202の処理では、ROM506における第1始動口入賞テーブル135Aの記憶アドレス(先頭アドレス)を、所定のテーブルポインタに格納することで、第1始動口入賞テーブル135Aを使用テーブルとして参照可能に設定すればよい。以下、各種のテーブルを選択して使用テーブルにセットする処理において、同様の設定が行われればよい。   When the start winning determination process shown in FIG. 42 is started, the CPU 505 first checks the detection state of the game ball in the first start port switch 22A (step S201). As an example, in the process of step S201, a stored value in a predetermined switch-on buffer provided in the game control buffer setting unit 595 is loaded, and the bit value associated with the first start port switch 22A is “0”. Specify whether it is “1” or not. At this time, if the checked bit value is “0”, the first start port switch 22A indicates that the game ball is not detected and is in an off state, while if it is “1”, the first start port switch 22A. Indicates that the game ball is on due to detection. As another example, in the process of step S201, for example, by confirming the input state of a predetermined port such as the input port P0 included in the PIP 510, it is determined whether or not the detection signal transmitted from the start port switch 22A is on. Identify. At this time, if the detection signal is in the off state, the first start port switch 22A indicates that the game ball is not detected and is in the off state, while if it is on, the first start port switch 22A detects the game ball. It indicates that it is in an on state by detecting it. In this case, by repeatedly checking the input state of the predetermined port a plurality of times (for example, twice), it is specified that the first start port switch 22A is on when the detection signal is continuously on. May be. Subsequent to the process of step S201, the first start opening winning table 135A is selected and set in the use table (step S202). As an example, in the process of step S202, the storage address (first address) of the first start opening winning table 135A in the ROM 506 is stored in a predetermined table pointer so that the first starting opening winning table 135A can be referred to as a use table. Should be set. Hereinafter, in the process of selecting various tables and setting them in the use table, the same setting may be performed.

ステップS202の処理に続いて、ステップS201でのチェック結果に基づいて、第1始動口スイッチ22Aがオン状態であるか否かを判定する(ステップS203)。このとき、第1始動口スイッチ22Aがオン状態であれば(ステップS203;Yes)、所定の始動口通過時処理を実行する(ステップS204)。また、ステップS203にて第1始動口スイッチ22Aがオフ状態であると判定されたときや(ステップS203;No)、ステップS204にて始動口通過時処理を実行した後には、第2始動口スイッチ22Bにおける遊技球の検出状態をチェックする(ステップS205)。ステップS205の処理は、ステップS201の処理を第2始動口スイッチ22Bに適合させたものであればよい。続いて、第2始動口入賞テーブル135Bを選択して、使用テーブルにセットする(ステップS206)。さらに、ステップS205でのチェック結果に基づいて、第2始動口スイッチ22Bがオン状態であるか否かを判定する(ステップS207)。そして、第2始動口スイッチ22Bがオン状態であれば(ステップS207;Yes)、ステップS204と同様に始動口通過時処理を実行してから(ステップS208)、始動入賞判定処理を終了する。これに対して、ステップS207にて第2始動口スイッチ22Bがオフ状態であると判定されたときには、ステップS207の始動口通過時処理を実行せずに、始動入賞判定処理を終了する。   Following the processing in step S202, it is determined whether or not the first start port switch 22A is in the ON state based on the check result in step S201 (step S203). At this time, if the first start port switch 22A is in an ON state (step S203; Yes), a predetermined start port passing process is executed (step S204). In addition, when it is determined in step S203 that the first start port switch 22A is in the OFF state (step S203; No), after the start port passing process is executed in step S204, the second start port switch The detection state of the game ball in 22B is checked (step S205). The process in step S205 may be any process as long as the process in step S201 is adapted to the second start port switch 22B. Subsequently, the second start opening winning table 135B is selected and set in the use table (step S206). Furthermore, based on the check result in step S205, it is determined whether or not the second start port switch 22B is in the ON state (step S207). If the second start port switch 22B is in the ON state (step S207; Yes), the start opening passage process is executed in the same manner as in step S204 (step S208), and then the start winning determination process is terminated. On the other hand, when it is determined in step S207 that the second start port switch 22B is in the OFF state, the start winning determination process is terminated without executing the start port passing process in step S207.

ステップS204やステップS208において実行される始動口通過時処理は、共通の処理ルーチンとして、予め用意されたユーザプログラム(ゲーム制御用の遊技制御処理プログラム)に含まれる制御コードにより実現される処理であればよい。この始動口通過時処理では、ステップS202の処理でセットされた第1始動口入賞テーブル135Aを使用するか、ステップS206の処理でセットされた第2始動口入賞テーブル135Bを使用するかに応じて、第1始動入賞口を遊技球が通過(進入)した場合に対応した各種処理と、第2始動入賞口を遊技球が通過(進入)した場合に対応した各種処理とのうち、いずれかを実行することができる。   The start-port passage process executed in step S204 or step S208 may be a process realized by a control code included in a user program (game control process program for game control) prepared in advance as a common process routine. That's fine. In this starting port passage processing, depending on whether the first starting port winning table 135A set in step S202 or the second starting port winning table 135B set in step S206 is used. , One of various processes corresponding to the case where the game ball passes (enters) through the first start winning opening and the various processes corresponding to the case where the game ball passes (enters) through the second start winning opening Can be executed.

図43は、始動口通過時処理として、図42のステップS204やステップS208にて実行される処理の一例を示すフローチャートである。この始動口通過時処理において、CPU505は、まず、遊技球が通過(進入)した始動入賞口に対応する保留記憶カウント値を読み出す(ステップS501)。すなわち、遊技球が第1始動入賞口を通過(進入)した場合には、遊技制御カウンタ設定部594から第1保留記憶カウント値を読み出す一方、遊技球が第2始動入賞口を通過(進入)した場合には、遊技制御カウンタ設定部594から第2保留記憶カウント値を読み出す。このときには、例えば図42に示すステップS202の処理でセットされた第1始動口入賞テーブル135Aで指定される第1保留記憶カウンタアドレス、あるいは、ステップS206の処理でセットされた第2始動口入賞テーブル135Bで指定される第2保留記憶カウンタアドレスに対応して、保留記憶カウント値の読出元となるRAM507の記憶アドレスなどを特定できればよい。   FIG. 43 is a flowchart illustrating an example of processing executed in step S204 or step S208 in FIG. In this starting port passage processing, the CPU 505 first reads the stored storage count value corresponding to the starting winning port through which the game ball has passed (entered) (step S501). That is, when the game ball passes (enters) the first start winning opening, the first held memory count value is read from the game control counter setting unit 594, while the game ball passes (enters) the second start winning opening. If it is, the second hold storage count value is read from the game control counter setting unit 594. At this time, for example, the first reserved storage counter address specified in the first start opening prize table 135A set in the process of step S202 shown in FIG. 42, or the second start opening prize table set in the process of step S206. Corresponding to the second reserved storage counter address specified by 135B, the storage address of the RAM 507, which is the reading source of the reserved storage count value, can be specified.

続いて、ステップS501の処理における読出値が、予め定められた上限値(例えば「4」など)以上であるか否かを判定する(ステップS502)。このとき、上限値未満であれば(ステップS502;No)、ステップS501の処理で読み出した保留記憶カウント値を1加算するように更新する(ステップS503)。また、遊技球が通過(進入)した始動入賞口に対応する特図保留記憶部における保留データの記憶位置を特定する(ステップS504)。すなわち、遊技球が第1始動入賞口を通過(進入)した場合には、第1特図保留記憶部591Aにおける保留データの記憶位置を特定する一方、遊技球が第2始動入賞口を通過(進入)した場合には、第2特図保留記憶部591Bにおける保留データの記憶位置を特定する。このときには、例えば図42に示すステップS202の処理でセットされた第1始動口入賞テーブル135Aで指定される第1特図保留記憶部アドレス、あるいは、ステップS206の処理でセットされた第2始動口入賞テーブル135Bで指定される第2特図保留記憶部アドレスに、ステップS501の処理などで読み出した保留記憶カウント値に対応するアドレス加算値を加算することなどにより、保留データの記憶位置となる第1特図保留記憶部591Aや第2特図保留記憶部592Bの記憶アドレスなどを特定できればよい。   Subsequently, it is determined whether or not the read value in the process of step S501 is greater than or equal to a predetermined upper limit value (eg, “4”) (step S502). At this time, if it is less than the upper limit value (step S502; No), the pending storage count value read out in the process of step S501 is updated so as to be incremented by 1 (step S503). Further, the storage position of the holding data in the special figure holding storage unit corresponding to the start winning opening through which the game ball has passed (entered) is specified (step S504). That is, when the game ball passes (enters) the first start winning opening, the storage position of the hold data in the first special figure holding storage unit 591A is specified, while the game ball passes the second start winning opening ( In the case of entering, the storage position of the hold data in the second special figure hold storage unit 591B is specified. At this time, for example, the first special figure reservation storage unit address specified in the first start opening winning table 135A set in the process of step S202 shown in FIG. 42, or the second start opening set in the process of step S206. By adding an address addition value corresponding to the reserved storage count value read out in the processing of step S501 or the like to the second special figure reservation storage unit address specified in the winning table 135B, the storage location of the reserved data is obtained. It suffices if the storage addresses of the 1 special figure reservation storage unit 591A and the second special figure reservation storage unit 592B can be specified.

ステップS504の処理を実行した後には、特図表示結果決定用の乱数値MR1となる数値データの読出元となる乱数値レジスタを特定する(ステップS505)。すなわち、遊技球が第1始動入賞口を通過(進入)した場合には、乱数値レジスタR1Dを数値データの読出元とする一方、遊技球が第2始動入賞口を通過(進入)した場合には、乱数値レジスタR2Dを数値データの読出元とする。このときには、例えば図42に示すステップS202の処理でセットされた第1始動口入賞テーブル135Aで指定される乱数値レジスタR1Dアドレス、あるいは、ステップS206の処理でセットされた第2始動口入賞テーブル135Bで指定される乱数値レジスタR2Dアドレスに対応して、数値データの読出元となる乱数値レジスタのアドレスなどを特定できればよい。   After the process of step S504 is executed, a random value register from which numerical data serving as the random value MR1 for determining the special figure display result is read is specified (step S505). That is, when the game ball passes (enters) the first start winning opening, the random number value register R1D is used as a reading source of numerical data, while the game ball passes (enters) the second start winning opening. Uses the random number value register R2D as a reading source of numerical data. At this time, for example, the random number value register R1D address specified in the first start opening prize table 135A set in the process of step S202 shown in FIG. 42, or the second start opening prize table 135B set in the process of step S206. Corresponding to the random number value register R2D address specified in (2), it is only necessary to specify the address of the random number value register from which the numerical data is read out.

そして、ステップS505にて特定された乱数値レジスタを読み出すことなどにより、乱数値となる数値データを抽出する(ステップS506)。すなわち、ステップS505の処理で乱数値レジスタR1Dが読出元とされた場合には、乱数回路509が備える乱数値レジスタR1Dとしての乱数値レジスタ559Aから、数値データを読み出して抽出する。その一方で、ステップS505の処理で乱数値レジスタR2Dが読出元とされた場合には、乱数回路509が備える乱数値レジスタR2Dとしての乱数値レジスタ559Bから、数値データを読み出して抽出する。このときには、数値データが読み出された乱数値レジスタR1Dあるいは乱数値レジスタR2Dに対応する乱数ラッチフラグがオフ状態になる。すなわち、ステップS505の処理で乱数値レジスタR1Dが読出元とされた場合には、ステップS506の処理による数値データの読み出しにより乱数ラッチフラグデータRDFM0のビット値が“1”から“0”へと更新され、乱数値レジスタR1Dと対応付けられた乱数ラッチフラグがオフ状態となる。その一方で、ステップS505の処理で乱数値レジスタR2Dが読出元とされた場合には、ステップS506の処理による数値データの読み出しにより乱数ラッチフラグデータRDFM1のビット値が“1”から“0”へと変更され、乱数値レジスタR2Dと対応付けられた乱数ラッチフラグがオフ状態となる。また、ステップS505の処理では、遊技制御カウンタ設定部594に設けられたランダムカウンタなどから、大当り種別決定用の乱数値MR2を示す数値データを読み出して抽出する。こうして読み出された数値データに基づき、特図表示結果決定用の乱数値MR1を示す数値データや大当り種別決定用の乱数値MR2を示す数値データが、保留データとして、ステップS504の処理で特定された特図保留記憶部の記憶位置に記憶される(ステップS507)。   Then, by reading the random value register specified in step S505, numerical data that becomes a random value is extracted (step S506). That is, when the random number value register R1D is set as a reading source in the process of step S505, numerical data is read and extracted from the random number value register 559A as the random number value register R1D included in the random number circuit 509. On the other hand, when the random number value register R2D is set as the reading source in the process of step S505, the numerical value data is read and extracted from the random number value register 559B as the random number value register R2D included in the random number circuit 509. At this time, the random number latch flag corresponding to the random number value register R1D or the random number value register R2D from which the numerical data has been read is turned off. That is, when the random value register R1D is set as the reading source in the process of step S505, the bit value of the random number latch flag data RDFM0 is updated from “1” to “0” by reading the numerical data in the process of step S506. Then, the random number latch flag associated with the random value register R1D is turned off. On the other hand, when the random number value register R2D is set as the reading source in the process of step S505, the bit value of the random number latch flag data RDFM1 is changed from “1” to “0” by reading the numerical data in the process of step S506. The random number latch flag associated with the random value register R2D is turned off. In the process of step S505, numerical data indicating the random number MR2 for determining the big hit type is read and extracted from a random counter or the like provided in the game control counter setting unit 594. Based on the numerical data thus read out, numerical data indicating the random number value MR1 for determining the special figure display result and numerical data indicating the random value MR2 for determining the jackpot type are specified as the pending data in the process of step S504. It is stored in the storage position of the special figure hold storage unit (step S507).

なお、乱数値レジスタR1Dや乱数値レジスタR2Dから読み出された数値データは、そのまま特図表示結果決定用の乱数値MR1として第1特図保留記憶部591Aや第2特図保留記憶部591Bに記憶されてもよいし、所定の加工処理を施してから記憶されるようにしてもよい。一例として、乱数回路509から抽出された数値データは、CPU505が有する16ビットの汎用レジスタなどに一旦格納される。続いて、CPU505に内蔵されたリフレッシュレジスタの格納値であるリフレッシュレジスタ値を、加工用の乱数値となる数値データとして読み出す。このときには、汎用レジスタにおける上位バイトにリフレッシュレジスタ値を加算する一方で、下位バイトはそのままにしておいてもよい。ここで、リフレッシュレジスタ値を加算することに代えて、減算、論理和、論理積といった、所定の演算処理を実行するようにしてもよい。あるいは、リフレッシュレジスタ値を汎用レジスタにおける下位バイトに加算などするようにしてもよい。また、乱数回路509から抽出された数値データの上位バイトと下位バイトとを入れ替えて、汎用レジスタにおける上位バイトや下位バイトとして格納してもよい。さらに、汎用レジスタにおける上位バイトもしくは下位バイトにリフレッシュレジスタ値を加算などした後に、あるいは、汎用レジスタにおける上位バイトや下位バイトに加算などの演算処理を行うことなく、上位バイトと下位バイトとを入れ替えるようにしてもよい。乱数回路509から抽出された数値データの上位バイトと下位バイトとのうち、特定のビットのデータを、他のビットのデータと入れ替えるようにしてもよい。この場合には、例えば乱数回路509における乱数値レジスタR1Dや乱数値レジスタR2Dと、汎用レジスタの上位バイトや下位バイトとを接続するバスにおいて、特定のビットのデータを他のビットのデータと入れ替えるように、配線をクロスさせるなどすればよい。その後、CPU505は、汎用レジスタの格納値と所定の論理値(例えば「FFFFH」など)とを論理積演算して、あるいは、汎用レジスタの格納値をそのまま出力して、RAM507の所定領域に格納することなどにより、16ビットの乱数値MR1を示す数値データを設定すればよい。なお、例えば14ビットの乱数値を示す数値データを設定する場合などには、汎用レジスタの格納値と「7F7FH」とを論理積演算するなどして、14ビット値を取得できるようにすればよい。また、論理積演算に代えて、論理和演算が実行されてもよい。このとき、乱数値MR1を示す数値データが格納されるRAM507の領域は、例えば遊技制御カウンタ設定部594に設けられたランダムカウンタなどに含まれていればよい。あるいは、第1特図保留記憶部591Aや第2特図保留記憶部591Bに汎用レジスタの格納値を出力して、乱数値MR1を示す保留データとしてもよい。   The numerical data read from the random value register R1D or the random value register R2D is directly stored in the first special figure reservation storage unit 591A or the second special figure reservation storage unit 591B as the random value MR1 for determining the special figure display result. It may be stored, or may be stored after a predetermined processing. As an example, numerical data extracted from the random number circuit 509 is temporarily stored in a 16-bit general-purpose register of the CPU 505 or the like. Subsequently, a refresh register value that is a stored value of a refresh register built in the CPU 505 is read as numerical data that becomes a random number value for processing. In this case, the refresh register value may be added to the upper byte in the general-purpose register, while the lower byte may be left as it is. Here, instead of adding the refresh register value, predetermined arithmetic processing such as subtraction, logical sum, and logical product may be executed. Alternatively, the refresh register value may be added to the lower byte in the general-purpose register. Also, the upper byte and lower byte of the numerical data extracted from the random number circuit 509 may be exchanged and stored as the upper byte or lower byte in the general-purpose register. Furthermore, after the refresh register value is added to the high-order byte or low-order byte in the general-purpose register, or without performing arithmetic processing such as addition to the high-order byte or low-order byte in the general-purpose register, the high-order byte and the low-order byte are switched. It may be. Of the upper and lower bytes of the numerical data extracted from the random number circuit 509, the data of a specific bit may be replaced with the data of other bits. In this case, for example, in a bus connecting the random value register R1D or the random value register R2D in the random number circuit 509 and the upper byte or lower byte of the general-purpose register, data of a specific bit is replaced with data of another bit. In addition, the wiring may be crossed. Thereafter, the CPU 505 performs an AND operation on the stored value of the general-purpose register and a predetermined logical value (for example, “FFFFH”), or outputs the stored value of the general-purpose register as it is and stores it in a predetermined area of the RAM 507. Thus, numerical data indicating the 16-bit random value MR1 may be set. For example, when setting numerical data indicating a 14-bit random number value, a 14-bit value can be acquired by performing an AND operation on the stored value of the general-purpose register and “7F7FH”. . Further, a logical sum operation may be executed instead of the logical product operation. At this time, the area of the RAM 507 in which numerical data indicating the random value MR1 is stored may be included in, for example, a random counter provided in the game control counter setting unit 594. Alternatively, the stored value of the general-purpose register may be output to the first special figure reservation storage unit 591A or the second special figure reservation storage unit 591B and used as the reservation data indicating the random value MR1.

また、汎用レジスタの格納値に基づき、加算値決定用の乱数値を示す数値データを設定してもよい。一例として、加算値決定用の乱数値を示す数値データが「0」〜「7」の範囲の値をとる場合には、汎用レジスタの格納値と「C0C0H」などとを論理積演算して、RAM507の所定領域に格納することなどにより、4ビットの乱数値を示す数値データを設定すればよい。   Further, numerical data indicating a random value for determining the addition value may be set based on the stored value of the general-purpose register. As an example, when the numerical data indicating the random value for determining the addition value takes a value in the range of “0” to “7”, the logical value of the storage value of the general-purpose register and “C0C0H” is calculated, Numerical data indicating a 4-bit random value may be set by storing it in a predetermined area of the RAM 507.

ステップS507の処理に続いて、演出制御基板12に対して始動入賞指定コマンドを送信するための設定が行われる(ステップS508)。すなわち、遊技球が第1始動入賞口を通過(進入)した場合には、第1始動入賞指定コマンドの送信設定が行われる一方、遊技球が第2始動入賞口を通過(進入)した場合には、第2始動入賞指定コマンドの送信設定が行われる。このときには、例えば図42に示すステップS202の処理でセットされた第1始動口入賞テーブル135Aで指定される第1始動入賞指定コマンドテーブルアドレス、あるいは、ステップS206の処理でセットされた第2始動口入賞テーブル135Bで指定される第2始動入賞指定コマンドテーブルアドレスを、遊技制御バッファ設定部595に設けられた送信コマンドバッファにおいて送信コマンドポインタが指定するバッファ領域にセットすればよい。こうして設定された始動入賞指定コマンドは、例えば特別図柄プロセス処理が終了した後に図39に示すステップS99のメイン側通信制御処理が実行されることなどにより、主基板11から演出制御基板12に対して伝送される。以下、各種の制御コマンドを演出制御基板12などのサブ側の制御基板に送信するための設定を行う処理において、同様の設定が行われればよい。   Subsequent to the processing in step S507, setting for transmitting a start winning designation command to the effect control board 12 is performed (step S508). That is, when the game ball passes (enters) the first start prize opening, the transmission setting of the first start prize designation command is performed, while when the game ball passes (enters) the second start prize opening. The transmission setting for the second start winning designation command is performed. At this time, for example, the first start winning designation command table address designated in the first start winning prize table 135A set in the process of step S202 shown in FIG. 42, or the second start opening designated in the process of step S206. The second start winning designation command table address designated in the winning table 135B may be set in the buffer area designated by the transmission command pointer in the transmission command buffer provided in the game control buffer setting unit 595. The start winning designation command set in this way is executed from the main board 11 to the effect control board 12 by executing the main side communication control process in step S99 shown in FIG. 39 after the special symbol process process is completed, for example. Is transmitted. Hereinafter, the same setting may be performed in the process of performing the setting for transmitting various control commands to the sub-side control board such as the effect control board 12.

ステップS508の処理を実行した後には、始動データを記憶する(ステップS510)。すなわち、遊技球が第1始動入賞口を通過(進入)した場合には、第1始動入賞口への入賞に対応した「第1」の始動データを、始動データ記憶部591Cにおける空きエントリの先頭にセットする。その一方で、遊技球が第2始動入賞口を通過(進入)した場合には、第2始動入賞口への入賞に対応した「第2」の始動データを、始動データ記憶部591Cにおける空きエントリの先頭にセットする。そして、例えばROM506における保留記憶数通知コマンドテーブルの記憶アドレスを送信コマンドバッファにおいて送信コマンドポインタが指定するバッファ領域にセットすることなどにより、演出制御基板12に対して保留記憶数通知コマンドを送信するための設定を行ってから(ステップS511)、始動口通過時処理を終了する。   After executing the process of step S508, the start data is stored (step S510). That is, when the game ball passes (enters) the first start winning opening, the “first” starting data corresponding to the winning to the first starting winning opening is used as the head of the empty entry in the start data storage unit 591C. Set to. On the other hand, when the game ball passes (enters) the second start winning opening, the “second” starting data corresponding to the winning to the second starting winning opening is stored as an empty entry in the start data storage unit 591C. Set to the beginning of. Then, for example, by setting the storage address of the reserved memory count notification command table in the ROM 506 in the buffer area specified by the transmit command pointer in the transmit command buffer, etc., to transmit the reserved memory count notification command to the effect control board 12. Is set (step S511), the process at the time of passing through the start port is terminated.

また、ステップS502にて読出値が上限値以上であると判定されたときには(ステップS502;Yes)、乱数値レジスタの読み出しにより乱数ラッチフラグをクリアしてから(ステップS512)、始動口通過時処理を終了する。ここで、ステップS512の処理では、遊技球が第1始動入賞口を通過(進入)した場合に対応して、乱数値レジスタR1Dに格納された数値データを読み出す一方、遊技球が第2始動入賞口を通過(進入)した場合に対応して、乱数値レジスタR2Dに格納された数値データを読み出す。このときには、ステップS505の処理と同様に、例えば図42に示すステップS202の処理でセットされた第1始動口入賞テーブル135Aで指定される乱数値レジスタR1Dアドレス、あるいは、ステップS206の処理でセットされた第2始動口入賞テーブル135Bで指定される乱数値レジスタR2Dアドレスに対応して、数値データの読出元となる乱数値レジスタのアドレスなどを特定できればよい。   If it is determined in step S502 that the read value is greater than or equal to the upper limit value (step S502; Yes), the random number latch flag is cleared by reading the random number value register (step S512), and the process at the time of starting port passage is performed. finish. Here, in the process of step S512, the numerical data stored in the random value register R1D is read in response to the game ball passing (entering) the first start winning opening, while the game ball is in the second start winning prize. Corresponding to the case of passing (entering) the mouth, the numerical data stored in the random value register R2D is read. At this time, similarly to the processing in step S505, for example, the random number value register R1D address specified in the first start opening winning table 135A set in the processing in step S202 shown in FIG. 42, or set in the processing in step S206. In addition, it is only necessary to be able to specify the address of the random value register from which the numerical data is read out, in correspondence with the random value register R2D address specified in the second start opening prize table 135B.

第1始動入賞信号SS1や第2始動入賞信号SS2が、第1始動口スイッチ22Aや第2始動口スイッチ22BからCPU505などを介することなく乱数回路509に入力される場合には、第1特図保留記憶部591Aや第2特図保留記憶部591Bにおける保留データの記憶数にかかわらず、第1始動入賞信号SS1や第2始動入賞信号SS2の入力に対応して、乱数値レジスタR1Dや乱数値レジスタR2Dに乱数値となる数値データが格納されることになる。このときには、数値データが格納された乱数値レジスタに対応する乱数ラッチフラグがオン状態となり新たな数値データの格納が制限される。したがって、保留データの記憶数が上限値以上である場合に、乱数値レジスタR1Dや乱数値レジスタR2Dに格納された数値データを読み出さずに放置すると、第1始動入賞口や第2始動入賞口を新たな遊技球が通過(進入)したときに、この遊技球の通過(進入)に対応した新たな数値データを乱数値レジスタR1Dや乱数値レジスタR2Dに取り込んで格納することができず、先に通過(進入)した遊技球に対応して格納された数値データが読み出されてしまい、正確な乱数値を取得できなくなることがある。そこで、保留データの記憶数が上限値に達している場合でも、ステップS512の処理を実行して乱数値レジスタの読み出しにより乱数ラッチフラグをクリアすることで、新たな遊技球の通過(進入)に対応して正確な乱数値となる数値データの取得が可能になる。なお、ステップS512の処理により乱数値レジスタR1Dあるいは乱数値レジスタR2Dから読み出された数値データは、特図表示結果を「大当り」とするか否かの判定処理などには使用せず、そのまま破棄(消去)すればよい。   When the first start winning signal SS1 or the second start winning signal SS2 is input from the first start port switch 22A or the second start port switch 22B to the random number circuit 509 without passing through the CPU 505 or the like, the first special figure Regardless of the number of stored hold data in the hold storage unit 591A or the second special figure hold storage unit 591B, the random number value register R1D or the random value corresponds to the input of the first start winning signal SS1 or the second start winning signal SS2. Numerical data serving as a random number value is stored in the register R2D. At this time, the random number latch flag corresponding to the random number value register in which numerical data is stored is turned on, and storage of new numerical data is restricted. Therefore, when the number of stored data is equal to or greater than the upper limit value, if the numerical data stored in the random value register R1D or the random value register R2D is left without being read, the first start winning opening and the second starting winning opening are set. When a new game ball passes (enters), new numerical data corresponding to this game ball pass (entry) cannot be taken in and stored in the random value register R1D or the random value register R2D. The numerical data stored corresponding to the game ball that has passed (entered) may be read out, and an accurate random value may not be acquired. Therefore, even when the number of stored data has reached the upper limit value, the process of step S512 is executed, and the random number latch flag is cleared by reading the random number value register, thereby corresponding to the passage (entrance) of a new game ball. Thus, it is possible to obtain numerical data that is an accurate random value. Note that the numerical data read from the random value register R1D or the random value register R2D by the process of step S512 is not used for the determination process of whether or not the special figure display result is “big hit”, but is discarded as it is. (Erase) is sufficient.

図41のステップS131にて以上のような始動口通過時処理を含んだ始動入賞判定処理が実行された後には、遊技制御フラグ設定部592に設けられた特図プロセスフラグの値に応じて、ステップS140〜ステップS150の処理のいずれかを選択して実行する。   After the start winning determination process including the above-described start opening passage process is executed in step S131 of FIG. 41, according to the value of the special figure process flag provided in the game control flag setting unit 592, One of the processes in steps S140 to S150 is selected and executed.

ステップS140の特別図柄通常処理は、特図プロセスフラグの値が“0”のときに実行される。この特別図柄通常処理では、第1特図保留記憶部591Aや第2特図保留記憶部591Bに記憶されている保留データの有無などに基づいて、第1特別図柄表示装置4Aや第2特別図柄表示装置4Bによる特図ゲームを開始するか否かの判定が行われる。また、特別図柄通常処理では、特図表示結果判定用の乱数値MR1を示す数値データに基づき、特別図柄や飾り図柄、色図柄などの可変表示結果を「大当り」や「小当り」とするか否かを、その可変表示結果が導出表示される以前に決定(事前決定)する。さらに、特別図柄通常処理では、特図ゲームにおける特別図柄の可変表示結果に対応して、第1特別図柄表示装置4Aや第2特別図柄表示装置4Bによる特図ゲームにおける確定特別図柄(大当り図柄、小当り図柄及びハズレ図柄のいずれか)が設定される。   The special symbol normal process of step S140 is executed when the value of the special symbol process flag is “0”. In the special symbol normal process, the first special symbol display device 4A and the second special symbol are based on the presence / absence of reserved data stored in the first special symbol storage unit 591A and the second special symbol storage unit 591B. It is determined whether or not to start the special game using the display device 4B. Also, in the special symbol normal processing, whether the variable display result of the special symbol, the decorative symbol, the color symbol, etc. is set to “big hit” or “small hit” based on the numerical data indicating the random value MR1 for determining the special symbol display result. No is determined (predetermined) before the variable display result is derived and displayed. Further, in the special symbol normal process, in response to the variable display result of the special symbol in the special symbol game, the confirmed special symbol (big hit symbol, the special symbol game by the first special symbol display device 4A and the second special symbol display device 4B) Either a small hit symbol or a lost symbol) is set.

ステップS141の変動パターン設定処理は、特図プロセスフラグの値が“1”のときに実行される。この変動パターン設定処理には、可変表示結果を「大当り」や「小当り」とするか否かの事前決定結果や、飾り図柄の可変表示状態をリーチ状態とするか否かのリーチ決定結果などに基づいて、変動パターン種別を複数種類のいずれかに決定する処理や、変動パターン種別の決定結果に対応して、変動パターンを複数種類のいずれかに決定する処理などが含まれている。   The variation pattern setting process of step S141 is executed when the value of the special figure process flag is “1”. This variation pattern setting process includes a pre-decision result on whether or not the variable display result is “big hit” or “small hit”, a reach decision result on whether or not the variable display state of the decorative symbol is in the reach state, etc. The process includes determining a variation pattern type as one of a plurality of types, and determining a variation pattern as a plurality of types in accordance with the determination result of the variation pattern type.

ステップS142の特別図柄変動処理は、特図プロセスフラグの値が“2”のときに実行される。この特別図柄変動処理には、第1特別図柄表示装置4Aや第2特別図柄表示装置4Bにおいて特別図柄を変動させるための設定を行う処理や、その特別図柄が変動を開始してからの経過時間を計測する処理などが含まれている。例えば、ステップS142にて特別図柄変動処理が実行されるごとに、遊技制御タイマ設定部593に設けられた特図変動タイマにおける値(特図変動タイマ値)を1減算あるいは1加算することにより、第1特別図柄表示装置4Aにおける第1特図を用いた特図ゲームであるか、第2特別図柄表示装置4Bにおける第2特図を用いた特図ゲームであるかに関わりなく、共通のタイマによって経過時間の測定が行われる。また、計測された経過時間が変動パターンに対応する特図変動時間に達したか否かの判定も行われる。このように、特別図柄変動処理は、第1特別図柄表示装置4Aにおける第1特図を用いた特図ゲームにおける特別図柄の変動や、第2特別図柄表示装置4Bにおける第2特図を用いた特図ゲームにおける特別図柄の変動を、共通の処理ルーチンによって制御する処理となっている。そして、特別図柄の変動を開始してからの経過時間が特図変動時間に達したときには、特図プロセスフラグの値を“3”に更新する。   The special symbol variation process of step S142 is executed when the value of the special symbol process flag is “2”. The special symbol variation process includes a process for performing setting for varying the special symbol in the first special symbol display device 4A and the second special symbol display device 4B, and an elapsed time after the special symbol starts to vary. It includes processing to measure For example, every time the special symbol variation process is executed in step S142, the value (special diagram variation timer value) in the special diagram variation timer provided in the game control timer setting unit 593 is subtracted by 1 or added by 1, Regardless of whether the game is a special game using the first special graphic in the first special symbol display device 4A or a special game using the second special graphic in the second special symbol display device 4B. The elapsed time is measured by. Further, it is also determined whether or not the measured elapsed time has reached a special figure fluctuation time corresponding to the fluctuation pattern. As described above, the special symbol variation processing uses the special symbol variation in the special symbol game using the first special symbol in the first special symbol display device 4A and the second special symbol in the second special symbol display device 4B. This is a process for controlling the variation of special symbols in the special figure game by a common processing routine. When the elapsed time since the start of the special symbol variation reaches the special symbol variation time, the value of the special symbol process flag is updated to “3”.

ステップS143の特別図柄停止処理は、特図プロセスフラグの値が“3”のときに実行される。この特別図柄停止処理には、第1特別図柄表示装置4Aや第2特別図柄表示装置4Bにて特別図柄の変動を停止させ、特別図柄の可変表示結果となる確定特別図柄を停止表示させるための設定を行う処理が含まれている。そして、遊技制御フラグ設定部592に設けられた大当りフラグと小当りフラグのいずれかがオンとなっているか否かの判定などが行われ、大当りフラグがオンである場合には特図プロセスフラグの値を“4”に更新し、小当りフラグがオンである場合には特図プロセスフラグの値を“8”に更新する。また、大当りフラグと小当りフラグがいずれもオフである場合には、特図プロセスフラグの値を“0”に更新する。   The special symbol stop process in step S143 is executed when the value of the special symbol process flag is “3”. In the special symbol stop process, the first special symbol display device 4A or the second special symbol display device 4B stops the change of the special symbol, and the fixed special symbol which is the variable symbol display result is stopped and displayed. A process for setting is included. Then, a determination is made as to whether one of the big hit flag and the small hit flag provided in the game control flag setting unit 592 is on. If the big hit flag is on, the special process flag The value is updated to “4”, and when the small hit flag is on, the value of the special figure process flag is updated to “8”. When both the big hit flag and the small hit flag are off, the value of the special figure process flag is updated to “0”.

ステップS144の大入賞口開放前処理は、特図プロセスフラグの値が“4”のときに実行される。この大入賞口開放前処理には、可変表示結果が「大当り」となったことなどに基づき、大当り遊技状態においてラウンドの実行を開始して大入賞口を開放状態とするための設定を行う処理などが含まれている。このときには、例えば大入賞口開放回数最大値の設定に対応して、大入賞口を開放状態とする期間の上限を設定するようにしてもよい。一例として、大入賞口開放回数最大値が15ラウンド大当り状態に対応した「15」に設定されている場合には、大入賞口を開放状態とする期間の上限を「29秒」に設定する。これに対して、大入賞口開放回数最大値が2ラウンド大当り状態に対応した「2」に設定されている場合には、大入賞口を開放状態とする期間の上限を「0.5秒」に設定する。   The pre-opening process for the special winning opening in step S144 is executed when the value of the special figure process flag is “4”. This pre-opening process for the big winning opening is a process for starting the execution of the round in the big winning gaming state and setting the opening for the big winning opening based on the fact that the variable display result is “big hit” Etc. are included. At this time, for example, an upper limit of a period during which the big prize opening is in an open state may be set corresponding to the setting of the maximum number of big prize opening times. As an example, when the maximum value of the number of times of winning the big winning opening is set to “15” corresponding to the 15 round big hit state, the upper limit of the period during which the big winning opening is opened is set to “29 seconds”. On the other hand, if the maximum value for the number of times a big winning opening is opened is set to “2” corresponding to the two round big hit state, the upper limit of the period during which the big winning opening is opened is set to “0.5 seconds”. Set to.

ステップS145の大入賞口開放中処理は、特図プロセスフラグの値が“5”のときに実行される。この大入賞口開放中処理には、大入賞口を開放状態としてからの経過時間を計測する処理や、その計測した経過時間やカウントスイッチ23によって検出された遊技球の個数などに基づいて、大入賞口を開放状態から閉鎖状態に戻すタイミングとなったか否かを判定する処理などが含まれている。大入賞口を閉鎖状態から開放状態へと変化させるときには、大入賞口扉用のソレノイド82に対するソレノイド駆動信号の供給を開始させる処理などが実行されればよい。他方、大入賞口を閉鎖状態に戻すときには、大入賞口扉用のソレノイド82に対するソレノイド駆動信号の供給を停止させる処理などが実行されればよい。   The special winning opening opening process in step S145 is executed when the value of the special figure process flag is “5”. This process during opening of the big winning opening is based on the process of measuring the elapsed time since the big winning opening is opened, the elapsed time measured, the number of game balls detected by the count switch 23, and the like. Processing for determining whether or not it is time to return the winning opening from the open state to the closed state is included. When the big prize opening is changed from the closed state to the open state, a process for starting the supply of the solenoid driving signal to the solenoid 82 for the big prize opening door may be executed. On the other hand, when returning the prize winning port to the closed state, a process of stopping the supply of the solenoid drive signal to the solenoid 82 for the prize winning door may be executed.

ステップS146の大入賞口開放後処理は、特図プロセスフラグの値が“6”のときに実行される。この大入賞口開放後処理には、大入賞口を開放状態とするラウンドの実行回数が大入賞口開放回数最大値に達したか否かを判定する処理や、大入賞口開放回数最大値に達した場合に当り終了指定コマンドを送信するための設定を行う処理などが含まれている。   The special winning opening opening post-processing in step S146 is executed when the value of the special figure process flag is “6”. The post-opening process for the big prize opening includes a process for determining whether or not the number of executions of the round in which the big prize opening is in an open state has reached the maximum number of open big prize openings, This includes a process for making a setting for sending a hit end designation command when the limit is reached.

ステップS147の大当り終了処理は、特図プロセスフラグの値が“7”のときに実行される。この大当り終了処理には、画像表示装置5やスピーカ8L、8R、遊技効果ランプ9といった演出用の電気部品(演出装置)により、大当り遊技状態の終了を報知する演出動作としてのエンディング演出が実行される期間に対応した待ち時間が経過するまで待機する処理や、その大当り遊技状態の終了に対応した各種の設定を行う処理などが含まれている。   The big hit end process in step S147 is executed when the value of the special figure process flag is “7”. In the jackpot ending process, an ending effect as an effect operation for notifying the end of the jackpot gaming state is executed by an effect electrical component (effect device) such as the image display device 5, the speakers 8L and 8R, and the game effect lamp 9. A process of waiting until a waiting time corresponding to a period of time elapses, a process of performing various settings corresponding to the end of the big hit gaming state, and the like.

ステップS148の小当り開放前処理は、特図プロセスフラグの値が“8”のときに実行される。この小当り開放前処理には、可変表示結果が「小当り」となったことなどに基づき、小当り遊技状態において可変入賞動作の実行を開始して大入賞口を開放状態とするための設定を行う処理などが含まれている。このときには、例えば可変表示結果が「小当り」であることにより大入賞口開放回数最大値が「2」であることに対応して、大入賞口を開放状態とする期間の上限を「0.5秒」に設定すればよい。   The small hit release pre-processing in step S148 is executed when the value of the special figure process flag is “8”. This pre-opening process for small hits is a setting for starting the execution of variable winning action in the small hit game state and opening the big winning opening based on the fact that the variable display result is “small hit”, etc. The processing to perform is included. At this time, for example, the maximum value of the number of times that the big prize opening is opened is “0” because the variable display result is “small hit”, and the upper limit of the period during which the big prize opening is opened is set to “0. “5 seconds” may be set.

ステップS149の小当り開放中処理は、特図プロセスフラグの値が“9”のときに実行される。この小当り開放中処理には、大入賞口を開放状態としてからの経過時間を計測する処理や、その計測した経過時間などに基づいて、大入賞口を開放状態から閉鎖状態に戻すタイミングとなったか否かを判定する処理などが含まれている。   The small hit releasing process in step S149 is executed when the value of the special figure process flag is “9”. In the small hit opening process, the process of measuring the elapsed time since the big prize opening is in the open state, and the timing for returning the big prize opening from the open state to the closed state based on the measured elapsed time, etc. The process etc. which determine whether or not were included are included.

ステップS150の小当り終了処理は、特図プロセスフラグの値が“10”のときに実行される。この小当り終了処理には、画像表示装置5やスピーカ8L、8R、遊技効果ランプ9といった演出用の電気部品(演出装置)により、小当り遊技状態の終了を報知する演出動作が実行される期間に対応した待ち時間が経過するまで待機する処理などが含まれている。ここで、小当り遊技状態が終了するときには、確変フラグや時短フラグの状態を変更しないようにして、小当り遊技状態となる以前のパチンコ遊技機1における遊技状態を継続させる。   The small hit end process in step S150 is executed when the value of the special figure process flag is “10”. In this small hit end processing, a period during which an effect operation for notifying the end of the small hit gaming state is executed by an electric component (effect device) for effects such as the image display device 5, the speakers 8L and 8R, and the game effect lamp 9 The process of waiting until the waiting time corresponding to the elapses is included. Here, when the small hit gaming state is finished, the state of the pachinko gaming machine 1 before the small hit gaming state is continued without changing the state of the probability change flag and the short time flag.

図44は、特別図柄通常処理として、図43のステップS140にて実行される処理の一例を示すフローチャートである。この特別図柄通常処理において、CPU505は、まず、例えば始動データ記憶部591Cに有効な始動データの記憶があるか否かを判定することにより、特図ゲームの保留記憶の有無を判定する(ステップS221)。ここで、始動データ記憶部591Cの先頭エントリに「第1」の始動データあるいは「第2」の始動データといった有効な始動データが記憶されていれば、特図ゲームの保留記憶があることを示している。なお、特図ゲームの保留記憶の有無を判定する手法は、始動データ記憶部591Cの記憶内容をチェックするものに限定されない。例えば、遊技制御カウンタ設定部594に格納された合計保留記憶カウント値が「0」以外の値であること、あるいは、第1保留記憶カウント値及び第2保留記憶カウント値の少なくともいずれか一方が「0」以外の値であることに対応して、特図ゲームの保留記憶があることを特定できるようにしてもよい。   FIG. 44 is a flowchart showing an example of the process executed in step S140 of FIG. 43 as the special symbol normal process. In this special symbol normal process, the CPU 505 first determines whether or not there is a special figure game hold storage by determining whether or not there is valid start data stored in the start data storage unit 591C, for example (step S221). ). Here, if valid start data such as “first” start data or “second” start data is stored in the top entry of the start data storage unit 591C, this indicates that there is a special-purpose game hold storage. ing. Note that the method for determining whether or not the special figure game is stored on hold is not limited to checking the stored content of the start data storage unit 591C. For example, the total reserved memory count value stored in the game control counter setting unit 594 is a value other than “0”, or at least one of the first reserved memory count value and the second reserved memory count value is “ Corresponding to a value other than “0”, it may be possible to specify that there is a reserved memory of the special figure game.

ステップS221にて有効な始動データの記憶があることに対応して、特図ゲームの保留記憶があると判定されたときには(ステップS221;Yes)、始動データ記憶部591Cから始動データを読み出す(ステップS222)。ここでは、始動データ記憶部591Cにて保留番号「1」と関連付けて記憶されている始動データを読み出せばよい。   When it is determined in step S221 that valid start data is stored, it is determined that there is a special game hold storage (step S221; Yes), the start data is read from the start data storage unit 591C (step S221). S222). Here, the start data stored in association with the hold number “1” in the start data storage unit 591C may be read.

この実施の形態では、第1始動条件と第2始動条件とを区別することなく、先に成立した始動条件に対応する特図ゲームから順次に実行するものとして説明する。これに対して、例えば第1特図を用いた特図ゲームよりも、第2特図を用いた特図ゲームを優先して実行するようにしてもよい。この場合には、例えばステップS221の処理に代えて、第2保留記憶カウント値が「0」であるか否かを判定する。そして、第2保留記憶カウント値が「0」以外の値であれば、始動データ記憶部591Cから「第2」の始動データが読み出された場合と同様の処理を実行すればよい。これに対して、第2保留記憶カウント値が「0」である場合には、第1保留記憶カウント値が「0」であるか否かを判定し、「0」以外の値であれば、始動データ記憶部591Cから「第1」の始動データが読み出された場合と同様の処理を実行すればよい。このように、第1特図を用いた特図ゲームと第2特図を用いた特図ゲームのいずれか一方を他方より優先して実行する場合には、第1保留記憶カウント値や第2保留記憶カウント値に基づいて変動表示を開始させる特別図柄を決定することができるので、始動データ記憶部591Cの構成は設けられなくてもよい。   In this embodiment, the first start condition and the second start condition are not distinguished from each other, and it is assumed that the special game corresponding to the previously established start condition is executed sequentially. On the other hand, for example, the special figure game using the second special figure may be executed with priority over the special figure game using the first special figure. In this case, for example, instead of the process of step S221, it is determined whether or not the second reserved storage count value is “0”. If the second hold storage count value is a value other than “0”, the same process as that performed when the “second” start data is read from the start data storage unit 591C may be executed. On the other hand, when the second reserved memory count value is “0”, it is determined whether or not the first reserved memory count value is “0”. The same processing as when the “first” start data is read from the start data storage unit 591C may be executed. As described above, when one of the special game using the first special figure and the special game using the second special figure is executed with priority over the other, the first reserved memory count value and the second special game are used. Since the special symbol for starting the variable display can be determined based on the reserved storage count value, the configuration of the start data storage unit 591C may not be provided.

あるいは、第1保留記憶カウント値と第2保留記憶カウント値とのうち、いずれの値が大きいかを判定し、カウント値が大きい方に対応する特別図柄を用いた特図ゲームを優先して実行するようにしてもよい。この場合には、第1保留記憶カウント値と第2保留記憶カウント値とを比較して、第1保留記憶カウント値の方が大きい場合には、始動データ記憶部591Cから「第1」の始動データが読み出された場合と同様の処理を実行する一方で、第2保留記憶カウント値の方が大きい場合には、始動データ記憶部591Cから「第2」の始動データが読み出された場合と同様の処理を実行すればよい。また、第1保留記憶カウント値と第2保留記憶カウント値とが一致した場合には、第1特図を用いた特図ゲームを優先して実行してもよいし、第2特図を用いた特図ゲームを優先して実行してもよい。このように、保留記憶カウント値が多い方に対応する特別図柄を用いた特図ゲームを優先して実行することで、無効な始動入賞の発生を低減することができる。   Alternatively, it is determined which one of the first reserved memory count value and the second reserved memory count value is larger, and the special game using a special symbol corresponding to the larger count value is preferentially executed. You may make it do. In this case, the first hold storage count value is compared with the second hold storage count value, and if the first hold storage count value is larger, the “first” start-up is started from the start-up data storage unit 591C. When the second pending storage count value is larger while the same processing as that when the data is read is performed, the “second” start data is read from the start data storage unit 591C The same processing as that described above may be executed. If the first reserved memory count value and the second reserved memory count value match, the special game using the first special figure may be executed with priority, or the second special figure will be used. The special figure game that has been given may be executed with priority. In this way, by giving priority to the special figure game using the special symbol corresponding to the person with the larger reserved memory count value, it is possible to reduce the occurrence of invalid start winnings.

ステップS222の処理を実行した後には、始動データ記憶部591Cにて保留番号「1」より下位のエントリ(例えば保留番号「2」〜「8」に対応するエントリ)に記憶された始動データの記憶内容を、1エントリずつ上位にシフトさせる(ステップS223)。そして、ステップS222にて読み出した始動データの内容が「第1」と「第2」のいずれであるかを判定する(ステップS224)。   After the process of step S222 is executed, the start data stored in the entry lower than the hold number “1” (for example, the entry corresponding to the hold numbers “2” to “8”) in the start data storage unit 591C is stored. The contents are shifted up by one entry (step S223). Then, it is determined whether the content of the start data read in step S222 is “first” or “second” (step S224).

ステップS224にて始動データの内容が「第1」であると判定された場合には(ステップS224;第1)、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームを開始する第1開始条件が成立したことに対応して、遊技制御バッファ設定部595に記憶される変動特図指定バッファ値を「1」に設定する(ステップS225)。他方、ステップS224にて始動データの内容が「第2」であると判定された場合には(ステップS224;第2)、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームを開始する第2開始条件が成立したことに対応して、変動特図指定バッファ値を「2」に設定する(ステップS226)。   If it is determined in step S224 that the content of the start data is “first” (step S224; first), a special figure game using the first special figure by the first special symbol display device 4A is started. In response to the establishment of the first start condition, the variable special figure designation buffer value stored in the game control buffer setting unit 595 is set to “1” (step S225). On the other hand, when it is determined in step S224 that the content of the start data is “second” (step S224; second), the special game using the second special figure by the second special symbol display device 4B. In response to the establishment of the second start condition for starting the process, the variable special figure designation buffer value is set to “2” (step S226).

ステップS225、S226の処理のいずれかを実行した後には、ステップS222にて読み出した始動データに応じた特図保留記憶部から、保留データを読み出す(ステップS227)。例えば、始動データが「第1」である場合には、第1特図保留記憶部591Aにて保留番号「1」と関連付けて記憶されている保留データとして、特図表示結果決定用の乱数値MR1を示す数値データと、大当り種別決定用の乱数値MR2を示す数値データとを、それぞれ読み出す。これに対して、始動データが「第2」である場合には、第2特図保留記憶部591Bにて保留番号「1」と関連付けて記憶されている保留データとして、特図表示結果決定用の乱数値MR1を示す数値データと、大当り種別決定用の乱数値MR2を示す数値データとを、それぞれ読み出す。   After executing one of the processes in steps S225 and S226, the hold data is read from the special figure hold storage unit corresponding to the start data read in step S222 (step S227). For example, when the start data is “first”, as the hold data stored in association with the hold number “1” in the first special figure hold storage unit 591A, a random value for determining the special figure display result The numerical data indicating MR1 and the numerical data indicating the random value MR2 for determining the jackpot type are respectively read out. On the other hand, when the start data is “second”, as the hold data stored in association with the hold number “1” in the second special figure hold storage unit 591B, the special figure display result determination The numerical data indicating the random number value MR1 and the numerical data indicating the random number value MR2 for determining the jackpot type are respectively read out.

ステップS227の処理に続いて、始動データに応じた保留記憶数カウント値を1減算するように更新するとともに、始動データに応じた特図保留記憶部にて保留番号「1」より下位のエントリ(例えば保留番号「2」〜「4」に対応するエントリ)に記憶された保留データの記憶内容を、1エントリずつ上位にシフトさせる(ステップS228)。例えば、始動データが「第1」である場合には、第1保留記憶カウント値を1減算するとともに、第1特図保留記憶部591Aにおける保留データの記憶内容を、1エントリずつ上位にシフトさせる。これに対して、始動データが「第2」である場合には、第2保留記憶カウント値を1減算するとともに、第2特図保留記憶部591Bにおける保留データの記憶内容を、1エントリずつ上位にシフトさせる。   Subsequent to the processing of step S227, the pending storage number count value corresponding to the start data is updated to be decremented by 1, and the entry (ie, the entry number lower than the hold number “1”) in the special figure hold storage unit corresponding to the start data ( For example, the storage contents of the hold data stored in the hold numbers “2” to “4”) are shifted up by one entry (step S228). For example, when the start data is “first”, the first hold storage count value is decremented by 1, and the storage content of the hold data in the first special figure hold storage unit 591A is shifted upward by one entry. . On the other hand, when the start data is “second”, the second hold storage count value is decremented by 1, and the storage content of the hold data in the second special figure hold storage unit 591B is increased by one entry. Shift to.

この後、可変表示結果を「大当り」とするか否かや「小当り」とするか否かを決定するための使用テーブルとして、始動データに応じた特図表示結果決定テーブルを選択してセットする(ステップS229)。例えば、始動データが「第1」であれば図27(A)に示す第1特図表示結果決定テーブル130Aを使用テーブルとしてセットする一方で、始動データが「第2」であれば図27(B)に示す第2特図表示結果決定テーブル130Bを使用テーブルとしてセットする。CPU505は、こうしてセットされた特図表示結果決定テーブルを参照することにより、ステップS227にて読み出された保留データに含まれる特図表示結果決定用の乱数値MR1を示す数値データに基づいて、特図表示結果を複数種類のいずれかに決定する(ステップS230)。そして、ステップS230にて決定された特図表示結果が「大当り」であるか否かを判定する(ステップS231)。   After that, select and set the special figure display result determination table according to the start data as the use table for determining whether the variable display result is “big hit” or “small hit” (Step S229). For example, if the start data is “first”, the first special figure display result determination table 130A shown in FIG. 27A is set as a use table, while if the start data is “second”, FIG. The second special figure display result determination table 130B shown in B) is set as a use table. The CPU 505 refers to the special figure display result determination table set in this way, and based on the numerical data indicating the random number value MR1 for special figure display result determination included in the pending data read in step S227, The special figure display result is determined as one of a plurality of types (step S230). Then, it is determined whether or not the special figure display result determined in step S230 is “big hit” (step S231).

ステップS231にて「大当り」ではないと判定された場合には(ステップS231;No)、その特図表示結果が「小当り」であるか否かを判定する(ステップS232)。そして、「小当り」であると判定されたときには(ステップS232;Yes)、遊技制御フラグ設定部592に設けられた小当りフラグをオン状態にセットする(ステップS233)。   When it is determined in step S231 that it is not “big hit” (step S231; No), it is determined whether or not the special figure display result is “small hit” (step S232). When it is determined that the game is “small hit” (step S232; Yes), the small hit flag provided in the game control flag setting unit 592 is set to the on state (step S233).

ステップS231にて「大当り」であると判定された場合には(ステップS231;Yes)、遊技制御フラグ設定部592に設けられた大当りフラグをオン状態にセットする(ステップS234)。このときには、大当り種別を複数種類のいずれかに決定するための使用テーブルとして、図28に示す大当り種別決定テーブル131を選択してセットする(ステップS235)。CPU505は、こうしてセットされた大当り種別決定テーブル131を参照することにより、ステップS227にて読み出された保留データに含まれる大当り種別決定用の乱数値MR2を示す数値データに基づいて、大当り種別を「非確変」、「確変」、「突確」といった複数種類のうち、いずれかに決定する(ステップS236)。なお、ステップS226にて変動特図指定バッファ値を「2」に設定した場合には、大当り種別決定テーブル131にて「突確」の大当り種別に対する決定値の割当てがないことから、大当り種別が「突確」に決定されることはない。こうしてステップS236にて決定された大当り種別に対応して、例えば遊技制御バッファ設定部595に設けられた大当り種別バッファの格納値である大当り種別バッファ値を設定することにより、ステップS236の処理で決定された大当り種別を記憶する(ステップS237)。一例として、大当り種別が「非確変」であれば大当り種別バッファ値を「0」とし、「確変」であれば「1」とし、「突確」であれば「2」とすればよい。   If it is determined in step S231 that the game is a “hit” (step S231; Yes), the big win flag provided in the game control flag setting unit 592 is set to the on state (step S234). At this time, the jackpot type determination table 131 shown in FIG. 28 is selected and set as a use table for determining the jackpot type as one of a plurality of types (step S235). The CPU 505 refers to the jackpot type determination table 131 set in this manner, and determines the jackpot type based on the numerical data indicating the jackpot type determination random number MR2 included in the pending data read in step S227. One of a plurality of types such as “non-probability change”, “probability change”, and “probability” is determined (step S236). Note that if the variable special figure designation buffer value is set to “2” in step S226, since no decision value is assigned to the big hit type “surprise” in the big hit type decision table 131, the big hit type is “ It is not determined to be “accurate”. Corresponding to the jackpot type determined in step S236 in this way, for example, by setting the jackpot type buffer value which is the stored value of the jackpot type buffer provided in the game control buffer setting unit 595, the decision is made in the process of step S236. The received big hit type is stored (step S237). As an example, if the big hit type is “non-probable change”, the big hit type buffer value may be “0”, “probable change” may be “1”, and “surprise” may be “2”.

ステップS232にて「小当り」ではないと判定された場合や(ステップS232;No)、ステップS233、S237の処理のいずれかを実行した後には、大当り遊技状態や小当り遊技状態に制御するか否かの事前決定結果、さらには、大当り遊技状態とする場合における大当り種別の決定結果に対応して、確定特別図柄を設定する(ステップS238)。一例として、ステップS232にて特図表示結果が「小当り」ではないと判定された場合には、特図表示結果を「ハズレ」とする旨の事前決定結果に対応して、ハズレ図柄となる「−」を示す記号の特別図柄を、確定特別図柄に設定する。その一方で、ステップS232にて特図表示結果が「小当り」であると判定された場合には、特図表示結果を「小当り」とする旨の事前決定結果に対応して、小当り図柄となる「5」を示す数字の特別図柄を、確定特別図柄に設定する。また、ステップS231にて特図表示結果が「大当り」であると判定された場合には、ステップS236における大当り種別の決定結果に応じて、大当り図柄となる「1」、「3」、「7」を示す数字の特別図柄のうち、いずれかを確定特別図柄に設定する。すなわち、大当り種別を「非確変」とする決定結果に応じて、非確変大当り図柄となる「3」の数字を示す特別図柄を、確定特別図柄に設定する。また、大当り種別を「確変」とする決定結果に応じて、確変大当り図柄となる「7」の数字を示す特別図柄を、確定特別図柄に設定する。大当り種別を「突確」とする決定結果に応じて、突確大当り図柄「1」の数字を示す特別図柄を、確定特別図柄に設定する。   If it is determined in step S232 that it is not “small hit” (step S232; No), or after performing any of the processing in steps S233 and S237, whether to control to the big hit gaming state or the small hit gaming state? A determined special symbol is set in accordance with the result of the prior determination as to whether or not, and further according to the determination result of the jackpot type in the case of the jackpot game state (step S238). As an example, when it is determined in step S232 that the special figure display result is not “small hit”, a lost pattern is obtained corresponding to the pre-determined result indicating that the special figure display result is “lost”. The special symbol of the symbol indicating “−” is set to the confirmed special symbol. On the other hand, if it is determined in step S232 that the special figure display result is “small hit”, the small figure corresponding to the pre-determined result indicating that the special figure display result is “small hit”. The special symbol of the number indicating “5” as the symbol is set as the confirmed special symbol. If it is determined in step S231 that the special figure display result is “big hit”, the big hit symbols “1”, “3”, “7” are set according to the determination result of the big hit type in step S236. Among the special symbols of the numbers indicating "", one of the special symbols is set as the confirmed special symbol. That is, according to the determination result that the big hit type is “non-probable change”, the special symbol indicating the number “3” that becomes the non-probable big hit symbol is set as the confirmed special symbol. Further, according to the determination result that the jackpot type is “probable change”, the special symbol indicating the number “7” that becomes the probability change big hit symbol is set as the confirmed special symbol. In accordance with the determination result that the big hit type is “accuracy”, the special symbol indicating the number of the big hit symbol “1” is set as the confirmed special symbol.

ステップS238にて確定特別図柄を設定した後には、特図プロセスフラグの値を変動パターン設定処理に対応した値である“1”に更新してから(ステップS239)、特別図柄通常処理を終了する。また、ステップS221にて有効な始動データの記憶がないことに対応して、特図ゲームの保留記憶がないと判定された場合には(ステップS221;No)、所定のデモ表示設定を行ってから(ステップS240)、特別図柄通常処理を終了する。ステップS240におけるデモ表示設定では、例えば画像表示装置5において所定の演出画像を表示することなどによるデモンストレーション表示(デモ画面表示)を指定する客待ちデモ指定コマンドが、主基板11から演出制御基板12に対して送信済みであるか否かを判定する。このとき、送信済みであれば、そのままデモ表示設定を終了する。これに対して、未送信であれば、例えばROM506における客待ちデモ指定コマンドテーブルの記憶アドレスを送信コマンドバッファにセットすることなどにより、客待ちデモ指定コマンドの送信設定を行う。   After the confirmed special symbol is set in step S238, the value of the special symbol process flag is updated to “1” which is a value corresponding to the variation pattern setting process (step S239), and then the special symbol normal process is terminated. . If it is determined in step S221 that no valid start data is stored, and it is determined that there is no special game hold storage (step S221; No), a predetermined demonstration display setting is performed. (Step S240), the special symbol normal process is terminated. In the demonstration display setting in step S240, a customer waiting demonstration designation command for designating demonstration display (demonstration screen display) by displaying a predetermined effect image on the image display device 5, for example, is sent from the main board 11 to the effect control board 12. In contrast, it is determined whether or not the transmission has been completed. At this time, if the transmission has been completed, the demonstration display setting is ended as it is. On the other hand, if not yet transmitted, the transmission setting of the customer waiting demonstration designation command is performed by setting the storage address of the customer waiting demonstration designation command table in the ROM 506 in the transmission command buffer, for example.

図45は、変動パターン設定処理として、図41のステップS141にて実行される処理の一例を示すフローチャートである。この変動パターン設定処理において、CPU505は、まず、大当りフラグがオンであるか否かを判定する(ステップS251)。このとき、大当りフラグがオンであれば(ステップS251;Yes)、変動パターン種別を複数種類のいずれかに決定するための使用テーブルとして、図30(A)に示す大当り変動パターン種別決定テーブル133Aを選択してセットする(ステップS252)。このときには、例えば遊技制御バッファ設定部595に記憶されている大当り種別バッファ値を読み取ることなどにより、大当り種別が「非確変」や「確変」、「突確」のいずれであるかを特定しておいてもよい。   FIG. 45 is a flowchart illustrating an example of a process executed in step S141 of FIG. 41 as the variation pattern setting process. In this variation pattern setting process, the CPU 505 first determines whether or not the big hit flag is on (step S251). At this time, if the big hit flag is on (step S251; Yes), the big hit fluctuation pattern type determination table 133A shown in FIG. 30A is used as a use table for determining any one of a plurality of fluctuation pattern types. Select and set (step S252). At this time, for example, by reading the big hit type buffer value stored in the game control buffer setting unit 595, it is specified whether the big hit type is “non-probability change”, “probability change”, or “surprise change”. May be.

ステップS251にて大当りフラグがオフであるときには(ステップS251;No)、小当りフラグがオンであるか否かを判定する(ステップS253)。そして、小当りフラグがオンであれば(ステップS253;Yes)、変動パターン種別を複数種類のいずれかに決定するための使用テーブルとして、図30(B)に示す小当り変動パターン種別決定テーブル133Bを選択してセットする(ステップS254)。   When the big hit flag is off in step S251 (step S251; No), it is determined whether or not the small hit flag is on (step S253). If the small hit flag is on (step S253; Yes), the small hit variation pattern type determination table 133B shown in FIG. 30B is used as a use table for determining one of a plurality of variation pattern types. Is selected and set (step S254).

ステップS253にて小当りフラグがオフであるときには(ステップS253;No)、飾り図柄の可変表示状態をリーチ状態とするか否かを決定するための使用テーブルとして、図29に示すリーチ決定テーブル132を選択してセットする(ステップS255)。このときには、例えば遊技制御カウンタ設定部594に記憶されている合計保留記憶カウント値を読み取ることにより、あるいは、第1保留記憶カウント値と第2保留記憶カウント値とを加算することなどにより、特図ゲームの合計保留記憶数を特定する(ステップS256)。続いて、例えば遊技制御カウンタ設定部594に設けられたランダムカウンタなどから、リーチ決定用の乱数値MR3を示す数値データを抽出する(ステップS257)。その後、ステップS256にてセットしたリーチ決定テーブル132を参照することにより、ステップS257にて抽出したリーチ決定用の乱数値MR3に基づき、リーチ状態の有無を決定する(ステップS258)。そして、ステップS258における決定結果が、可変表示状態をリーチ状態とする「リーチ」であるかリーチ状態としない「非リーチ」であるかを判定する(ステップS259)。   When the small hit flag is OFF in step S253 (step S253; No), the reach determination table 132 shown in FIG. 29 is used as a use table for determining whether or not the decorative symbol variable display state is to be the reach state. Is selected and set (step S255). At this time, for example, by reading the total reserved memory count value stored in the game control counter setting unit 594, or by adding the first reserved memory count value and the second reserved memory count value, The total number of reserved memories of the game is specified (step S256). Subsequently, for example, numerical data indicating the reach determination random number value MR3 is extracted from a random counter provided in the game control counter setting unit 594 (step S257). Thereafter, by referring to the reach determination table 132 set in step S256, the presence / absence of the reach state is determined based on the reach determination random value MR3 extracted in step S257 (step S258). Then, it is determined whether the determination result in step S258 is “reach” in which the variable display state is the reach state or “non-reach” in which the reach state is not set (step S259).

ステップS259にて「非リーチ」であると判定された場合には(ステップS259;非リーチ)、変動パターン種別を複数種類のいずれかに決定するための使用テーブルとして、図30(C)に示す非リーチ変動パターン種別決定テーブル133Cを選択してセットする(ステップS260)。このときには、例えば遊技制御フラグ設定部592に設けられた確変フラグや時短フラグの状態(オン/オフ)をチェックすることなどにより、パチンコ遊技機1における遊技状態が通常状態、確変状態、時短状態のいずれであるかを特定しておいてもよい。   When it is determined in step S259 that it is “non-reach” (step S259; non-reach), FIG. 30C shows a use table for determining one of a plurality of types of variation pattern types. The non-reach variation pattern type determination table 133C is selected and set (step S260). At this time, for example, by checking the state (on / off) of the probability change flag and the time reduction flag provided in the game control flag setting unit 592, the game state in the pachinko gaming machine 1 is set to the normal state, the probability change state, and the time reduction state. You may specify which one.

ステップS259にて「リーチ」であると判定された場合には(ステップS259;リーチ)、変動パターン種別を複数種類のいずれかに決定するための使用テーブルとして、図31に示すリーチ変動パターン種別決定テーブル133Dを選択してセットする(ステップS261)。このときには、ステップS260の処理が実行されたときと同様に、パチンコ遊技機1における遊技状態が通常状態、確変状態、時短状態のいずれであるかを特定しておいてもよい。   If it is determined in step S259 that it is “reach” (step S259; reach), the reach variation pattern type determination shown in FIG. 31 is used as a use table for determining one of a plurality of variation pattern types. The table 133D is selected and set (step S261). At this time, it may be specified whether the gaming state in the pachinko gaming machine 1 is the normal state, the probability variation state, or the short-time state, similarly to the case where the process of step S260 is executed.

ステップS252、S254、S260、S261の処理のいずれかを実行した後には、例えば遊技制御カウンタ設定部594に設けられたランダムカウンタなどから、変動パターン種別決定用の乱数値MR4を抽出する(ステップS262)。そして、ステップS252、S254、S260、S261のいずれかにてセットした使用テーブルを参照することにより、ステップS262にて抽出した変動パターン種別決定用の乱数値MR4に基づき、変動パターン種別を複数種類のいずれかに決定する(ステップS263)。   After executing any of the processes of steps S252, S254, S260, and S261, a random value MR4 for determining the variation pattern type is extracted from, for example, a random counter provided in the game control counter setting unit 594 (step S262). ). Then, by referring to the use table set in any of steps S252, S254, S260, and S261, based on the random value MR4 for determining the variation pattern type extracted in step S262, a plurality of types of variation pattern types are selected. Either one is determined (step S263).

ここで、ステップS262、S263の処理では、第1始動条件が成立したことに基づき第1特別図柄表示装置4Aにより第1特図を用いて実行される特図ゲームに対応した飾り図柄の変動パターン種別を決定するか、第2始動条件が成立したことに基づき第2特別図柄表示装置4Bにより第2特図を用いて実行される特図ゲームに対応した飾り図柄の変動パターン種別を決定するかに関わらず、共通のランダムカウンタなどによって更新される変動パターン種別決定用となる共通の乱数値MR4を示す数値データを用いて、変動パターン種別を複数種類のいずれかに決定する。また、ステップS262、S263の処理では、ステップS258におけるリーチ表示状態の有無の決定結果に関わらず、変動パターン種別決定用となる共通の乱数値MR4を示す数値データを用いて、共通の処理ルーチンにより変動パターン種別を複数種類のいずれかに決定することができる。一例として、ステップS263の処理では、決定テーブルポインタにセットされたROM506のアドレスに記憶された決定テーブルを参照して変動パターン種別の決定を行うようにすればよい。   Here, in the processes of steps S262 and S263, the variation pattern of the decorative symbol corresponding to the special symbol game executed using the first special symbol by the first special symbol display device 4A based on the establishment of the first start condition. Whether to determine the type, or to determine the variation pattern type of the decorative symbol corresponding to the special symbol game executed using the second special symbol by the second special symbol display device 4B based on the fact that the second start condition is satisfied Regardless, the variation pattern type is determined to be one of a plurality of types using numerical data indicating the common random value MR4 for determining the variation pattern type updated by a common random counter or the like. Further, in the processing of steps S262 and S263, regardless of the determination result of the presence / absence of the reach display state in step S258, numerical data indicating the common random number value MR4 for determining the variation pattern type is used to perform a common processing routine. The variation pattern type can be determined as one of a plurality of types. As an example, in the process of step S263, the variation pattern type may be determined with reference to the determination table stored at the address of the ROM 506 set in the determination table pointer.

こうしてステップS263にて変動パターン種別が決定された後には、その変動パターン種別の決定結果に応じて、変動パターンを複数種類のいずれかに決定するための使用テーブルとして、図32(A)に示す当り変動パターン決定テーブル134Aと、図32(B)に示すハズレ変動パターン決定テーブル134Bとのうち、いずれかを選択してセットする(ステップS264)。続いて、例えば遊技制御カウンタ設定部594に設けられたランダムカウンタなどから、変動パターン決定用の乱数値MR5を抽出する(ステップS265)。そして、ステップS264にてセットした変動パターン決定テーブルを参照することにより、ステップS265にて抽出した変動パターン決定用の乱数値MR5に基づき、変動パターンを複数種類のいずれかに決定する(ステップS266)。   After the variation pattern type is determined in step S263 in this manner, FIG. 32A shows a use table for determining one of a plurality of variation patterns according to the determination result of the variation pattern type. Either the hit variation pattern determination table 134A or the loss variation pattern determination table 134B shown in FIG. 32B is selected and set (step S264). Subsequently, the random value MR5 for determining the variation pattern is extracted from, for example, a random counter provided in the game control counter setting unit 594 (step S265). Then, by referring to the variation pattern determination table set in step S264, the variation pattern is determined as one of a plurality of types based on the variation pattern determination random value MR5 extracted in step S265 (step S266). .

ここで、ステップS265、S266の処理では、第1始動条件が成立したことに基づき第1特別図柄表示装置4Aにより第1特図を用いて実行される特図ゲームに対応した飾り図柄の変動パターンを決定するか、第2始動条件が成立したことに基づき第2特別図柄表示装置4Bにより第2特図を用いて実行される特図ゲームに対応した飾り図柄の変動パターンを決定するかに関わらず、共通のランダムカウンタなどによって更新される変動パターン決定用となる共通の乱数値MR5を示す数値データを用いて、変動パターンを複数種類のいずれかに決定する。また、ステップS265、S266の処理では、ステップS258におけるリーチ表示状態の有無の決定結果に関わらず、変動パターン決定用となる共通の乱数値MR5を示す数値データを用いて、共通の処理ルーチンにより変動パターンを複数種類のいずれかに決定することができる。一例として、ステップS266の処理では、決定テーブルポインタにセットされたROM506のアドレスに記憶された決定テーブルを参照して変動パターンが決定されればよい。   Here, in the processes of steps S265 and S266, the decorative symbol variation pattern corresponding to the special symbol game executed by the first special symbol display device 4A using the first special symbol when the first start condition is satisfied. Whether or not the variation pattern of the decorative symbol corresponding to the special symbol game executed using the second special symbol is determined by the second special symbol display device 4B based on the fact that the second start condition is satisfied. First, the variation pattern is determined to be one of a plurality of types using numerical data indicating a common random value MR5 for determining the variation pattern updated by a common random counter or the like. Further, in the processes of steps S265 and S266, the numerical data indicating the common random number value MR5 used for determining the fluctuation pattern is used to change by a common processing routine regardless of the determination result of the presence / absence of the reach display state in step S258. The pattern can be determined as one of a plurality of types. As an example, in the process of step S266, the variation pattern may be determined with reference to the determination table stored at the address of the ROM 506 set in the determination table pointer.

このようなステップS266における変動パターンの決定に続いて、その変動パターンの決定結果に応じた特図変動時間を設定する(ステップS267)。その後、変動特図指定バッファ値に応じて、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームと、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームのいずれかを開始させるように、特別図柄の変動を開始させるための設定を行う(ステップS268)。一例として、変動特図指定バッファ値が“1”であれば、第1特別図柄表示装置4Aによる第1特図の表示を更新させる駆動信号を送信するための設定を行う。これに対して、変動特図指定バッファ値が“2”であれば、第2特別図柄表示装置4Bによる第2特図の表示を更新させる駆動信号を送信するための設定を行う。   Following the determination of the variation pattern in step S266, a special figure variation time corresponding to the variation pattern determination result is set (step S267). Thereafter, according to the variable special symbol designation buffer value, the special symbol game using the first special symbol by the first special symbol display device 4A and the special symbol game using the second special symbol by the second special symbol display device 4B. The setting for starting the variation of the special symbol is performed so as to start any of the above (step S268). As an example, if the variable special symbol designation buffer value is “1”, a setting for transmitting a drive signal for updating the display of the first special symbol by the first special symbol display device 4A is performed. On the other hand, if the variable special symbol designation buffer value is “2”, a setting for transmitting a drive signal for updating the display of the second special symbol by the second special symbol display device 4B is performed.

ステップS268の処理を実行した後には、特別図柄の変動開始時用となる各種コマンドを送信するための設定を行う(ステップS269)。例えば、変動特図指定バッファ値が“1”である場合に、CPU505は、主基板11から演出制御基板12に対して第1変動開始コマンド、変動パターン指定コマンド、可変表示結果通知コマンドを順次に送信するために、予め用意された第1変動開始用コマンドテーブルのROM506における記憶アドレス(先頭アドレス)を示す設定データを、送信コマンドバッファにセットする。他方、変動特図指定バッファ値が“2”である場合に、CPU505は、主基板11から演出制御基板12に対して第2変動開始コマンド、変動パターン指定コマンド、可変表示結果通知コマンドを順次に送信するために、予め用意された第2変動開始用コマンドテーブルのROM506における記憶アドレスを示す設定データを、送信コマンドバッファにセットする。こうしたステップS269での設定を行った場合には、特別図柄プロセス処理が終了してから図39に示すステップS99のメイン側通信制御処理が実行されるごとに、主基板11から演出制御基板12に対して、第1変動開始コマンドまたは第2変動開始コマンド、変動パターン指定コマンド、可変表示結果通知コマンドが、順次に送信されることになる。   After executing the process of step S268, settings are made to transmit various commands for starting the change of the special symbol (step S269). For example, when the variation special figure designation buffer value is “1”, the CPU 505 sequentially issues a first variation start command, a variation pattern designation command, and a variable display result notification command from the main board 11 to the effect control board 12. In order to transmit, setting data indicating a storage address (first address) in the ROM 506 of the first variation start command table prepared in advance is set in the transmission command buffer. On the other hand, when the variation special figure designation buffer value is “2”, the CPU 505 sequentially issues a second variation start command, a variation pattern designation command, and a variable display result notification command from the main board 11 to the effect control board 12. In order to transmit, setting data indicating the storage address in the ROM 506 of the second variation start command table prepared in advance is set in the transmission command buffer. When the setting in step S269 is performed, every time the main-side communication control process in step S99 shown in FIG. 39 is executed after the special symbol process process is completed, the main board 11 changes to the effect control board 12. On the other hand, the first variation start command or the second variation start command, the variation pattern designation command, and the variable display result notification command are sequentially transmitted.

ステップS269での設定に続いて、特図プロセスフラグの値を特別図柄変動処理に対応した値である“2”に更新してから(ステップS270)、変動パターン設定処理を終了する。   Following the setting in step S269, the value of the special figure process flag is updated to “2” which is a value corresponding to the special symbol fluctuation process (step S270), and then the fluctuation pattern setting process is terminated.

図46は、特別図柄停止処理として、図41のステップS143にて実行される処理の一例を示すフローチャートである。この特別図柄停止処理において、CPU505は、まず、大当りフラグがオンであるか否かを判定する(ステップS281)。このとき、大当りフラグがオンであれば(ステップS281;Yes)、大当り開始時演出待ち時間を設定する(ステップS282)。例えば、ステップS282の処理では、大当り開始時演出待ち時間に対応して予め定められたタイマ初期値が、遊技制御タイマ設定部593に設けられた遊技制御プロセスタイマにセットされればよい。   FIG. 46 is a flowchart showing an example of the process executed in step S143 of FIG. 41 as the special symbol stop process. In the special symbol stop process, the CPU 505 first determines whether or not the big hit flag is on (step S281). At this time, if the big hit flag is on (step S281; Yes), the big hit start production waiting time is set (step S282). For example, in the process of step S282, a timer initial value determined in advance corresponding to the jackpot start time production waiting time may be set in the game control process timer provided in the game control timer setting unit 593.

ステップS282の処理に続いて、当り開始指定コマンドを主基板11から演出制御基板12に対して送信するための設定を行う(ステップS283)。例えば、ステップS283の処理では、当り開始指定コマンドを送信するために予め用意された当り開始指定コマンドテーブルのROM506における記憶アドレスを示す設定データが、送信コマンドバッファに格納されればよい。その後、大当りフラグをクリアしてオフ状態とする(ステップS284)。また、確変状態や時短状態を終了するための設定を行う(ステップS285)。例えば、ステップS285では、確変フラグや時短フラグをクリアしてオフ状態とする処理や、確変状態や時短状態における特図ゲームの実行回数をカウントするための特図変動回数カウンタをクリアする処理などが実行されればよい。そして、特別図柄プロセスフラグの値を大入賞口開放前処理に対応した値である“4”に更新してから(ステップS286)、特別図柄停止処理を終了する。   Subsequent to the process of step S282, a setting for transmitting a hit start designation command from the main board 11 to the effect control board 12 is performed (step S283). For example, in the process of step S283, setting data indicating the storage address in the ROM 506 of the hit start specifying command table prepared in advance for transmitting the hit start specifying command may be stored in the transmission command buffer. Thereafter, the big hit flag is cleared and turned off (step S284). In addition, a setting for ending the probability variation state and the time reduction state is performed (step S285). For example, in step S285, processing for clearing the probability variation flag and the time reduction flag to turn it off, processing for clearing the special figure fluctuation count counter for counting the number of times the special figure game is executed in the probability variation state and time reduction status, and the like. It only has to be executed. Then, after updating the value of the special symbol process flag to “4” which is a value corresponding to the pre-opening process for the special winning opening (step S286), the special symbol stop process is terminated.

ステップS281にて大当りフラグがオフである場合には(ステップS281;No)、小当りフラグがオンであるか否かを判定する(ステップS287)。このとき、小当りフラグがオンであれば(ステップS287;Yes)、小当り開始時演出待ち時間を設定する(ステップS288)。例えば、ステップS288の処理では、小当り開始時演出待ち時間に対応して予め定められたタイマ初期値が、遊技制御プロセスタイマにセットされればよい。   If the big hit flag is off in step S281 (step S281; No), it is determined whether the small hit flag is on (step S287). At this time, if the small hit flag is on (step S287; Yes), a small hit start production waiting time is set (step S288). For example, in the process of step S288, a timer initial value determined in advance corresponding to the small hitting start time production waiting time may be set in the game control process timer.

ステップS288の処理に続いて、ステップS283の処理と同様に、当り開始指定コマンドを主基板11から演出制御基板12に対して送信するための設定を行う(ステップS289)。その後、小当りフラグをクリアしてオフ状態とする(ステップS290)。そして、特図プロセスフラグの値を小当り開放前処理に対応した値である“8”に更新する(ステップS291)。   Subsequent to the process in step S288, as in the process in step S283, a setting for transmitting a hit start designation command from the main board 11 to the effect control board 12 is performed (step S289). Thereafter, the small hit flag is cleared and turned off (step S290). Then, the value of the special figure process flag is updated to “8” which is a value corresponding to the small hit release pre-processing (step S291).

また、ステップS287にて小当りフラグがオフである場合には(ステップS287;No)、特図プロセスフラグの値を特別図柄通常処理に対応した値である“0”に更新する(ステップS292)。ステップS291、S292の処理のいずれかを実行した後には、確変状態や時短状態を終了させるか否かの判定を行う(ステップS293)。例えば、ステップS293の処理では、特図変動回数カウンタの値(特図変動回数カウント値)を、例えば1減算または1加算するなどして更新し、更新後の特図変動回数カウント値が所定の特別遊技状態終了判定値と合致するか否かの判定が行われる。このとき、特別遊技状態終了判定値と合致すれば、確変フラグや時短フラグをクリアしてオフ状態とすることなどにより、確変状態や時短状態を終了して通常状態に制御すればよい。他方、特別遊技状態終了判定値と合致しなければ、確変フラグや時短フラグの状態を維持して、ステップS293の処理を終了すればよい。こうした確変状態や時短状態の終了判定を実行した後には、特別図柄停止処理が終了する。なお、特図変動回数カウント値に基づく終了判定は、時短状態である場合のみ行うようにして、確変状態については、次に可変表示結果が「大当り」となるまで継続されるようにしてもよい。あるいは、例えば遊技制御カウンタ設定部594に設けられたランダムカウンタから、確変状態終了判定用の乱数値を示す数値データを抽出し、予めROM506などに格納された確変状態終了判定テーブルを参照することにより、確変状態を終了するか否かの判定を行うようにしてもよい。   If the small hit flag is off in step S287 (step S287; No), the value of the special figure process flag is updated to “0” which is a value corresponding to the special symbol normal process (step S292). . After executing one of the processes in steps S291 and S292, it is determined whether or not to end the probability variation state or the time reduction state (step S293). For example, in the process of step S293, the value of the special figure fluctuation number counter (special figure fluctuation number count value) is updated by, for example, subtracting 1 or adding 1, and the updated special figure fluctuation number count value is a predetermined value. It is determined whether or not the special game state end determination value is met. At this time, if it matches the special game state end determination value, the probability variation state or the time reduction state may be terminated by clearing the probability variation flag or the time reduction flag, etc., and controlled to the normal state. On the other hand, if it does not match the special game state end determination value, the state of the probability variation flag or the time reduction flag may be maintained and the process of step S293 may be ended. After executing the end determination of the probability variation state or the short time state, the special symbol stop process ends. Note that the end determination based on the special figure variation count value may be performed only in the short-time state, and the probability variation state may be continued until the next variable display result becomes “big hit”. . Alternatively, for example, by extracting numerical data indicating a random value for determining the probability change state end from a random counter provided in the game control counter setting unit 594 and referring to a probability change state end determination table stored in advance in the ROM 506 or the like. Further, it may be determined whether or not to end the probability variation state.

次に、演出制御基板12における動作を説明する。演出制御基板12では、電源基板等から電源電圧の供給を受けると、演出制御用マイクロコンピュータ120のCPUが起動し、図47のフローチャートに示すような演出制御メイン処理を実行する。なお、演出制御用マイクロコンピュータ120においても、電源投入時やシステムリセット時には、CPUによりセキュリティチェック処理が実行され、演出制御用マイクロコンピュータ120がセキュリティモードとなるようにしてもよい。この場合には、セキュリティチェック処理にてROMに不正な変更が加えられていないと判定された後、セキュリティ時間が経過してから、演出制御メイン処理の実行が開始されるユーザモードへと移行すればよい。図47に示す演出制御メイン処理を開始すると、演出制御用マイクロコンピュータ120のCPUは、まず、所定の初期化処理を実行して(ステップS401)、演出制御用マイクロコンピュータ120に内蔵又は外付けされたRAMのクリアや各種初期値の設定、また演出制御用マイクロコンピュータ120に内蔵等されたCTC(カウンタ/タイマ回路)のレジスタ設定等を行う。   Next, the operation in the effect control board 12 will be described. In the effect control board 12, when the power supply voltage is supplied from the power supply board or the like, the CPU of the effect control microcomputer 120 is activated, and the effect control main process as shown in the flowchart of FIG. 47 is executed. Also in the production control microcomputer 120, the security check process may be executed by the CPU when the power is turned on or the system is reset, and the production control microcomputer 120 may be in the security mode. In this case, after it is determined in the security check process that no unauthorized changes have been made to the ROM, after the security time has elapsed, the process shifts to a user mode in which execution of the effect control main process is started. That's fine. When the effect control main process shown in FIG. 47 is started, the CPU of the effect control microcomputer 120 first executes a predetermined initialization process (step S401) and is built in or externally attached to the effect control microcomputer 120. The RAM is cleared, various initial values are set, and the register of a CTC (counter / timer circuit) built in the microcomputer 120 for effect control is set.

その後、演出用乱数更新処理が実行され(ステップS402)、演出制御に用いる各種の乱数値として、演出制御用マイクロコンピュータ120のRAMなどに設けられたランダムカウンタによってカウントされる乱数値を示す数値データを、ソフトウェアにより更新する。続いて、タイマ割込みフラグがオンとなっているか否かの判定を行う(ステップS403)。タイマ割込みフラグは、例えば演出制御用マイクロコンピュータ120におけるCTCのレジスタ設定に基づき、所定時間(例えば2ミリ秒)が経過するごとにオン状態にセットされる。   Thereafter, the effect random number update process is executed (step S402), and numerical data indicating random values counted by a random counter provided in the RAM of the effect control microcomputer 120 as various random values used for effect control. Is updated by software. Subsequently, it is determined whether or not the timer interrupt flag is on (step S403). The timer interrupt flag is set to the on state every time a predetermined time (for example, 2 milliseconds) elapses based on, for example, the CTC register setting in the effect control microcomputer 120.

また、演出制御基板12の側では、所定時間が経過するごとに発生するタイマ割込みとは別に、主基板11から演出制御コマンドを受信するための割込みが発生する。この割込みは、例えば演出制御用マイクロコンピュータ120が備えるシリアル通信回路における受信データフルにより発生する割込みであればよい。あるいは、主基板11と演出制御基板12との間に演出制御INT信号を伝送するための信号線を配線した場合には、演出制御INT信号がオン状態となることによる割込みが発生するようにしてもよい。こうした割込み発生に応答して、演出制御用マイクロコンピュータ120のCPUは、自動的に割込み禁止に設定するが、自動的に割込み禁止状態にならないCPUを用いている場合には、割込み禁止命令(DI命令)を発行することが望ましい。演出制御用マイクロコンピュータ120のCPUは、受信データフルによる割込み、あるいは、演出制御INT信号がオン状態となることによる割込みに対応して、例えば所定のコマンド受信割込み処理を実行する。このコマンド受信割込み処理では、演出制御用マイクロコンピュータ120のシリアル通信回路に対応して設けられた通信データレジスタなどに格納された通信データを取り込む。あるいは、コマンド受信割込み処理では、演出制御用マイクロコンピュータ120が備えるPIP等に含まれる入力ポートのうちで、中継基板18を介して主基板11から伝送された制御信号を受信する所定の入力ポートより、演出制御コマンドとなる制御信号を取り込むようにしてもよい。このとき取り込まれた演出制御コマンドは、例えば演出制御用マイクロコンピュータ120のRAMなどに設けられた演出制御コマンド受信用バッファに格納する。一例として、演出制御コマンドが2バイト構成である場合には、1バイト目(MODE)と2バイト目(EXT)を順次に受信して演出制御コマンド受信用バッファに格納する。その後、演出制御用マイクロコンピュータ120のCPUは、割込み許可に設定してから、コマンド受信割込み処理を終了する。   On the side of the effect control board 12, an interrupt for receiving an effect control command from the main board 11 is generated separately from the timer interrupt that occurs every time a predetermined time elapses. This interrupt may be an interrupt generated when the received data is full in the serial communication circuit included in the production control microcomputer 120, for example. Alternatively, when a signal line for transmitting an effect control INT signal is wired between the main board 11 and the effect control board 12, an interrupt is generated when the effect control INT signal is turned on. Also good. In response to the occurrence of such an interrupt, the CPU of the production control microcomputer 120 automatically sets the interrupt prohibition, but if a CPU that does not automatically enter the interrupt prohibition state is used, an interrupt prohibition instruction (DI It is desirable to issue an order). The CPU of the effect control microcomputer 120 executes, for example, a predetermined command reception interrupt process in response to an interrupt due to reception data full or an interrupt due to the effect control INT signal being turned on. In this command reception interrupt process, communication data stored in a communication data register or the like provided corresponding to the serial communication circuit of the effect control microcomputer 120 is fetched. Alternatively, in the command reception interrupt process, a predetermined input port that receives a control signal transmitted from the main board 11 via the relay board 18 among the input ports included in the PIP or the like included in the effect control microcomputer 120. A control signal serving as an effect control command may be captured. The effect control command fetched at this time is stored in an effect control command reception buffer provided in the RAM of the effect control microcomputer 120, for example. As an example, when the production control command has a 2-byte configuration, the first byte (MODE) and the second byte (EXT) are sequentially received and stored in the production control command reception buffer. Thereafter, the CPU of the effect control microcomputer 120 sets the interrupt permission, and then ends the command reception interrupt process.

ステップS403にてタイマ割込みフラグがオフであれば(ステップS403;No)、ステップS402の処理に戻る。他方、ステップS403にてタイマ割込みフラグがオンである場合には(ステップS403;Yes)、タイマ割込みフラグをクリアしてオフ状態にするとともに(ステップS404)、コマンド解析処理を実行する(ステップS405)。ステップS405にて実行されるコマンド解析処理では、例えば主基板11の遊技制御用マイクロコンピュータ100から送信されて演出制御コマンド受信用バッファに格納されている各種の演出制御コマンドを読み出した後に、その読み出された演出制御コマンドに対応した設定や制御などが行われる。   If the timer interrupt flag is off in step S403 (step S403; No), the process returns to step S402. On the other hand, if the timer interrupt flag is on in step S403 (step S403; Yes), the timer interrupt flag is cleared and turned off (step S404), and command analysis processing is executed (step S405). . In the command analysis process executed in step S405, for example, after reading various effect control commands transmitted from the game control microcomputer 100 of the main board 11 and stored in the effect control command reception buffer, the reading is performed. Settings and control corresponding to the issued effect control command are performed.

ステップS405にてコマンド解析処理を実行した後には、演出制御プロセス処理を実行する(ステップS406)。この演出制御プロセス処理では、例えば画像表示装置5の表示領域における演出画像の表示動作、スピーカ8L、8Rからの音声出力動作、遊技効果ランプ9や装飾用LEDにおける点灯動作といった、演出用の電気部品(演出装置)を用いた演出動作の制御内容について、主基板11から送信された演出制御コマンド等に応じた判定や決定、設定などが行われる。   After executing the command analysis process in step S405, an effect control process is executed (step S406). In the effect control process, for example, an effect image display operation in the display area of the image display device 5, an audio output operation from the speakers 8L and 8R, and a lighting operation in the game effect lamp 9 and the decoration LED are performed. With respect to the control content of the effect operation using the (effect device), determination, determination, setting, and the like according to the effect control command transmitted from the main board 11 are performed.

図48は、演出制御プロセス処理として、図47のステップS406にて実行される処理の一例を示すフローチャートである。図48に示す演出制御プロセス処理において、演出制御用マイクロコンピュータ120のCPUは、例えば演出制御用マイクロコンピュータ120のRAM等に設けられた演出プロセスフラグの値に応じて、以下のようなステップS160〜ステップS166の処理のいずれかを選択して実行する。   FIG. 48 is a flowchart illustrating an example of the process executed in step S406 of FIG. 47 as the effect control process. In the effect control process shown in FIG. 48, the CPU of the effect control microcomputer 120, for example, in accordance with the value of the effect process flag provided in the RAM of the effect control microcomputer 120, for example, the following steps S160 to S160. One of the processes in step S166 is selected and executed.

ステップS160の飾り図柄変動開始待ち処理は、演出プロセスフラグの値が“0”のときに実行される処理である。この飾り図柄変動開始待ち処理には、主基板11から伝送される変動開始コマンドとして、第1変動開始コマンドと第2変動開始コマンドのいずれかを受信したか否かに応じて、画像表示装置5の表示領域に設けられた「左」、「中」、「右」の各飾り図柄表示部5L、5C、5Rにおける飾り図柄の可変表示や、色図柄表示部における色図柄の可変表示を、開始するか否かの判定を行う処理などが含まれている。このとき、可変表示を開始すると判定されれば、演出プロセスフラグの値が“1”に更新される。   The decorative symbol variation start waiting process in step S160 is a process executed when the value of the effect process flag is “0”. In the decorative symbol variation start waiting process, the image display device 5 depends on whether one of the first variation start command and the second variation start command is received as the variation start command transmitted from the main board 11. Starts variable display of decorative symbols on the “left”, “middle”, and “right” decorative symbol display sections 5L, 5C, and 5R provided in the display area, and variable display of color symbols on the color symbol display section. The process of determining whether or not to perform is included. At this time, if it is determined to start variable display, the value of the effect process flag is updated to “1”.

ステップS161の飾り図柄変動設定処理は、演出プロセスフラグの値が“1”のときに実行される処理である。この飾り図柄変動設定処理には、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームの開始や第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームの開始に対応して、飾り図柄や色図柄の可変表示を含めた各種の演出動作を行うために、変動パターンや可変表示結果などに応じた最終停止図柄となる確定飾り図柄や仮停止図柄、予告演出の有無等を決定し、その決定結果に応じて、予め用意された複数種類の演出制御パターンのいずれかを、使用パターンとして選択して設定する処理などが含まれている。こうした決定や設定などが行われた後には、演出プロセスフラグの値が“2”に更新される。   The decorative symbol variation setting process in step S161 is a process executed when the value of the effect process flag is “1”. In this decorative symbol variation setting process, the start of the special symbol game using the first special symbol by the first special symbol display device 4A or the start of the special symbol game using the second special symbol by the second special symbol display device 4B. In order to perform various production operations including variable display of decorative designs and color designs in response to the The process of determining the presence or absence, etc., and selecting and setting any one of a plurality of types of effect control patterns prepared in advance as the use pattern according to the determination result is included. After such determination and setting are performed, the value of the production process flag is updated to “2”.

ステップS162の飾り図柄変動中処理は、演出プロセスフラグの値が“2”のときに実行される処理である。この飾り図柄変動中処理には、例えば演出制御用マイクロコンピュータ120のRAM等に設けられた演出制御プロセスタイマの値(演出制御プロセスタイマ値)などに対応して、使用パターンとなる演出制御パターンなどから各種の制御データを読み出して、飾り図柄の可変表示中における各種の演出制御を行うための処理が含まれている。そして、例えば演出制御プロセスタイマ値が所定の可変表示終了値(例えば「0」)となったこと、あるいは、主基板11から伝送される飾り図柄停止コマンドを受信したことなどに対応して、飾り図柄の可変表示結果となる最終停止図柄としての確定飾り図柄を完全停止表示させる。演出制御プロセスタイマ値が可変表示終了値となったことに対応して確定飾り図柄を完全停止表示させるようにすれば、変動パターン指定コマンドにより指定された変動パターンに対応する可変表示時間が経過したときに、主基板11からの演出制御コマンドによらなくても、演出制御基板12の側で自律的に確定飾り図柄を導出表示して可変表示結果を確定させることができる。確定飾り図柄を完全停止表示したときには、演出プロセスフラグの値が“3”に更新される。   The decorative symbol variation process in step S162 is a process executed when the value of the effect process flag is “2”. In the decorative symbol variation processing, for example, an effect control pattern to be used corresponding to a value of an effect control process timer (effect control process timer value) provided in the RAM of the effect control microcomputer 120 or the like A process for reading out various control data from, and performing various effects control during variable display of decorative symbols is included. Then, in response to, for example, that the effect control process timer value has reached a predetermined variable display end value (for example, “0”) or that a decorative symbol stop command transmitted from the main board 11 has been received. A final decorative symbol as a final stop symbol that is a variable display result of the symbol is displayed in a completely stopped state. If the effect control process timer value is set to the variable display end value and the fixed decorative symbol is displayed in a completely stopped state, the variable display time corresponding to the variation pattern specified by the variation pattern designation command has elapsed. Sometimes, without depending on the effect control command from the main board 11, it is possible to determine and display the variable display result by autonomously deriving and displaying the determined decorative symbol on the effect control board 12 side. When the finalized decorative symbol is displayed as a complete stop, the value of the effect process flag is updated to “3”.

ステップS163の飾り図柄変動終了時処理は、演出プロセスフラグの値が“3”のときに実行される処理である。この飾り図柄変動終了時処理には、主基板11から伝送される当り開始指定コマンドを受信したか否かを判定する処理が含まれている。このとき、当り開始指定コマンドを受信した旨の判定がなされれば、その当り開始指定コマンドから特定される可変表示結果が「大当り」である場合に、演出プロセスフラグの値が“4”に更新される。その一方で、当り開始指定コマンドから特定される可変表示結果が「小当り」である場合には、演出プロセスフラグの値が“5”に更新される。また、当り開始指定コマンドを受信せずに所定時間が経過したときには、可変表示結果が「ハズレ」であることに対応して、演出プロセスフラグの値が“0”に更新される。   The decorative symbol variation end process in step S163 is a process executed when the value of the effect process flag is “3”. This decoration symbol variation end process includes a process of determining whether or not a hit start designation command transmitted from the main board 11 has been received. At this time, if it is determined that the hit start designation command has been received, the value of the rendering process flag is updated to “4” when the variable display result specified from the hit start designation command is “big hit”. Is done. On the other hand, when the variable display result specified from the hit start designation command is “small hit”, the value of the effect process flag is updated to “5”. Further, when a predetermined time has elapsed without receiving the hit start designation command, the value of the effect process flag is updated to “0” in response to the variable display result being “lost”.

ステップS164の大当り制御中演出処理は、演出プロセスフラグの値が“4”のときに実行される処理である。この大当り制御中演出処理には、例えば可変表示結果が「大当り」となったことなどに対応した演出制御パターン等を設定し、その設定内容に基づく演出画像を画像表示装置5の表示領域に表示させることや、音声制御基板13に対する音番号データの出力によりスピーカ8L、8Rから音声や効果音を出力させること、ランプ制御基板14に対する電飾信号の出力により遊技効果ランプ9や装飾用LEDを点灯/消灯/点滅させることといった、大当り遊技状態における各種の演出動作を制御する処理が含まれている。そして、例えば主基板11から伝送される当り終了指定コマンドを受信したことなどに対応して、演出プロセスフラグの値が“6”に更新される。   The big hit control effect process in step S164 is a process executed when the value of the effect process flag is “4”. In the effect processing during the big hit control, for example, an effect control pattern corresponding to the fact that the variable display result is “big hit” or the like is set, and an effect image based on the set content is displayed in the display area of the image display device 5. Or by outputting sound number data to the sound control board 13 and outputting sound and sound effects from the speakers 8L and 8R, and turning on the game effect lamp 9 and the decoration LED by outputting an electric decoration signal to the lamp control board 14 This includes processing for controlling various performance operations in the big hit gaming state such as turning off / off / flashing. Then, for example, the value of the effect process flag is updated to “6” in response to receiving a hit end designation command transmitted from the main board 11.

ステップS165の小当り制御中演出処理は、演出プロセスフラグの値が“5”のときに実行される処理である。この小当り制御中演出処理には、例えば可変表示結果が「小当り」となったことなどに対応して演出制御パターン等を設定し、その設定内容に基づく演出画像を画像表示装置5の表示領域に表示させることや、音声制御基板13に対する音番号データの出力によりスピーカ8L、8Rから音声や効果音を出力させること、ランプ制御基板14に対する電飾信号の出力により遊技効果ランプ9や装飾用LEDを点灯/消灯/点滅させることといった、小当り遊技状態における各種の演出動作を制御する処理が含まれている。そして、例えば主基板11から伝送される当り終了指定コマンドを受信したことなどに対応して、演出プロセスフラグの値が“6”に更新される。   The effect process during small hit control in step S165 is a process executed when the value of the effect process flag is “5”. In the effect process during the small hit control, for example, an effect control pattern is set in response to the variable display result being “small hit”, and an effect image based on the set content is displayed on the image display device 5. Displaying in the area, outputting sound and sound effects from the speakers 8L and 8R by outputting the sound number data to the sound control board 13, and outputting the electric decoration signal to the lamp control board 14 for the game effect lamp 9 and decoration Processing for controlling various performance operations in the small hit gaming state such as turning on / off / flashing the LED is included. Then, for example, the value of the effect process flag is updated to “6” in response to receiving a hit end designation command transmitted from the main board 11.

ステップS166のエンディング演出処理は、演出プロセスフラグの値が“6”のときに実行される処理である。このエンディング演出処理には、大当り遊技状態や小当り遊技状態が終了することなどに対応した演出制御パターン等を設定し、その設定内容に基づく演出画像を画像表示装置5の表示領域に表示させることや、音声制御基板13に対する音番号データの出力によりスピーカ8L、8Rから音声や効果音を出力させること、ランプ制御基板14に対する電飾信号の出力により遊技効果ランプ9や装飾用LEDを点灯/消灯/点滅させることといった、大当り遊技状態や小当り遊技状態の終了に対応した各種の演出動作を制御する処理が含まれている。そして、こうした演出動作が終了したことなどに対応して、演出プロセスフラグの値が“0”に更新される。   The ending effect process in step S166 is a process executed when the value of the effect process flag is “6”. In this ending effect process, an effect control pattern or the like corresponding to the end of the big hit game state or the small hit game state is set, and an effect image based on the set content is displayed in the display area of the image display device 5. In addition, sound and sound effects are output from the speakers 8L and 8R by outputting the sound number data to the sound control board 13, and the game effect lamp 9 and the decoration LED are turned on / off by outputting an electric decoration signal to the lamp control board 14. This includes processing for controlling various performance operations corresponding to the end of the big hit gaming state or the small hit gaming state, such as blinking / flashing. Then, the value of the effect process flag is updated to “0” in response to the end of the effect operation.

以下、パチンコ遊技機1における具体的な動作例について説明する。パチンコ遊技機1では、第1特別図柄表示装置4Aによる第1特図を用いた特図ゲームや、第2特別図柄表示装置4Bによる第2特図を用いた特図ゲームが実行され、また、これらの特図ゲームにおける特別図柄の可変表示に対応して、画像表示装置5の表示領域に含まれる「左」、「中」、「右」の飾り図柄表示部5L、5C、5Rにて飾り図柄の可変表示が実行される。そして、例えば確定特別図柄といった特図ゲームにおける可変表示結果や、確定飾り図柄の組合せといった飾り図柄の可変表示結果などに基づいて、例えば大当り遊技状態に制御されることといった、所定の遊技価値が付与可能となる。なお、パチンコ遊技機1にて付与可能な遊技価値とは、大当り遊技状態に制御されて大入賞口が閉鎖状態から開放状態に変化して遊技球が進入(入賞)しやすい遊技者にとって有利な状態になることや、遊技者にとって有利な状態となるための権利を発生させたりすることなどであればよい。また、例えば大当り遊技状態にて実行可能なラウンドの上限回数や、時短状態にて実行可能な特図ゲームの上限回数、確変状態における大当り確率、通常状態に制御されることなく大当り遊技状態に制御される回数である連チャン回数が所定回数に達すること、あるいは、これらの一部又は全部といった、パチンコ遊技機1における遊技の有利度合いに関わる任意の事項が、パチンコ遊技機1における遊技価値となり得る。   Hereinafter, a specific operation example in the pachinko gaming machine 1 will be described. In the pachinko gaming machine 1, a special figure game using the first special figure by the first special symbol display device 4A and a special figure game using the second special figure by the second special symbol display device 4B are executed, Corresponding to the variable display of special symbols in these special symbol games, the ornaments are displayed on the “left”, “middle”, and “right” decorative symbol display portions 5L, 5C, and 5R included in the display area of the image display device 5. Variable display of symbols is executed. And, for example, based on the variable display result in a special game such as a fixed special symbol or the variable display result of a decorative symbol such as a combination of fixed decorative symbols, a predetermined game value such as being controlled to a big hit gaming state is given. It becomes possible. The game value that can be imparted by the pachinko gaming machine 1 is advantageous to a player who is controlled to the big hit game state and the game winning ball is easy to enter (win) by changing the big prize opening from the closed state to the open state. What is necessary is just to be in a state or to generate a right to be in an advantageous state for the player. In addition, for example, the maximum number of rounds that can be executed in the big hit gaming state, the upper limit number of special figure games that can be executed in the short time state, the big hit probability in the probability variation state, and control to the big hit gaming state without being controlled in the normal state Arbitrary items related to the degree of advantage of the game in the pachinko gaming machine 1, such as the number of consecutive times that is the number of times played reaches a predetermined number, or some or all of these can be the gaming value in the pachinko gaming machine 1 .

遊技制御用マイクロコンピュータ100では、例えばCPU505が図43のステップS506にて乱数回路509の乱数値レジスタR1Dや乱数値レジスタR2Dから読み出した数値データに基づく特図表示結果決定用の乱数値MR1を示す数値データを用いて、図44のステップS230にて特図表示結果を「大当り」、「小当り」、「ハズレ」のいずれかに決定する。乱数回路509では、例えば乱数生成回路553から出力されたカウント値順列RCNを、乱数列変更設定回路556の設定により予め定められた乱数更新規則に基づいて乱数列変更回路555が変更することで、数値データを所定手順により更新した乱数列RSNが出力される。そして、入力ポートP0に入力された第1始動口スイッチ22Aからの第1始動入賞信号SS1がオン状態となったことに基づき、乱数値レジスタR1Dに乱数列RSNを構成する数値データが乱数値として取り込まれて格納される。また、入力ポートP1に入力された第2始動口スイッチ22Bからの第2始動入賞信号SS2がオン状態となったことに基づき、乱数値レジスタR2Dに乱数列RSNを構成する数値データが乱数値として取り込まれて格納される。   In the game control microcomputer 100, for example, the CPU 505 shows the random value MR1 for determining the special figure display result based on the numerical data read from the random value register R1D and the random value register R2D of the random number circuit 509 in step S506 of FIG. Using the numerical data, in step S230 of FIG. 44, the special figure display result is determined to be “big hit”, “small hit”, or “lost”. In the random number circuit 509, for example, the random number sequence change circuit 555 changes the count value permutation RCN output from the random number generation circuit 553 based on a random number update rule set in advance by the setting of the random number sequence change setting circuit 556. A random number sequence RSN obtained by updating numerical data by a predetermined procedure is output. Based on the fact that the first start winning signal SS1 from the first start port switch 22A input to the input port P0 is turned on, the numerical data constituting the random number sequence RSN is stored in the random number value register R1D as a random value. Captured and stored. Further, based on the fact that the second start winning signal SS2 from the second start port switch 22B input to the input port P1 is turned on, the numerical data constituting the random number sequence RSN is stored in the random number value register R2D as a random value. Captured and stored.

図49は、乱数回路509の動作を説明するためのタイミングチャートである。また、図49(A)では、主基板11に搭載された制御用クロック生成回路111により生成される制御用クロックCCLKを示している。図49(B)では、乱数用クロック生成回路112により生成される乱数用クロックRCLKを示している。なお、図49に示す各種信号は、ハイレベルでオフ状態となりローレベルでオン状態となる負論理の信号であるものとしている。図49(A)及び(B)に示すように、制御用クロックCCLKの発振周波数と、乱数用クロックRCLKの発振周波数とは、互いに異なる周波数となっており、また、いずれか一方の発振周波数が他方の発振周波数の整数倍になることがない。   FIG. 49 is a timing chart for explaining the operation of the random number circuit 509. FIG. 49A shows the control clock CCLK generated by the control clock generation circuit 111 mounted on the main board 11. FIG. 49B shows the random number clock RCLK generated by the random number clock generation circuit 112. Note that the various signals shown in FIG. 49 are negative logic signals that are turned off at a high level and turned on at a low level. As shown in FIGS. 49A and 49B, the oscillation frequency of the control clock CCLK and the oscillation frequency of the random number clock RCLK are different from each other. It does not become an integral multiple of the other oscillation frequency.

図49(B)に示すように、乱数用クロックRCLKは、タイミングT10、T11、T12、…においてハイレベルからローレベルに立ち下がる。そして、乱数用クロックRCLKは、遊技制御用マイクロコンピュータ100の乱数用外部クロック端子ERCに供給され、図14に示す乱数回路509が備えるクロック用フリップフロップ552におけるクロック端子CKに入力される。クロック用フリップフロップ552は、逆相出力端子(反転出力端子)QバーからD入力端子へとフィードバックされるラッチ用クロックRC0を、クロック端子CKに入力される乱数用クロックRCLKの立ち下がりエッジに応答して取り込み(ラッチして)、正相出力端子(非反転出力端子)Qから乱数更新クロックRGKとして出力する。これにより、乱数更新クロックRGKは、図49(C)に示すように、タイミングT10、T12、T14、…において、ハイレベルからローレベルへと立ち下がり、乱数用クロックRCLKの発振周波数の1/2の発振周波数を有する信号となる。例えば、乱数用クロックRCLKの発振周波数が20MHzであれば、乱数更新クロックRGKの発振周波数は10MHzとなる。そして、乱数用クロックRCLKの発信周波数は制御用クロックCCLKの発振周波数の整数倍にも整数分の1にもならないことから、乱数更新クロックRGKの発振周波数は、制御用クロックCCLKの発振周波数とは異なる周波数となる。乱数生成回路553は、例えば乱数更新クロックRGKの立ち下がりエッジに応答して、カウント値順列RCNにおける数値データを更新する。乱数列変更回路555は、乱数列変更設定回路556による乱数更新規則の設定に基づき、乱数生成回路553から出力されたカウント値順列RCNにおける数値データの更新順を変更したものを、乱数列RSNとして出力する。こうして、乱数列RSNにおける数値データは、例えば図49(D)に示すように、乱数更新クロックRGKの立ち下がりエッジなどに応答して更新される。   As shown in FIG. 49B, the random number clock RCLK falls from the high level to the low level at timings T10, T11, T12,. The random number clock RCLK is supplied to the random number external clock terminal ERC of the game control microcomputer 100 and input to the clock terminal CK in the clock flip-flop 552 provided in the random number circuit 509 shown in FIG. The clock flip-flop 552 responds to the falling edge of the random number clock RCLK input to the clock terminal CK with the latch clock RC0 fed back from the negative phase output terminal (inverted output terminal) Q bar to the D input terminal. Then, it is taken in (latched) and outputted as a random number update clock RGK from the positive phase output terminal (non-inverted output terminal) Q. Thereby, as shown in FIG. 49C, the random number update clock RGK falls from the high level to the low level at the timings T10, T12, T14,..., And is ½ of the oscillation frequency of the random number clock RCLK. The signal has an oscillation frequency of. For example, if the oscillation frequency of the random number clock RCLK is 20 MHz, the oscillation frequency of the random number update clock RGK is 10 MHz. Since the oscillation frequency of the random number clock RCLK is neither an integer multiple nor a fraction of the oscillation frequency of the control clock CCLK, the oscillation frequency of the random number update clock RGK is the oscillation frequency of the control clock CCLK. Different frequency. The random number generation circuit 553 updates the numerical data in the count value permutation RCN in response to, for example, the falling edge of the random number update clock RGK. The random number sequence change circuit 555 changes the numerical data update order in the count value permutation RCN output from the random number generation circuit 553 based on the setting of the random number update rule by the random number sequence change setting circuit 556 as a random number sequence RSN. Output. Thus, the numerical data in the random number sequence RSN is updated in response to the falling edge of the random number update clock RGK, for example, as shown in FIG.

このように、乱数用クロック生成回路112により生成される乱数用クロックRCLKの発振周波数と、制御用クロック生成回路111により生成される制御用クロックCCLKの発振周波数とは、互いに異なっており、また、一方の発振周波数が他方の発振周波数の整数倍となることもない。そのため、乱数回路509のクロック用フリップフロップ552により生成される乱数更新クロックRGKやラッチ用クロックRC0の発振周波数は、乱数用クロックRCLKの発振周波数の1/2となるが、制御用クロックCCLKの発振周波数や、制御用クロックCCLKの発振周波数の1/2となる内部システムクロックSCLKの発振周波数とは、異なるものとなる。こうして、制御用クロックCCLKや内部システムクロックSCLKと、乱数更新クロックRGKとに同期が生じることを防ぎ、CPU505の動作タイミングからは、乱数回路509にて乱数生成回路553や乱数列変更回路555により生成される乱数列RSNにおける数値データの更新タイミングを特定することが困難になる。これにより、CPU505の動作タイミングから乱数回路509における乱数値となる数値データの更新動作を解析した結果に基づく狙い撃ちなどを、確実に防止することができる。   As described above, the oscillation frequency of the random number clock RCLK generated by the random number clock generation circuit 112 and the oscillation frequency of the control clock CCLK generated by the control clock generation circuit 111 are different from each other. One oscillation frequency does not become an integral multiple of the other oscillation frequency. Therefore, the oscillation frequency of the random number update clock RGK and the latch clock RC0 generated by the clock flip-flop 552 of the random number circuit 509 is ½ of the oscillation frequency of the random number clock RCLK, but the oscillation of the control clock CCLK. The frequency and the oscillation frequency of the internal system clock SCLK that is ½ of the oscillation frequency of the control clock CCLK are different. Thus, synchronization between the control clock CCLK, the internal system clock SCLK, and the random number update clock RGK is prevented, and the random number circuit 509 generates the random number circuit 553 and the random number sequence change circuit 555 from the operation timing of the CPU 505. It becomes difficult to specify the update timing of numerical data in the random number sequence RSN to be performed. As a result, it is possible to reliably prevent aiming and the like based on the result of analyzing the update operation of the numerical data serving as the random number value in the random number circuit 509 from the operation timing of the CPU 505.

クロック用フリップフロップ552から出力されるラッチ用クロックRC0は、乱数更新クロックRGKの反転信号となり、その発振周波数は乱数更新クロックRGKの発振周波数と同一で、その位相は乱数更新クロックRGKの位相とπ(=180°)だけ異なる。ラッチ用クロックRC0は、分岐点BR1にてラッチ用クロックRC1とラッチ用クロックRC2とに分岐される。したがって、例えば図49(E)に示すように、各ラッチ用クロックRC0、RC1、RC2はいずれも、共通の周期で信号状態が変化する発振信号となる。ラッチ用クロックRC1は、ラッチ用フリップフロップ557Aのクロック端子CKに入力される。ラッチ用クロックRC2は、ラッチ用フリップフロップ557Bのクロック端子CKに入力される。   The latch clock RC0 output from the clock flip-flop 552 is an inverted signal of the random number update clock RGK, the oscillation frequency is the same as the oscillation frequency of the random number update clock RGK, and its phase is the same as the phase of the random number update clock RGK and π It differs by (= 180 °). The latch clock RC0 is branched into a latch clock RC1 and a latch clock RC2 at a branch point BR1. Therefore, for example, as shown in FIG. 49E, each of the latch clocks RC0, RC1, and RC2 is an oscillation signal whose signal state changes in a common cycle. The latch clock RC1 is input to the clock terminal CK of the latch flip-flop 557A. The latch clock RC2 is input to the clock terminal CK of the latch flip-flop 557B.

こうして、ラッチ用クロックRC0を分岐することにより生成されるラッチ用クロックRC1、RC2の発振周波数は、制御用クロックCCLKや内部システムクロックSCLKの発振周波数とは、異なるものとなる。したがって、制御用クロックCCLKや内部システムクロックSCLKと、ラッチ用クロックRC1、RC2とに同期が生じることを防ぎ、CPU505の動作タイミングからは、乱数回路509にて乱数値となる数値データが取り込まれる動作タイミングを特定することが困難になる。これにより、CPU505の動作タイミングから乱数回路509における乱数値となる数値データの取込動作を解析した結果に基づく狙い撃ちなどを、確実に防止することができる。   Thus, the oscillation frequencies of the latch clocks RC1 and RC2 generated by branching the latch clock RC0 are different from the oscillation frequencies of the control clock CCLK and the internal system clock SCLK. Therefore, it is possible to prevent synchronization between the control clock CCLK and the internal system clock SCLK and the latch clocks RC1 and RC2, and an operation in which numerical data serving as a random number value is captured by the random number circuit 509 from the operation timing of the CPU 505. It becomes difficult to specify the timing. As a result, it is possible to reliably prevent aiming and the like based on the result of analyzing the operation of fetching numerical data as a random value in the random number circuit 509 from the operation timing of the CPU 505.

ラッチ用フリップフロップ557Aは、ラッチ用クロックRC1の立ち下がりエッジに応答して、第1始動口スイッチ22Aから伝送されて入力ポートP0に供給された第1始動入賞信号SS1を取り込み(ラッチして)、始動入賞時ラッチ信号SL1として出力端子Qから出力する。そして、乱数ラッチセレクタ558Aにおける取込方法が入力ポートP0への信号入力に指定されていれば、始動入賞時ラッチ信号SL1が乱数ラッチ信号LL1として出力される。これにより、例えば図49(F)に示すようなタイミングでオフ状態(ハイレベル)とオン状態(ローレベル)とで信号状態が変化する第1始動入賞信号SS1は、ラッチ用クロックRC1が立ち下がるタイミングT11、T13、T15、…にてラッチ用フリップフロップ557Aに取り込まれた後、図49(G)に示すようなタイミングT11、T13で信号状態がオフ状態とオン状態とで変化する乱数ラッチ信号LL1となって、乱数ラッチセレクタ558Aから出力される。ここで、第1始動口スイッチ22Aから伝送される第1始動入賞信号SS1は、普通入賞球装置6Aが形成する第1始動入賞口における遊技球の始動入賞が検出されたときに、オフ状態からオン状態へと変化する。ラッチ用フリップフロップ557Aから乱数ラッチセレクタ558Aを介して出力された乱数ラッチ信号LL1は、乱数値レジスタR1Dとなる乱数値レジスタ559Aに供給されて、乱数列変更回路555から出力された乱数列RSNにおける数値データを取得するために用いられる。こうして、ラッチ用フリップフロップ557A及び乱数ラッチセレクタ558Aでは、第1始動入賞口における遊技球の始動入賞が検出されたことに基づき、ラッチ用クロックRC1を用いて、乱数値となる数値データを取得するための乱数ラッチ信号LL1が、第2始動入賞口における遊技球の始動入賞が検出された場合とは別個に生成される。   In response to the falling edge of the latch clock RC1, the latch flip-flop 557A takes in (latches) the first start winning signal SS1 transmitted from the first start port switch 22A and supplied to the input port P0. Then, it is output from the output terminal Q as a start winning latch signal SL1. Then, if the capturing method in the random number latch selector 558A is designated as signal input to the input port P0, the start winning latch signal SL1 is output as the random number latch signal LL1. As a result, for example, in the first start winning signal SS1 whose signal state changes between the off state (high level) and the on state (low level) at the timing shown in FIG. 49F, the latch clock RC1 falls. After being taken into the latch flip-flop 557A at timings T11, T13, T15,..., A random number latch signal whose signal state changes between an off state and an on state at timings T11 and T13 as shown in FIG. LL1 is output from the random number latch selector 558A. Here, the first start winning signal SS1 transmitted from the first start opening switch 22A is turned off when the start winning of the game ball at the first start winning opening formed by the normal winning ball apparatus 6A is detected. Change to ON state. The random number latch signal LL1 output from the latch flip-flop 557A via the random number latch selector 558A is supplied to the random number value register 559A serving as the random number value register R1D, and in the random number sequence RSN output from the random number sequence change circuit 555. Used to obtain numerical data. Thus, the latch flip-flop 557A and the random number latch selector 558A acquire numerical data as a random number value using the latch clock RC1 based on the detection of the start winning of the game ball at the first start winning opening. The random number latch signal LL1 is generated separately from the case where the start winning of the game ball at the second start winning opening is detected.

ラッチ用フリップフロップ557Bは、ラッチ用クロックRC2の立ち下がりエッジに応答して、第2始動口スイッチ22Bから伝送されて入力ポートP1に供給された第2始動入賞信号SS2を取り込み(ラッチして)、始動入賞時ラッチ信号SL2として出力端子Qから出力する。そして、乱数ラッチセレクタ558Bにおける取込方法が入力ポートP1への信号入力に指定されていれば、始動入賞時ラッチ信号SL2が乱数ラッチ信号LL2として出力される。これにより、例えば図49(I)に示すようなタイミングでオフ状態(ハイレベル)とオン状態(ローレベル)とで信号状態が変化する第2始動入賞信号SS2は、ラッチ用クロックRC2が立ち下がるタイミングT11、T13、T15、…にてラッチ用フリップフロップ557Bに取り込まれた後、図49(J)に示すようなタイミングT13、T15で信号状態がオフ状態とオン状態とで変化する乱数ラッチ信号LL2となって、乱数ラッチセレクタ558Bから出力される。ここで、第2始動口スイッチ22Bから伝送される第2始動入賞信号SS2は、普通可変入賞球装置6Bが形成する第2始動入賞口における遊技球の始動入賞が検出されたときに、オフ状態からオン状態へと変化する。ラッチ用フリップフロップ557Bから乱数ラッチセレクタ558Bを介して出力された乱数ラッチ信号LL2は、乱数値レジスタR2Dとなる乱数値レジスタ559Bに供給されて、乱数列変更回路555から出力された乱数列RSNにおける数値データを取得するために用いられる。こうして、ラッチ用フリップフロップ557B及び乱数ラッチセレクタ558Bでは、第2始動入賞口における遊技球の始動入賞が検出されたことに基づき、ラッチ用クロックRC2を用いて、乱数値となる数値データを取得するための乱数ラッチ信号LL2が、第1始動入賞口における遊技球の始動入賞が検出された場合とは別個に生成される。   The latch flip-flop 557B captures (latches) the second start winning signal SS2 transmitted from the second start port switch 22B and supplied to the input port P1 in response to the falling edge of the latch clock RC2. Then, it is output from the output terminal Q as a start winning latch signal SL2. Then, if the capturing method in the random number latch selector 558B is designated as signal input to the input port P1, the start winning latch signal SL2 is output as the random number latch signal LL2. Thereby, for example, in the second start winning signal SS2 in which the signal state changes between the off state (high level) and the on state (low level) at the timing shown in FIG. 49I, the latch clock RC2 falls. After being taken into the latch flip-flop 557B at timings T11, T13, T15,..., A random number latch signal whose signal state changes between an off state and an on state at timings T13 and T15 as shown in FIG. LL2 is output from the random number latch selector 558B. Here, the second start winning signal SS2 transmitted from the second start opening switch 22B is turned off when the start winning of the game ball at the second start winning opening formed by the normal variable winning ball apparatus 6B is detected. Changes from ON to ON. The random number latch signal LL2 output from the latch flip-flop 557B via the random number latch selector 558B is supplied to the random number value register 559B serving as the random number value register R2D, and the random number sequence RSN output from the random number sequence change circuit 555 Used to obtain numerical data. In this way, the latch flip-flop 557B and the random number latch selector 558B acquire numerical data as a random number value using the latch clock RC2 based on the detection of the start winning of the game ball at the second start winning opening. The random number latch signal LL2 is generated separately from the case where the start winning of the game ball at the first start winning opening is detected.

このように、ラッチ用フリップフロップ557Aとラッチ用フリップフロップ557Bはそれぞれ、互いに共通のクロック用フリップフロップ552にて生成されたラッチ用クロックRC0を分岐点BR1で分岐したことにより、互いに共通の周期で信号状態が変化するラッチ用クロックRC1、RC2を用いて、乱数値となる数値データを取得するための始動入賞時ラッチ信号SL1や始動入賞時ラッチ信号SL2を生成する。これにより、乱数回路509における回路構成の簡素化や、パチンコ遊技機1における製造コストの削減を図ることができる。   In this way, the latch flip-flop 557A and the latch flip-flop 557B each have a common cycle by branching the latch clock RC0 generated by the common clock flip-flop 552 at the branch point BR1. Using the latch clocks RC1 and RC2 whose signal states change, a start winning latch signal SL1 and a start winning latch signal SL2 for obtaining numerical data as a random value are generated. Thereby, the circuit configuration in the random number circuit 509 can be simplified, and the manufacturing cost in the pachinko gaming machine 1 can be reduced.

乱数値レジスタR1Dとなる乱数値レジスタ559Aは、乱数列変更回路555から出力される乱数列RSNにおける数値データを、乱数ラッチセレクタ558Aからクロック端子へと入力される乱数ラッチ信号LL1の立ち下がりエッジに応答して取り込み(ラッチして)、記憶データとなる数値データを更新する。乱数値レジスタR2Dとなる乱数値レジスタ559Bは、乱数列変更回路555から出力される乱数列RSNにおける数値データを、乱数ラッチセレクタ558Bからクロック端子へと入力される乱数ラッチ信号LL2の立ち下がりエッジに応答して取り込み(ラッチして)、記憶データとなる数値データを更新する。   The random value register 559A serving as the random value register R1D receives the numerical data in the random number sequence RSN output from the random number sequence change circuit 555 at the falling edge of the random number latch signal LL1 input from the random number latch selector 558A to the clock terminal. In response, the data is fetched (latched), and the numerical data serving as stored data is updated. The random value register 559B serving as the random value register R2D receives the numerical data in the random number sequence RSN output from the random number sequence change circuit 555 at the falling edge of the random number latch signal LL2 input from the random number latch selector 558B to the clock terminal. In response, the data is fetched (latched), and the numerical data serving as stored data is updated.

例えば図49(G)に示すように、タイミングT11にて乱数ラッチ信号LL1がオフ状態からオン状態に変化する立ち下がりエッジが生じた場合には、このタイミングT11にて乱数列変更回路555から出力されている乱数列RSNにおける数値データが、図49(H)に示すように、乱数値レジスタR1Dに取り込まれ、乱数値となる数値データとして取得される。これにより、乱数値レジスタR1Dとなる乱数値レジスタ559Aでは、第1始動入賞口における遊技球の始動入賞が検出されたことに基づき、乱数値として用いられる数値データを、第2始動入賞口における遊技球の始動入賞が検出された場合とは別個に、取得して記憶することができる。   For example, as shown in FIG. 49 (G), when a falling edge occurs in which the random number latch signal LL1 changes from the off state to the on state at timing T11, the random number sequence change circuit 555 outputs it at timing T11. As shown in FIG. 49 (H), the numerical data in the random number sequence RSN that has been read is taken into the random value register R1D and acquired as numerical data that becomes a random value. As a result, in the random value register 559A serving as the random value register R1D, the numerical data used as the random number value based on the detection of the start winning of the game ball at the first start winning opening is used as the game at the second starting winning opening. It can be acquired and stored separately from the case where the start winning of the ball is detected.

また、例えば図49(J)に示すように、タイミングT13にて乱数ラッチ信号LL2がオフ状態からオン状態に変化する立ち下がりエッジが生じた場合には、このタイミングT13にて乱数列変更回路555から出力されている乱数列RSNにおける数値データが、図49(K)に示すように、乱数値レジスタR2Dに取り込まれ、乱数値となる数値データとして取得される。これにより、乱数値レジスタR2Dとなる乱数値レジスタ559Bは、第2始動入賞口における遊技球の始動入賞が検出されたことに基づき、乱数値として用いられる数値データを、第1始動入賞口における遊技球の始動入賞が検出された場合とは別個に、取得して記憶することができる。   For example, as shown in FIG. 49 (J), when a falling edge occurs in which the random number latch signal LL2 changes from the off state to the on state at timing T13, the random number sequence change circuit 555 at timing T13. As shown in FIG. 49 (K), the numerical data in the random number sequence RSN output from is taken into the random value register R2D and acquired as numerical data that becomes a random value. Thereby, the random value register 559B serving as the random value register R2D, based on the detection of the start winning of the game ball at the second start winning opening, converts the numerical data used as the random number value into the game at the first starting winning opening. It can be acquired and stored separately from the case where the starting winning of the ball is detected.

こうして、乱数値レジスタ559Aは、ラッチ用フリップフロップ557Aがラッチ用クロックRC1を用いて生成した始動入賞時ラッチ信号SL1や乱数ラッチセレクタ558Aから出力された乱数ラッチ信号LL1の立ち下がりエッジに応答して、乱数値RSNにおける数値データを格納する。また、乱数値レジスタ559Bは、ラッチ用フリップフロップ557Bがラッチ用クロックRC2を用いて生成した始動入賞時ラッチ信号SL2や乱数ラッチセレクタ558Bから出力された乱数ラッチ信号LL2の立ち下がりエッジに応答して、乱数列RSNにおける数値データを格納する。   Thus, the random value register 559A responds to the falling edge of the start winning latch signal SL1 generated by the latch flip-flop 557A using the latch clock RC1 and the random number latch signal LL1 output from the random number latch selector 558A. The numerical data in the random value RSN is stored. The random value register 559B is responsive to the falling edge of the start winning latch signal SL2 generated by the latch flip-flop 557B using the latch clock RC2 and the random number latch signal LL2 output from the random number latch selector 558B. The numerical data in the random number sequence RSN is stored.

このように、乱数回路509では、クロック用フリップフロップ552や乱数生成回路553、乱数列変更回路555などが、第1始動入賞口における遊技球の始動入賞に基づき乱数値となる数値データを取得するように構成されたラッチ用フリップフロップ557Aや乱数ラッチセレクタ558A、乱数値レジスタ559Aの組合せと、第2始動入賞口における遊技球の始動入賞に基づき乱数値となる数値データを取得するように構成されたラッチ用フリップフロップ557Bや乱数ラッチセレクタ558B、乱数値レジスタ559Bの組合せとに対して、共通化されている。したがって、クロック用フリップフロップ552から出力されて乱数生成回路553に供給されてカウント値順列RCNにおける数値データや乱数列RSNにおける数値データの更新に用いられる乱数更新クロックRGKは、第1始動入賞口における遊技球の始動入賞に基づき乱数値となる数値データを取得する構成と、第2始動入賞口における遊技球の始動入賞に基づき乱数値となる数値データを取得する構成とについて、共通の乱数更新用クロック信号となる。これにより、乱数回路509における回路構成を簡素化することができ、パチンコ遊技機1の製造コストを削減することができる。   As described above, in the random number circuit 509, the clock flip-flop 552, the random number generation circuit 553, the random number sequence change circuit 555, and the like acquire numerical data that becomes a random number value based on the start winning of the game ball at the first start winning opening. Based on the combination of the latch flip-flop 557A, the random number latch selector 558A, and the random value register 559A configured as described above, and numerical data that becomes a random value based on the starting winning of the game ball at the second starting winning opening is obtained. The latch flip-flop 557B, the random number latch selector 558B, and the combination of the random number value register 559B are shared. Therefore, the random number update clock RGK output from the clock flip-flop 552 and supplied to the random number generation circuit 553 and used for updating the numerical data in the count value permutation RCN and the numerical data in the random number sequence RSN is the first starting prize opening. A common random number update configuration for acquiring numerical data that is a random value based on a starting winning of a game ball and a configuration that acquires numerical data that is a random value based on a starting winning of a gaming ball at the second starting winning opening This is a clock signal. Thereby, the circuit configuration in the random number circuit 509 can be simplified, and the manufacturing cost of the pachinko gaming machine 1 can be reduced.

図21(A)に示す乱数ラッチフラグレジスタRDFMでは、乱数値レジスタR1Dとなる乱数値レジスタ559Aにおける数値データの取込動作や読出動作、また、乱数値レジスタR2Dとなる乱数値レジスタ559Bにおける数値データの取込動作や読出動作に応答して、対応するビット値が“0”と“1”とに変化する。図50は、乱数ラッチフラグレジスタRDFMのビット番号[0]及び[1]に格納される乱数ラッチフラグデータRDFM0及び乱数ラッチフラグデータRDFM1の変化を説明するためのタイミングチャートである。   In the random number latch flag register RDFM shown in FIG. 21 (A), numerical data fetching and reading operations in the random value register 559A serving as the random value register R1D, and numerical data in the random value register 559B serving as the random value register R2D. The corresponding bit value changes to “0” and “1” in response to the fetch operation and read operation. FIG. 50 is a timing chart for explaining changes in random number latch flag data RDFM0 and random number latch flag data RDFM1 stored in bit numbers [0] and [1] of random number latch flag register RDFM.

図50(A)に示すように、乱数ラッチ信号LL1や乱数ラッチ信号LL2が立ち下がるタイミングT20にて、図50(B)に示すように乱数値レジスタR1Dや乱数値レジスタR2Dに数値データが取り込まれて格納されたことに対応して、図50(C)に示すように乱数ラッチフラグデータRDFM0や乱数ラッチフラグデータRDFM1のビット値が“0”から“1”へと変化する。例えば、タイミングT20にて乱数ラッチ信号LL1がオン状態(ローレベル)となったことに応答して乱数値レジスタR1Dに数値データが格納されたときには、乱数ラッチフラグデータRDFM0のビット値が“0”から“1”へと変化することにより、乱数値レジスタR1Dに対応する乱数ラッチフラグがオン状態となる。また、タイミングT20にて乱数ラッチ信号LL2がオン状態(ローレベル)となったことに応答して乱数値レジスタR2Dに数値データが格納されたときには、乱数ラッチフラグデータRDFM1のビット値が“0”から“1”へと変化することにより、乱数値レジスタR2Dに対応する乱数ラッチフラグがオン状態となる。   As shown in FIG. 50A, at the timing T20 when the random number latch signal LL1 or the random number latch signal LL2 falls, numerical data is taken into the random value register R1D or the random value register R2D as shown in FIG. In response to this, the bit values of the random number latch flag data RDFM0 and the random number latch flag data RDFM1 change from “0” to “1” as shown in FIG. For example, when numerical data is stored in the random value register R1D in response to the random number latch signal LL1 being turned on (low level) at the timing T20, the bit value of the random number latch flag data RDFM0 is “0”. By changing from “1” to “1”, the random number latch flag corresponding to the random number value register R1D is turned on. Further, when numerical data is stored in the random value register R2D in response to the random number latch signal LL2 being turned on (low level) at the timing T20, the bit value of the random number latch flag data RDFM1 is “0”. By changing from “1” to “1”, the random number latch flag corresponding to the random number value register R2D is turned on.

こうして乱数ラッチフラグがオン状態となったときには、対応する乱数値レジスタR1Dや乱数値レジスタR2Dへの新たな数値データの格納が制限される。例えば、乱数ラッチフラグデータRDFM0のビット値が“0”から“1”へと変化したときには、乱数値レジスタR1Dに対応する乱数ラッチフラグがオン状態となり、乱数値レジスタR1Dへの新たな数値データの格納が制限される。また、乱数ラッチフラグデータRDFM1のビット値が“0”から“1”へと変化したときには、乱数値レジスタR2Dに対応する乱数ラッチフラグがオン状態となり、乱数値レジスタR2Dへの新たな数値データの格納が制限される。したがって、対応する乱数ラッチフラグがオン状態である乱数値レジスタR1D及び/又は乱数値レジスタR2Dには、第1始動入賞信号SS1及び/又は第2始動入賞信号SS2の入力に対応して数値データを取り込むための乱数ラッチ信号LL1及び/又は乱数ラッチ信号LL2が入力されたときでも、乱数列RSNに含まれる新たな数値データの格納を行うことができない。   When the random number latch flag is turned on in this manner, storage of new numerical data in the corresponding random number value register R1D or random number value register R2D is restricted. For example, when the bit value of the random number latch flag data RDFM0 changes from “0” to “1”, the random number latch flag corresponding to the random number value register R1D is turned on, and new numerical data is stored in the random number value register R1D. Is limited. When the bit value of the random number latch flag data RDFM1 changes from “0” to “1”, the random number latch flag corresponding to the random number value register R2D is turned on, and new numerical data is stored in the random number value register R2D. Is limited. Therefore, the random number value register R1D and / or the random value register R2D in which the corresponding random number latch flag is in the ON state captures numerical data corresponding to the input of the first start prize signal SS1 and / or the second start prize signal SS2. Even when the random number latch signal LL1 and / or the random number latch signal LL2 is input, new numerical data included in the random number sequence RSN cannot be stored.

これにより、乱数値レジスタR1Dや乱数値レジスタR2Dに数値データが一旦格納された後、その数値データがCPU505などから読み出されるよりも前に、例えば第1始動入賞信号SS1や第2始動入賞信号SS2がノイズ等により誤ってオン状態となったときでも、既に格納されている数値データが更新されてしまい不正確な乱数値の読み出しを防止することができる。また、乱数値取込指定データRDLT0や乱数値取込指定データRDLT1のビット値を外部から意図的に“1”に設定すること、あるいは、第1始動入賞信号SS1や第2始動入賞信号SS2を外部から意図的にオン状態とすることなどにより、既に格納されている数値データを改変するといった不正行為を防止することもできる。その一方で、乱数値レジスタR1Dや乱数値レジスタR2Dに一旦格納された数値データが長時間にわたりCPU505などから読み出されなくなると、その後に第1始動入賞信号SS1や第2始動入賞信号SS2が正常にオン状態となったときに、第1始動入賞口や第2始動入賞口における遊技球の通過(進入)に対応した正確な数値データを乱数値レジスタR1Dや乱数値レジスタR2Dに格納することができなくなる。   Thus, after numerical data is temporarily stored in the random value register R1D or the random value register R2D, before the numerical data is read from the CPU 505 or the like, for example, the first start winning signal SS1 or the second start winning signal SS2 Even when the signal is erroneously turned on due to noise or the like, the numerical data already stored is updated, and it is possible to prevent inaccurate random number reading. Further, the bit values of the random value acquisition specification data RDLT0 and the random value acquisition specification data RDLT1 are intentionally set to “1” from the outside, or the first start winning signal SS1 and the second starting winning signal SS2 are set. It is also possible to prevent an illegal act such as modifying already stored numerical data by intentionally turning it on from the outside. On the other hand, when the numerical data once stored in the random value register R1D or the random value register R2D is not read from the CPU 505 or the like for a long time, the first start winning signal SS1 and the second starting winning signal SS2 are thereafter normal. When the ON state is turned on, accurate numerical data corresponding to the passage (entrance) of the game ball at the first start winning opening and the second starting winning opening can be stored in the random value register R1D and the random value register R2D. become unable.

そこで、例えば遊技制御用マイクロコンピュータ100のCPU505は、予め定められた乱数値読出条件が成立したときに、図50(D)に示すような所定の乱数値レジスタ読出処理を実行する。そして、乱数値レジスタR1Dや乱数値レジスタR2Dの読み出しを行って乱数ラッチフラグをオフ状態とすることにより、新たな数値データの格納が許可された状態に設定する。乱数値読出条件としては、CPU505がパチンコ遊技機1における遊技制御の実行を開始すること、及び/又は、第1始動入賞口や第2始動入賞口を遊技球が通過(進入)したときに特図ゲームの保留記憶数が所定の上限値に達していることなどを含むものであればよい。図50に示す動作例では、タイミングT25にて図50(B)に示す乱数値レジスタ読出処理が完了したことに対応して、図50(C)に示すように乱数ラッチフラグデータRDFM0や乱数ラッチフラグデータRDFM1のビット値が“1”から“0”へと更新されて、対応する乱数ラッチフラグがオフ状態に設定される。   Therefore, for example, the CPU 505 of the game control microcomputer 100 executes a predetermined random value register reading process as shown in FIG. 50D when a predetermined random number reading condition is satisfied. Then, the random number value register R1D and the random number value register R2D are read to turn off the random number latch flag, thereby setting a state in which storage of new numerical data is permitted. The random value read condition is that when the CPU 505 starts executing the game control in the pachinko gaming machine 1 and / or when the game ball passes (enters) the first start winning opening or the second starting winning opening. What is necessary is just to include that the number of reserved memories of the figure game has reached a predetermined upper limit. In the operation example shown in FIG. 50, in response to the completion of the random value register reading process shown in FIG. 50B at timing T25, the random number latch flag data RDFM0 and the random number latch are shown in FIG. The bit value of the flag data RDFM1 is updated from “1” to “0”, and the corresponding random number latch flag is set to the off state.

一例として、CPU505は、パチンコ遊技機1における電源供給の開始に基づいて遊技制御用マイクロコンピュータ100のシステムリセットが解除されたときに、所定のセキュリティチェック処理などを実行してから、ROM506からユーザプログラム(ゲーム制御用の遊技制御処理プログラム)を示す制御コードの読み出しなどを行い遊技制御の実行を開始する。このとき、CPU505は、乱数値レジスタ読出処理として図37に示すステップS56の処理を実行することにより、乱数値レジスタR1Dや乱数値レジスタR2Dに格納された数値データを読み出して、対応する乱数ラッチフラグをオフ状態とする。なお、図37に示すステップS56の処理において、CPU505は、乱数ラッチフラグデータRDFM1と乱数ラッチフラグデータRDFM0のビット値をチェックした結果などに基づいて、乱数ラッチフラグがオン状態となっている乱数値レジスタの読み出しのみを行うようにしてもよい。あるいは、乱数ラッチフラグがオン状態であるか否かにかかわらず、乱数値レジスタR1Dと乱数値レジスタR2Dの双方から数値データを読み出すことにより、各乱数ラッチフラグをオフ状態としてもよい。   As an example, the CPU 505 executes a predetermined security check process or the like when the system reset of the gaming control microcomputer 100 is canceled based on the start of power supply in the pachinko gaming machine 1, and then executes a user program from the ROM 506. The control code indicating (game control game control program for game control) is read and the execution of the game control is started. At this time, the CPU 505 reads the numerical data stored in the random value register R1D or the random value register R2D by executing the process of step S56 shown in FIG. 37 as the random value register read process, and sets the corresponding random number latch flag. Turn off. In the process of step S56 shown in FIG. 37, the CPU 505 determines whether the random number latch flag is on based on the result of checking the bit values of the random number latch flag data RDFM1 and the random number latch flag data RDFM0. May be read out only. Alternatively, each random number latch flag may be turned off by reading numerical data from both the random value register R1D and the random value register R2D regardless of whether the random number latch flag is on.

パチンコ遊技機1の電源投入時などには、例えば図4(B)及び(C)に示す電源電圧VSL及び電源電圧VCCのように、各種の電源電圧が徐々に規定値まで上昇していく。こうした電源電圧の上昇中には、例えば遊技制御用マイクロコンピュータ100の内蔵回路といった、各種回路の一部分が正常に動作する一方で、他の部分は未だ正常には動作できない状態となることがある。一例として、電源電圧が不安定な状態では、第1始動入賞信号SS1や第2始動入賞信号SS2が誤ってオン状態となることなどにより、乱数回路509において乱数値レジスタR1Dや乱数値レジスタR2Dに数値データが取り込まれて格納され、対応する乱数ラッチフラグがオン状態になって新たな数値データの格納が制限されてしまう可能性がある。また、CPU505などによる遊技制御の実行が開始された後、図39に示すステップS92のスイッチ処理が実行されるより前に、所定タイミングで乱数ラッチ信号LL1や乱数ラッチ信号LL2を乱数値レジスタR1Dや乱数値レジスタR2Dに入力することで、特図表示結果を「大当り」とする特図表示結果決定用の乱数値MR1を示す数値データを取得して大当り遊技状態に制御させる不正行為がなされる可能性がある。このように、乱数ラッチフラグがオン状態になると新たな数値データの格納が制限されるようにした場合には、第1始動入賞口や第2始動入賞口といった始動入賞口を遊技球が通過(進入)する始動入賞の発生後にノイズ等により誤った数値データが乱数値レジスタR1Dや乱数値レジスタR2Dに取り込まれて格納されることを防止できる一方で、始動入賞の発生前に電源電圧の不安定による誤動作や不正行為などにより数値データが乱数値レジスタR1Dや乱数値レジスタR2Dに取り込まれて格納された場合、その後に始動入賞が発生しても、この始動入賞の発生タイミングよりも前に既に格納されている数値データが乱数値として取得されて特図表示結果の決定などに用いられる可能性がある。   When the pachinko gaming machine 1 is turned on, various power supply voltages gradually rise to specified values, such as the power supply voltage VSL and the power supply voltage VCC shown in FIGS. During such an increase in the power supply voltage, some of the various circuits such as the built-in circuit of the game control microcomputer 100 may operate normally, while the other components may not operate normally. As an example, when the power supply voltage is unstable, the first start prize signal SS1 and the second start prize signal SS2 are erroneously turned on, and the random number circuit 509 causes the random value register R1D and the random value register R2D to There is a possibility that numerical data is captured and stored, and the corresponding random number latch flag is turned on, which limits the storage of new numerical data. Further, after the execution of the game control by the CPU 505 or the like is started and before the switch process of step S92 shown in FIG. 39 is executed, the random number latch signal LL1 and the random number latch signal LL2 are set to the random value register R1D and the random number latch signal LL2 at a predetermined timing. By inputting to the random value register R2D, it is possible to perform an illegal act of obtaining numerical data indicating the random value MR1 for determining the special figure display result with the special figure display result being “big hit” and controlling it to the big hit gaming state. There is sex. As described above, when the storage of new numerical data is restricted when the random number latch flag is turned on, the game ball passes (enters) the start winning opening such as the first starting winning opening and the second starting winning opening. It is possible to prevent erroneous numerical data due to noise or the like from being taken in and stored in the random value register R1D or the random value register R2D after the start prize is generated, while the power supply voltage is unstable before the start prize is generated. When numerical data is fetched and stored in the random value register R1D or the random value register R2D due to malfunction or fraud, even if a start prize is subsequently generated, it is already stored before the start prize generation timing. There is a possibility that the numerical data is acquired as a random number value and used for determining the special figure display result.

そこで、遊技制御用マイクロコンピュータ100におけるシステムリセットが解除されて遊技制御が開始されるときには、乱数ラッチフラグをオフ状態に設定して、新たな数値データの格納が許可された状態とする。これにより、例えばパチンコ遊技機1における電源投入時などの電源電圧が不安定な状態で誤って乱数値レジスタR1Dや乱数値レジスタR2Dに格納された数値データが乱数値として取得されてしまい、遊技制御における各種の決定などに使用されてしまうことを防止できる。また、遊技制御の実行が開始された後、第1始動口スイッチ22Aや第2始動口スイッチ22Bの状態がチェックされるより前に乱数ラッチ信号を入力して大当り遊技状態に制御させる不正行為を防止することができる。   Therefore, when the system reset in the game control microcomputer 100 is released and the game control is started, the random number latch flag is set to the off state to allow the storage of new numerical data. As a result, for example, the numerical data stored in the random value register R1D or the random value register R2D in error when the power supply voltage is unstable, such as when the power is turned on in the pachinko gaming machine 1, is acquired as a random value, and the game control It can be prevented from being used for various decisions. Further, after the execution of the game control is started, an illegal act of inputting a random number latch signal and controlling it to the big hit game state before the state of the first start port switch 22A or the second start port switch 22B is checked. Can be prevented.

他の一例として、例えば電源電圧VSLといった、パチンコ遊技機1における所定電源電圧が低下したことに基づいて、電源基板10に搭載された電源監視回路303からオン状態の電源断信号が出力される。CPU505は、図40のステップS111にてオン状態の電源断信号が出力され(ステップS111;Yes)、さらに、ステップS114にてバックアップ監視タイマ値がバックアップ判定値に達した後に、ステップS115〜ステップS118の処理を実行して電源電圧の低下によるパチンコ遊技機1の動作不安定あるいは動作停止に備えるとともに、遊技制御用マイクロコンピュータ100が動作停止状態となるまでステップS119の処理を繰り返し実行することにより、電源断信号の入力状態を繰り返し判定する。その後、ステップS119の処理を実行中に電源断信号がオフ状態となり入力されていない旨の判定がなされたときに、CPU505は、ステップS124の処理を実行してから電源断処理を終了するとともに遊技制御用タイマ割込み処理から復帰(リターン)させることにより、ROM506に記憶されているユーザプログラム(ゲーム制御用の遊技制御処理プログラム)を示す制御コードの先頭から、遊技制御の実行を開始させる。ここで、ステップS119の処理により電源断信号がオフ状態となり入力されていない旨の判定がなされた後、電源断処理を終了して制御コードの先頭から遊技制御の実行を開始させるより前に、乱数値レジスタ読出処理としてステップS120〜ステップS123の処理を実行することにより、乱数値レジスタR1Dや乱数値レジスタR2Dに格納された数値データを読み出して、対応する乱数ラッチフラグをオフ状態に設定する。   As another example, an on-state power-off signal is output from the power supply monitoring circuit 303 mounted on the power supply board 10 based on a decrease in the predetermined power supply voltage in the pachinko gaming machine 1, such as the power supply voltage VSL. The CPU 505 outputs an on-state power-off signal in step S111 of FIG. 40 (step S111; Yes), and further, after the backup monitoring timer value reaches the backup determination value in step S114, the CPU 505 performs steps S115 to S118. By executing the above process to prepare for an unstable operation or stoppage of the pachinko gaming machine 1 due to a decrease in power supply voltage, the process of step S119 is repeatedly executed until the game control microcomputer 100 enters an operation stop state. The input state of the power-off signal is repeatedly determined. Thereafter, when it is determined during the process of step S119 that the power-off signal is in an off state and is not input, the CPU 505 completes the power-off process after executing the process of step S124 and the game. By returning (returning) from the control timer interrupt process, the execution of the game control is started from the head of the control code indicating the user program (game control process program for game control) stored in the ROM 506. Here, after it is determined in step S119 that the power-off signal has been turned off and is not input, before the power-off processing is terminated and the execution of the game control is started from the beginning of the control code, By executing the processing from step S120 to step S123 as the random value register reading processing, the numerical data stored in the random value register R1D or the random value register R2D is read, and the corresponding random number latch flag is set to the OFF state.

図51は、遊技制御の実行中に電源電圧VSLが低下した場合の動作例を示すタイミングチャートである。始めに、例えばパチンコ遊技機1への電源供給が開始されたことなどに基づき、図51(A)に示す電源電圧VSLが所定値VSL1に達するタイミングT31よりも前のタイミングT30にて、図51(B)に示す電源電圧VCCが所定値VCC1に達する。このタイミングT30では、図51(C)に示すリセット信号がオン状態からオフ状態となる。続いて、タイミングT31にて電源電圧VSLが所定値VSL1に達したときに、図51(D)に示す電源断信号がオン状態からオフ状態となる。その後、例えばタイミングT32にて、乱数値レジスタR1Dに乱数値となる数値データが取り込まれて格納されたことに対応して、図51(E)に示す乱数ラッチフラグデータRDFM0のビット値が“0”から“1”へと変化することにより、乱数値レジスタR1Dに対応する乱数ラッチフラグがオン状態になるものとする。   FIG. 51 is a timing chart illustrating an operation example in the case where the power supply voltage VSL decreases during the execution of game control. First, based on the start of power supply to the pachinko gaming machine 1, for example, at a timing T30 before the timing T31 when the power supply voltage VSL shown in FIG. The power supply voltage VCC shown in (B) reaches a predetermined value VCC1. At this timing T30, the reset signal shown in FIG. 51C changes from the on state to the off state. Subsequently, when the power supply voltage VSL reaches the predetermined value VSL1 at the timing T31, the power-off signal shown in FIG. 51D is changed from the on state to the off state. Thereafter, for example, at timing T32, the bit value of the random number latch flag data RDFM0 shown in FIG. By changing from “1” to “1”, the random number latch flag corresponding to the random number register R1D is turned on.

こうしてタイミングT32にて乱数値レジスタR1Dに数値データが格納された後、その数値データがCPU505などにより読み出されるよりも前のタイミングT33にて、図51(A)に示す電源電圧VSLが所定値VSL1より低下したとする。このとき、図51(D)に示す電源断信号がオン状態であると判定されたことなどに基づいて(図40のステップS111;Yes)、ステップS119にて電源断信号がオン状態であるか否かが繰り返し判定される。その後、例えばタイミングT34にて、図51(A)に示す電源電圧VSLが所定値VSL1に復帰したときには、図40に示すステップS119にて電源断信号がオフ状態であり入力されていないと判定される(ステップS119;No)。また、図40に示すステップS120にて乱数ラッチフラグデータRDFM0のビット値が“1”であり乱数ラッチフラグがオン状態であると判定されたことに基づいて、ステップS121の処理が実行される。そして、乱数値レジスタR1Dに格納された数値データが読み出され、乱数ラッチフラグデータRDFM0のビット値が“1”から“0”へと更新されて、乱数値レジスタR1Dに対応する乱数ラッチフラグがオフ状態に設定される。その後、電源断処理が終了するときには、例えば図40に示すステップS124にて設定された電源断復旧時ベクタテーブルでの指定内容などに基づいて、ROM506に記憶されているユーザプログラム(ゲーム制御用の遊技制御処理プログラム)を示す制御コードの先頭から遊技制御の実行を開始することで、図36に示すような遊技制御メイン処理が最初から実行される。   After the numerical data is stored in the random value register R1D at the timing T32 in this way, the power supply voltage VSL shown in FIG. 51A becomes the predetermined value VSL1 at the timing T33 before the numerical data is read by the CPU 505 or the like. Suppose that it is lower. At this time, based on the determination that the power-off signal shown in FIG. 51D is on (step S111 in FIG. 40; Yes), is the power-off signal on in step S119? It is repeatedly determined whether or not. Thereafter, for example, at timing T34, when the power supply voltage VSL shown in FIG. 51A returns to the predetermined value VSL1, it is determined in step S119 shown in FIG. 40 that the power-off signal is off and is not input. (Step S119; No). In addition, based on the determination that the bit value of the random number latch flag data RDFM0 is “1” and the random number latch flag is on in step S120 shown in FIG. 40, the process of step S121 is executed. Then, the numerical data stored in the random value register R1D is read, the bit value of the random number latch flag data RDFM0 is updated from “1” to “0”, and the random number latch flag corresponding to the random number register R1D is turned off. Set to state. Thereafter, when the power-off process ends, for example, based on the contents specified in the power-off recovery vector table set in step S124 shown in FIG. 40, the user program stored in the ROM 506 (for game control) The game control main process as shown in FIG. 36 is executed from the beginning by starting the execution of the game control from the beginning of the control code indicating the (game control process program).

なお、乱数回路509において、第1始動入賞信号SS1や第2始動入賞信号SS2の立ち上がりエッジに応答して乱数値レジスタR1Dや乱数値レジスタR2Dに乱数値となる数値データが取り込まれて格納される場合には、例えば図40に示すステップS119の処理を繰り返し実行している期間などに、スイッチ作動用の電源電圧VDDが所定のスイッチ電圧以下に低下した後に正常電圧値に復旧すると、その正常電圧値への復旧中に第1始動入賞信号SS1や第2始動入賞信号SS2の立ち上がりエッジが生じて乱数値レジスタR1Dや乱数値レジスタR2Dの全部に数値データが取り込まれて格納され、各乱数ラッチフラグがオン状態になることがある。このような乱数ラッチフラグのオン状態を放置すると、電源電圧の復旧後に第1始動入賞口や第2始動入賞口を遊技球が通過(進入)して始動入賞が発生したときには、乱数ラッチフラグがオン状態であることから新たな数値データの格納が制限され、電源電圧の復旧中などに取り込まれた数値データに基づいて特図表示結果の決定などが行われてしまい、始動入賞の発生タイミングとは全く異なるタイミングで取り込まれた数値データを用いた決定が行われてしまうという問題が生じる。そこで、遊技制御用マイクロコンピュータ100のCPU505は、図37に示すステップS56や図40に示すステップS121及び/又はステップS123にて乱数値レジスタR1Dや乱数値レジスタR2Dの読み出しを行い、対応する乱数ラッチフラグをオフ状態にしてから遊技制御の実行を開始(再開)させることで、上記の問題を解決することができる。   In the random number circuit 509, numerical data that becomes a random number value is captured and stored in the random value register R1D or the random value register R2D in response to the rising edge of the first start winning signal SS1 or the second start winning signal SS2. In such a case, for example, when the switch operating power supply voltage VDD drops below a predetermined switch voltage after the process of step S119 shown in FIG. 40 is repeatedly executed, the normal voltage value is restored. During the restoration to the value, rising edges of the first start winning signal SS1 and the second starting winning signal SS2 occur, and numerical data is captured and stored in all of the random value register R1D and the random value register R2D. May turn on. If such an ON state of the random number latch flag is left unattended, the random number latch flag is in the ON state when the game ball passes (enters) through the first starting winning port and the second starting winning port after the power supply voltage is restored. Therefore, the storage of new numerical data is limited, and the special figure display result is determined based on the numerical data captured during the restoration of the power supply voltage, etc. There arises a problem that determination using numerical data fetched at different timings is performed. Therefore, the CPU 505 of the game control microcomputer 100 reads the random value register R1D and the random value register R2D in step S56 shown in FIG. 37 and step S121 and / or step S123 shown in FIG. The above-described problem can be solved by starting (resuming) the execution of the game control after turning off.

乱数値読出条件の他の一例として、第1始動入賞口や第2始動入賞口を遊技球が通過(進入)したときに特図ゲームの保留記憶数が所定の上限値に達している場合がある。ここで、例えば図42に示すステップS203にて第1始動口スイッチ22Aがオン状態であると判定された後、図43に示すステップS502にて第1保留記憶カウンタの読出値が所定の上限値(例えば「4」)以上であると判定された場合には、第1特図保留記憶部591Aにて全てのエントリ(例えば保留番号が「1」〜「4」に対応するエントリ)に保留データが記憶されており、第1特図保留記憶部591Aにおける保留データの記憶数が上限記憶数に達しているために、新たな保留データを第1特図保留記憶部591Aに記憶させることができない。また、例えば図42に示すステップS207にて第2始動口スイッチ22Bがオン状態であると判定された後、図43に示すステップS502にて第1保留記憶カウンタの読出値が所定の上限値以上であると判定された場合には、第2特図保留記憶部591Bにて全てのエントリに保留データが記憶されており、第2特図保留記憶部591Bにおける保留データの記憶数が上限記憶数に達しているために、新たな保留データを第2特図保留記憶部591Bに記憶させることができない。こうした場合には、一般に、第1始動入賞口や第2始動入賞口を遊技球が通過(進入)したことに基づく特図ゲームの始動条件を成立させずに無効なものとし、賞球の払出しのみが行われる。   As another example of the random number value reading condition, there is a case where the reserved memory number of the special figure game has reached a predetermined upper limit value when the game ball passes (enters) the first start winning opening and the second starting winning opening. is there. Here, for example, after it is determined in step S203 shown in FIG. 42 that the first start port switch 22A is on, the read value of the first hold storage counter is set to a predetermined upper limit value in step S502 shown in FIG. (For example, “4”) or more, if it is determined to be greater than or equal to (eg, “4”), all entries (for example, entries corresponding to the holding numbers “1” to “4”) are stored in the first special figure storage unit 591A. Is stored, and the number of reserved data stored in the first special figure reservation storage unit 591A has reached the upper limit storage number, so that new reserved data cannot be stored in the first special figure reservation storage unit 591A. . Further, for example, after it is determined in step S207 shown in FIG. 42 that the second start-up switch 22B is in the ON state, the read value of the first hold storage counter is greater than or equal to a predetermined upper limit value in step S502 shown in FIG. Is determined, the reserved data is stored in all entries in the second special figure storage unit 591B, and the number of stored data in the second special figure storage unit 591B is the upper limit storage number. Therefore, new hold data cannot be stored in the second special figure hold storage unit 591B. In such a case, in general, the start condition of the special game based on the game ball passing (entering) through the first start winning opening and the second starting winning opening is not established, and the prize ball is paid out. Only done.

そのため、乱数回路509により生成される乱数値となる数値データを読み出さないようにすることも考えられる。しかしながら、乱数回路509では、保留データの記憶数にかかわらず、第1始動入賞信号SS1や第2始動入賞信号SS2がオン状態となって入力されたことに応答して、乱数値レジスタR1Dや乱数値レジスタR2Dに乱数値となる数値データが取り込まれて格納され、対応する乱数ラッチフラグがオン状態となる。そうすると、次に第1始動入賞口や第2始動入賞口を遊技球が通過(進入)したときには、第1始動入賞信号SS1や第2始動入賞信号SS2がオン状態となって入力されても、乱数値レジスタR1Dや乱数値レジスタR2Dにおける新たな数値データの格納が制限されるために、始動入賞の発生に対応した正確な乱数値を取得することができなくなる。   For this reason, it may be considered not to read out numerical data that is a random value generated by the random number circuit 509. However, in the random number circuit 509, in response to the first start winning signal SS1 and the second starting winning signal SS2 being turned on and being input regardless of the number of stored data, the random number value register R1D and the random number circuit 509 Numeric data that is a random number value is fetched and stored in the numeric register R2D, and the corresponding random number latch flag is turned on. Then, when the game ball passes (enters) through the first start winning opening and the second starting winning opening next time, even if the first start winning signal SS1 and the second start winning signal SS2 are turned on and input, Since the storage of new numerical data in the random value register R1D and the random value register R2D is restricted, it is impossible to acquire an accurate random value corresponding to the occurrence of the start winning.

これに対して、遊技制御用マイクロコンピュータ100のCPU505は、図43に示すステップS502にて保留記憶カウンタの読出値が所定の上限値以上であると判定したときに(ステップS502;Yes)、ステップS512の処理を実行して、乱数値レジスタR1Dや乱数値レジスタR2Dに格納された数値データを読み出すことで、対応する乱数ラッチフラグをオフ状態としてから、始動口通過時処理を終了する。なお、ステップS512の処理では、図42のステップS202にて第1始動口入賞テーブル135Aがセットされた場合に乱数値レジスタR1Dの読み出しを行う一方、図42のステップS206にて第2始動口入賞テーブル135Bがセットされた場合に乱数値レジスタR2Dの読み出しを行うようにする。こうして、例えば第1特別図柄表示装置4Aや第2特別図柄表示装置4Bといった、特別図柄を可変表示する表示装置が複数設けられている場合において、特図ゲームの保留記憶数が上限値に達している特別図柄と対応付けられた始動入賞口を通過(進入)した遊技球が検出されたときに、その始動入賞口と対応付けられた乱数値レジスタから数値データを読み出して新たな数値データの格納を許可する一方で、その始動入賞口と対応付けられていない乱数値レジスタからは数値データを読み出さないようにする。これにより、複数の始動入賞口のうち、いずれかを遊技球が通過(進入)したときに、他の始動入賞口に対応して乱数値となる数値データを更新や取得する動作に影響が及ばないようにすることができる。   On the other hand, when the CPU 505 of the game control microcomputer 100 determines in step S502 shown in FIG. 43 that the read value of the holding storage counter is equal to or larger than the predetermined upper limit value (step S502; Yes), the step By executing the processing of S512 and reading the numerical data stored in the random value register R1D or the random value register R2D, the corresponding random number latch flag is set to the OFF state, and the process at the time of passing through the start port is ended. In the process of step S512, the random number value register R1D is read when the first start opening prize table 135A is set in step S202 of FIG. 42, while the second start opening prize is obtained in step S206 of FIG. When the table 135B is set, the random number value register R2D is read. Thus, for example, when a plurality of display devices that variably display special symbols, such as the first special symbol display device 4A and the second special symbol display device 4B, are provided, the reserved memory number of the special symbol game reaches the upper limit value. When a game ball that passes (enters) a start winning opening associated with a special symbol is detected, numerical data is read from the random value register associated with the starting winning opening and new numerical data is stored. On the other hand, the numerical data is not read from the random value register not associated with the start winning opening. As a result, when a game ball passes (enters) one of a plurality of start winning openings, the operation of updating or obtaining numerical data that becomes a random value corresponding to another starting winning opening is affected. Can not be.

第1始動入賞口や第2始動入賞口を遊技球が通過(進入)したときには、CPU505が図42に示すステップS204やステップS208にて、遊技球が通過(進入)した始動入賞口にかかわらず共通の始動口通過時処理を実行する。そして、例えば図43に示すステップS501〜ステップS512の処理といった、遊技球が通過した始動入賞口にかかわらず共通の処理ルーチンにおいて、特にステップS505及びステップS506の処理を実行することなどにより、乱数回路509が備える乱数値レジスタR1D及び乱数値レジスタR2Dのうち、遊技球が通過した第1始動入賞口又は第2始動入賞口に対応する乱数値レジスタから、乱数値となる数値データを読み出す。こうした共通の処理ルーチンにより乱数値となる数値データを読出可能にすることで、例えば第1始動入賞口や第2始動入賞口といった、複数の始動入賞口を設けたパチンコ遊技機1において、乱数値となる数値データを取得するためのプログラム量が過剰に増大することを防止できる。   When the game ball passes (enters) through the first start winning port or the second start winning port, the CPU 505 determines whether or not the game ball has passed (entered) in step S204 or step S208 shown in FIG. Execute common start-up passage processing. Then, in a common processing routine, such as the processing of step S501 to step S512 shown in FIG. 43, regardless of the start winning opening through which the game ball has passed, the processing of step S505 and step S506 in particular is executed. Among the random value register R1D and the random value register R2D included in the 509, numeric data serving as a random value is read out from the random value register corresponding to the first start winning opening or the second starting winning opening through which the game ball has passed. In the pachinko gaming machine 1 provided with a plurality of start winning ports such as the first starting winning port and the second starting winning port, the random number value can be read out by making it possible to read the numerical data as a random value by such a common processing routine. Therefore, it is possible to prevent an excessive increase in the amount of programs for acquiring numerical data.

主基板11では、電源基板10からの初期電力供給時(バックアップ電源のない電源投入時)や、システムリセットの発生後における再起動時などに、CPU505がROM506などに記憶されているセキュリティチェックプログラム506Aを読み出して実行することにより、遊技制御用マイクロコンピュータ100がセキュリティモードとなる。このときには、セキュリティチェックプログラム506Aに対応した処理として、例えば図35に示すようなセキュリティチェック処理が実行される。ここで、遊技制御用マイクロコンピュータ100がセキュリティモードとなるセキュリティ時間は、ROM506のプログラム管理エリアに記憶されているセキュリティ時間設定KSESのビット番号[2−0]やビット番号[4−3]に予め格納されたビット値に応じて、一定の固定時間とは異なる時間成分を含むことができる。   In the main board 11, the security check program 506A stored in the ROM 506 or the like is stored in the ROM 506 or the like when the initial power is supplied from the power board 10 (when power is turned on without a backup power source) or when the CPU 505 is restarted after a system reset occurs. Is read out and executed, the gaming control microcomputer 100 enters the security mode. At this time, as a process corresponding to the security check program 506A, for example, a security check process as shown in FIG. 35 is executed. Here, the security time when the game control microcomputer 100 is in the security mode is set in advance in the bit number [2-0] or the bit number [4-3] of the security time setting KSES stored in the program management area of the ROM 506. Depending on the stored bit value, a time component different from the fixed time can be included.

例えば、セキュリティ時間設定KSESのビット番号[2−0]におけるビット値が“000”以外の値であれば(図35に示すステップS2;No)、図11(D)に示すような設定内容に対応して、固定時間に加えて予め選択可能な複数の延長時間のいずれかを、セキュリティ時間に含まれる時間成分として設定することができる(ステップS4)。また、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値が“00”以外の値であれば(ステップS6;No)、図11(C)に示すようなショートモード又はロングモードに対応して、システムリセットや電源投入に基づき初期設定処理が実行されるごとに所定の時間範囲で変化する可変設定時間を、セキュリティ時間に含まれる時間成分として設定することができる(ステップS8)。   For example, if the bit value in the bit number [2-0] of the security time setting KSES is a value other than “000” (step S2 shown in FIG. 35; No), the setting contents as shown in FIG. Correspondingly, in addition to the fixed time, any one of a plurality of extension times that can be selected in advance can be set as a time component included in the security time (step S4). If the bit value [4-3] of the security time setting KSES is a value other than “00” (step S6; No), the short mode or the long mode as shown in FIG. 11C is supported. Then, a variable setting time that changes in a predetermined time range each time the initial setting process is executed based on system reset or power-on can be set as a time component included in the security time (step S8).

こうして設定されたセキュリティ時間が経過するまでは(ステップS14;No)、ROM506に記憶されているユーザプログラムによる遊技制御メイン処理の実行が開始されない。そして、乱数回路509による乱数値となる数値データの生成動作も、遊技制御用マイクロコンピュータ100がセキュリティモード中である期間では、開始されないようにすればよい。これにより、パチンコ遊技機1の電源投入やシステムリセット等による動作開始タイミングから、乱数回路509の動作開始タイミングや更新される数値データなどを特定することが困難になり、遊技制御処理プログラムの解析結果に基づく狙い撃ちや、いわゆる「ぶら下げ基板」を接続して所定タイミングで不正信号を入力することで、不正に大当り遊技状態を発生させるなどの行為を、確実に防止することができる。   Until the security time set in this way has elapsed (step S14; No), the execution of the game control main process by the user program stored in the ROM 506 is not started. Then, the operation of generating numerical data to be a random number value by the random number circuit 509 may not be started during the period in which the game control microcomputer 100 is in the security mode. As a result, it becomes difficult to specify the operation start timing of the random number circuit 509 or the numerical data to be updated from the operation start timing due to power-on of the pachinko gaming machine 1 or system reset, and the analysis result of the game control processing program By connecting a so-called “hanging board” and inputting a fraud signal at a predetermined timing, it is possible to reliably prevent actions such as illegally generating a big hit gaming state.

一例として、パチンコ遊技機1の機種毎に、セキュリティ時間設定KSESのビット番号[2−0]におけるビット値を異なる値に設定する。この場合には、図35に示すステップS4にて設定される延長時間を、パチンコ遊技機1の機種毎に異ならせることができ、パチンコ遊技機1の動作開始タイミングから乱数回路509の動作開始タイミングを特定することが困難になる。また、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値を“01”又は“10”に設定することにより、ステップS8にて設定される可変設定時間を、システムリセット毎に異ならせる。これにより、パチンコ遊技機1の動作開始タイミングから乱数回路509の動作開始タイミングを特定することは著しく困難になる。   As an example, the bit value in the bit number [2-0] of the security time setting KSES is set to a different value for each model of the pachinko gaming machine 1. In this case, the extension time set in step S4 shown in FIG. 35 can be made different for each model of the pachinko gaming machine 1, and the operation start timing of the random number circuit 509 is determined from the operation start timing of the pachinko gaming machine 1. It becomes difficult to specify. Further, by setting the bit value in the bit number [4-3] of the security time setting KSES to “01” or “10”, the variable setting time set in step S8 is varied for each system reset. This makes it extremely difficult to specify the operation start timing of the random number circuit 509 from the operation start timing of the pachinko gaming machine 1.

図35に示すステップS14にてセキュリティ時間が経過したと判定されたときには(ステップS14;Yes)、CPU505がROM506に記憶されているユーザプログラムを読み出して、図36に示すような遊技制御メイン処理が実行される。そして、例えばステップS33における設定処理などには、図37に示すような乱数回路設定処理が含まれている。ここで、図10(B)に示すような第2乱数初期設定KRS2のビット番号[0]におけるビット値を“1”とすれば、図37に示すステップS55の処理などにより、乱数回路509にて生成される乱数値となる数値データのスタート値を、システムリセット毎に変更することができる。これにより、たとえ乱数回路509の動作開始タイミングを特定することができたとしても、乱数回路509が備える乱数値レジスタ559Aや乱数値レジスタ559Bから読み出される数値データを特定することは困難になり、遊技制御処理プログラムの解析結果に基づく狙い撃ちや、いわゆる「ぶら下げ基板」を接続して所定タイミングで不正信号を入力することで、不正に大当り遊技状態を発生させるなどの行為を、確実に防止することができる。   When it is determined in step S14 shown in FIG. 35 that the security time has elapsed (step S14; Yes), the CPU 505 reads the user program stored in the ROM 506, and the game control main process as shown in FIG. Executed. For example, the setting process in step S33 includes a random number circuit setting process as shown in FIG. Here, if the bit value in the bit number [0] of the second random number initial setting KRS2 as shown in FIG. 10B is set to “1”, the random number circuit 509 is instructed by the processing in step S55 shown in FIG. The start value of the numerical data, which is a random value generated in this way, can be changed every time the system is reset. Thereby, even if the operation start timing of the random number circuit 509 can be specified, it becomes difficult to specify numerical data read from the random value register 559A and the random value register 559B included in the random number circuit 509. It is possible to reliably prevent actions such as illegally generating a big hit gaming state by aiming based on the analysis result of the control processing program or inputting a fraud signal at a predetermined timing by connecting a so-called `` hanging board '' it can.

乱数回路509などには、CPU505の動作とは別個に初期値決定用データとなるカウント値を更新するフリーランカウンタ554Aが設けられている。そして、第2乱数初期設定KRS2のビット番号[0]におけるビット値が“1”である場合には、乱数回路509のスタート値初期設定回路554による設定などに基づき、初期設定時にフリーランカウンタ554Aのカウント値をそのまま用いること、あるいは、そのカウント値を所定の演算関数(例えばハッシュ関数)に代入して得られた値を用いることなどにより、スタート値がランダムに決定される。これにより、CPU505の動作態様から乱数回路509においてスタート値となる数値データを特定することは困難になり、遊技制御処理プログラムの解析結果に基づく狙い撃ちや、いわゆる「ぶら下げ基板」を接続して所定タイミングで不正信号を入力することで、不正に大当り遊技状態を発生させるなどの行為を、確実に防止することができる。   The random number circuit 509 and the like are provided with a free-run counter 554A that updates a count value serving as initial value determination data separately from the operation of the CPU 505. When the bit value [0] of the second random number initial setting KRS2 is “1”, the free run counter 554A is set at the initial setting based on the setting by the start value initial setting circuit 554 of the random number circuit 509. The start value is randomly determined by using the count value as it is, or by using a value obtained by substituting the count value into a predetermined arithmetic function (for example, a hash function). As a result, it becomes difficult to specify the numerical data as the start value in the random number circuit 509 from the operation mode of the CPU 505, and aiming based on the analysis result of the game control processing program or connecting a so-called “hanging board” to a predetermined timing By inputting the fraud signal at, actions such as illegally generating a big hit gaming state can be reliably prevented.

遊技制御用マイクロコンピュータ100のCPU505は、図45に示すステップS252にて図30(A)に示す大当り変動パターン種別決定テーブル133Aを使用テーブルにセットした後や、ステップS254にて図30(B)に示す小当り変動パターン種別決定テーブル133Bを使用テーブルにセットした後、ステップS260にて図30(C)に示す非リーチ変動パターン種別決定テーブル133Cを使用テーブルにセットした後、あるいは、ステップS261にて図31に示すリーチ変動パターン種別決定テーブル133Dを使用テーブルにセットした後に、ステップS262及びステップS263の処理を実行して、変動パターン種別を予め用意された複数種類のいずれかに決定する。そして、このとき決定された変動パターン種別に基づき、ステップS264にて図32(A)に示す当り変動パターン決定テーブル134Aあるいは図32(B)に示すハズレ変動パターン決定テーブル134Bを使用テーブルにセットした後に、ステップS265及びステップS266の処理を実行して、変動パターンを予め用意された複数種類のいずれかに決定する。これにより、変動パターン種別の追加や発生率の変更を行う場合には、変動パターン種別決定テーブルにおける決定値の設定のみを変更すればよいので、設定時間を短縮化することができる。また、詳細な変動パターンの追加や発生率の変更を行う場合には、変動パターン決定テーブルにおける決定値の設定のみを変更すればよいので、設定時間を短縮化することができる。すなわち、変動パターン種別の決定割合と、変動パターンの決定割合とを、別個に設定することができるので、変動パターン種別や変動パターンの振分けにかかわる設計変更を容易に行うことができる。   The CPU 505 of the game control microcomputer 100 sets the jackpot variation pattern type determination table 133A shown in FIG. 30A in the use table in step S252 shown in FIG. 45, or in step S254, FIG. 30B. The small hit variation pattern type determination table 133B shown in FIG. 30 is set in the usage table, and then in step S260, the non-reach fluctuation pattern type determination table 133C shown in FIG. 30C is set in the usage table or in step S261. After the reach variation pattern type determination table 133D shown in FIG. 31 is set in the usage table, the processing of step S262 and step S263 is executed to determine the variation pattern type as one of a plurality of types prepared in advance. Based on the variation pattern type determined at this time, the hit variation pattern determination table 134A shown in FIG. 32A or the loss variation pattern determination table 134B shown in FIG. 32B is set in the use table in step S264. Later, the process of step S265 and step S266 is executed, and the variation pattern is determined as one of a plurality of types prepared in advance. Thereby, when adding the variation pattern type or changing the occurrence rate, it is only necessary to change the setting of the determined value in the variation pattern type determination table, so that the setting time can be shortened. In addition, when adding a detailed variation pattern or changing the occurrence rate, it is only necessary to change the setting of the determination value in the variation pattern determination table, so that the setting time can be shortened. That is, since the determination ratio of the variation pattern type and the determination ratio of the variation pattern can be set separately, the design change related to the variation pattern type and the distribution of the variation pattern can be easily performed.

図30(A)に示す大当り変動パターン種別決定テーブル133Aの設定例では、大当り種別が「突確」である場合に対応して、変動パターン種別CA4−1及び変動パターン種別CA4−2といった、大当り種別が「非確変」又は「確変」である場合とは異なる変動パターン種別が含まれるように、テーブルデータが構成されている。このようにして、大当り種別が「突確」である場合には、「突確」以外である場合とは異なる変動パターン種別や変動パターンに決定することにより、大当り種別が「突確」であることにより2ラウンド大当り状態に制御されるにもかかわらず、15ラウンド大当り状態に制御される場合と同様の演出動作が行われて遊技者に不信感を与えてしまうことを防止できる。   In the setting example of the big hit variation pattern type determination table 133A shown in FIG. 30A, corresponding to the case where the big hit type is “surprising”, the big hit types such as the fluctuation pattern type CA4-1 and the fluctuation pattern type CA4-2. The table data is configured so as to include a variation pattern type that is different from the case where is “non-probability variation” or “probability variation”. In this way, when the big hit type is “accuracy”, it is determined that the variation pattern type or the fluctuation pattern is different from that other than “surprise accuracy”. Despite being controlled in the round big hit state, it is possible to prevent the player from feeling distrusted by performing the same production operation as in the case of being controlled in the 15 round big hit state.

以上説明したように、上記実施の形態におけるパチンコ遊技機1では、例えば第1始動入賞信号SS1や第2始動入賞信号SS2がオン状態になることといった所定信号の入力に基づいて、乱数回路509で乱数生成回路553や乱数列変更回路555などにより予め定められた手順で更新される乱数列RSNに含まれる数値データが乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)に格納されたときに、乱数ラッチフラグレジスタRDFMに格納される乱数ラッチフラグデータRDFM0や乱数ラッチフラグデータRDFM1のビット値を“0”から“1”へと変化させることなどにより、数値データを格納した乱数値レジスタR1D(559A)あるいは乱数値レジスタR2D(559B)に対応する乱数ラッチフラグがオン状態になり新たな数値データの格納が制限される。その一方で、例えばCPU505が図43に示すステップS506の処理を実行したときといった、乱数値の読出タイミングにて乱数値レジスタR1D(559A)あるいは乱数値レジスタR2D(559B)から乱数値となる数値データが読み出されたときに、その数値データが読み出された乱数値レジスタR1D(559A)あるいは乱数値レジスタR2D(559B)に対応する乱数ラッチフラグがオフ状態になり新たな数値データの格納が許可される。これにより、所定信号の入力に基づいて乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)に格納された数値データは、CPU505などによって読み出されるまでにノイズ等により改変されてしまうことがなく、正確な乱数値となる数値データを取得することができる。   As described above, in the pachinko gaming machine 1 in the above embodiment, the random number circuit 509 is based on the input of a predetermined signal such as the first start winning signal SS1 or the second starting winning signal SS2 being turned on, for example. When numerical data included in the random number sequence RSN updated by a predetermined procedure by the random number generation circuit 553, the random number sequence change circuit 555, or the like is stored in the random value register R1D (559A) or the random number value register R2D (559B). In addition, by changing the bit value of the random number latch flag data RDFM0 and the random number latch flag data RDFM1 stored in the random number latch flag register RDFM from “0” to “1”, the random number value register R1D storing numerical data (559A) or a random number latch corresponding to the random value register R2D (559B) Lag storage of new numerical data turned on is limited. On the other hand, for example, when the CPU 505 executes the processing of step S506 shown in FIG. 43, numerical data that becomes a random value from the random value register R1D (559A) or the random value register R2D (559B) at the read timing of the random value. Is read, the random number latch flag corresponding to the random value register R1D (559A) or the random value register R2D (559B) from which the numerical data is read is turned off, and storage of new numerical data is permitted. The Thus, the numerical data stored in the random value register R1D (559A) or the random value register R2D (559B) based on the input of the predetermined signal is not altered by noise or the like before being read by the CPU 505 or the like. Numerical data that is an accurate random value can be acquired.

そして、遊技制御用マイクロコンピュータ100のCPU505などにより遊技制御の実行が開始されるときには、例えば図37に示すステップS56の処理や、図40に示すステップS120〜ステップS123の処理において、乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)から数値データを読出可能であり、各乱数ラッチフラグをオフ状態に設定することができる。これにより、例えばパチンコ遊技機1において電源遮断が発生したときや電源投入時などの電源電圧が不安定な状態で誤って乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)に格納された数値データが、乱数値として取得されてしまうことを防止できる。   When execution of game control is started by the CPU 505 of the game control microcomputer 100 or the like, for example, in the process of step S56 shown in FIG. 37 or the process of steps S120 to S123 shown in FIG. (559A) and random number value register R2D (559B) can read numerical data, and each random number latch flag can be set to an OFF state. As a result, for example, when the power is cut off in the pachinko gaming machine 1 or the power supply voltage is unstable such as when the power is turned on, it is erroneously stored in the random value register R1D (559A) or the random value register R2D (559B). Numerical data can be prevented from being acquired as a random value.

第1始動入賞口を通過(進入)した遊技球が検出されて図42に示すステップS203にて第1始動口スイッチ22Aがオンであると判定されたときにはステップS204において、また、第2始動入賞口を通過(進入)した遊技球が検出されて図42に示すステップS207にて第2始動口スイッチ22Bがオンであると判定されたときにはステップS208において、遊技球が通過(進入)した始動入賞口にかかわらず共通の始動口通過時処理が実行される。そして、例えば図43に示すステップS505及びステップS506の処理といった、遊技球が通過した始動入賞口にかかわらず共通の処理ルーチンにおいて、乱数回路509が備える乱数値レジスタR1D(559A)及び乱数値レジスタR2D(559B)のうち、遊技球が通過した第1始動入賞口又は第2始動入賞口に対応する乱数値レジスタから、乱数値となる数値データを読み出す。これにより、例えば第1始動入賞口や第2始動入賞口といった、複数の始動入賞口を設けたパチンコ遊技機1において、プログラム量の過剰な増大を防止することができる。   When a game ball that has passed (entered) the first start winning opening is detected and it is determined in step S203 shown in FIG. 42 that the first start opening switch 22A is on, in step S204, the second start winning is also received. When a game ball that has passed (entered) through the mouth is detected and it is determined in step S207 shown in FIG. 42 that the second start port switch 22B is on, a start prize in which the game ball has passed (entered) in step S208. Regardless of the mouth, a common start-up passage process is executed. Then, in a common processing routine, such as the processing of step S505 and step S506 shown in FIG. 43, regardless of the start winning opening through which the game ball has passed, the random value register R1D (559A) and the random value register R2D included in the random number circuit 509 Among (559B), the numerical data serving as the random number value is read from the random value register corresponding to the first start winning opening or the second starting winning opening through which the game ball has passed. Thereby, in the pachinko gaming machine 1 provided with a plurality of start winning ports such as the first starting winning port and the second starting winning port, for example, an excessive increase in the program amount can be prevented.

図43に示すステップS502にて保留記憶カウンタの読出値が上限値以上であると判定されたことに対応して、乱数値の読出タイミングにて第1特図保留記憶部591Aや第2特図保留記憶部591Bにおける保留データの記憶数が上限記憶数に達しているときには、ステップS512の処理において、遊技球が通過した第1始動入賞口又は第2始動入賞口に対応する乱数値レジスタR1D(559A)又は乱数値レジスタR2D(559B)から、乱数値となる数値データを読み出すことにより、対応する乱数ラッチフラグをオフ状態に設定する。これにより、第1特図保留記憶部591Aや第2特図保留記憶部591Bにおける保留データの記憶数が上限記憶数に達した後、例えば上限記憶数未満となってから乱数値の読出タイミングとなったときなどに、第1始動入賞信号SS1や第2始動入賞信号SS2といった所定信号の入力に基づく正確な乱数値を取得することができる。   In response to the determination that the read value of the hold storage counter is greater than or equal to the upper limit value in step S502 shown in FIG. 43, the first special figure hold storage unit 591A and the second special figure are read at the read timing of the random value. When the storage number of the hold data in the hold storage unit 591B has reached the upper limit storage number, in the process of step S512, the random value register R1D ( 559A) or the random number value register R2D (559B), the corresponding random number latch flag is set to the OFF state by reading the numerical value data to be the random number value. As a result, after the number of stored data in the first special figure reservation storage unit 591A or the second special figure reservation storage unit 591B reaches the upper limit storage number, for example, when the random number value is read out after being less than the upper limit storage number, When this happens, an accurate random value based on the input of a predetermined signal such as the first start winning signal SS1 or the second start winning signal SS2 can be acquired.

図8(A)や図11(A)及び(C)に示すセキュリティ時間設定KSESのビット番号[4−3]におけるビット値を“00”以外の値としたときには、システムリセットや電源投入に基づき初期設定処理が実行されるごとに所定の時間範囲で変化する可変設定時間を、セキュリティ時間に含まれる時間成分として設定する。また、図8(A)や図11(A)及び(D)に示すセキュリティ時間設定KSESのビット番号[2−0]におけるビット値を“000”以外の値としたときには、固定時間に加えて予め選択可能な複数の延長時間のいずれかを、セキュリティ時間に含まれる時間成分として設定する。これにより、パチンコ遊技機1の電源投入やシステムリセット等による動作開始タイミングから、乱数回路509の動作開始タイミングや更新される数値データなどを特定することが困難になり、遊技制御処理プログラムの解析結果に基づく狙い撃ちや、いわゆる「ぶら下げ基板」を接続して所定タイミングで不正信号を入力することで、不正に大当り遊技状態を発生させるなどの行為を、確実に防止することができる。   When the bit value in the bit number [4-3] of the security time setting KSES shown in FIGS. 8A, 11A, and 11C is set to a value other than “00”, it is based on system reset or power-on. A variable setting time that changes in a predetermined time range each time the initial setting process is executed is set as a time component included in the security time. Further, when the bit value in the bit number [2-0] of the security time setting KSES shown in FIG. 8A, FIG. 11A and FIG. 11D is set to a value other than “000”, in addition to the fixed time One of a plurality of extension times that can be selected in advance is set as a time component included in the security time. As a result, it becomes difficult to specify the operation start timing of the random number circuit 509 or the numerical data to be updated from the operation start timing due to power-on of the pachinko gaming machine 1 or system reset, and the analysis result of the game control processing program By connecting a so-called “hanging board” and inputting a fraud signal at a predetermined timing, it is possible to reliably prevent actions such as illegally generating a big hit gaming state.

乱数回路509では、乱数生成回路553から出力されたカウント値順列RCNを乱数列変更回路555が予め定められた乱数変更規則に基づいて変更することで、数値データを所定手順により所定の更新初期値から所定の更新最終値まで循環的に更新する。そして、図8(A)や図10(B)に示す第2乱数初期設定KRS2のビット番号[0]におけるビット値を“1”としたときには、CPU505が図37に示すステップS55の処理を実行することなどにより、乱数回路509にて生成される乱数値となる数値データのスタート値を、システムリセット毎に変更する。これにより、たとえ乱数回路509の動作開始タイミングを特定することができたとしても、乱数回路509が備える乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)から読み出される数値データを特定することは困難になり、遊技制御処理プログラムの解析結果に基づく狙い撃ちや、いわゆる「ぶら下げ基板」の接続による不正信号の入力などを、確実に防止することができる。   In the random number circuit 509, the random number sequence changing circuit 555 changes the count value permutation RCN output from the random number generating circuit 553 based on a predetermined random number changing rule, whereby the numerical data is changed to a predetermined update initial value by a predetermined procedure. To a predetermined update final value cyclically. When the bit value at the bit number [0] of the second random number initial setting KRS2 shown in FIGS. 8A and 10B is “1”, the CPU 505 executes the process of step S55 shown in FIG. As a result, the start value of the numerical data to be a random number generated by the random number circuit 509 is changed every time the system is reset. Thereby, even if the operation start timing of the random number circuit 509 can be specified, the numerical data read from the random value register R1D (559A) and the random value register R2D (559B) included in the random number circuit 509 is specified. Therefore, it is possible to reliably prevent aiming based on the analysis result of the game control processing program and input of an illegal signal due to connection of a so-called “hanging board”.

より具体的には、乱数回路509などに設けられたフリーランカウンタ554により、遊技制御用マイクロコンピュータ100のCPU505における動作とは別個に初期値決定用データとなるカウント値が更新される。そして、乱数回路509のスタート値初期設定回路554による設定などに基づき、フリーランカウンタ554のカウント値を用いて乱数値となる数値データのスタート値が決定される。これにより、遊技制御用マイクロコンピュータ100のCPU505における動作態様から乱数値となる数値データを特定することが困難になり、遊技制御処理プログラムの解析結果に基づく狙い撃ちや、いわゆる「ぶら下げ基板」の接続による不正信号の入力などを、確実に防止することができる。   More specifically, a free run counter 554 provided in the random number circuit 509 or the like updates a count value serving as initial value determination data separately from the operation of the CPU 505 of the game control microcomputer 100. Then, based on the setting by the start value initial setting circuit 554 of the random number circuit 509 and the like, the start value of the numerical data that becomes the random number value is determined using the count value of the free run counter 554. This makes it difficult to specify numerical data that is a random value from the operation mode of the CPU 505 of the game control microcomputer 100, and is based on aiming based on the analysis result of the game control processing program or connection of a so-called “hanging board”. It is possible to reliably prevent an illegal signal from being input.

遊技制御用マイクロコンピュータ100が備える外部バスインタフェース501では、内部リソースアクセス制御回路501Aにより、例えばROM506の記憶データといった、遊技制御用マイクロコンピュータ100の内部データにつき、CPU505等の内部回路以外による外部読出が制限される。これにより、例えばROM506に記憶されているゲーム制御用のユーザプログラムといった、遊技制御処理プログラムが遊技制御用マイクロコンピュータ100の外部から読み出されて解析などに提供されることを防止できる。そして、遊技制御処理プログラムの解析結果に基づく狙い撃ちや、いわゆる「ぶら下げ基板」の接続による不正信号の入力などを、確実に防止することができる。   In the external bus interface 501 provided in the game control microcomputer 100, the internal resource access control circuit 501A allows external data other than the internal circuit such as the CPU 505 to externally read the internal data of the game control microcomputer 100 such as data stored in the ROM 506. Limited. Thereby, it is possible to prevent a game control processing program such as a game control user program stored in the ROM 506 from being read from the outside of the game control microcomputer 100 and provided for analysis or the like. Further, it is possible to reliably prevent aiming based on the analysis result of the game control processing program and input of an illegal signal due to connection of a so-called “hanging board”.

遊技制御用マイクロコンピュータ100に内蔵又は外付けされた乱数回路509の周波数監視回路551では、乱数用クロック生成回路112から乱数用外部クロック端子ERCに対する乱数用クロックRCLKの入力状態を内部システムクロックSCLKと比較して、乱数用クロックRCLKにおける周波数異常が検知されたときに、内部情報レジスタCIFのビット番号[4]に格納される内部情報データCIF4のビット値を“1”に設定する。そして、CPU505では、例えば図38に示すステップS63にて内部情報データCIF4の読出値が“1”であると連続して判定された回数が、ステップS65にてクロック異常判定値に達したと判定されたときに、乱数回路509の動作状態に異常が発生したと判定する。これにより、乱数用クロックRCLKとして不正信号を入力することによる不正行為を確実に防止することができる。   In the frequency monitoring circuit 551 of the random number circuit 509 built in or externally attached to the game control microcomputer 100, the input state of the random number clock RCLK from the random number clock generation circuit 112 to the random number external clock terminal ERC is set as the internal system clock SCLK. In comparison, when a frequency abnormality is detected in the random number clock RCLK, the bit value of the internal information data CIF4 stored in the bit number [4] of the internal information register CIF is set to “1”. Then, the CPU 505 determines that the number of times that the read value of the internal information data CIF4 is continuously determined to be “1” in step S63 shown in FIG. 38 has reached the clock abnormality determination value in step S65, for example. Is determined that an abnormality has occurred in the operation state of the random number circuit 509. Thereby, it is possible to reliably prevent an illegal act by inputting an illegal signal as the random number clock RCLK.

遊技制御用マイクロコンピュータ100のCPU505は、パチンコ遊技機1における電源供給の開始などに基づいて遊技制御用マイクロコンピュータ100のシステムリセットが解除されたときに、乱数値レジスタ読出処理として図37に示すステップS56の処理を実行することにより、乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)に格納された数値データを読み出して、対応する乱数ラッチフラグをオフ状態とする。これにより、例えば電源投入時などの電源電圧が不安定な状態で誤って乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)に格納された数値データを乱数値として取得してしまうことを防止できる。   The CPU 505 of the game control microcomputer 100 performs the steps shown in FIG. 37 as random number value register read processing when the system reset of the game control microcomputer 100 is released based on the start of power supply in the pachinko gaming machine 1 or the like. By executing the processing of S56, the numerical data stored in the random value register R1D (559A) or the random value register R2D (559B) is read, and the corresponding random number latch flag is turned off. As a result, for example, the numerical data stored in the random value register R1D (559A) or the random value register R2D (559B) is erroneously acquired as a random value when the power supply voltage is unstable, such as when the power is turned on. Can be prevented.

また、図40に示すステップS111にて電源断信号がオン状態であると判定されたことなどに対応して、例えば電源電圧VSLといった所定電源電圧の低下が検出された後、遊技制御用マイクロコンピュータ100が動作停止状態となるまでは、ステップS119の処理を実行することにより、電源断信号の入力状態を繰り返し判定する。そして、ステップS119にて電源断信号がオフ状態となり入力されていない旨の判定がなされたときに、ステップS124における設定に基づきROM506に記憶された制御コードの先頭から遊技制御が開始されるより前に、ステップS120〜ステップS123の処理を実行して、オン状態となっている乱数ラッチフラグをオフ状態にする。これにより、例えば電源電圧VSLといった所定電源電圧の低下時などの電源電圧が不安定な状態で誤って乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)に格納された数値データを乱数値として取得してしまうことを防止できる。   Further, in response to the determination that the power-off signal is in the on state in step S111 shown in FIG. 40, for example, after a decrease in a predetermined power supply voltage such as the power supply voltage VSL is detected, the game control microcomputer Until 100 is in the operation stop state, the process of step S119 is executed to repeatedly determine the input state of the power-off signal. Then, when it is determined in step S119 that the power-off signal has been turned off and is not input, before game control is started from the beginning of the control code stored in the ROM 506 based on the setting in step S124. In addition, the processing of step S120 to step S123 is executed to turn off the random number latch flag that is on. As a result, for example, the numerical data stored in the random value register R1D (559A) or the random value register R2D (559B) erroneously in a state where the power supply voltage is unstable such as when the predetermined power supply voltage such as the power supply voltage VSL is lowered is changed to the random value. Can be prevented from being acquired.

この発明は、上記実施の形態に限定されず、様々な変形及び応用が可能である。例えば、上記実施の形態では、第1特別図柄表示装置4A及び第2特別図柄表示装置4Bを備えたパチンコ遊技機1について説明したが、1つの特別図柄表示装置のみが設けられたものであってもよい。この場合には、例えば図14に示す乱数回路509が備えるラッチ用フリップフロップ557B、乱数ラッチセレクタ558B及び乱数値レジスタR2D(559B)の組合せを不使用とするればよい。   The present invention is not limited to the above embodiment, and various modifications and applications are possible. For example, in the above embodiment, the pachinko gaming machine 1 provided with the first special symbol display device 4A and the second special symbol display device 4B has been described, but only one special symbol display device is provided. Also good. In this case, for example, the combination of the latch flip-flop 557B, the random number latch selector 558B, and the random value register R2D (559B) included in the random number circuit 509 shown in FIG.

また、普通入賞球装置6Aが形成する第1始動入賞口と、普通可変入賞球装置6Bが形成する第2始動入賞口とが、複数の始動領域として設けられるものに限定されず、例えば3個以上といった複数の始動領域が設けられるものであってもよい。この場合、各始動領域にて遊技球の始動入賞が検出されたことに基づき、互いに異なる特別図柄を用いた特図ゲームを実行するための始動条件が成立するようにしてもよい。そして、乱数回路509には、始動領域の個数に対応して3個以上といった複数の乱数値レジスタが設けられ、また、各乱数値レジスタに対応した乱数ラッチフラグが設けられるようにすればよい。あるいは、例えば3個以上の始動領域のうちで、一部(少なくとも2個)の始動領域にて遊技球の始動入賞が検出されたことに基づき、同一の特別図柄を用いた特図ゲームを実行するための始動条件が成立するようにしてもよい。また、複数の始動領域のうち、いずれの始動領域にて遊技球の始動入賞が検出された場合でも、共通する1個(あるいは1組)の特別図柄を用いた特図ゲームを実行するための始動条件が成立するようにしてもよい。この場合には、複数の始動領域において遊技球の始動入賞が検出された順番と同一の順番で、特図ゲームを開始するための開始条件が成立するようにしてもよい。あるいは、複数の始動領域に優先順位を付け、優先順位が高い始動領域にて遊技球の始動入賞が検出されたことに基づく特図ゲームを開始するための開始条件を、優先順位が低い始動領域にて遊技球の始動入賞が検出されたことに基づく開始条件よりも、優先的に成立させるようにしてもよい。   Further, the first start winning opening formed by the normal winning ball apparatus 6A and the second starting winning opening formed by the ordinary variable winning ball apparatus 6B are not limited to those provided as a plurality of start areas, for example, three A plurality of starting areas as described above may be provided. In this case, a start condition for executing a special game using different special symbols may be established based on the detection of a start winning game ball in each start area. The random number circuit 509 may be provided with a plurality of random value registers such as three or more corresponding to the number of start areas, and a random number latch flag corresponding to each random value register may be provided. Or, for example, a special game using the same special symbol is executed based on the detection of a start winning game ball in a part (at least two) of the starting areas of three or more starting areas. The starting condition for doing so may be satisfied. In addition, even if a start winning of a game ball is detected in any start area among a plurality of start areas, a special game using a common (or one set) special symbol is executed. The start condition may be satisfied. In this case, the start condition for starting the special game may be established in the same order as the order in which the start winnings of the game balls are detected in the plurality of start areas. Alternatively, a priority is given to a plurality of start areas, and a start condition for starting a special game based on detection of a start winning game ball in a start area having a high priority is set as a start area having a low priority. The starting condition based on the detection of the start winning of the game ball may be established with priority.

図40に示すステップS119の処理では、電源断信号がオン状態であるか否かの判定に代えて、ウォッチドッグタイマがタイムアウトしたか否かの判定を行うようにしてもよい。例えば、ウォッチドッグタイマの入力端子に内部システムクロックSCLKといった所定の発振信号を供給し、その信号変化をカウントアップする。そして、ウォッチドッグタイマでカウントされた値が所定値(タイムアウト値)に達すると、タイムアウト信号が出力される。タイムアウト信号は所定の反転回路で論理反転された後、復帰信号としてAND回路に入力される。AND回路はリセット信号と復帰信号との論理積をとってCPU505のリセット端子に供給する。ウォッチドッグタイマにおけるタイムアウト値は、電源断信号がオン状態になってから、例えば電源電圧VSLが電源電圧VCCを生成可能な電圧値よりも低下する時間以上に設定されればよい。ウォッチドッグタイマは、電源電圧VCCを駆動電圧として動作するので、タイムアウト値は、ウォッチドッグタイマの動作可能期間に相当する値以上に設定される。したがって、パチンコ遊技機1への電力供給停止時には、そのまま電源電圧が低下して供給停止に至るのであれば、ウォッチドッグタイマがタイムアウトして復帰信号が出力されるより前に、ウォッチドッグタイマ及びその他の回路部品は動作しなくなる。なお、CPU505が遊技制御を実行しているときには、定期的にタイマクリア信号がウォッチドッグタイマに供給されて、カウント値がクリア(例えば初期値「0」に設定など)されればよい。タイマクリア信号の出力周期は、ウォッチドッグタイマがタイムアウトするまでの所要時間よりも短くなるように設定する。そのため、CPU505が通常の遊技制御を実行しているときには、ウォッチドッグタイマからタイムアウト信号が出力されることはない。   In the process of step S119 shown in FIG. 40, it may be determined whether or not the watchdog timer has timed out instead of determining whether or not the power-off signal is in the ON state. For example, a predetermined oscillation signal such as the internal system clock SCLK is supplied to the input terminal of the watchdog timer, and the signal change is counted up. When the value counted by the watchdog timer reaches a predetermined value (time-out value), a time-out signal is output. The time-out signal is logically inverted by a predetermined inversion circuit and then input to the AND circuit as a return signal. The AND circuit takes a logical product of the reset signal and the return signal and supplies the logical product to the reset terminal of the CPU 505. The time-out value in the watchdog timer may be set to, for example, a time when the power supply voltage VSL is lower than the voltage value that can generate the power supply voltage VCC after the power-off signal is turned on. Since the watchdog timer operates using the power supply voltage VCC as a drive voltage, the timeout value is set to be equal to or greater than the value corresponding to the operable period of the watchdog timer. Therefore, when the power supply to the pachinko gaming machine 1 is stopped, if the power supply voltage is lowered as it is and the supply is stopped, the watchdog timer and the others before the watchdog timer times out and the return signal is output. The circuit parts of this will not work. When the CPU 505 is executing game control, a timer clear signal may be periodically supplied to the watchdog timer to clear the count value (for example, set to an initial value “0”). The output period of the timer clear signal is set to be shorter than the time required until the watchdog timer times out. Therefore, when the CPU 505 is executing normal game control, a time-out signal is not output from the watchdog timer.

この場合、ステップS119の処理が繰り返し実行される期間では、ウォッチドッグタイマへのタイマクリア信号の供給が行われず、所定時間が経過しても電源電圧VCCが正常電圧値であれば、ウォッチドッグタイマにてタイムアウトが発生する。このときには、CPU505に供給された復帰信号に基づいて、遊技制御処理プログラムの先頭から処理を開始(再開)するようにしてもよい。このようにしても、例えば図37に示すステップS56の処理において、乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)から数値データを読出可能であり、各乱数ラッチフラグをオフ状態に設定することができる。あるいは、図40に示すステップS119の処理にてウォッチドッグタイマにてタイムアウトが発生したと判定されたときに、パチンコ遊技機1が電源電圧の瞬断から復帰したと判断して、ステップS120以降の処理が実行されるようにすればよい。このようにしても、図40に示すステップS120〜ステップS123の処理において、乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)から数値データを読出可能であり、各乱数ラッチフラグをオフ状態に設定することができる。これにより、例えばパチンコ遊技機1において瞬断の発生時といった電源電圧が不安定な状態で誤って乱数値レジスタR1D(559A)や乱数値レジスタR2D(559B)に格納された数値データが、乱数値として取得されてしまうことを防止できる。   In this case, during the period in which the process of step S119 is repeatedly executed, the watchdog timer is not supplied to the watchdog timer, and if the power supply voltage VCC is a normal voltage value even after a predetermined time has elapsed, the watchdog timer Timeout occurs at. At this time, based on the return signal supplied to the CPU 505, the processing may be started (restarted) from the beginning of the game control processing program. Even in this case, for example, in the process of step S56 shown in FIG. 37, numerical data can be read from the random value register R1D (559A) and the random value register R2D (559B), and each random number latch flag is set to an OFF state. be able to. Alternatively, when it is determined in the process of step S119 shown in FIG. 40 that a time-out has occurred in the watchdog timer, it is determined that the pachinko gaming machine 1 has recovered from the instantaneous interruption of the power supply voltage, and after step S120 What is necessary is just to make it process. Even in this case, in the processing from step S120 to step S123 shown in FIG. 40, numerical data can be read from the random value register R1D (559A) and the random value register R2D (559B), and each random number latch flag is turned off. Can be set. Thus, for example, the numerical data stored in the random value register R1D (559A) or the random value register R2D (559B) erroneously in a state where the power supply voltage is unstable, such as when an instantaneous interruption occurs in the pachinko gaming machine 1, Can be prevented from being acquired.

図35のステップS4にて設定される延長時間は、例えばROM506に記憶されたユーザプログラムにおける設定などにより、システムリセット毎に複数の延長時間のいずれかに決定するようにしてもよい。この場合には、ステップS4にて設定される延長時間がいずれも、ステップS8にて設定可能な最長の可変設定時間に比べて、長くなるように定義しておく。そして、ステップS4では大まかな延長時間を決定した後、ステップS8では詳細な延長時間を決定すればよい。これにより、パチンコ遊技機1の電源投入時やシステムリセット時にセキュリティモードとなるセキュリティ時間を、システムリセット毎に大きく変化させることが可能になり、パチンコ遊技機1の動作開始タイミングから乱数回路509の動作開始タイミングや更新される数値データなどを特定することが、より困難になる。   The extension time set in step S4 of FIG. 35 may be determined as one of a plurality of extension times for each system reset, for example, by setting in a user program stored in the ROM 506. In this case, the extension time set in step S4 is defined to be longer than the longest variable setting time that can be set in step S8. Then, after a rough extension time is determined in step S4, a detailed extension time may be determined in step S8. As a result, the security time for entering the security mode when the power of the pachinko gaming machine 1 is turned on or when the system is reset can be greatly changed every time the system is reset. It becomes more difficult to specify the start timing and the numerical data to be updated.

また、固定時間に加算される延長時間などは、遊技制御用マイクロコンピュータ100を構成するチップ毎に付与されるIDナンバーを用いて決定されるようにしてもよい。一例として、IDナンバーに所定のスクランブル処理を施す演算や、IDナンバーを用いた加算・減算・乗算・除算などの演算の一部又は全部を実行して、算出された値に対応して延長時間を設定してもよい。この場合には、例えばシステムリセット毎に延長時間を決定するために用いる演算式を変更することなどにより、システムリセット毎に延長時間がランダムに決定されるようにしてもよい。さらに、例えばIDナンバーを用いて延長時間を決定するための演算式をシステムリセット時に格納したフリーランカウンタのカウント値に対応して決定するといったように、フリーランカウンタのカウント値と、IDナンバーとを組み合わせて使用することなどにより、システムリセット毎に延長時間がランダムに決定されるようにしてもよい。また、乱数回路509にて生成される乱数のスタート値をシステムリセット毎に変更する場合にも、フリーランカウンタのカウント値と、IDナンバーとを組み合わせて使用することなどにより、乱数のスタート値を決定してもよい。   Further, the extended time to be added to the fixed time may be determined using an ID number assigned to each chip constituting the game control microcomputer 100. As an example, an extension time corresponding to the calculated value is executed by executing a part or all of an operation for performing a predetermined scramble process on the ID number and an operation such as addition / subtraction / multiplication / division using the ID number. May be set. In this case, the extension time may be randomly determined for each system reset, for example, by changing an arithmetic expression used for determining the extension time for each system reset. Furthermore, the count value of the free run counter, the ID number, and the like, for example, the arithmetic expression for determining the extension time using the ID number is determined corresponding to the count value of the free run counter stored at the time of system reset. The extended time may be determined randomly at each system reset by using a combination of the above. In addition, when changing the start value of the random number generated by the random number circuit 509 at each system reset, the start value of the random number can be changed by using a combination of the count value of the free-run counter and the ID number. You may decide.

遊技制御用マイクロコンピュータ100のCPU505に供給されるクロック信号と、乱数回路509に供給されるクロック信号は、共通のクロック生成回路に含まれる1つの発振器により生成された発振信号を用いて、生成されるようにしてもよい。この場合には、例えば乱数用クロックRCLKと制御用クロックCCLKをそれぞれ生成するための分周器などを設け、ラッチ用クロックRC0、RC1、RC2と制御用クロックCCLKあるいは内部システムクロックSCLKとの同期が生じにくくなるように、各分周器における分周比などを設定すればよい。制御用クロック生成回路111と乱数用クロック生成回路112とは、その全部又は一部が、遊技制御用マイクロコンピュータ100の内部に設けられてもよいし、遊技制御用マイクロコンピュータ100の外部に設けられてもよい。   The clock signal supplied to the CPU 505 of the gaming control microcomputer 100 and the clock signal supplied to the random number circuit 509 are generated using an oscillation signal generated by one oscillator included in the common clock generation circuit. You may make it do. In this case, for example, a frequency divider for generating the random number clock RCLK and the control clock CCLK is provided, and the latch clocks RC0, RC1, RC2 are synchronized with the control clock CCLK or the internal system clock SCLK. What is necessary is just to set the frequency division ratio etc. in each frequency divider so that it may become difficult to produce. The control clock generation circuit 111 and the random number clock generation circuit 112 may be provided in whole or in part inside the game control microcomputer 100 or outside the game control microcomputer 100. May be.

乱数更新クロックRGKやラッチ用クロックRC0となる発振信号は、例えば乱数用クロック生成回路112といった、乱数回路509の外部において生成されるようにしてもよい。あるいは、乱数回路509の内部にて、乱数更新クロックRGKを生成するための回路と、ラッチ用クロックRC0を生成するための回路とを、別個に設けるようにしてもよい。一例として、クロック用フリップフロップ552と同様のフリップフロップにより乱数更新クロックRGKを生成する一方で、乱数更新クロックRGKの信号状態を反転させる反転回路を設け、その反転回路から出力される信号を、ラッチ用クロックRC0として用いるようにしてもよい。   The oscillation signal that becomes the random number update clock RGK or the latch clock RC0 may be generated outside the random number circuit 509 such as the random number clock generation circuit 112, for example. Alternatively, a circuit for generating the random number update clock RGK and a circuit for generating the latch clock RC0 may be separately provided in the random number circuit 509. As an example, while generating a random number update clock RGK by a flip-flop similar to the clock flip-flop 552, an inversion circuit for inverting the signal state of the random number update clock RGK is provided, and a signal output from the inversion circuit is latched. It may be used as the clock RC0.

ROM506の外部読出などを制限する場合には、例えば遊技制御用マイクロコンピュータ100にてROM506の記憶データを外部読出するための接続端子などを、パチンコ遊技機1の提供者において外部装置が接続不能に封止されてもよい。   When restricting external reading of the ROM 506 or the like, for example, a connection terminal for externally reading out the data stored in the ROM 506 in the game control microcomputer 100 cannot be connected to an external device in the pachinko gaming machine 1 provider. It may be sealed.

上記実施の形態では、図41に示すステップS141の変動パターン設定処理として、第1開始条件と第2開始条件のいずれが成立したかに関わりなく、図45のフローチャートに示すような処理が実行されるものとして説明した。しかしながら、この発明はこれに限定されず、第1開始条件が成立した場合と第2開始条件が成立した場合とでは、互いに異なる処理を実行して、変動パターン種別を複数種類のいずれとするかの決定や、変動パターンを複数種類のいずれとするかの決定を行うようにしてもよい。この場合、変動パターン種別を決定するための処理や、変動パターンを決定するための処理は、第1開始条件と第2開始条件のいずれが成立したかに応じて異ならせる一方で、変動パターン種別決定用の乱数値MR4を示す数値データや、変動パターン決定用の乱数値MR5を示す数値データとしては、第1開始条件と第2開始条件のいずれが成立したかに関わりなく、共通の数値データを用いるようにすればよい。   In the above embodiment, as the variation pattern setting process of step S141 shown in FIG. 41, the process shown in the flowchart of FIG. 45 is executed regardless of which of the first start condition and the second start condition is satisfied. Explained. However, the present invention is not limited to this, and when the first start condition is satisfied and when the second start condition is satisfied, a process different from each other is executed, and the variation pattern type is selected from a plurality of types. It is also possible to determine whether or not one of a plurality of types of variation patterns. In this case, the process for determining the variation pattern type and the process for determining the variation pattern are varied depending on which of the first start condition and the second start condition is satisfied, while the variation pattern type The numerical data indicating the random number value MR4 for determination and the numerical data indicating the random value MR5 for determining the variation pattern are common numerical data regardless of which of the first start condition and the second start condition is satisfied. May be used.

また、大当り変動パターン種別決定テーブルや小当り変動パターン種別決定テーブル、非リーチ変動パターン種別決定テーブル、リーチ変動パターン種別決定テーブルといった変動パターン種別決定テーブルとして、第1開始条件と第2開始条件のいずれが成立したかに応じて、各変動パターン種別に対する決定値の割当てを異ならせたものを予め用意してもよい。そして、第1開始条件の成立に対応して実行される変動パターン設定処理では、第1開始条件の成立に応じた変動パターン種別決定テーブルを使用テーブルとして選択し、変動パターン種別決定用の乱数値MR4に基づいて、変動パターン種別を複数種類のいずれかに決定する。これに対して、第2開始条件の成立に対応して実行される変動パターン設定処理では、第2開始条件の成立に応じて第1開始条件が成立した場合とは異なる変動パターン種別決定テーブルを使用テーブルとして選択し、第1開始条件が成立した場合と共通の変動パターン種別決定用の乱数値MR4に基づいて、変動パターン種別を複数種類のいずれかに決定すればよい。   Further, as a variation pattern type determination table such as a big hit variation pattern type determination table, a small hit variation pattern type determination table, a non-reach variation pattern type determination table, or a reach variation pattern type determination table, any one of the first start condition and the second start condition Depending on whether or not is established, it may be prepared in advance that the assignment of the decision value to each variation pattern type is different. Then, in the variation pattern setting process executed in response to the establishment of the first start condition, a variation pattern type determination table corresponding to the establishment of the first start condition is selected as a use table, and a random value for determining the variation pattern type Based on MR4, the variation pattern type is determined as one of a plurality of types. On the other hand, in the variation pattern setting process executed in response to the establishment of the second start condition, a variation pattern type determination table that is different from the case where the first start condition is established according to the establishment of the second start condition. It may be selected as a usage table and the variation pattern type may be determined as one of a plurality of types based on the random value MR4 for determining the variation pattern type common to the case where the first start condition is satisfied.

さらに、飾り図柄の可変表示状態をリーチ状態とするか否かの決定処理についても、第1開始条件が成立した場合と第2開始条件が成立した場合とでは、互いに異なる処理が実行されるようにしてもよい。この場合、リーチ状態とするか否かの処理は、第1開始条件と第2開始条件のいずれが成立したかに応じて異ならせる一方で、リーチ決定用の乱数値MR3を示す数値データとしては、第1開始条件と第2開始条件のいずれが成立したかに関わりなく、共通の数値データを用いるようにすればよい。さらに、例えば上記実施の形態において図44に示したステップS236のような処理に代えて、大当り種別を複数種類のいずれかに決定する処理として、第1開始条件が成立した場合と第2開始条件が成立した場合とで互いに異なる処理が実行されるようにしてもよい。この場合、大当り種別を決定するための処理は、第1開始条件と第2開始条件のいずれが成立したかに応じて異ならせる一方で、大当り種別決定用の乱数値MR2を示す数値データとしては、第1開始条件と第2開始条件のいずれが成立したかに関わりなく、共通の数値データを用いるようにすればよい。   Further, regarding the determination process for determining whether or not the variable display state of the decorative symbols is to be the reach state, different processes are executed when the first start condition is satisfied and when the second start condition is satisfied. It may be. In this case, the process for determining whether or not to reach the reach state is made different depending on which of the first start condition and the second start condition is satisfied, while the numerical data indicating the reach determination random value MR3 is Regardless of which of the first start condition and the second start condition is satisfied, the common numerical data may be used. Further, for example, instead of the process in step S236 shown in FIG. 44 in the above embodiment, the process of determining the jackpot type as one of a plurality of types is performed when the first start condition is satisfied and the second start condition Different processing may be executed depending on whether or not is established. In this case, the process for determining the jackpot type is different depending on whether the first start condition or the second start condition is satisfied, while the numerical data indicating the random number MR2 for determining the jackpot type is as follows: Regardless of which of the first start condition and the second start condition is satisfied, the common numerical data may be used.

上記実施の形態では、可変表示結果が「小当り」となったことに基づいて小当り遊技状態に制御され、小当り遊技状態が終了した後には、遊技状態の変更が行われない。その一方で、可変表示結果が「大当り」となる場合に大当り種別が「突確」となったことに基づいて2ラウンド大当り状態に制御され、2ラウンド大当り状態が終了した後には、確変状態に制御されるものとして説明した。しかしながら、この発明はこれに限定されず、大当り種別が「突確」となる場合や可変表示結果が「小当り」となる場合に代えて、あるいは、これらの場合に加えて、「突然時短」や「突然通常」となる場合を設けるようにしてもよい。一例として、「突然時短」と「突然通常」は、可変表示結果が「大当り」となる場合における大当り種別に含まれるものとする。この場合、大当り種別決定テーブル131は、変動特図指定バッファ値に応じて、大当り種別決定用の乱数値MR2を、「突然時短」や「突然通常」の大当り種別に割り当てるテーブルデータが含まれるように構成されればよい。そして、可変表示結果が「大当り」となる場合に大当り種別が「突然時短」となるときには、大当り種別が「突確」の場合と同様にして2ラウンド大当り状態に制御され、2ラウンド大当り状態が終了した後には、大当り種別が「突確」の場合とは異なり時短状態に制御される。他方、可変表示結果が「大当り」となる場合に大当り種別が「突然通常」となるときには、大当り種別が「突確」の場合と同様にして2ラウンド大当り状態に制御され、2ラウンド大当り状態が終了した後には、大当り種別が「突確」の場合とは異なり通常状態に制御される。これにより、2ラウンド大当り状態の終了後に制御される遊技状態に対する遊技者の期待感を高め、遊技興趣を向上させることができる。   In the above-described embodiment, the small hit game state is controlled based on the fact that the variable display result is “small hit”, and the game state is not changed after the small hit game state ends. On the other hand, when the variable display result is “big hit”, it is controlled to the two round big hit state based on the fact that the big hit type becomes “surprise”, and after the two round big hit state is finished, it is controlled to the positive change state. Explained as being. However, the present invention is not limited to this, and instead of or in addition to the case where the big hit type is “accurate” or the variable display result is “small hit”, A case of “suddenly normal” may be provided. As an example, “suddenly short time” and “suddenly normal” are included in the jackpot type when the variable display result is “big jackpot”. In this case, the jackpot type determination table 131 includes table data for assigning the random number MR2 for determining the jackpot type to the jackpot type “suddenly short” or “suddenly normal” according to the fluctuation special figure designation buffer value. What is necessary is just to be comprised. When the variable display result is “big hit” and the big hit type is “suddenly short”, the two round big hit state is controlled in the same way as the big hit type is “surprise”, and the two round big hit state ends. After that, unlike the case where the big hit type is “accuracy”, it is controlled to the short time state. On the other hand, when the variable display result is “big hit”, when the big hit type is “suddenly normal”, the two round big hit state is controlled in the same way as when the big hit type is “surprise”, and the two round big hit state ends. After that, unlike the case where the jackpot type is “surprise”, the normal state is controlled. Thereby, a player's expectation with respect to the gaming state controlled after the end of the two round big hit state can be enhanced, and the gaming interest can be improved.

このような「突然時短」や「突然通常」を設ける場合には、「突然時短」及び「突然通常」以外である場合とは異なる変動パターン種別や変動パターンに決定するようにしてもよい。これにより、大当り種別が「突然時短」や「突然通常」であることにより2ラウンド大当り状態に制御されるにもかかわらず、15ラウンド大当り状態に制御される場合と同様の演出動作が行われて遊技者に不信感を与えてしまうことを防止できる。また、大当り種別が「突然時短」や「突然通常」となる場合には、可変表示結果が「小当り」となる場合、あるいは、大当り種別が「突確」となる場合と、共通の変動パターン種別に決定可能としてもよい。これにより、変動パターンを決定する際には、大当り種別が「突然時短」や「突然通常」となる場合であるか、可変表示結果が「小当り」となる場合あるいは大当り種別が「突確」となる場合であるかに関わりなく、共通の変動パターン決定テーブルを用いることができ、データ容量の削減を図ることができる。   When such “sudden shortening” and “sudden normal” are provided, a variation pattern type and variation pattern different from those other than “sudden shortening” and “sudden normal” may be determined. As a result, although the big hit type is “suddenly short” or “suddenly normal”, the same effect operation as in the case of being controlled to the 15 round big hit state is performed despite being controlled to the 2 round big hit state. It can prevent the player from feeling distrust. In addition, when the big hit type is "Suddenly short" or "Suddenly normal", when the variable display result is "Small hit", or when the big hit type is "Sudden", the common variation pattern type It may be possible to make a decision. As a result, when determining the fluctuation pattern, the big hit type is “Suddenly short” or “Suddenly normal”, or the variable display result is “Small hit” or the big hit type is “Abrupt”. Regardless of whether this is the case, a common variation pattern determination table can be used, and the data capacity can be reduced.

上記実施の形態では、可変表示結果が「大当り」となったことに基づく大当り遊技状態が終了した後に、確変状態や時短状態といった遊技状態に制御できるものとして説明した。そして、確変状態や時短状態では、第2始動入賞口に遊技球が進入する可能性を高めて第2始動条件が成立しやすくなることで遊技者にとって有利となる制御が行われるものとして説明した。しかしながら、この発明はこれに限定されず、例えば確変状態には、継続して確変制御が行われるとともに、第2始動入賞口に遊技球が進入する可能性を高める有利開放制御が行われる高確高ベース状態と、確変制御は行われるが有利開放制御は行われない高確低ベース状態とが含まれるようにしてもよい。また、時短状態には、特図変動時間が短縮されるとともに有利開放制御が行われる低確高ベース状態と、特図変動時間は短縮されるが有利開放制御は行われない低確低ベース状態とが含まれるようにしてもよい。一例として、大当り種別が「確変」及び「突確」のいずれであるかに対応して、大当り遊技状態の終了後に、高確高ベース状態と高確低ベース状態のいずれかに制御されるようにしてもよい。他の一例として、大当り種別が「確変」及び「突確」のいずれであるかに応じて、大当り遊技状態の終了後に高確高ベース状態と高確低ベース状態のいずれかに制御される割合を、互いに異ならせるようにしてもよい。   In the above-described embodiment, it has been described that the game state such as the probability change state or the time-short state can be controlled after the big hit gaming state based on the variable display result being “big hit”. In the probability variation state and the short-time state, it is described that the control that is advantageous to the player is performed by increasing the possibility of the game ball entering the second start winning opening and easily establishing the second start condition. . However, the present invention is not limited to this. For example, in the probability variation state, the probability variation control is continuously performed, and the advantageous release control that increases the possibility that the game ball enters the second start winning opening is performed. The high base state and the high probability low base state in which the probability variation control is performed but the advantageous release control is not performed may be included. Also, in the short-time state, a low-accuracy base state where the special figure fluctuation time is shortened and advantageous opening control is performed, and a low-accuracy low-base state where the special figure fluctuation time is shortened but advantageous opening control is not performed. May be included. As an example, depending on whether the big hit type is “probability change” or “surprise accuracy”, after the big hit gaming state is finished, it is controlled to either the high probability high base state or the high probability low base state. May be. As another example, depending on whether the big hit type is “probability change” or “surprise accuracy”, the ratio of being controlled to either the high probability high base state or the high probability low base state after the big hit gaming state is ended. , They may be different from each other.

大当り種別が「突確」である場合に変動パターン種別を複数種類のいずれかに決定する際には、大当り遊技状態の終了後に高確高ベース状態と高確低ベース状態のいずれに制御するかに応じて、異なる変動パターン種別に決定するようにしてもよい。一例として、図44に示すステップS236にて大当り種別が「突確」に決定された際には、大当り遊技状態の終了後に高確高ベース状態と高確低ベース状態のいずれに制御するかを決定するための判定処理を実行する。このとき、高確低ベース状態に制御することが決定された場合には、変動パターン種別CA4−1といった、大当り種別が「突確」となる場合と可変表示結果が「小当り」となる場合で共通の変動パターン種別に決定する。これに対して、高確高ベース状態に制御することが決定された場合には、変動パターン種別CA4−2といった、大当り種別が「突確」となる場合のみに専用の変動パターン種別に決定すればよい。これにより、大当り種別が「突確」で大当り遊技状態の終了後に高確低ベース状態となる場合には、飾り図柄の可変表示中における演出動作や2ラウンド大当り状態における演出動作として、可変表示結果が「小当り」となる場合と共通の演出動作が行われた後、高確低ベース状態となることができる。他方、大当り種別が「突確」で大当り遊技状態の終了後に高確高ベース状態となる場合には、飾り図柄の可変表示中における演出動作や2ラウンド大当り状態における演出動作として、大当り種別が「突確」となる場合のみに専用の演出動作が行われた後、高確高ベース状態となることができる。   When the big hit type is “Crush Probability”, when determining the variation pattern type to be one of multiple types, whether to control to the high probability high base state or the high probability low base state after the big hit gaming state ends Accordingly, different variation pattern types may be determined. As an example, when the big hit type is determined to be “surprise” in step S236 shown in FIG. 44, it is determined whether to control to the high probability high base state or the high probability low base state after the big hit gaming state ends. A determination process is performed to At this time, when it is determined to control to the high accuracy low base state, the case where the big hit type is “surprise” and the variable display result is “small hit”, such as the variation pattern type CA4-1. A common variation pattern type is determined. On the other hand, when it is decided to control to the high accuracy and high base state, if the big hit type is “surprise”, such as the fluctuation pattern type CA4-2, the dedicated fluctuation pattern type is determined. Good. As a result, when the big hit type is “surprise” and the high probability low base state is reached after the big hit gaming state is finished, the variable display result is displayed as an effect operation during variable display of the decorative pattern or an effect operation in the two round big hit state. After the production operation common to the case of “small hit” is performed, the highly accurate and low base state can be obtained. On the other hand, when the big hit type is “surprising” and the high hitting high base state is reached after the big hit gaming state is finished, the big hit type is “accurate” as a directing operation during variable display of a decorative symbol or a two round big hit state. After the dedicated performance operation is performed only in the case of “

上記実施の形態では、画像表示装置5の表示領域において、「左」、「中」、「右」の飾り図柄表示エリア5L、5C、5Rが設けられ、各飾り図柄表示エリア5L、5C、5Rにて1個の飾り図柄が停止表示されることで、予め定められた1個の有効ライン上に最終停止図柄となる確定飾り図柄が停止表示されるものとして説明した。しかしながら、この発明はこれに限定されず、例えば「左」、「中」、「右」の各飾り図柄表示エリア5L、5C、5Rにて「上段」、「中段」、「下段」の3カ所に飾り図柄を停止表示可能とし、5個あるいは8個の有効ライン上に最終停止図柄となる確定飾り図柄が停止表示されるようにしてもよい。   In the embodiment described above, the “left”, “middle”, and “right” decorative symbol display areas 5L, 5C, and 5R are provided in the display area of the image display device 5, and the decorative symbol display areas 5L, 5C, and 5R are provided. In the above description, it is assumed that one decorative symbol is stopped and displayed so that the final decorative symbol that is the final stop symbol is stopped and displayed on one predetermined effective line. However, the present invention is not limited to this. For example, in the “left”, “middle”, and “right” decorative symbol display areas 5L, 5C, and 5R, three locations of “upper”, “middle”, and “lower” are provided. It is also possible that the decorative symbols can be stopped and displayed, and the finalized decorative symbols that will be the final stopped symbols are stopped and displayed on five or eight active lines.

その他にも、パチンコ遊技機1の装置構成、データ構成、フローチャートで示した処理、画像表示装置5の表示領域における演出画像の表示動作を含めた各種の演出動作などは、本発明の趣旨を逸脱しない範囲で、任意に変更及び修正が可能である。加えて、本発明の遊技機は、入賞球の検出に応答して所定数の賞球を払い出す払出式遊技機に限定されるものではなく、遊技球を封入し入賞球の検出に応答して得点を付与する封入式遊技機にも適用することができる。   In addition, the device configuration of the pachinko gaming machine 1, the data configuration, the processing shown in the flowchart, the various display operations including the display operation of the display image in the display area of the image display device 5, etc. depart from the spirit of the present invention. Changes and modifications can be made arbitrarily without departing from the scope. In addition, the gaming machine of the present invention is not limited to a payout type gaming machine that pays out a predetermined number of prize balls in response to detection of a winning ball, but responds to detection of a winning ball by enclosing the gaming ball. It can also be applied to enclosed game machines that give points.

上記実施の形態では、遊技機の例として、特別図柄や飾り図柄を可変表示する機能や各種の演出画像を表示する機能を有するパチンコ遊技機1を用いて説明した。しかしながら、上記実施の形態におけるパチンコ遊技機1が備える構成及び機能の少なくとも一部は、スロットマシンなどの他の遊技機にも適用することができる。以下、この発明を他の遊技機の一例であるスロットマシンに適用した場合について説明する。   In the above embodiment, as an example of the gaming machine, the description has been given using the pachinko gaming machine 1 having a function of variably displaying special symbols and decorative symbols and a function of displaying various effect images. However, at least a part of the configuration and functions of the pachinko gaming machine 1 in the above embodiment can also be applied to other gaming machines such as a slot machine. Hereinafter, a case where the present invention is applied to a slot machine which is an example of another gaming machine will be described.

図52は、この発明を適用したスロットマシンの一例となるスロットマシン700の正面図であり、主要部材のレイアウトを示す。スロットマシン700は、大別して、前面が開口する筐体と、この筐体の側端に回動自在に枢支された前面扉とから構成されている。スロットマシン700の筐体内部には、外周に複数種の図柄が配列されたリールRL、RC、RRを水平方向に並設した可変表示装置701が設置されている。リールRL、RC、RRの外周部には、例えば「赤7」、「白7」、「BAR」、「JAC」、「スイカ」、「チェリー」、「ベル」といった、互いに識別可能な複数種類の図柄が所定の順序で描かれている。リールRL、RC、RRの外周部に描かれた図柄は、各々上中下三段に表示されている。各リールRL、RC、RRは、各々対応して設けられたリールモータ851L、851C、851R(図53)によって回転させることで、各リールRL、RC、RRの図柄が連続的に変化しつつ表示されるとともに、各リールRL、RC、RRの回転を停止させることで、3つの連続する図柄が表示結果として導出表示されるようになっている。   FIG. 52 is a front view of a slot machine 700 as an example of a slot machine to which the present invention is applied, and shows a layout of main members. The slot machine 700 is roughly composed of a housing whose front surface is open and a front door pivotally supported at a side end of the housing. Inside the casing of the slot machine 700, a variable display device 701 in which reels RL, RC, and RR having a plurality of types of symbols arranged on the outer periphery are arranged in the horizontal direction is installed. On the outer periphery of the reels RL, RC, RR, for example, “Red 7”, “White 7”, “BAR”, “JAC”, “Watermelon”, “Cherry”, “Bell”, a plurality of types that can be distinguished from each other Are drawn in a predetermined order. The symbols drawn on the outer peripheries of the reels RL, RC, and RR are displayed in upper, middle, and lower three stages. Each reel RL, RC, RR is rotated by reel motors 851L, 851C, 851R (FIG. 53) provided in correspondence to display the symbols of each reel RL, RC, RR continuously changing. At the same time, by stopping the rotation of the reels RL, RC, RR, three consecutive symbols are derived and displayed as display results.

また、スロットマシン700の前面扉には、表示機能を有する画像表示装置710が設けられている。そして、スロットマシン700の前面扉における画像表示装置710の下部などには、遊技者が各種の操作を行うための各種入力スイッチ等が配される操作テーブル720が設けられている。操作テーブル720の奥側には、スロットマシン700において遊技媒体となるメダルを投入可能なメダル投入口702、メダルを1枚分の賭数を設定(BET)するためのBETスイッチ703、1ゲームで賭けることのできる最高枚数分(本例では3枚分)の賭数を設定するためのMAXBETスイッチ704、クレジット(遊技者所有の遊技用価値として記憶されているメダル数)として記憶されているメダル及び賭数の設定に用いたメダルを精算するための精算スイッチ708が設けられている。メダル投入口702に投入されたメダルは、所定の投入メダルセンサによって検知される。   An image display device 710 having a display function is provided on the front door of the slot machine 700. An operation table 720 on which various input switches and the like for the player to perform various operations are provided on the front door of the slot machine 700 and below the image display device 710. On the back side of the operation table 720, a medal slot 702 into which a medal as a game medium can be inserted in the slot machine 700, a BET switch 703 for setting (BET) the number of bets for one medal, and one game MAXBET switch 704 for setting the maximum number of bets that can be bet (three in this example), medals stored as credits (the number of medals stored as game value owned by the player) Also, a settlement switch 708 for settlement of medals used for setting the bet amount is provided. A medal inserted into the medal insertion slot 702 is detected by a predetermined insertion medal sensor.

操作テーブル720の手前側には、スロットマシン700にてゲームを開始する際に操作されるスタートレバー705、リールRL、RC、RRの回転を各々停止する際に操作されるストップスイッチ706L、706C、706Rが設けられている。操作テーブル720の下部には、メダルが払い出されるメダル払出口707が設けられている。スロットマシン700の上部左右には、効果音を出力する2つのスピーカ711L、711Rが設けられている。その他、例えば操作テーブル720の左右手前側といった所定位置には、遊技効果ランプ713、714が設けられている。   On the front side of the operation table 720, a start lever 705 that is operated when the game is started in the slot machine 700, stop switches 706L and 706C that are operated when the rotation of the reels RL, RC, and RR is stopped. 706R is provided. A medal payout exit 707 through which medals are paid out is provided at the bottom of the operation table 720. Two speakers 711L and 711R for outputting sound effects are provided on the upper left and right of the slot machine 700. In addition, for example, game effect lamps 713 and 714 are provided at predetermined positions such as the left and right front sides of the operation table 720.

スロットマシン700においてゲームを行う場合には、まず、メダルをメダル投入口702から投入するか、あるいはクレジットを使用して賭数を設定する。クレジットを使用するにはBETスイッチ703またはMAXBETスイッチ704を操作する。こうして賭数が設定されると、賭数に応じた複数の入賞ラインのいずれかが有効となり、スタートレバー705の操作が有効な状態、すなわち、ゲームが実行可能な状態となって、可変表示の実行条件が成立する。なお、前回のゲームにてリプレイなどの再遊技役の入賞が発生した場合にも、続けて次のゲームが実行可能となり、可変表示の実行条件が成立する。   When a game is played in the slot machine 700, first, medals are inserted from the medal insertion slot 702, or credits are used to set the number of bets. To use the credit, the BET switch 703 or the MAXBET switch 704 is operated. When the number of bets is set in this way, one of a plurality of pay lines corresponding to the number of bets becomes valid, and the operation of the start lever 705 becomes valid, that is, the game can be executed. The execution condition is met. Even when a re-gamer winning such as replay occurs in the previous game, the next game can be executed continuously, and the variable display execution condition is satisfied.

こうしてゲームが実行可能な状態でスタートレバー705が操作されると、その操作がスタートレバースイッチ705A(図53)により検知されたことに基づき、可変表示の開始条件が成立したことに対応して、各リールRL、RC、RRが回転し、各リールRL、RC、RRの図柄が連続的に変動する。この状態でいずれかのストップスイッチ706L、706C、706Rが操作されると、対応するリールRL、RC、RRの回転が停止し、表示結果が視認可能に導出表示される。   When the start lever 705 is operated in such a state that the game can be executed, based on the fact that the operation is detected by the start lever switch 705A (FIG. 53), the variable display start condition is satisfied, The reels RL, RC, RR rotate, and the symbols of the reels RL, RC, RR continuously change. If any one of the stop switches 706L, 706C, and 706R is operated in this state, the rotation of the corresponding reels RL, RC, and RR is stopped, and the display result is derived and displayed so as to be visible.

そして、全てのリールRL、RC、RRの回転が停止されることで1ゲームが終了し、有効化されたいずれかの入賞ライン上に予め定められた役と呼ばれる図柄の組合せが各リールRL、RC、RRの表示結果として停止した場合には入賞が発生する。入賞となる役の種類には、大別して、メダルの付与を伴う小役と、賭数の設定を必要とせずに次のゲームを開始可能となる再遊技役と、遊技状態の移行を伴う特別役とがあり、遊技状態に応じて入賞となる役が定められている。スロットマシン700では、スタートレバー705が操作されたタイミングで抽出した乱数値に基づき、遊技状態に応じて定められた各役の入賞の発生を許容するか否かを決定する内部抽選を行う。この内部抽選に当選して入賞の発生が許容されていることを、「内部当選している」ともいう。各役の当選のうち、小役及び再遊技役の当選は、その当選が決定されたゲームにおいてのみ有効とされるが、特別役の当選は、その内部抽選により発生が許容された役が揃うまで有効とされる。すなわち特別役となる入賞の発生が一度許容されると、例え、各ゲームにて特別役となる入賞を発生させることができなかった場合でも、その当選は次のゲームへ持ち越されることになる。   Then, when the rotation of all the reels RL, RC, RR is stopped, one game is finished, and a combination of symbols called a predetermined combination on any activated pay line is assigned to each reel RL, When the display results of RC and RR are stopped, a winning is generated. The types of winning combinations are roughly divided into small roles with medals, re-players that can start the next game without the need to set the number of bets, and special cases that have a transition in gaming state. There is a role, and the winning combination is determined according to the gaming state. In the slot machine 700, an internal lottery is performed to determine whether or not the winning of each combination determined according to the gaming state is allowed based on the random number value extracted at the timing when the start lever 705 is operated. The fact that winning in this internal lottery and winning is permitted is also referred to as “internal winning”. Of the winning of each role, the winning of the small role and the replaying role is valid only in the game for which the winning is determined, but the winning of the special role has the roles allowed to be generated by the internal lottery. It is effective until. In other words, once the occurrence of a special winning combination is allowed, even if the special winning combination cannot be generated in each game, the winning is carried over to the next game.

スロットマシン700における遊技状態には、例えばレギュラーボーナス、ビッグボーナス、通常遊技状態がある。レギュラーボーナスの遊技状態では、例えばJAC、チェリー、スイカ及びベルなどの小役が、入賞となる役として定められており、内部抽選での抽選対象とされる。ビッグボーナスでは、所定の小役ゲームにおいて、例えばチェリー、スイカ及びベルなどの小役や、レギュラーボーナス(あるいはJACIN)などの特別役が、入賞となる役として定められており、各小役ゲームにおける内部抽選での抽選対象とされる。通常遊技状態では、例えばチェリー、スイカ及びベルなどの小役や、リプレイなどの再遊技役、ビッグボーナス、レギュラーボーナスなどの特別役が、入賞となる役として予め定められており、各ゲームにおける内部抽選での抽選対象とされる。   The gaming state in the slot machine 700 includes, for example, a regular bonus, a big bonus, and a normal gaming state. In the regular bonus game state, for example, small roles such as JAC, cherry, watermelon, and bell are defined as winning combinations and are subject to lottery in the internal lottery. In the big bonus, special small roles such as cherry, watermelon, and bell, and special bonuses such as regular bonus (or JACIN) are determined as winning roles in a predetermined small role game. It is a lottery target in the internal lottery. In the normal gaming state, for example, small roles such as cherry, watermelon and bell, replay roles such as replay, special roles such as big bonus, regular bonus, etc. are predetermined as winning roles, It is a lottery target in the lottery.

通常遊技状態においてビッグボーナスとなる特別役の入賞が発生すると、遊技状態がビッグボーナスに移行する。ビッグボーナスでは、小役ゲームと称される所定のゲームを行うことができる。ビッグボーナスは、当該ビッグボーナス中において遊技者に付与したメダルの総数が規定枚数(例えば466枚)以上となった場合に終了する。通常遊技状態やビッグボーナス中の小役ゲームにおいてレギュラーボーナスとなる特別役の入賞が発生すると、遊技状態がレギュラーボーナスに移行する。レギュラーボーナスは、12ゲーム消化した場合と、8ゲーム入賞(役の種類はいずれでもよい)した場合のいずれか早いほうで終了する。通常遊技状態時のレギュラーボーナスでは、遊技者に付与したメダルの総数が規定枚数以上となったときに、レギュラーボーナスを終了させるようにしてもよい。ビッグボーナス中のレギュラーボーナスで当該ビッグボーナス中において遊技者に付与したメダルの総数が規定枚数以上となった場合は、ビッグボーナスとともに当該レギュラーボーナスも終了する。   When a special role winning that becomes a big bonus occurs in the normal gaming state, the gaming state shifts to the big bonus. With the big bonus, a predetermined game called a small role game can be played. The big bonus is ended when the total number of medals given to the player in the big bonus becomes equal to or more than a prescribed number (eg, 466). When a special role winning that becomes a regular bonus occurs in a small role game in a normal gaming state or a big bonus, the gaming state shifts to a regular bonus. The regular bonus ends when 12 games have been consumed or when 8 games have been won (any kind of combination can be used), whichever comes first. In the regular bonus in the normal gaming state, the regular bonus may be terminated when the total number of medals given to the player exceeds a specified number. If the total number of medals awarded to the player during the big bonus exceeds the specified number with the regular bonus in the big bonus, the regular bonus is terminated together with the big bonus.

スロットマシン700では、遊技状態がレギュラーボーナスやビッグボーナスなどの特別遊技状態に移行している場合に、通常遊技状態よりも多くのメダルを遊技者が獲得でき、通常遊技状態よりも遊技者にとって有利な遊技状態となる。こうした特別遊技状態に制御するか否かの決定は、内部抽選において、所定の遊技価値を付与するか否かの決定として行われるものであればよい。なお、特別遊技状態はレギュラーボーナスやビッグボーナスなどに限らず、通常遊技状態に比べて遊技者が多くのメダルを獲得することが期待でき、通常遊技状態よりも遊技者にとって有利な遊技状態であればよい。このような通常遊技状態よりも遊技者にとって有利な遊技状態としては、例えば、リールの導出条件(例えば停止順や停止タイミング)が満たされることを条件に発生する報知対象入賞の導出条件を満たす操作手順が報知される遊技状態(いわゆるアシストタイム)や、少なくともいずれか1つのリールの引込範囲を制限することで、ストップスイッチ706L、706C、706Rが操作された際に表示されている図柄が停止しやすいように制御し、遊技者が目押しを行うことで入賞図柄の組合せを導出させることが可能となるチャレンジタイム(CT)、特定の入賞(例えばリプレイ入賞やシングルボーナス入賞等)の発生が許容される確率が高まる遊技状態(いわゆるリプレイタイムや集中状態)等、さらには、これらを組み合わせた遊技状態などであればよい。   In the slot machine 700, when the gaming state is shifted to a special gaming state such as a regular bonus or a big bonus, the player can acquire more medals than the normal gaming state, which is more advantageous to the player than the normal gaming state. It becomes a game state. The determination as to whether or not to control to such a special game state may be made as a determination as to whether or not to give a predetermined game value in the internal lottery. Note that the special gaming state is not limited to a regular bonus or a big bonus, and it can be expected that the player will win more medals than the normal gaming state, and the gaming state may be more advantageous to the player than the normal gaming state. That's fine. As such a gaming state that is more advantageous to the player than the normal gaming state, for example, an operation that satisfies the conditions for deriving notification target winnings that occur on condition that reel deriving conditions (for example, stop order and stop timing) are satisfied By limiting the gaming state (so-called assist time) in which the procedure is notified and the pull-in range of at least one of the reels, the symbols displayed when the stop switches 706L, 706C, and 706R are operated are stopped. Challenge time (CT) that allows control to be easily controlled and allows players to derive a combination of winning symbols, and allow for specific winnings (such as replay winnings and single bonus winnings) Game state (so-called replay time or concentration state) that increases the probability of being played, and further combining these It may be any such tricks state.

スロットマシン700には、例えば図53に示すような主基板800、演出制御基板820、音声制御基板832、ランプ制御基板833、リールユニット850などが搭載されている。その他にも、スロットマシン700には、主基板800に接続された電源基板や中継基板等の他の基板も搭載されている。主基板800は、上記実施の形態における主基板11の構成及び機能と少なくとも一部が共通するものであればよい。また、電源基板等の他の制御基板についても、上記実施の形態における各種制御基板の構成及び機能と少なくとも一部が共通するものであればよい。   In the slot machine 700, for example, a main board 800, an effect control board 820, an audio control board 832, a lamp control board 833, a reel unit 850 and the like as shown in FIG. 53 are mounted. In addition, in the slot machine 700, other boards such as a power board and a relay board connected to the main board 800 are also mounted. The main board 800 only needs to share at least part of the configuration and function of the main board 11 in the above embodiment. In addition, other control boards such as a power supply board need only have at least a part in common with the configurations and functions of the various control boards in the above embodiment.

主基板800には、遊技制御用マイクロコンピュータ810が設けられている。遊技制御用マイクロコンピュータ810は、上記実施の形態における遊技制御用マイクロコンピュータ100の構成及び機能と少なくとも一部が共通するものであり、制御コードに基づくユーザプログラムなどを実行するCPU、ユーザプログラムを示す制御コードや固定データなどを記憶するROM、ワークエリアとしてCPUにより使用されるRAMなどを備えて構成されていればよい。また、上記実施の形態における乱数回路509と一部又は全部が共通する乱数回路が、遊技制御用マイクロコンピュータ810に内蔵又は外付けされていればよい。   The main board 800 is provided with a game control microcomputer 810. The game control microcomputer 810 is at least partially in common with the configuration and functions of the game control microcomputer 100 in the above embodiment, and represents a CPU and a user program that execute a user program based on the control code. What is necessary is just to comprise the ROM which memorize | stores a control code, fixed data, etc., RAM used by CPU as a work area, etc. In addition, a random number circuit that is partially or entirely in common with the random number circuit 509 in the above embodiment may be built in or externally attached to the game control microcomputer 810.

リールユニット850は、リールモータ851L、851C、851R、リールランプ852、リールセンサ853などを備えて構成される。リールモータ851L、851C、851Rは、各リールRL、RC、RRを回転させるためのモータである。リールランプ852は、各リールRL、RC、RRの内部に設けられ、各リールRL、RC、RRに描かれた図柄のうち、可変表示装置701にて視認可能となる図柄をリールの内側から照射するためのランプである。リールセンサ853は、各リールRL、RC、RRの回転状態や回転数などを検知するためのセンサである。   The reel unit 850 includes reel motors 851L, 851C, 851R, a reel lamp 852, a reel sensor 853, and the like. The reel motors 851L, 851C, and 851R are motors for rotating the reels RL, RC, and RR. The reel lamp 852 is provided inside each reel RL, RC, RR, and irradiates a symbol that can be visually recognized by the variable display device 701 among the symbols drawn on each reel RL, RC, RR from the inside of the reel. It is a lamp to do. The reel sensor 853 is a sensor for detecting the rotation state, the number of rotations, and the like of each reel RL, RC, RR.

演出制御基板820には、演出制御用マイクロコンピュータ830や、表示制御部831などが搭載されている。演出制御用マイクロコンピュータ830は、例えば遊技制御用マイクロコンピュータ810の一部又は全部と同様の構成を有する1チップマイクロコンピュータであり、CPU、ROM、RAM、リセット/割込みコントローラなどを備えて構成されていればよい。表示制御部631は、画像表示装置510における表示動作の制御を行うものであり、演出制御用マイクロコンピュータ630からの表示制御指令に従った画像データの処理を実行するVDPや、画像表示装置510の画面上に画像を表示させるといった演出制御に使用される各種の演出データを記憶する演出データメモリを備えて構成されている。   An effect control microcomputer 830, a display control unit 831, and the like are mounted on the effect control board 820. The effect control microcomputer 830 is a one-chip microcomputer having the same configuration as part or all of the game control microcomputer 810, for example, and includes a CPU, a ROM, a RAM, a reset / interrupt controller, and the like. Just do it. The display control unit 631 controls the display operation in the image display device 510. The display control unit 631 is a VDP that executes image data processing in accordance with a display control command from the effect control microcomputer 630, or the image display device 510. An effect data memory for storing various effect data used for effect control such as displaying an image on the screen is provided.

演出制御用マイクロコンピュータ830では、主基板800から受信した演出制御コマンドに基づく演出制御パターンに従って画像表示装置710やスピーカ711L、711R、遊技効果ランプ713、714などによる演出動作を制御するための指令や処理が、CPUによって実行される。表示制御部831では、演出制御用マイクロコンピュータ830からの表示制御指令に従った演出データの処理などが実行される。   In the effect control microcomputer 830, an instruction for controlling the effect operation by the image display device 710, the speakers 711L and 711R, the game effect lamps 713 and 714, etc. according to the effect control pattern based on the effect control command received from the main board 800, Processing is executed by the CPU. In the display control unit 831, processing of effect data according to the display control command from the effect control microcomputer 830 is executed.

こうしたスロットマシン700が備える遊技制御用マイクロコンピュータ810に内蔵又は外付けされた乱数回路では、例えば図14に示した構成のうち、ラッチ用フリップフロップ557B、乱数ラッチセレクタ558B及び乱数値レジスタR2D(559B)の組合せを不使用とすればよい。その一方で、遊技制御用マイクロコンピュータ810では、例えば図6に示した構成において、PIP510が備える入力ポートP0にスロットマシン700が備えるスタートレバースイッチ705Aからの検出信号を入力する。   In a random number circuit built in or externally attached to the game control microcomputer 810 provided in such a slot machine 700, for example, among the configurations shown in FIG. 14, a latch flip-flop 557B, a random number latch selector 558B, and a random value register R2D (559B). ) Is not used. On the other hand, in the game control microcomputer 810, for example, in the configuration shown in FIG. 6, the detection signal from the start lever switch 705A provided in the slot machine 700 is input to the input port P0 provided in the PIP 510.

そして、遊技制御用マイクロコンピュータ810に内蔵又は外付けされた乱数回路では、例えばスタートレバースイッチ705Aからの検出信号がオン状態になることといった所定信号の入力に基づいて、図14に示した乱数生成回路553や乱数列変更回路555などにより予め定められた手順で更新される乱数列RSNに含まれる数値データが乱数値レジスタR1D(559A)に格納されたときに、乱数ラッチフラグレジスタRDFMに格納される乱数ラッチフラグデータRDFM0のビット値を“0”から“1”へと変化させることなどにより、数値データを格納した乱数値レジスタR1D(559A)に対応する乱数ラッチフラグがオン状態になり新たな数値データの格納が制限される。その一方で、例えば遊技制御用マイクロコンピュータ810のCPUが、図43に示すステップS506に相当する処理を実行したときといった、乱数値の読出タイミングにて乱数値レジスタR1D(559A)から乱数値となる数値データが読み出されたときに、その数値データが読み出された乱数値レジスタR1D(559A)に対応する乱数ラッチフラグがオフ状態になり新たな数値データの格納が許可される。これにより、所定信号の入力に基づいて乱数値レジスタR1D(559A)に格納された数値データは、遊技制御用マイクロコンピュータ810のCPUなどによって読み出されるまでにノイズ等により改変されてしまうことがなく、正確な乱数値となる数値データを取得することができる。   Then, in the random number circuit built in or externally attached to the game control microcomputer 810, the random number generation shown in FIG. 14 is performed based on the input of a predetermined signal, for example, that the detection signal from the start lever switch 705A is turned on. When numerical data included in the random number sequence RSN updated by a predetermined procedure by the circuit 553, the random number sequence changing circuit 555, or the like is stored in the random number value register R1D (559A), it is stored in the random number latch flag register RDFM. The random number latch flag corresponding to the random value register R1D (559A) storing numerical data is turned on by changing the bit value of the random number latch flag data RDFM0 from “0” to “1”, etc. Data storage is limited. On the other hand, for example, when the CPU of the game control microcomputer 810 executes a process corresponding to step S506 shown in FIG. 43, the random number value is obtained from the random number value register R1D (559A) at the read timing of the random number value. When the numerical data is read, the random number latch flag corresponding to the random value register R1D (559A) from which the numerical data is read is turned off, and storage of new numerical data is permitted. Thereby, the numerical data stored in the random value register R1D (559A) based on the input of the predetermined signal is not altered by noise or the like until it is read by the CPU of the game control microcomputer 810, Numerical data that is an accurate random value can be acquired.

また、遊技制御用マイクロコンピュータ810のCPUなどにより遊技制御の実行が開始されるときには、例えば図37に示すステップS56に相当する処理や、図40に示すステップS120及びステップS121に相当する処理において、乱数値レジスタR1D(559A)から数値データを読出可能であり、各乱数ラッチフラグをオフ状態に設定することができる。これにより、例えばスロットマシン700において電源遮断が発生したときや電源投入時などの電源電圧が不安定な状態で誤って乱数値レジスタR1D(559A)に格納された数値データが、乱数値として取得されてしまうことを防止できる。   Further, when execution of game control is started by the CPU of the game control microcomputer 810 or the like, for example, in processing corresponding to step S56 shown in FIG. 37 or processing corresponding to step S120 and step S121 shown in FIG. Numerical data can be read from the random value register R1D (559A), and each random number latch flag can be set to an OFF state. As a result, for example, numerical data stored in the random value register R1D (559A) erroneously in a state where the power supply voltage is unstable such as when the power is cut off in the slot machine 700 or when the power is turned on is acquired as a random value. Can be prevented.

さらに、図8(A)や図11(A)及び(C)に示したものと同様に、セキュリティ時間設定KSESのビット番号[4−3]におけるビット値を“00”以外の値としたときには、システムリセットや電源投入に基づき初期設定処理が実行されるごとに所定の時間範囲で変化する可変設定時間を、セキュリティ時間に含まれる時間成分として設定する。加えて、図8(A)や図11(A)及び(D)に示したものと同様に、セキュリティ時間設定KSESのビット番号[2−0]におけるビット値を“000”以外の値としたときには、固定時間に加えて予め選択可能な複数の延長時間のいずれかを、セキュリティ時間に含まれる時間成分として設定する。これにより、スロットマシン700の電源投入やシステムリセット等による動作開始タイミングから、乱数回路の動作開始タイミングや更新される数値データなどを特定することが困難になり、遊技制御処理プログラムの解析結果に基づく狙い撃ちや、いわゆる「ぶら下げ基板」を接続して所定タイミングで不正信号を入力することで、不正に特別遊技状態を発生させるなどの行為を、確実に防止することができる。   Further, when the bit value in the bit number [4-3] of the security time setting KSES is set to a value other than “00”, similar to those shown in FIG. 8A and FIG. 11A and FIG. A variable setting time that changes in a predetermined time range every time the initial setting process is executed based on system reset or power-on is set as a time component included in the security time. In addition, the bit value in the bit number [2-0] of the security time setting KSES is set to a value other than “000” in the same manner as shown in FIG. 8 (A) and FIG. 11 (A) and (D). Sometimes, in addition to the fixed time, one of a plurality of extension times that can be selected in advance is set as a time component included in the security time. This makes it difficult to specify the operation start timing of the random number circuit or the numerical data to be updated from the operation start timing due to power-on of the slot machine 700, system reset, or the like, and is based on the analysis result of the game control processing program. By connecting a so-called “hanging board” and inputting a fraud signal at a predetermined timing, it is possible to reliably prevent acts such as illegally generating a special gaming state.

その他、例えば遊技制御用マイクロコンピュータ810に内蔵又は外付けされた乱数回路にて生成される乱数値となる数値データのスタート値をシステムリセット毎に変更すること、より具体的には、遊技制御用マイクロコンピュータ810のCPUにおける動作とは別個に初期値決定用データとなるカウント値を更新するフリーランカウンタから読み出したカウント値を用いて乱数値となる数値データのスタート値が決定されること、遊技制御用マイクロコンピュータ810が備える外部バスインタフェースでは内部リソースアクセス制御回路によりROMの記憶データといった遊技制御用マイクロコンピュータ810の内部データにつきCPU等の内部回路以外による外部読出が制限されること、遊技制御用マイクロコンピュータ810に内蔵又は外付けされた乱数回路の周波数監視回路では乱数用クロックの入力状態を内部システムクロックと比較して乱数用クロックにおける周波数異常が検知されること、あるいは、これらの一部又は全部を組み合わせることなどにより、上記実施の形態におけるパチンコ遊技機1が備える構成及び機能の少なくとも一部が、スロットマシン700においても実現されればよい。   In addition, for example, the start value of numerical data that becomes a random value generated by a random number circuit built in or externally attached to the game control microcomputer 810 is changed at each system reset, more specifically for game control. Separately from the operation of the CPU of the microcomputer 810, the start value of the numerical data to be a random value is determined using the count value read from the free run counter that updates the count value to be the initial value determination data, In the external bus interface provided in the control microcomputer 810, internal reading of the game control microcomputer 810 such as data stored in the ROM, such as data stored in the ROM, is restricted by the internal resource access control circuit from being restricted by an external circuit other than an internal circuit such as a CPU. Microcomputer 810 The frequency monitoring circuit of the built-in or external random number circuit detects the frequency abnormality in the random number clock by comparing the input state of the random number clock with the internal system clock, or combines some or all of these For example, at least a part of the configuration and functions of the pachinko gaming machine 1 in the above embodiment may be realized in the slot machine 700.

スロットマシン700は、メダル並びにクレジットを使用してゲームを実施可能なものに限らず、例えばパチンコ球を用いてゲームを行うスロットマシンや、メダルが外部に排出されることなくクレジットを使用して遊技可能な完全クレジット式のスロットマシン、可変表示装置が図柄を示す画像の表示を行う画像式のスロットマシンなどにも適用することができる。   The slot machine 700 is not limited to a game that can be played using medals and credits. For example, a slot machine that plays a game using pachinko balls, or a game that uses credits without medals being discharged to the outside. The present invention can also be applied to a possible full credit type slot machine, an image type slot machine in which a variable display device displays an image showing a symbol.

パチンコ遊技機1やスロットマシン700が備える構成及び機能の一部又は全部を実現するためのプログラム及びデータは、コンピュータ装置等に対して、着脱自在の記録媒体により配布・提供される形態に限定されるものではなく、予めコンピュータ装置等の有する記憶装置にプリインストールしておくことで配布される形態を採っても構わない。さらに、本発明を実現するためのプログラム及びデータは、通信処理部を設けておくことにより、通信回線等を介して接続されたネットワーク上の、他の機器からダウンロードすることによって配布する形態を採っても構わない。   Programs and data for realizing part or all of the configuration and functions of the pachinko gaming machine 1 and the slot machine 700 are limited to a form distributed and provided to a computer device or the like by a detachable recording medium. However, it may be distributed in advance by preinstalling in a storage device such as a computer device. Furthermore, the program and data for realizing the present invention are distributed by downloading from other devices on a network connected via a communication line or the like by providing a communication processing unit. It doesn't matter.

1 … パチンコ遊技機
2 … 遊技盤
3 … 遊技機用枠
4A、4B … 特別図柄表示装置
5 … 画像表示装置
6A … 普通入賞球装置
6B … 普通可変入賞球装置
7 … 特別可変入賞球装置
8L、8R … スピーカ
9 … 遊技効果ランプ
11 … 主基板
12 … 演出制御基板
13 … 音声制御基板
14 … ランプ制御基板
15 … 払出制御基板
18 … 中継基板
20 … 普通図柄表示器
21 … ゲートスイッチ
22A、22B … 始動口スイッチ
23 … カウントスイッチ
31 … 遊技開始スイッチ
41 … 通過ゲート
100、810 … 遊技制御用マイクロコンピュータ
501 … 外部バスインタフェース
501A … 内部リソースアクセス制御回路
502 … クロック回路
503 … 固有情報記憶回路
504 … リセット/割込みコントローラ
505 … CPU
506 … ROM
507 … RAM
508 … CTC
509 … 乱数回路
510 … PIP
511 … シリアル通信回路
512 … アドレスデコード回路
551 … 周波数監視回路
552 … クロック用フリップフロップ
553 … 乱数生成回路
554 … スタート値設定回路
554A … フリーランカウンタ
555 … 乱数列変更回路
556 … 乱数列変更設定回路
557A、557B … ラッチ用フリップフロップ
558A、558B … 乱数ラッチセレクタ
559A、559B … 乱数値レジスタ
700 … スロットマシン
DESCRIPTION OF SYMBOLS 1 ... Pachinko machine 2 ... Game board 3 ... Gaming machine frame 4A, 4B ... Special symbol display device 5 ... Image display device 6A ... Normal winning ball device 6B ... Ordinary variable winning ball device 7 ... Special variable winning ball device 8L, 8R ... Speaker 9 ... Game effect lamp 11 ... Main board 12 ... Production control board 13 ... Audio control board 14 ... Lamp control board 15 ... Discharge control board 18 ... Relay board 20 ... Normal symbol display 21 ... Gate switches 22A, 22B ... Start port switch 23 ... Count switch 31 ... Game start switch 41 ... Pass gate 100, 810 ... Game control microcomputer 501 ... External bus interface 501A ... Internal resource access control circuit 502 ... Clock circuit 503 ... Unique information storage circuit 504 ... Reset / Interrupt controller 5 5 ... CPU
506 ... ROM
507 ... RAM
508 ... CTC
509 ... random number circuit 510 ... PIP
511 ... Serial communication circuit 512 ... Address decoding circuit 551 ... Frequency monitoring circuit 552 ... Clock flip-flop 553 ... Random number generation circuit 554 ... Start value setting circuit 554A ... Free-run counter 555 ... 557A, 557B ... Flip-flops for latch 558A, 558B ... Random number latch selectors 559A, 559B ... Random value register 700 ... Slot machine

Claims (1)

遊技が可能な遊技機であって、
遊技制御処理プログラムに基づき遊技機における遊技制御を実行する制御用CPUが内蔵された遊技制御用マイクロコンピュータと、
前記遊技制御用マイクロコンピュータに内蔵又は外付けされ、乱数値となる数値データを生成する乱数回路とを備え、
前記乱数回路は、
数値データを予め定められた手順により更新する数値更新手段と、
値データを乱数値として取り込んで格納する乱数値格納手段とを含み、
前記遊技制御用マイクロコンピュータは、
前記乱数回路によって生成された乱数値に基づいて、前記制御用CPUにより所定の決定を行う制御決定手段と、
所定信号の入力に基づいて数値データが前記乱数値格納手段に格納されたときにオン状態にされ、前記乱数値格納手段に格納された数値データが乱数値の読出タイミングにて前記制御用CPUにより読み出されたときにオフ状態にされる所定のフラグとを含み、
前記所定のフラグが前記オン状態のときに、前記乱数値格納手段に格納された数値データの変更が禁止となり、前記所定のフラグが前記オフ状態のときに、前記乱数値格納手段への新たな数値データの格納が可能となり、
前記制御決定手段は、前記所定の決定として、前記乱数回路によって生成された乱数値に基づいて、有利状態とするか否かを決定し、
前記遊技制御用マイクロコンピュータに内蔵され、前記遊技制御処理プログラムが含まれる制御プログラムを記憶する不揮発性メモリを備え、
前記遊技制御用マイクロコンピュータは、前記制御用CPU以外による前記不揮発性メモリの外部読出を制限する読出制限回路を含
所定期間内において前記不揮発性メモリの記憶内容を検査するセキュリティチェックを実行するセキュリティチェック手段と、
前記所定期間を可変とするかを設定する設定手段と、をさらに設けた、
ことを特徴とする遊技機。
A gaming machine capable of playing games,
A game control microcomputer incorporating a control CPU for executing game control in the gaming machine based on the game control processing program;
A random number circuit that is built in or externally attached to the game control microcomputer and generates numerical data to be random values;
The random number circuit includes:
And numerical updating means you update by a predetermined procedure numerical data,
And a random number storage means for storing capture the numerical data as a random number,
The game control microcomputer is:
Control determining means for making a predetermined determination by the control CPU based on a random number value generated by the random number circuit;
Numerical data based on the input of the predetermined signal is set to the ON state when it is stored in the random number storage means, for the control numerical data stored in the random number storing means at a read timing of the random number A predetermined flag that is turned off when read by the CPU,
When the predetermined flag is in the on state, the numerical data stored in the random value storage unit is prohibited from being changed. When the predetermined flag is in the off state, a new value is stored in the random number value storage unit. Numeric data can be stored,
The control determining means determines, as the predetermined determination, whether or not to be in an advantageous state based on a random value generated by the random number circuit,
A non-volatile memory that is built in the game control microcomputer and stores a control program including the game control processing program;
The game control microcomputer is observed including a read limiting circuit that limits the external read of said non-volatile memory other than by the control CPU,
Security check means for executing a security check for inspecting the storage content of the nonvolatile memory within a predetermined period;
Setting means for setting whether the predetermined period is variable,
A gaming machine characterized by that.
JP2016029261A 2016-02-18 2016-02-18 Game machine Active JP6178886B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016029261A JP6178886B2 (en) 2016-02-18 2016-02-18 Game machine

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016029261A JP6178886B2 (en) 2016-02-18 2016-02-18 Game machine

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2013187772A Division JP5890813B2 (en) 2013-09-10 2013-09-10 Game machine

Publications (2)

Publication Number Publication Date
JP2016093693A JP2016093693A (en) 2016-05-26
JP6178886B2 true JP6178886B2 (en) 2017-08-09

Family

ID=56070244

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016029261A Active JP6178886B2 (en) 2016-02-18 2016-02-18 Game machine

Country Status (1)

Country Link
JP (1) JP6178886B2 (en)

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002282507A (en) * 2001-03-26 2002-10-02 Fuji Shoji:Kk Pachinko game machine
JP4618792B2 (en) * 2005-05-19 2011-01-26 サミー株式会社 Game machine
JP4734084B2 (en) * 2005-10-24 2011-07-27 株式会社三共 Game machine
JP5154160B2 (en) * 2007-08-01 2013-02-27 株式会社三共 Game machine
JP5009247B2 (en) * 2008-07-10 2012-08-22 株式会社藤商事 Game machine
JP4415057B1 (en) * 2008-11-12 2010-02-17 株式会社大都技研 Amusement stand
JP5843827B2 (en) * 2013-09-10 2016-01-13 株式会社三共 Game machine
JP5890813B2 (en) * 2013-09-10 2016-03-22 株式会社三共 Game machine
JP5843828B2 (en) * 2013-09-10 2016-01-13 株式会社三共 Game machine
JP5843826B2 (en) * 2013-09-10 2016-01-13 株式会社三共 Game machine

Also Published As

Publication number Publication date
JP2016093693A (en) 2016-05-26

Similar Documents

Publication Publication Date Title
JP5160473B2 (en) Game machine
JP2014236961A (en) Game machine
JP5160474B2 (en) Game machine
JP5160476B2 (en) Game machine
JP5985196B2 (en) Game machine
JP5362617B2 (en) Game machine
JP5470411B2 (en) Game machine
JP5843827B2 (en) Game machine
JP5843826B2 (en) Game machine
JP5890813B2 (en) Game machine
JP5843824B2 (en) Game machine
JP5843828B2 (en) Game machine
JP6178886B2 (en) Game machine
JP5843825B2 (en) Game machine
JP5616950B2 (en) Game machine
JP5160475B2 (en) Game machine
JP5616951B2 (en) Game machine
JP5160481B2 (en) Game machine
JP5160482B2 (en) Game machine
JP2013048956A (en) Game machine
JP5362616B2 (en) Game machine
JP5779203B2 (en) Game machine
JP2013158655A (en) Game machine
JP2013048955A (en) Game machine
JP2013048958A (en) Game machine

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160218

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A132

Effective date: 20170110

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170301

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170711

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170714

R150 Certificate of patent or registration of utility model

Ref document number: 6178886

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250