JP6178025B1 - 複数の低雑音増幅器モジュールを有する無線周波数(rf)フロントエンド - Google Patents

複数の低雑音増幅器モジュールを有する無線周波数(rf)フロントエンド Download PDF

Info

Publication number
JP6178025B1
JP6178025B1 JP2016567779A JP2016567779A JP6178025B1 JP 6178025 B1 JP6178025 B1 JP 6178025B1 JP 2016567779 A JP2016567779 A JP 2016567779A JP 2016567779 A JP2016567779 A JP 2016567779A JP 6178025 B1 JP6178025 B1 JP 6178025B1
Authority
JP
Japan
Prior art keywords
stage
signal
output
carrier
amplified
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2016567779A
Other languages
English (en)
Other versions
JP2017525174A (ja
Inventor
パン、ドンリン
タシック、アレクサンダー・ミオドラグ
ランガラジャン、ラジャゴパラン
レウン、ライ・カン
ナラソング、チューチャーン
タン、イユ
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Qualcomm Inc
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=53177407&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP6178025(B1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Application granted granted Critical
Publication of JP6178025B1 publication Critical patent/JP6178025B1/ja
Publication of JP2017525174A publication Critical patent/JP2017525174A/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/005Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission adapting radio receivers, transmitters andtransceivers for operation on two or more bands, i.e. frequency ranges
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/10Means associated with receiver for limiting or suppressing noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B7/00Radio transmission systems, i.e. using radiation field
    • H04B7/24Radio transmission systems, i.e. using radiation field for communication between two or more posts
    • H04B7/26Radio transmission systems, i.e. using radiation field for communication between two or more posts at least one of which is mobile
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • H04L27/063Superheterodyne receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Amplifiers (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Transceivers (AREA)

Abstract

複数の低雑音増幅器モジュールを有する無線周波数(RF)フロントエンドが開示される。例示的な実施形態では、装置は、少なくとも1つの第1段キャリアグループを生成するために受信されたキャリア信号を増幅するように構成された少なくとも1つの第1段増幅器を含む。各第1段キャリアグループはキャリア信号のそれぞれの部分を含む。本装置は、第1段キャリアグループを増幅するように構成された第2段増幅器をも含む。異なる復調段に出力され得る2つの第2段出力信号を生成するためにそれぞれの第1段キャリアグループを増幅するように構成された各第2段増幅器、ここで、各復調段は、選択されたキャリア信号を復調する。

Description

関連出願の相互参照
[0001]本出願は、その内容全体が参照により本明細書に明確に組み込まれる、同一出願人が所有する、2014年5月16日に出願された米国仮特許出願第61/994,158号、および2015年3月27日に出願された米国非仮特許出願第14/671,939号の優先権を主張する。
[0002]本開示は、一般に通信トランシーバに関し、より詳細には、キャリアアグリゲーション通信システムにおいて使用するための受信機フロントエンドに関する。
[0003]無線周波数(RF)トランシーバでは、通信信号が、送信機によって発生され、アップコンバートされ、増幅され、送信され、受信機によって受信され、増幅され、ダウンコンバートされ、復元される。受信機では、通信信号は、一般に、通信信号中に含まれている情報を復元するために、受信回路によって受信され、ダウンコンバートされる。単一の送信機または受信機が、複数の送信周波数および/または複数の受信周波数を使用して動作するように構成され得る。受信機が2つまたはそれ以上の受信信号を同時に受信することが可能であるように、2つまたはそれ以上の受信経路の同時動作が使用される。そのようなシステムは「キャリアアグリゲーション」(CA:carrier-aggregation)システムと呼ばれることがある。「キャリアアグリゲーション」という用語は、インターバンドキャリアアグリゲーション(インターCA)とイントラバンドキャリアアグリゲーション(イントラCA)とを含むシステムを指すことがある。インターCAは、異なる通信バンド中で発生する2つまたはそれ以上の別個の(連続または不連続のいずれかの)キャリア信号の処理を指す。イントラCAは、同じ通信バンド中で発生する2つまたはそれ以上の別個の(連続または不連続のいずれかの)キャリア信号の処理を指す。受信されたキャリアアグリゲートRF信号が、一般に、1つまたは複数の別個の局部発振器(LO)周波数を使用して、増幅され、ダウンコンバートされる。次いで、ダウンコンバートされた信号は、複数のキャリアを使用して送信された情報を抽出するために処理される。
[0004]通信デバイスは、それらが、複数の通信バンド中の絶えず増加する数の異なる周波数を処理するように設計されるので、ますます複雑になっている、RFトランシーバを有する。通信デバイスが、多くの異なる通信バンドにわたる様々な異なる周波数上で通信することが可能であることが一般的である。多くの場合、受信機は、各受信機信号経路が、他の受信機信号経路に対するアグレッサ信号を生成し得るので、厳しい経路間分離要件を生じる複数の信号経路を含む。内部アグレッサ信号がビクティム受信機経路上に存在するとき、回路非線形性および/または他の外部干渉物により、大量の受信機感度抑圧が発生することがある。これにより、ビクティム受信機経路に関する情報の復元が困難または不可能になる。
[0005]したがって、キャリアアグリゲーショントランシーバ中で複数のキャリア信号を受信したとき、改善された受信機経路分離を与える方法を有することが望ましい。
[0006]複数の通信バンド中の受信されたRF信号を、ワイヤレスシステム内で通信するワイヤレスデバイス中の復調器に効率的にルーティングする2段LNAを有するフロントエンドの例示的な実施形態を示す図。 [0007]キャリアアグリゲーション通信システムにおける例示的なキャリア信号構成を示す図。 [0008]2段LNAの例示的な実施形態を備える受信機フロントエンドのブロック図。 [0009]第1段増幅器の例示的な実施形態を示す図。 [0010]図4に示されているLNAグループの詳細な例示的な実施形態を示す図。 [0011]第2段増幅器を含む増幅および復調集積回路の例示的な実施形態を示す図。 [0012]図3に示されている2段LNAの詳細な例示的な実施形態を示す図。 [0013]図6に示されている集積回路のインターフェースピンの例示的な実施形態を示す図。 [0014]2段LNA装置の例示的な実施形態を示す図。
[0015]以下に示す発明を実施するための形態は、本開示の例示的な設計を説明するものであり、本開示が実施され得る設計のみを表すものではない。「例示的」という用語は、本明細書では、「例、事例、または例示の働きをすること」を意味するために使用する。「例示的」として本明細書で説明するいかなる設計も、必ずしも他の設計よりも好ましいまたは有利であると解釈されるべきであるとは限らない。発明を実施するための形態は、本開示の例示的な設計の完全な理解を与えるための具体的な詳細を含む。本明細書で説明する例示的な設計はこれらの具体的な詳細なしに実施され得ることが当業者には明らかであろう。いくつかの事例では、本明細書で提示する例示的な設計の新規性を不明瞭にしないように、よく知られている構造およびデバイスをブロック図の形式で示す。
[0016]図1に、複数の通信バンド中の受信されたRFキャリア信号を、ワイヤレスシステム100内で通信するワイヤレスデバイス102中の復調器に効率的にルーティングする2段低雑音増幅器(LNA:low noise amplifier)を有するフロントエンド114の例示的な実施形態を示す。ワイヤレスシステム100は、ロングタームエボリューション(LTE(登録商標):Long Term Evolution)システム、符号分割多元接続(CDMA)システム、モバイル通信用グローバルシステム(GSM(登録商標):Global System for Mobile Communications)システム、ワイヤレスローカルエリアネットワーク(WLAN:wireless local area network)システム、または何らかの他のワイヤレスシステムであり得る。CDMAシステムは、広帯域CDMA(WCDMA(登録商標))、CDMA 1X、エボリューションデータオプティマイズド(EVDO:Evolution-Data Optimized)、時分割同期CDMA(TD−SCDMA:Time Division Synchronous CDMA)、またはCDMAの何らかの他のバージョンを実装し得る。簡単のために、図1は、2つの基地局104および106と、1つのシステムコントローラ108とを含むワイヤレスシステム100を示している。概して、ワイヤレスシステム100は、任意の数の基地局と、ネットワークエンティティの任意のセットとを含み得る。
[0017]ワイヤレスデバイス102は、ユーザ機器(UE)、移動局、端末、アクセス端末、加入者ユニット、または局と呼ばれることもある。ワイヤレスデバイス102は、セルラーフォン、スマートフォン、タブレット、ワイヤレスモデム、携帯情報端末(PDA)、ハンドヘルドデバイス、ラップトップコンピュータ、スマートブック、ネットブック、コードレスフォン、ワイヤレスローカルループ(WLL)局、Bluetooth(登録商標)デバイス、または他の通信デバイスであり得る。ワイヤレスデバイス102はワイヤレスシステム100中のデバイスと通信し得る。ワイヤレスデバイス102はまた、放送局(たとえば、放送局110)からの信号、または1つまたは複数のグローバルナビゲーション衛星システム(GNSS:global navigation satellite system)中の衛星(たとえば、衛星112)からの信号を受信し得る。ワイヤレスデバイス102は、LTE、WCDMA、CDMA 1X、EVDO、TD−SCDMA、GSM、802.11など、ワイヤレス通信のための1つまたは複数の無線技術をサポートし得る。様々な例示的な実施形態では、フロントエンド114の2段LNAは、所望のベースバンド信号を取得するために、1つまたは複数の通信バンド中の受信されたキャリアを、対応する復調器に効率的にルーティングする。様々な例示的な実施形態では、2段LNAは、1つまたは複数の通信バンド中の異なるキャリア信号を処理するとき、改善された受信機経路分離および一貫した受信機性能を与えるように動作する。
[0018]図2に、キャリアアグリゲーション通信システムにおける例示的な信号キャリア構成を示す図200を示す。たとえば、信号構成は、RFキャリアが、図1に示されている通信システム100中で送信または受信され得る信号バンドを示している。たとえば、図200に、ローバンド、ミッドバンドおよびハイバンドグループを示し、各バンドグループは、1つまたは複数のキャリア信号を備える1つまたは複数の信号バンドを有し得る。図206では、ローバンドグループは2つのローバンドグループにさらに分割される。
[0019]図202に、連続イントラバンドキャリア構成の一例を示す。たとえば、1つのバンドグループ中に複数の連続キャリア(たとえば、ローバンドグループ中に4つの連続キャリア)がある。ワイヤレスデバイス100は、同じバンドグループ内の4つの連続キャリア上での送信を送信および/または受信し得る。
[0020]図204に、不連続イントラバンドキャリア構成の一例を示す。たとえば、1つのバンドグループ中に複数の不連続キャリア(たとえば、ローバンドグループ中に4つの不連続キャリア)がある。キャリアは、5MHz、10MHz、または何らかの他の量だけ分離され得る。ワイヤレスデバイス100は、同じバンドグループ内の4つの不連続キャリア上での送信を送信および/または受信し得る。
[0021]図206に、同じバンドグループを使用するインターバンドキャリア構成の一例を示す。たとえば、2つのバンド中に複数のキャリア(たとえば、ローバンド1中に2つの連続キャリアおよびローバンド2中に2つの連続キャリア)がある。ワイヤレスデバイス100は、同じバンドグループ中の異なるバンド中の4つのキャリア上での送信を送信および/または受信し得る、
[0022]図208に、異なるバンドグループを使用するインターバンドキャリア構成の一例を示す。たとえば、異なるバンドグループの2つのバンド中に複数のキャリア(たとえば、ローバンドグループ中に2つのキャリアおよびミッドバンドグループ中に2つのキャリアがある。ワイヤレスデバイス100は、異なるバンドグループ中の4つのキャリア上での送信を送信および/または受信し得る。また、異なるバンドグループを使用する他のキャリア構成も例示的な実施形態によってサポートされることに留意されたい。
[0023]図3に、2段LNA336の例示的な実施形態を備える受信機フロントエンド300のブロック図を示す。たとえば、フロントエンド300は、図1に示されているフロントエンド114として使用するのに好適である。2段LNA336は第1の増幅段302と第2の増幅段304とを備える。
[0024]フロントエンド300は、第1のスイッチ306に入力されるRF信号を受信する1次(Pr)アンテナに接続する。フロントエンド300は、第2のスイッチ308に入力されるRF信号を受信するダイバーシティ(Dv)アンテナにも接続する。スイッチ306および308は、選択されたバンドおよび/またはバンドグループ中の選択されたキャリア信号を有する信号を出力するためにそれらの入力におけるRF信号に対してスイッチングおよびフィルタ処理を実行する。例示的な実施形態では、スイッチ306は、選択された1次バンドおよび/またはバンドグループ中の選択されたキャリア信号がスイッチ306から出力されるように、スイッチ306によって行われるスイッチングおよびフィルタ処理を制御する1次バンド制御信号を受信する。同様に、スイッチ308は、選択されたダイバーシティバンドおよび/またはバンドグループ中の選択されたキャリア信号がスイッチ308から出力されるように、スイッチ308によって行われるスイッチングおよびフィルタ処理を制御するダイバーシティバンド制御信号を受信する。1次バンド制御信号およびダイバーシティバンド制御信号は、ベースバンドプロセッサなど、デバイスにおける別のエンティティによって与えられる。
[0025]本明細書では、フロントエンド300は、図2に示されているキャリア構成208を有するキャリア信号を受信し、処理すべきであると仮定される。したがって、受信され、復調されるべき、2つの異なるバンドグループ(たとえば、ローバンドおよびミッドバンド)中の4つのキャリア信号がある。さらに、スイッチ306が、1次アンテナによって受信された4つのキャリア信号(Pca0、Pca1、Pca2およびPca2)310を出力すると仮定される。1次キャリア信号のうちの2つ(Pca1およびPca2)が(BG1として示される)ローバンドグループ中にあり、1次キャリア信号のうちの2つが(BG2として示される)ミッドバンドグループ中にある。また、スイッチ308が、ダイバーシティアンテナによって受信された同じ4つのキャリア信号(Dca0、Dca1、Dca2およびDca3)312を出力するように制御されると仮定される。スイッチ306および308は、受信され、復調されるべきキャリア構成に応じて、異なる数のバンドおよび/またはグループ中の異なる数のキャリアを出力するように構成され得ることに留意されたい。
[0026]フロントエンド300は、その上に2段LNA336を実装されたプリント回路板334を備える。たとえば、第1段302は第1段増幅集積回路(IC)314、316を備え、第2段304は第2段増幅および復調集積回路322を備える。集積回路314、316は、それらのそれぞれのスイッチ306、308に近くなるように、プリント回路板334上に存在する。したがって、スイッチ306、308から集積回路314、316までの信号経路は、雑音または他の信号劣化の可能性を低減するためにできるだけ短くなり得る。第2段増幅および復調集積回路322は、復調された信号の信号処理を可能にするために、プリント回路板334上の様々なロケーションに存在することができる。プリント回路板334は、プリント回路板上に実装された構成要素間の信号をルーティングする信号トレースを備える。
[0027]増幅集積回路314、316の各々は少なくとも1つのバンドグループLNA(LNA−BGX)を備える。各バンドグループLNAは、対応するスイッチ出力から受信された特定のバンドまたはバンドグループ中のキャリア信号を増幅するように動作する。たとえば、この例示的な実施形態では、回路314は、選択されたバンド中の1次キャリアを増幅するために2つのバンドグループLNA(LNA−BG1およびLNA−BG2)を含み、また、回路316は、ダイバーシティアンテナによって受信された選択されたバンド中のキャリアを増幅するために2つのバンドグループLNA(LNA−BG1およびLNA−BG2)を含む。ただし、回路314および316は、必要な場合、より多くのバンドグループLNAを備え得る。各バンドグループLNAは、プリント回路板334の信号トレースを使用して第2段LNA304にルーティングされる(概して、320において示され、キャリアグループと呼ばれる)増幅された信号を出力するための2つの出力を備える。たとえば、IC314のLNA−BG1は、増幅された1次キャリア信号Pca1およびPca3を出力する第1の出力と、増幅された1次キャリア信号Pca0およびPca2を出力する第2の出力とを有する。同様に、増幅IC316のLNA−BG1は、増幅されたダイバーシティキャリア信号Dca1およびDca3を出力する第1の出力と、増幅されたダイバーシティキャリア信号Dca0およびDca2を出力する第2の出力とを有する。
[0028]増幅IC314、316から出力された信号は、プリント回路板334の信号トレースを使用して第2段増幅および復調IC322にルーティングされる。例示的な実施形態では、信号は、信号トレースがプリント回路板にわたってルーティングされるときに発生し得る雑音を最小限に抑え、低減し、および/または除去するようにルーティングされる。たとえば、信号トレースは、信号トレース交差および/または近接して平行な信号トレースルーティングを回避するようにルーティングされる。
[0029]増幅および復調器IC322は、インターフェース低雑音増幅器(iLNA)324、326、328、330と、復調器段(dm1、dm2、dm3、およびdm4)とを備える。増幅IC314、316から出力された信号は、iLNAによって受信され、ここで、それらは、効率的な方法で復調器段に入力される、増幅された第2段信号を生成するために、iLNAによって再び増幅される。各復調器段は、1次およびダイバーシティベースバンド(BB)信号を生成するために特定のキャリア周波数に関連付けられた1次およびダイバーシティキャリア信号を復調する。次いで、復調されたベースバンド信号は、デバイスにおける他のエンティティによる処理のために出力される。したがって、この例示的な実施形態では、2段LNA336は4ダウンリンク(DL)キャリアアグリゲーション受信機として構成される。
[0030]図4に、第1段増幅器400の例示的な実施形態を示す。たとえば、第1段増幅器400は、図3に示されている第1段増幅器314および316のいずれかとして使用するのに好適である。図4では、第1段増幅器400は、第1段増幅器314として動作するように構成される。第1段増幅器400は、第1のバンドグループLNA402と第2のバンドグループLNA412とを備え、任意の数の追加のバンドグループLNAを含み得る。バンドグループLNA402は、増幅のためにバンドおよび/またはキャリア信号を受信するために、最高「n個の」LNAを備える。この例示的な実施形態では、2つのLNA(たとえば、404および406)が示されており、各々は、図3に示されているスイッチ306からの出力のために選択された4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca2)310の全部または一部を入力として受信する。3つ以上のLNAが各バンドグループLNAによって利用され得ることに留意されたい。
[0031]第1のLNA404は、入力端子418において4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca2)310のうちの1つまたは複数を受信する。LNA404は、受信されたキャリア信号を増幅し、ルーティングモジュール408に入力される、増幅されたキャリア信号を出力する。第2のLNA406も、入力端子420において4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca2)310のうちの1つまたは複数を受信する。LNA406は、受信されたキャリア信号を増幅し、ルーティングモジュール408に入力される、増幅されたキャリア信号を出力する。
[0032]ルーティングモジュール408は、第1のバンドグループ中のキャリア信号が第1の出力端子414にルーティングされるように、受信された増幅されたキャリア信号をルーティングする。第2のバンドグループ中のキャリアが第2の出力端子416にルーティングされる。したがって、第1の出力端子414は1次キャリア信号(Pca1およびPca3)の第1のグループ(グループ1a)を出力し、第2の出力端子416は1次キャリア(Pca0およびPca2)の第2のグループ(グループ1b)を出力する。例示的な実施形態では、出力より前に、キャリア信号の増幅のために、バッファ増幅器(410および436)が与えられる。例示的な実施形態では、バッファ増幅器(410および436)は随意である。
[0033]同様に、バンドグループLNA412は、増幅のためにキャリア信号を受信するために、最高「n個の」LNAを備える。この例示的な実施形態では、それぞれ、図3に示されているスイッチ306からの出力のために選択された4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca2)310の全部または一部を入力として受信する、2つのLNA(たとえば、430および432)が示されている。3つ以上のLNAが各バンドグループLNAによって利用され得ることに留意されたい。
[0034]第1のLNA430は、入力端子422において4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca2)310のうちの1つまたは複数を受信する。LNA430は、これらのキャリア信号を増幅し、ルーティングモジュール434に入力される、増幅されたキャリア信号を出力する。第2のLNA432も、入力端子424において4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca3)310のうちの1つまたは複数を受信する。LNA432は、これらのキャリア信号を増幅し、ルーティングモジュール434に入力される、増幅されたキャリア信号を出力する。
[0035]ルーティングモジュール434は、第1のバンドグループ中のキャリア信号が第1の出力端子426にルーティングされるように、受信された増幅されたキャリア信号をルーティングする。第2のバンドグループ中のキャリアが第2の出力端子428にルーティングされる。したがって、出力端子426は1次キャリア信号(Pca1およびPca3)の第3のグループ(グループ2a)を出力し、出力端子428は1次キャリア(Pca0およびPca2)の第4のグループ(グループ2b)を出力する。例示的な実施形態では、出力より前に、キャリア信号の増幅のために、バッファ増幅器(438および440)が与えられる。例示的な実施形態では、バッファ増幅器(438および440)は随意である。第1段増幅器400は、第1段増幅器316として使用するのにも好適である。第1段増幅器400から出力された信号は、プリント回路板334の信号トレースを使用して第2段増幅器304に効率的にルーティングされる。ルーティングモジュール408、434は、それらのそれぞれの増幅された入力信号を2つの出力ポートのいずれかにルーティングするように構成されることに留意されたい。したがって、入力キャリア、バンドまたはバンドグループが、ルーティングモジュール408、434の動作によっていずれかの出力にルーティングされ得る。
[0036]図5に、図4に示されているバンドグループLNA402の詳細な例示的な実施形態を示す。例示的な実施形態では、バンドグループLNA402は、LNA404、406と、ルーティングモジュール408と、バッファ増幅器410および436とを備える。図5に示されているバンドグループLNAは、図3に示されているバンドグループLNAのいずれかとして使用するのに好適であることに留意されたい。
[0037]LNA404は、PMOSトランジスタ512、516と、NMOSトランジスタ514および518とを含む。トランジスタ512は、インダクタ510の第1の端子に接続されたソース端子を有する。インダクタ510の第2の端子が電源に接続される。入力ポート502がトランジスタ512および514のゲート端子に接続される。入力ポート502は、1つまたは複数のキャリア信号を受信するように構成される。たとえば、入力ポート502は、4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca3)310の全部または一部を受信することができる。トランジスタ514のソース端子がインダクタ520の第1の端子に接続される。インダクタ520の第2の端子が信号接地に接続される。
[0038]トランジスタ516および518のゲート端子が第2の入力ポート504に接続される。入力ポート504は、4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca3)310の全部または一部を受信することができる。トランジスタ516のソース端子がインダクタ510の第1の端子に接続される。トランジスタ518のソース端子がインダクタ520の第1の端子に接続される。
[0039]トランジスタ512のドレイン端子が、トランジスタ516のドレイン端子と、ルーティングモジュール408のスイッチ534の第1の端子とに接続される。トランジスタ514のドレイン端子はルーティングモジュール408のスイッチ536の第1の端子に接続される。トランジスタ516のドレイン端子が、トランジスタ518のドレイン端子と、ルーティングモジュール408のスイッチ538の第1の端子とに接続される。トランジスタ518のドレイン端子はルーティングモジュール408のスイッチ540の第1の端子に接続される。
[0040]LNA406は、PMOSトランジスタ524、528と、NMOSトランジスタ526および530とを含む。トランジスタ524は、インダクタ522の第1の端子に接続されたソース端子を有する。インダクタ522の第2の端子が電源に接続される。入力ポート506がトランジスタ524および526のゲート端子に接続される。入力ポート506は、1つまたは複数のキャリア信号を受信するように構成される。たとえば、入力ポート506は、4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca3)310の全部または一部を受信することができる。トランジスタ526のソース端子がインダクタ532の第1の端子に接続される。インダクタ532の第2の端子が信号接地に接続される。
[0041]トランジスタ528および530のゲート端子が第4の入力ポート508に接続される。入力ポート508は、4つの1次キャリア信号(Pca0、Pca1、Pca2およびPca3)310の全部または一部を受信することができる。トランジスタ528のソース端子がインダクタ522の第1の端子に接続される。トランジスタ530のソース端子がインダクタ532の第1の端子に接続される。
[0042]トランジスタ524のドレイン端子が、トランジスタ526のドレイン端子と、ルーティングモジュール408のスイッチ542の第1の端子とに接続される。トランジスタ526のドレイン端子はルーティングモジュール408のスイッチ544の第1の端子に接続される。トランジスタ528のドレイン端子が、トランジスタ530のドレイン端子と、ルーティングモジュール408のスイッチ546の第1の端子とに接続される。トランジスタ530のドレイン端子はルーティングモジュール408のスイッチ548の第1の端子に接続される。
[0043]ルーティングモジュール408は、スイッチ(534、536、538、540、542、544、546、および548)を使用して、入力ポート(502、504、506、および508)において受信された信号の増幅されたバージョンを出力バッファ410および436にルーティングするように動作する。例示的な実施形態では、スイッチは、スイッチの各々を開状態または閉状態のいずれかにあるように制御するルーティング制御(RC:routing control)信号558によって制御される。スイッチの状態を制御することによって、ルーティングモジュール408は、増幅された入力信号のいずれかを出力バッファ410および436の一方または両方にルーティングするように動作する。例示的な実施形態では、RC信号558は、ベースバンドプロセッサなど、デバイスにおける別のエンティティによって与えられる。
[0044]出力バッファ410はトランジスタ550および552を含む。トランジスタ550は、電源に接続されたソース端子と、トランジスタ552のドレイン端子に接続されたドレイン端子とを有する。トランジスタ552は、信号接地に接続されたソース端子を有する。出力ポート414はトランジスタ550および552のドレイン端子に接続される。トランジスタ550のゲート端子およびトランジスタ552のゲート端子はノード560において接続される。スイッチ534、538、542、および546は、ノード560に接続された第2の端子を有する。スイッチ534が閉状態にあるとき、それの第1の端子は、信号がスイッチ534を通ってノード560に流れ得るように、それの第2の端子に接続される。スイッチ534が開状態にあるとき、それの第1の端子は、信号がスイッチ534を通ってノード560に流れ得ないように、それの第2の端子から切断される。スイッチ538、542および546はスイッチ534と同様に動作する。
[0045]出力バッファ436はトランジスタ554および556を含む。トランジスタ554は、電源に接続されたソース端子と、トランジスタ556のドレイン端子に接続されたドレイン端子とを有する。トランジスタ556は、信号接地に接続されたソース端子を有する。出力ポート416はトランジスタ554および556のドレイン端子に接続される。トランジスタ554のゲート端子およびトランジスタ556のゲート端子はノード562において接続される。スイッチ536、540、544、および548は、ノード562に接続された第2の端子を有する。スイッチ536が閉状態にあるとき、それの第1の端子は、信号がスイッチ536を通ってノード562に流れ得るように、それの第2の端子に接続される。スイッチ536が開状態にあるとき、それの第1の端子は、信号がスイッチ536を通ってノード562に流れ得ないように、それの第2の端子から切断される。スイッチ540、544および548はスイッチ536と同様に動作する。
[0046]例示的な実施形態では、RC信号558が、スイッチ540、542を閉状態になるように制御し、スイッチ534、536、538、544、546、および548を開状態になるように制御すると仮定される。選択されたスイッチ状態の結果として、入力ポート504において受信されたキャリア信号は、増幅され、(経路564によって示されるように)スイッチ540を通してノード562にルーティングされ、バッファ436によって増幅され、出力ポート416において出力される。入力ポート506において受信されたキャリア信号は、増幅され、(経路566によって示されるように)スイッチ542を通してノード560にルーティングされ、バッファ410によって増幅され、出力ポート414において出力される。開状態にあるスイッチは、他の信号が出力バッファ410および436にルーティングされるのを防ぐ。したがって、バンドグループLNA402は、入力ポート502、504、506および508に存在するキャリア信号がどのように増幅され、出力ポート414および416にルーティングされるかを制御するように制御可能である。
[0047]図6に、増幅および復調IC600の例示的な実施形態を示す。たとえば、増幅および復調IC600は、図3に示されている第2段増幅および復調IC322として使用するのに好適である。例示的な実施形態では、IC600は、対応するベースバンド信号を取得するために、1次アンテナおよびダイバーシティアンテナの各々からの4つのキャリア信号を増幅し、復調する。
[0048]例示的な実施形態では、IC600は、図3に示されている増幅器314および316など、第1段増幅器の増幅された出力を受信するための8つの入力ポート612(a〜h)を含む。たとえば、増幅器314は1次グループ(1a、1b、2a、2b)を出力し、増幅器316はダイバーシティグループ(1a、1b、2a、2b)を出力する。入力ポート612において受信された増幅された信号は、信号完全性を維持する(たとえば、損失を低減する)ためにインピーダンス整合を与える、対応する整合ネットワーク602(a〜h)に流れ、したがって、第1段増幅器からルーティングされた信号は、IC600の外部の追加の整合回路を使用せずに、プリント回路板の信号トレースによってIC600の入力ポートに直接ルーティングされ得る。
[0049]整合ネットワーク602(a〜h)の出力ポートは、インターフェースLNA(iLNA)604(a〜h)の対応する入力ポートに接続される。各iLNAは、それが受信した信号を増幅し、2つの出力ポートにおいて2つの増幅された信号を生成する。iLNA604(a〜h)の出力ポートは、変換器モジュール606(a〜h)の対応する入力に接続される。変換器モジュール606(a〜h)の各々は、変換器出力ポートにおいて差動信号を出力するために、受信された信号のシングルエンドから差動への変換を実行する、2つの変換器回路を含む。したがって、変換器モジュール606(a〜h)の各々は、対応するiLNAから2つのシングルエンド入力信号を受信するための2つのシングルエンド入力ポートを含む。変換器モジュール606(a〜h)の各々は、対応する差動信号を出力するための2つの差動出力ポートをも含む含む。
[0050]変換器モジュール606(a〜h)は、損失またはひずみなしに、増幅された信号の信号特性を維持しながら、および追加のバンド外除去を行いながら、iLNA604(a〜h)から出力された増幅された信号を差動信号に変換する。変換器モジュール606(a〜h)は、入力ための差動信号を復調器段(dm0、dm1、dm2、dm3)に出力する。例示的な実施形態では、各変換器モジュール606(a〜h)の2つの差動出力は、異なる復調器段にルーティングされる。たとえば、変換器モジュール606(a)の2つ差動出力は復調器段dm1およびdm3にルーティングされる。
[0051]復調器段(dm0、dm1、dm2、dm3)はミキサモジュール608(a〜h)を含む。ミキサモジュール608(a〜h)の各々は、2つのキャリア信号を復調するための2つの二重平衡ミキサ回路を含む。たとえば、復調器段dm1はミキサモジュール608(a)および608(b)を含み、これらのミキサモジュールの各々は2つの二重平衡ミキサ回路を含み、各ミキサ回路は、局部発振器(たとえば、LO1)を使用して、受信された差動入力信号を復調する。したがって、各復調器段によって受信された差動キャリア信号は、同じLO信号を使用して復調される。たとえば、ミキサモジュール608(a)の第1のミキサ回路は、入力ポート612(a)において受信された1次キャリアPca1を受信し、ミキサモジュール608(a)の第2のミキサ回路は、入力ポート612(c)において受信された1次キャリアPca1を受信する。同様に、ミキサモジュール608(b)の第1のミキサ回路は、入力ポート612(b)において受信されたダイバーシティキャリアDca1を受信し、ミキサモジュール608(b)の第2のミキサ回路は、入力ポート612(d)において受信されたダイバーシティキャリアDca1を受信する。ミキサモジュール608(a)および608(b)は、LO1回路によって生成された同じ発振器信号を使用してキャリア信号Pca1およびDca1を復調する。ベースバンド信号である、復調された信号は、ベースバンドフィルタ610(a〜h)のうちのベースバンドフィルタ610(a)および610(b)に入力される。他の復調器段(dm1、dm2、dm3)は、対応するベースバンド信号を取得するために、1次およびダイバーシティアンテナから受信された1次およびダイバーシティキャリア信号CA0、CA2、およびCA3を復調するように第1の復調器段(dm1)と同様に動作する。したがって、各復調器段は、選択されたバンドグループ中のキャリア信号を復調する。
[0052]したがって、スイッチ306、308から選択され、出力されたキャリア信号、バンドおよび/またはバンドグループは、第1段増幅器314、316に入力される。第1段増幅器314、316は、それらの入力において信号を増幅し、増幅されたキャリアグループを第2段増幅および復調段304に出力する。グループは、プリント回路板334の信号トレースを使用して、第1の302と第2段304との間で効率的にルーティングされる。iLNAは、それらが受信したキャリアグループを増幅し、増幅されたキャリアグループを適切な復調器段に分散させる。各復調器段は、それが受信した選択されたキャリアを復調するために、1つのLOを使用する。次いで、復調されたベースバンド信号は、デバイスにおけるベースバンド処理エンティティに出力される。
[0053]図7に、図3に示されている2段LNA336の詳細な例示的な実施形態を示す。2段LNAの構成要素はプリント回路板334上に実装される。この実施形態では、第1段302の増幅IC314および316は、図4に示されている二重増幅器400の実施形態を備える。第2段304の単一の復調器IC322は、図6に示されている復調器IC600の実施形態を備える。第1段302から出力された増幅されたキャリア信号は、対応するベースバンド信号を生成するために、増幅および復調のために第2段304にルーティングされる。表702および704は、増幅IC314および316から出力されたキャリア信号を識別する。したがって、図7に示されている実施形態は4ダウンリンクキャリアアグリゲーション受信機を形成する。システムは、5つ以上のダウンリンクキャリアを処理するためにスケーラブルおよび拡張可能であることに留意されたい。
[0054]図8に、図6に示されているIC600のためのインターフェースピン配列の例示的な実施形態を示す。例示的な実施形態では、インターフェースピンの配列は、それらのそれぞれのミキサグループ608へのiLNA604出力間の回路トレースの長さおよびルーティング複雑さを低減する。例示的な実施形態では、インターフェースピンはグループ「a」802とグループ「b」804とに分割され得る。例示的な実施形態では、グループ「a」802中のインターフェースピンはピンサブグループ806、808および810を備える。例示的な実施形態では、ピンサブグループ806中のピンは、第3の1次バンドグループ(PRX_BG3a)のためのピンとダイバーシティバンドグループ(DRX_BG3a)のためのピンとを備える。ピンサブグループ808中のピンは、1次バンドグループ(PRX_BG1a)のためのピンと、1次バンドグループ(PRX_BG2a)のためのピンと、ダイバーシティバンドグループ(DRX_BG1a)のためのピンと、ダイバーシティバンドグループ(DRX_BG2a)のためのピンとを備える。ピンサブグループ810中のピンは、1次バンドグループ(PRX_BG4a)のためのピンと、ダイバーシティバンドグループ(DRX_BG4a)のためのピンとを備える。ピングループ802は、電力(VDD_a)のためのピンと接地(GND_LNA)のためのピンとをも含む。例示的な実施形態では、BG1aはハイバンド中のキャリアを備え、BG2aはミッドバンド中のキャリアを備え、BG3aはローバンド中のキャリーを備え、BG4aはウルトラハイバンド中のキャリアを備える。
[0055]例示的な実施形態では、グループ「b」804中のインターフェースピンはピンサブグループ812、814および816を備える。例示的な実施形態では、ピンサブグループ812中のピンは、1次バンドグループ(PRX_BG1b)および(PRX_BG2b)のためのピンと、ダイバーシティバンドグループ(DRX_BG1b)および(DRX_BG2b)のためのピンとを備える。ピンサブグループ814中のピンは、1次バンドグループ(PRX_BG3b)のためのピンと、ダイバーシティバンドグループ(DRX_BG3b)のためのピンとを備える。ピンサブグループ816中のピンは、1次バンドグループ(PRX_BG4b)のためのピンと、ダイバーシティバンドグループ(DRX_BG4b)のためのピンとを備える。ピングループ804は、電力(VDD_b)のためのピンと接地(GND_LNA)のためのピンとをも含む。例示的な実施形態では、BG1bはハイ/ウルトラハイバンド中のキャリアを備え、BG2bはハイバンド中のキャリアを備え、BG3bはLTEUバンド中のキャリーを備え、BG4bはロー/ミッドバンド中のキャリアを備える。
[0056]例示的な実施形態では、CA1復調器段818が、ピンサブグループ806および808からCA1復調器段818(たとえば、図6に示されているdm1)へのルーティング複雑さを低減するように、ピンサブグループ806および808の近くに配置される。同様に、CA3復調器段824が、ピンサブグループ808および810からCA3復調器段824(たとえば、図6に示されているdm3)へのルーティング複雑さを低減するように、ピンサブグループ808および810の近くに配置される。例示的な実施形態では、CA0復調器段834が、ピンサブグループ812および814からCA0復調器段834(たとえば、図6に示されているdm0)へのルーティング複雑さを低減するように、ピンサブグループ812および814の近くに配置される。例示的な実施形態では、CA2復調器段830が、ピンサブグループ812および816からCA2復調器段830(たとえば、図6に示されているdm2)へのルーティング複雑さを低減するように、ピンサブグループ812および816の近くに配置される。
[0057]CA1復調器段818、CA3復調器段824、CA0復調器段834およびCA2復調器段830を、グループ「a」ピン802およびグループ「b」ピン804の周囲に、およびそれらが結合されるピンサブグループの近くに配列することによって、ピンサブグループと復調器段との間の信号線が、概して、互いに交差せず、それらが交差するときはそれらが、概して、実質的に直交して交差し、したがって、接続間の信号結合を最小限に抑えるように、実質的に直交する信号ルーティングを得ることが可能である。
[0058]たとえば、例示的な実施形態では、ピンサブグループ806からの線820は、ピンサブグループ808からの線822から離れてルーティングされ得る。同様に、ピンサブグループ808からの線826は、ピンサブグループ810の線828から離れてルーティングされ得る。
[0059]例示的な実施形態では、線820および線822は、線826および828に対して実質的に直交してルーティングされる。グループ「b」ピン804に対して、同様のルーティング配列が達成され得る。
[0060]また、本明細書に示す構造の例示的な実施形態は、多数の入力をもつ複合受信機のための効率的なエリア利用を促進する。複数のサブグループが構成され得、それらの配置は、信号線にわたる信号結合をさらに低減するためにキャリア中心(CA中心)であり得る。CA中心は、ピンが、ルーティング複雑さおよび潜在的な信号ひずみを低減するために、それらが関連付けられたキャリアに従って復調器段の近くに配列されることを意味する。
[0061]例示的な実施形態では、各インターフェースiLNA604は、4ダウンリンクCA受信機のための接続ピンが、2つのピングループ「a」802および「b」804に分割され得るように、2つのdmグループの2つの復調器に結合するにすぎない。この例示的な実施形態では、RF信号交差が2つのピングループ「a」802および「b」804間で発生せず、したがって、ピングループ間の信号分離が最大にされ得る。
[0062]例示的な実施形態では、ピン配置は、可能なときはいつでも、CA中心にされる、たとえば、ピングループ「a」802中のCA中心ピンサブグループ806、808および810は、1次LNA入力とダイバーシティLNA入力とが一緒にグループ化されるように配列される。たとえば、ピンサブグループ806は、CA1復調器段818のみに接続し、CA1復調器段818の近くに配置される。ピンサブグループ810入力は、CA3復調器段824のみに接続し、CA3復調器段824の近くに配置される。ピンサブグループ808ピンは、CA1復調器段818とCA3復調器段824の両方に接続し、CA1復調器段818とCA3復調器段824との近くに配置される。この例示的な実施形態では、LB、MB、HB、およびLTEUバンドはCA1とCA3とによってサポートされる。CA1とCA3との間の信号ルーティングは直交である。グループ「b」804ピングループに対して、同様のピングループ配列が行われる。
[0063]例示的な実施形態では、ピングループ「b」804中のCA中心ピンサブグループ812、814および816は、1次LNA入力とダイバーシティLNA入力とが一緒にグループ化されるように配列される。たとえば、ピンサブグループ814入力は、CA0復調器段834のみに接続し、CA0復調器段834の近くに配置される。ピンサブグループ816入力は、CA2復調器段830のみに接続し、CA2復調器段830の近くに配置される。ピンサブグループ812入力が、CA0復調器段834とCA2復調器段834の両方に進み、CA0復調器段834とCA2復調器段830の両方の近くに配置される。この例示的な実施形態では、LB、MB、HB、UHB、およびLTEUバンドはCA0とCA2とによってサポートされる。CA0とCA2との間の信号ルーティングは直交である。ピングループ「b」804中のCA2のみがLBとMBとをサポートするので、それらの入力は一緒に多重化され得る。
[0064]図9に、2段受信機装置900の例示的な実施形態を示す。例示的な実施形態では、装置900は、図3に示されている2段受信機300として使用するのに好適である。
[0065]装置900は、少なくとも1つの第1段キャリアグループを生成するために受信されたキャリア信号を増幅するための第1の手段(902)を含み、各第1段キャリアグループはキャリア信号のそれぞれの部分を含み、第1の手段は、例示的な実施形態では、第1段増幅302を備える。装置900は、2つの第2段出力信号を生成するために各第1段キャリアグループを増幅するための第2の手段(904)をも備え、第2の手段は、例示的な実施形態では、第2段増幅304を備える。
[0066]本明細書で説明した複数の例示的な実施形態は、IC、アナログIC、RFIC、混合信号IC、ASIC、プリント回路板(PCB)、電子デバイスなどの上に実装され得る。例示的な実施形態はまた、相補型金属酸化物半導体(CMOS)、NチャネルMOS(NMOS)、PチャネルMOS(PMOS)、バイポーラ接合トランジスタ(BJT)、バイポーラCMOS(BiCMOS)、シリコンゲルマニウム(SiGe)、ガリウムヒ素(GaAs)、ヘテロ接合バイポーラトランジスタ(HBT)、高電子移動度トランジスタ(HEMT)、シリコンオンインシュレータ(SOI)など、様々なICプロセス技術を用いて作製され得る。
[0067]本明細書で説明した例示的な実施形態を実装する装置は、スタンドアロンデバイスであり得るか、またはより大きいデバイスの一部であり得る。デバイスは、(i)スタンドアロンIC、(ii)データおよび/または命令を記憶するためのメモリICを含み得る1つまたは複数のICのセット、(iii)RF受信機(RFR)またはRF送信機/受信機(RTR)などのRFIC、(iv)移動局モデム(MSM)などのASIC、(v)他のデバイス内に埋め込まれ得るモジュール、(vi)受信機、セルラーフォン、ワイヤレスデバイス、ハンドセット、またはモバイルユニット、(vii)その他であり得る。
[0068]本開示についての以上の説明は、いかなる当業者も本開示を作成または使用することができるように与えたものである。本開示への様々な修正は当業者には容易に明らかとなり、本明細書で定義した一般原理は、本開示の範囲から逸脱することなく他の変形形態に適用され得る。したがって、本開示は、本明細書で説明した例および設計に限定されるものではなく、本明細書で開示した原理および新規の特徴に合致する最も広い範囲を与えられるべきである。
以下に本願発明の当初の特許請求の範囲に記載された発明を付記する。
[C1]
少なくとも1つの第1段キャリアグループを生成するために受信されたキャリア信号を増幅するように構成された少なくとも1つの第1段増幅器と、各第1段キャリアグループが前記キャリア信号のそれぞれの部分を含む、
前記第1段キャリアグループを増幅するように構成された第2段増幅器と、各第2段増幅器が、2つの第2段出力信号を生成するためにそれぞれの第1段キャリアグループを増幅するように構成された、を備える装置。
[C2]
前記2つの第2段出力信号が、異なる復調段に出力され、各復調段が、選択されたキャリア信号を復調するように構成された、C1に記載の装置。
[C3]
前記キャリア信号が1次キャリア信号とダイバーシティキャリア信号とを備える、C1に記載の装置。
[C4]
前記少なくとも1つの第1段増幅器が、
前記キャリア信号の第1の部分を有する第1の増幅された出力を生成し、前記キャリア信号の第2の部分を有する第2の増幅された出力を生成するために、前記受信されたキャリア信号を増幅するように構成された少なくとも1つの第1の低雑音増幅器(LNA)と、
前記受信されたキャリア信号を増幅し、前記キャリア信号の前記第1の部分を有する第3の増幅された出力を生成し、前記キャリア信号の前記第2の部分を有する第4の増幅された出力を生成するように構成された少なくとも1つの第2の低雑音増幅器(LNA)と、
前記第1の増幅された出力、前記第2の増幅された出力、前記第3の増幅された出力、および前記第4の増幅された出力のうちの少なくとも1つを第1の出力ポートにルーティングし、前記第1の増幅された出力、前記第2の増幅された出力、前記第3の増幅された出力、および前記第4の増幅された出力のうちの少なくとも1つを第2の出力ポートにルーティングするように構成されたルーティングモジュールとを備える、C1に記載の装置。
[C5]
前記第1段キャリアグループがシングルエンド信号を備える、C1に記載の装置。
[C6]
前記第2段増幅器がインターフェース増幅器を備え、各インターフェース増幅器が、第1の選択された増幅されたキャリア信号と、第2の選択された増幅されたキャリア信号とを有する、第2段増幅された出力を生成するために、選択された第1段キャリアグループを増幅するように構成された少なくとも1つの低雑音増幅器を備える、C2に記載の装置。
[C7]
前記第1段キャリアグループを前記インターフェース増幅器に整合させるように構成された整合回路をさらに備える、C6に記載の装置。
[C8]
前記第1の選択された増幅されたキャリア信号および前記第2の選択された増幅されたキャリア信号を差動信号に変換するように構成された変換器モジュールをさらに備える、C6に記載の装置。
[C9]
各復調器段が、前記差動信号を受信し、局部発振器に基づいて前記差動信号をベースバンド信号に変換するように構成されたミキサを備える、C8に記載の装置。
[C10]
前記ミキサが二重平衡ミキサとして構成された、C9に記載の装置。
[C11]
前記第1段増幅器が1つまたは複数の集積回路上に形成され、前記第2段増幅器が単一の集積回路上に形成された、C1に記載の装置。
[C12]
前記1つまたは複数の集積回路および前記単一の集積回路がプリント回路板上に存在する、C11に記載の装置。
[C13]
前記第1段キャリアグループが、前記プリント回路板の信号トレースによって前記単一の集積回路にルーティングされる、C12に記載の装置。
[C14]
前記単一の集積回路が、前記プリント回路板の前記信号トレースに接続されたインターフェースピンを備える、C13に記載の装置。
[C15]
前記単一の集積回路の前記インターフェースピンが、それぞれの復調器段に接続された信号トレースを分離し、異なる復調器段に接続された信号トレースの直交する信号トレース交差を得るために、前記復調器段に近接して各第2段増幅器の出力に関連付けられた選択されたインターフェースピンを置くためにキャリア中心配列で配列された、C14に記載の装置。
[C16]
少なくとも1つの第1段キャリアグループを生成するために受信されたキャリア信号を増幅するための手段と、各第1段キャリアグループが前記キャリア信号のそれぞれの部分を含む、
2つの第2段出力信号を生成するために各第1段キャリアグループを増幅するための手段とを備える装置。
[C17]
前記2つの第2段出力信号が、異なる復調段に出力され、各復調段が、選択されたキャリア信号を復調するように構成された、C16に記載の装置。
[C18]
前記受信されたキャリア信号を増幅するための前記手段が、
前記キャリア信号の第1の部分を有する第1の増幅された出力と、前記キャリア信号の第2の部分を有する第2の増幅された出力と、前記キャリア信号の第3の部分を有する第3の増幅された出力と、前記キャリア信号の第4の部分を有する第4の増幅された出力とを生成するための手段と、
前記第1の増幅された出力、前記第2の増幅された出力、前記第3の増幅された出力、および前記第4の増幅された出力のうちの第1の選択された1つを第1の出力ポートにルーティングし、前記第1の増幅された出力、前記第2の増幅された出力、前記第3の増幅された出力、および前記第4の増幅された出力のうちの第2の選択された1つを第2の出力ポートにルーティングするための手段とを備える、C16に記載の装置。
[C19]
前記2つの第2段出力信号を差動信号に変換するための手段をさらに備える、C17に記載の装置。
[C20]
各復調器段が、前記差動信号を受信し、局部発振器に基づいて前記差動信号をベースバンド信号に変換するように構成された混合するための手段を備える、C19に記載の装置。

Claims (20)

  1. 少なくとも1つの第1段キャリアグループを生成するために受信されたキャリア信号を増幅するように構成された少なくとも1つの第1段増幅器と、各第1段キャリアグループが前記キャリア信号のそれぞれの部分を含む、
    前記少なくとも1つの第1段キャリアグループを増幅するように構成された第2段増幅器と、各第2段増幅器が、2段出力信号を生成するためにそれぞれの第1段キャリアグループを増幅するように構成され、ここにおいて、前記第2段増幅器の第1の増幅器の第1の出力は、第1の復調器の入力に結合され、前記第2段増幅器の前記第1の増幅器の第2の出力は、第2の復調器の入力に結合される、を備える装置。
  2. 前記第1の復調器は第1の選択されたキャリア信号を復調するように構成され、前記第2の復調器は第2の選択されたキャリア信号を復調するように構成された、請求項1に記載の装置。
  3. 前記受信されたキャリア信号が1次キャリア信号とダイバーシティキャリア信号とを備える、請求項1に記載の装置。
  4. 少なくとも1つの第1段キャリアグループを生成するために、受信されたキャリア信号を増幅するように構成された少なくとも1つの第1段増幅器と、前記少なくとも1つの第1段増幅器が、
    前記キャリア信号の第1の部分を有する第1の増幅された出力を生成し、前記キャリア信号の第2の部分を有する第2の増幅された出力を生成するために、前記受信されたキャリア信号を増幅するように構成された少なくとも1つの第1の低雑音増幅器(LNA)と、
    前記受信されたキャリア信号を増幅し、前記キャリア信号の前記第1の部分を有する第3の増幅された出力を生成し、前記キャリア信号の前記第2の部分を有する第4の増幅された出力を生成するように構成された少なくとも1つの第2の低雑音増幅器(LNA)と、
    前記第1の増幅された出力、前記第2の増幅された出力、前記第3の増幅された出力、および前記第4の増幅された出力のうちの少なくとも1つを第1の出力ポートにルーティングし、前記第1の増幅された出力、前記第2の増幅された出力、前記第3の増幅された出力、および前記第4の増幅された出力のうちの少なくとも1つを第2の出力ポートにルーティングするように構成されたルーティングモジュールと
    を備える
    前記少なくとも1つの第1段キャリアグループを増幅するように構成された第2段増幅器と、各第2段増幅器は、第2段出力信号を生成するためにそれぞれの第1段キャリアグループを増幅するように構成された、
    を備える装置。
  5. 前記少なくとも1つの第1段キャリアグループがシングルエンド信号を備える、請求項1に記載の装置。
  6. 前記第2段増幅器がインターフェース増幅器を備え、各インターフェース増幅器が、第1の選択された増幅されたキャリア信号と、第2の選択された増幅されたキャリア信号とを有する、第2段増幅された出力を生成するために、選択された第1段キャリアグループを増幅するように構成された少なくとも1つの低雑音増幅器を備える、請求項2に記載の装置。
  7. 前記少なくとも1つの第1段キャリアグループを前記インターフェース増幅器に整合させるように構成された整合回路をさらに備える、請求項6に記載の装置。
  8. 前記第1の選択された増幅されたキャリア信号および前記第2の選択された増幅されたキャリア信号を差動信号に変換するように構成された変換器モジュールをさらに備える、請求項6に記載の装置。
  9. 前記第1の復調器が、前記差動信号を受信し、局部発振器に基づいて前記差動信号をベースバンド信号に変換するように構成されたミキサを備える、請求項8に記載の装置。
  10. 前記ミキサが二重平衡ミキサとして構成された、請求項9に記載の装置。
  11. 前記少なくとも1つの第1段増幅器が1つまたは複数の集積回路上に配設され、前記第2段増幅器が別個の単一の集積回路上に配設された、請求項1に記載の装置。
  12. 前記1つまたは複数の集積回路および前記別個の単一の集積回路がプリント回路板上に配設された、請求項11に記載の装置。
  13. 前記プリント回路板は、前記別個の単一の集積回路に前記少なくとも1つの第1段キャリアグループをルーティングするように構成された信号トレースを備える、請求項12に記載の装置。
  14. 前記別個の単一の集積回路が、前記プリント回路板の前記信号トレースに接続されたインターフェースピンを備える、請求項13に記載の装置。
  15. 前記別個の単一の集積回路の前記インターフェースピンが、キャリア中心配列で配列され、各第2段増幅器の出力に関連付けられた選択されたインターフェースピンが、それぞれの復調器に接続された信号トレースを分離するために前記復調器に近接して置かれ、異なる復調器に接続された信号トレースが、直交する、請求項14に記載の装置。
  16. 少なくとも1つの第1段キャリアグループを生成するために受信されたキャリア信号を増幅するための手段と、各第1段キャリアグループが前記キャリア信号のそれぞれの部分を含む、
    2段出力信号を生成するために前記少なくとも1つの第1段キャリアグループを増幅するための手段と、ここにおいて、前記少なくとも1つの第1段キャリアグループを増幅するための前記手段の第1の出力は、少なくとも、前記第2段出力信号のうちの第1の1つを復調するための手段の入力に結合され、前記少なくとも1つの第1段キャリアグループを増幅するための前記手段の第2の出力は、少なくとも、前記第2段出力信号のうちの第2の1つを復調するための手段の入力に結合される、
    を備える装置。
  17. 少なくとも、記第2段出力信号のうちの前記第1の1つを復調するための前記手段が、第1の選択されたキャリア信号を復調するように構成され、少なくとも、前記第2段出力信号のうちの前記第2の1つを復調するための前記手段が、第2の選択されたキャリア信号を復調するように構成された、請求項16に記載の装置。
  18. 前記受信されたキャリア信号を増幅するための前記手段が、
    前記キャリア信号の第1の部分を有する第1の増幅された出力と、前記キャリア信号の第2の部分を有する第2の増幅された出力と、前記キャリア信号の第3の部分を有する第3の増幅された出力と、前記キャリア信号の第4の部分を有する第4の増幅された出力とを生成するための手段と、
    前記第1の増幅された出力、前記第2の増幅された出力、前記第3の増幅された出力、および前記第4の増幅された出力のうちの第1の選択された1つを第1の出力ポートにルーティングし、前記第1の増幅された出力、前記第2の増幅された出力、前記第3の増幅された出力、および前記第4の増幅された出力のうちの第2の選択された1つを第2の出力ポートにルーティングするための手段と
    を備える、請求項16に記載の装置。
  19. 記第2段出力信号を差動信号に変換するための手段をさらに備える、請求項17に記載の装置。
  20. 少なくとも、前記第2段出力信号のうちの前記第1の1つを復調するための前記手段が、前記差動信号を受信し、局部発振器に基づいて前記差動信号をベースバンド信号に変換するように構成された混合するための手段を備える、請求項19に記載の装置。
JP2016567779A 2014-05-16 2015-05-08 複数の低雑音増幅器モジュールを有する無線周波数(rf)フロントエンド Active JP6178025B1 (ja)

Applications Claiming Priority (5)

Application Number Priority Date Filing Date Title
US201461994158P 2014-05-16 2014-05-16
US61/994,158 2014-05-16
US14/671,939 US9473336B2 (en) 2014-05-16 2015-03-27 Radio frequency (RF) front end having multiple low noise amplifier modules
US14/671,939 2015-03-27
PCT/US2015/029966 WO2015175349A1 (en) 2014-05-16 2015-05-08 Radio frequency (rf) front end having multiple low noise amplifier modules

Publications (2)

Publication Number Publication Date
JP6178025B1 true JP6178025B1 (ja) 2017-08-09
JP2017525174A JP2017525174A (ja) 2017-08-31

Family

ID=53177407

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016567779A Active JP6178025B1 (ja) 2014-05-16 2015-05-08 複数の低雑音増幅器モジュールを有する無線周波数(rf)フロントエンド

Country Status (8)

Country Link
US (1) US9473336B2 (ja)
EP (2) EP3143700B1 (ja)
JP (1) JP6178025B1 (ja)
KR (1) KR101804529B1 (ja)
CN (2) CN110581713B (ja)
ES (1) ES2729865T3 (ja)
HU (1) HUE044947T2 (ja)
WO (1) WO2015175349A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200064900A (ko) * 2018-11-28 2020-06-08 라파엘 마이크로일렉트로닉스, 인크. 단일 종단 rf 신호에 따라 복수의 차동 신호들과 루프스루 신호들을 생성하는 단일 칩

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9774485B2 (en) 2014-05-16 2017-09-26 Qualcomm Incorporated Multiplex modules for carrier aggregation receivers
US10390343B2 (en) 2014-06-23 2019-08-20 Qualcomm Incorporated Carrier aggregation diversity antenna module with integrated LNA banks
CN109257020A (zh) * 2018-08-14 2019-01-22 华东师范大学 一种能够实现微弱调幅信号解调的实验电路
US10756686B2 (en) * 2018-11-07 2020-08-25 Mediatek Inc. Band sharing technique of receiver
KR102653889B1 (ko) 2019-10-18 2024-04-02 삼성전자주식회사 반송파 집성을 지원하는 수신기 및 이를 포함하는 무선 통신 장치
KR102653890B1 (ko) 2019-10-18 2024-04-02 삼성전자주식회사 반송파 집성을 지원하는 rfic 및 이를 포함하는 무선 통신 장치
CN114124113A (zh) * 2020-08-28 2022-03-01 华为技术有限公司 射频芯片、基带芯片及wlan设备
US20220376731A1 (en) * 2021-05-19 2022-11-24 Qualcomm Incorporated System and method for sharing circuitry between transmit and receive path
US20230099161A1 (en) * 2021-09-24 2023-03-30 Qualcomm Incorporated Fan-out multi-stage amplifier with configurable paths

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4054842A (en) * 1977-01-19 1977-10-18 Rockwell International Corporation Channel gain imbalance compensation for FSK demodulator
US8532588B1 (en) 2002-08-13 2013-09-10 The Connectivity Patent Trust Apparatus for signal power loss reduction in RF communication systems
US7349488B1 (en) * 2003-04-10 2008-03-25 Xilinx, Inc. Frequency shift keying signaling for integrated circuits
US7649833B2 (en) * 2003-12-29 2010-01-19 Intel Corporation Multichannel orthogonal frequency division multiplexed receivers with antenna selection and maximum-ratio combining and associated methods
US20070054642A1 (en) * 2004-07-26 2007-03-08 Manish Bhardwaj Automatic gain control (AGC) for multichannel/wideband communications system
US20060068746A1 (en) 2004-09-30 2006-03-30 Nokia Corporation Direct conversion receiver radio frequency integrated circuit
US20090088124A1 (en) 2007-09-27 2009-04-02 Nanoamp Solutions, Inc. (Cayman) Radio Frequency Receiver Architecture
US9362958B2 (en) 2012-03-02 2016-06-07 Qualcomm Incorporated Single chip signal splitting carrier aggregation receiver architecture
US9172402B2 (en) 2012-03-02 2015-10-27 Qualcomm Incorporated Multiple-input and multiple-output carrier aggregation receiver reuse architecture
CN202634431U (zh) * 2012-04-28 2012-12-26 深圳翔成电子科技有限公司 一种单星双输出ku波段卫星高频头
CN202713240U (zh) * 2012-07-31 2013-01-30 中国航天科技集团公司第九研究院第七七一研究所 一种带参考基准的多路运算放大器集成电路
CN103596188B (zh) * 2012-08-14 2017-04-05 京信通信系统(中国)有限公司 基于载波搜索以及载波指派的大功率塔放设备及控制方法
US9300420B2 (en) * 2012-09-11 2016-03-29 Qualcomm Incorporated Carrier aggregation receiver architecture
US9048928B2 (en) 2012-11-13 2015-06-02 Qualcomm Incorporated Expandable transceivers and receivers
US9603187B2 (en) 2012-11-14 2017-03-21 Qualcomm Incorporated Omni-band amplifiers
CN202975327U (zh) * 2012-12-18 2013-06-05 深圳市鼎耀科技有限公司 一种多频卫星信号转发设备
CN203490249U (zh) * 2013-10-21 2014-03-19 成都赛腾自动化工程有限公司 一种新型加速度检测器
CN103698595A (zh) * 2014-01-07 2014-04-02 上海华虹宏力半导体制造有限公司 测试集成电路电流的电路及方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200064900A (ko) * 2018-11-28 2020-06-08 라파엘 마이크로일렉트로닉스, 인크. 단일 종단 rf 신호에 따라 복수의 차동 신호들과 루프스루 신호들을 생성하는 단일 칩

Also Published As

Publication number Publication date
EP3143700A1 (en) 2017-03-22
KR101804529B1 (ko) 2017-12-04
CN110581713B (zh) 2022-01-28
EP3573245B1 (en) 2023-05-10
CN106464277B (zh) 2019-10-18
US20150333941A1 (en) 2015-11-19
JP2017525174A (ja) 2017-08-31
HUE044947T2 (hu) 2019-11-28
EP3573245A1 (en) 2019-11-27
WO2015175349A1 (en) 2015-11-19
US9473336B2 (en) 2016-10-18
CN106464277A (zh) 2017-02-22
CN110581713A (zh) 2019-12-17
KR20160147815A (ko) 2016-12-23
ES2729865T3 (es) 2019-11-06
EP3143700B1 (en) 2019-04-10

Similar Documents

Publication Publication Date Title
JP6178025B1 (ja) 複数の低雑音増幅器モジュールを有する無線周波数(rf)フロントエンド
JP6224293B1 (ja) マルチバンド受信機のための2段低雑音増幅器
JP6622230B2 (ja) 統合lnaバンクを用いたキャリアアグリゲーションダイバーシティアンテナモジュール
US10439858B2 (en) Multiplex modules for carrier aggregation receivers
JP6110034B2 (ja) 構成可能な相互結合ソースディジェネレーションインダクタを持つ増幅器
JP5992649B2 (ja) 絶縁を改良するための信号線の配線およびシールド
CN107148749A (zh) 变压器反馈放大器
JP2017515359A (ja) 容量性プログラマブル利得増幅器
JP6686016B2 (ja) 帯域内キャリアアグリゲーションのための受信機フロントエンドアーキテクチャ
Mehmood et al. Design of 100 GHz OOK Transceiver in 28nm CMOS Process for High Speed Communication
BR112016026719B1 (pt) Front end de frequência de rádio (rf) com vários módulos de amplificador de baixo ruído

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170613

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170712

R150 Certificate of patent or registration of utility model

Ref document number: 6178025

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250