JP6175788B2 - マイクロプログラムを更新可能な電子機器 - Google Patents
マイクロプログラムを更新可能な電子機器 Download PDFInfo
- Publication number
- JP6175788B2 JP6175788B2 JP2013023932A JP2013023932A JP6175788B2 JP 6175788 B2 JP6175788 B2 JP 6175788B2 JP 2013023932 A JP2013023932 A JP 2013023932A JP 2013023932 A JP2013023932 A JP 2013023932A JP 6175788 B2 JP6175788 B2 JP 6175788B2
- Authority
- JP
- Japan
- Prior art keywords
- update
- interface
- cpu
- microprogram
- sub cpu
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000004891 communication Methods 0.000 claims description 63
- 230000015654 memory Effects 0.000 claims description 31
- 230000010365 information processing Effects 0.000 claims description 10
- 238000001514 detection method Methods 0.000 claims description 3
- 238000000034 method Methods 0.000 description 13
- 238000010586 diagram Methods 0.000 description 12
- 230000006870 function Effects 0.000 description 11
- 238000006243 chemical reaction Methods 0.000 description 2
- 238000009429 electrical wiring Methods 0.000 description 2
- 230000007257 malfunction Effects 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000011068 loading method Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/445—Program loading or initiating
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Stored Programmes (AREA)
- Information Transfer Between Computers (AREA)
Description
(実施例1)
(実施例2)
(実施例3)
(実施例4)
10、20、100、200、300 CPU
11、101、201 301 制御記憶
21 更新用記憶領域
30、40 通信インターフェース
50、50a、50b 電子回路装置(アナログスイッチ)
51 汎用インターフェース
52、102、202、302 更新用インターフェース
53 制御インターフェース
400 FPGA
401 ルックアップテーブル(RAM)
500 CPLD
501 コンフィグレーションメモリ(フラッシュROM)
Claims (5)
- 制御記憶を備えた主CPUと、更新用記憶領域を備えた副CPUと、を有し、
情報処理装置と該主CPUとは第1の通信インターフェースを介して接続され、該主CPUと該副CPUとは該第1の通信インターフェースとは独立の第2の通信インターフェースを介して接続される電子機器において、
さらに、電子回路装置を有し、
前記副CPUと該電子回路装置とは汎用インターフェースを介して接続され、
該電子回路装置と前記主CPUとは更新用インターフェースを介して接続され、
前記副CPUと該電子回路装置とは制御インターフェースを介して接続され、
前記主CPUは、前記第1の通信インターフェースを介して前記情報処理装置から受信した更新用マイクロプログラムを前記第2の通信インターフェースを介して前記副CPUの前記更新用記憶領域に書き込み、
前記副CPUは、前記制御インターフェースを介して前記電子回路装置にて前記汎用インターフェースと前記更新用インターフェースとを導通させ、前記更新用記憶領域に格納された前記更新用マイクロプログラムを前記汎用インターフェースと前記更新用インターフェースとを介して前記制御記憶に書き込む、
ことを特徴とする電子機器。 - 前記電子機器は、さらに
個々に制御記憶を備えたN個(Nは自然数)の拡張CPUを有し、
前記電子回路装置と該第i番目(i=1〜N)の拡張CPUとは拡張更新用インターフェースを介して接続され、
前記副CPUは前記制御インターフェースを介して前記電子回路装置にて前記更新用インターフェースと該N個の拡張更新用インターフェースのうちの一つを選択して前記汎用インターフェースと導通させる、
ことを特徴とする請求項1に記載の電子機器。 - 前記N個の拡張更新用インターフェースのうち少なくともの一つの拡張更新用インターフェースのデータ通信速度あるいは通信プロトコルの少なくとも一方は、前記更新用インターフェースのデータ通信速度および通信プロトコルと異なる、
ことを特徴とする請求項2に記載の電子機器。 - 前記汎用インターフェースと前記更新用インターフェースと前記拡張更新用インターフェースは2線式インターフェースである、
ことを特徴とする請求項2または請求項3に記載の電子機器。 - 前記主CPUあるいは前記副CPUの少なくとも一方は、誤り検出手法による冗長データを使用して、前記更新用マイクロプログラムが前記更新用記憶領域あるいは前記制御記憶の少なくともいずれか一方に正常に書き込まれたことを検査する手段を有する、
ことを特徴とする請求項1〜4のいずれか1項に記載の電子機器。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013023932A JP6175788B2 (ja) | 2013-02-11 | 2013-02-11 | マイクロプログラムを更新可能な電子機器 |
US14/174,121 US9495178B2 (en) | 2013-02-11 | 2014-02-06 | Electronics apparatus able to revise micro-program and algorithm to revise micro-program |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013023932A JP6175788B2 (ja) | 2013-02-11 | 2013-02-11 | マイクロプログラムを更新可能な電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014153964A JP2014153964A (ja) | 2014-08-25 |
JP6175788B2 true JP6175788B2 (ja) | 2017-08-09 |
Family
ID=51298325
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013023932A Active JP6175788B2 (ja) | 2013-02-11 | 2013-02-11 | マイクロプログラムを更新可能な電子機器 |
Country Status (2)
Country | Link |
---|---|
US (1) | US9495178B2 (ja) |
JP (1) | JP6175788B2 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9886264B2 (en) | 2014-12-09 | 2018-02-06 | Xiaomi Inc. | Method and device for upgrading firmware |
CN104484200B (zh) * | 2014-12-09 | 2018-05-25 | 小米科技有限责任公司 | 对固件进行升级的方法及装置 |
US10437680B2 (en) | 2015-11-13 | 2019-10-08 | Kabushiki Kaisha Toshiba | Relay apparatus, relay method, and computer program product |
JP6717110B2 (ja) * | 2016-08-12 | 2020-07-01 | 住友電気工業株式会社 | 光トランシーバ及びそのダウンロードデータの書き込み方法 |
CN107003914B (zh) * | 2016-10-31 | 2020-11-13 | 华为技术有限公司 | 启动物理设备的方法和使能装置 |
US20220385073A1 (en) * | 2021-05-25 | 2022-12-01 | Minesh Bhakta | Power monitoring and control system which determines a performance parameter of an electrical load |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0414166A (ja) * | 1990-05-08 | 1992-01-20 | Matsushita Electric Ind Co Ltd | マルチcpuシステムのプログラム制御装置 |
JPH05274141A (ja) | 1992-03-30 | 1993-10-22 | Toshiba Corp | プログラムローディング方式 |
JPH0855068A (ja) | 1994-08-15 | 1996-02-27 | Toshiba Corp | 通信端末装置 |
JP2002091935A (ja) * | 2000-09-19 | 2002-03-29 | Kenwood Corp | 複数のcpuを作動させる回路 |
JP2008104036A (ja) * | 2006-10-20 | 2008-05-01 | Sumitomo Electric Ind Ltd | 通信装置 |
JP5431111B2 (ja) * | 2009-10-22 | 2014-03-05 | 株式会社日立製作所 | 情報処理装置及びシステム設定方法 |
EP2568407B1 (en) * | 2011-09-09 | 2017-10-25 | Assa Abloy Ab | Method and system for communicating with and programming a secure element |
-
2013
- 2013-02-11 JP JP2013023932A patent/JP6175788B2/ja active Active
-
2014
- 2014-02-06 US US14/174,121 patent/US9495178B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2014153964A (ja) | 2014-08-25 |
US20140229707A1 (en) | 2014-08-14 |
US9495178B2 (en) | 2016-11-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6175788B2 (ja) | マイクロプログラムを更新可能な電子機器 | |
CN107493685B (zh) | 经由端口控制器自身的外部端口对端口控制器进行再编程 | |
EP3608775B1 (en) | Electronic control system | |
CN102388366B (zh) | 实现不同处理器兼容的方法及装置 | |
CN105700970A (zh) | 服务器系统 | |
JP2008192150A (ja) | 直接メモリ・アクセスを使用してプログラマブル論理装置を初期化するための方法、集積回路、システム及びコンピュータ・プログラム | |
US20070101166A1 (en) | Method and apparatus for utilizing a microcontroller to provide an automatic order and timing power and reset sequencer | |
CN107704285B (zh) | 现场可编程门阵列多版本配置芯片、系统和方法 | |
JP2008052389A (ja) | プログラマブル論理回路更新装置、更新方法、データ処理装置およびネットワーク装置 | |
JP6005222B2 (ja) | デバッグインターフェースを部分的にイネーブルするための装置 | |
US20180357193A1 (en) | Computing device and operation method | |
US20100070260A1 (en) | Verification device, verifying apparatus and verification system | |
JP2023035930A (ja) | コンピュータシステム及びコンピュータシステムのブート方法 | |
CN103475514B (zh) | 无bmc的节点、集群系统及bios修复和升级方法 | |
US8745279B2 (en) | Self-healing and reconfiguration in an integrated circuit | |
TWI528287B (zh) | 伺服器系統 | |
CN207264382U (zh) | 现场可编程门阵列多版本配置的芯片及系统 | |
US20140136875A1 (en) | Apparatus and method of controlling clock signals | |
TWI750215B (zh) | Bios切換裝置 | |
CN109684153B (zh) | 具有双韧体储存空间的服务器及其韧体更新方法 | |
US9703753B2 (en) | Apparatus and method for updating a device | |
CN110704353A (zh) | 一种cpci-arinc429热插拔系统 | |
US7868654B1 (en) | Reading an external memory device to determine its interface characteristics for configuring a programmable logic device | |
JP2014016947A (ja) | プログラマブルコントローラ | |
JP2016143103A (ja) | 制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20160121 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20161109 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161115 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170110 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170613 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170626 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6175788 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |