JP6127039B2 - クラスタシステムにおけるクラスタ処理の方法及び装置、及びシステム - Google Patents
クラスタシステムにおけるクラスタ処理の方法及び装置、及びシステム Download PDFInfo
- Publication number
- JP6127039B2 JP6127039B2 JP2014262158A JP2014262158A JP6127039B2 JP 6127039 B2 JP6127039 B2 JP 6127039B2 JP 2014262158 A JP2014262158 A JP 2014262158A JP 2014262158 A JP2014262158 A JP 2014262158A JP 6127039 B2 JP6127039 B2 JP 6127039B2
- Authority
- JP
- Japan
- Prior art keywords
- main
- switched fabric
- control board
- board
- main control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/30—Monitoring
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4063—Device-to-bus coupling
- G06F13/4068—Electrical coupling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/161—Computing infrastructure, e.g. computer clusters, blade chassis or hardware partitioning
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/08—Configuration management of networks or network elements
- H04L41/085—Retrieval of network configuration; Tracking network configuration history
- H04L41/0853—Retrieval of network configuration; Tracking network configuration history by actively collecting configuration information or by backing up configuration information
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/08—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters
- H04L43/0805—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters by checking availability
- H04L43/0817—Monitoring or testing based on specific metrics, e.g. QoS, energy consumption or environmental parameters by checking availability by checking functioning
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L43/00—Arrangements for monitoring or testing data switching networks
- H04L43/12—Network monitoring probes
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/20—Support for services
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L49/00—Packet switching elements
- H04L49/45—Arrangements for providing or supporting expansion
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Signal Processing (AREA)
- Computer Networks & Wireless Communication (AREA)
- Mathematical Physics (AREA)
- Environmental & Geological Engineering (AREA)
- Software Systems (AREA)
- Quality & Reliability (AREA)
- Telephonic Communication Services (AREA)
- Small-Scale Networks (AREA)
- Selective Calling Equipment (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Description
本発明の実施例1は、クラスタシステムの中のクラスタであって、メンバ装置に適用される、クラスタ、を処理する方法を提供し、ここでメンバ装置は主監視モジュールを含む。図1に示されるように、当該方法は以下の複数のステップを含む:
S11:メンバ装置のスイッチトファブリック基板は、要求応答信号であって、当該要求応答信号を受信する主制御基板に当該要求応答信号に応答することを要求する、要求応答信号、を送信する。
S12:スイッチトファブリック基板が要求応答信号の応答信号を受信しない場合、スイッチトファブリック基板は、主監視モジュールのアドレスを主装置の主制御基板に送信する。
実施例1に対応して、本発明の実施例2は、さらに、クラスタシステムにおけるクラスタであって、メンバ装置に適用される、クラスタ、を処理する装置40を提供し、ここで、メンバ装置は、主監視モジュールを含む。図2に示されるように、装置は:前記メンバ装置のスイッチトファブリック基板が、要求応答信号であって、該要求応答信号を受信した主制御基板が該要求応答信号に応答することを要求するための、要求応答信号、を送信することを可能とするように構成される要求応答信号送信部401;及び前記スイッチトファブリック基板が前記要求応答信号の応答信号を受信しない場合に、前記スイッチトファブリック基板が前記主監視モジュールのアドレスを主装置の主制御基板に送信することを可能にする主監視モジュールアドレス送信部402;を備える。
実施例1に対応して、図5は、本発明において提供される、クラスタを処理する装置の他の実施例を示す。図5に示されるように、本実施例において提供されるクラスタを処理する装置60は、プロセッサ601、メモリ602、通信インターフェース603、及びバス604を備える。プロセッサ601、メモリ602、及び通信インターフェース603は、バス604を使用することにより接続され、そして相互間での通信を実行する。バス604は、インダストリスタンダードアーキテクチャ(英語:Industry Standard Architecture、ISAと略す)バス、ペリフェラルコンポーネントインターコネクト(英語:Peripheral Component Interconnect、PCIと略す)バス、Extended Industry Standard Architecture(英語:Extended Industry Standard Architecture、EISAと略す)バスなどであってもよい。バス604は、アドレスバス、データバス、コントロールバスなどに分類されてもよい。表現の便宜上、一つの太線だけが図5において表現するために使用されるが、これは、1つのバスのみ、又は1種類のバスのみを表すものではなく、ここで:メモリ602は、実行可能なプログラムコードを記憶するように構成され、ここで当該プログラムコードは、コンピュータ演算命令を含む。メモリ602は、高速RAMメモリを含んでもよく、そしてまた、例えば、1つ以上のディスクメモリなどの、不揮発性メモリ(英語:non−volatile memory)を含んでもよい。
同様に、本発明の実施例4は、さらに、クラスタシステム80を提供する。図6に示されるように、当該システムは、主装置801、1つ以上のメンバ装置802、及び当該メンバ装置に適用されるクラスタを処理するための装置803を備え、ここでメンバ装置802は、主監視モジュール8021を備え、ここで:クラスタを処理する前記装置803は、具体的には:前記メンバ装置802のスイッチトファブリック基板8022が、要求応答信号であって、該要求応答信号を受信した主制御基板が該要求応答信号に応答することを要求するための、要求応答信号、を送信することを可能とし;かつ前記メンバ装置802の前記スイッチトファブリック基板8022が前記要求応答信号の応答信号を受信しない場合に、前記スイッチトファブリック基板8022が前記主監視モジュールのアドレスを主装置801の主制御基板8011に対して送信することを可能とするように構成される。
Claims (15)
- 主装置と少なくとも1つのメンバ装置とを備えるクラスタシステムにおけるクラスタを処理する方法であって、前記主装置は主制御基板を備え、前記メンバ装置は主監視モジュールとスイッチトファブリック基板とを備え、
前記方法は:
前記スイッチトファブリック基板が、前記メンバ装置にある主制御基板に対して要求応答信号に応答することを要求する要求応答信号を送信するステップ;及び
前記スイッチトファブリック基板が前記要求応答信号の応答信号を受信しない場合に、前記スイッチトファブリック基板が、前記主監視モジュールのアドレスを前記主装置の前記主制御基板に送信するステップ;
を備える、方法。 - 前記スイッチトファブリック基板が前記要求応答信号の応答信号を受信しない場合、前記スイッチトファブリック基板が、前記主監視モジュールのアドレスを、前記主装置の前記主制御基板に送信するステップの前に、
前記スイッチトファブリック基板が、前記主監視モジュールの前記アドレスを決定するステップをさらに備え、
前記主監視モジュールは、前記スイッチトファブリック基板のうちの1つのスイッチトファブリック基板に置かれるか、又は前記スイッチトファブリック基板のうちのいずれのスイッチトファブリック基板にも置かれていない、
請求項1に記載の方法。 - 前記主監視モジュールが前記スイッチトファブリック基板のうちの1つのスイッチトファブリック基板に置かれている場合、
前記主監視モジュールが置かれている前記スイッチトファブリック基板が前記クラスタシステムのクラスタ構成情報を持っていない場合、前記スイッチトファブリック基板が、前記クラスタシステムの前記主装置の前記主制御基板に、クラスタ構成情報要求を送信することにより、前記主装置の前記主制御基板が前記要求に応答し、クラスタ構成情報を前記スイッチトファブリック基板に送信できるようにするステップ;及び
前記スイッチトファブリック基板が、前記主装置の前記主制御基板により送信される前記クラスタ構成情報を受信及び保存するステップ;
をさらに備える、請求項2に記載の方法。 - 前記主監視モジュールが前記スイッチトファブリック基板のうちのいずれのスイッチトファブリック基板からも独立している場合に、
前記主監視モジュールが前記スイッチトファブリック基板のうちの一つのスイッチトファブリック基板と関連付けられていると決定するステップ;
前記主監視モジュールと関連付けられている前記スイッチトファブリック基板が前記クラスタシステムのクラスタ構成情報を持っていない場合、前記スイッチトファブリック基板が、クラスタ構成情報要求を、前記クラスタシステムの前記主装置の前記主制御基板に送信することにより、前記主装置の主制御基板が前記要求に応答し、クラスタ構成情報を前記スイッチトファブリック基板に送信するようにするステップ;及び
前記スイッチトファブリック基板が、前記主装置の前記主制御基板により送信される前記クラスタ構成情報を受信及び保存するステップ;
をさらに備える、請求項2に記載の方法。 - 前記スイッチトファブリック基板が、前記主装置の前記主制御基板により送信された前記クラスタ構成情報を受信及び保存するステップの後、
前記メンバ装置の他のスイッチトファブリック基板において、同期的に前記クラスタ構成情報を保存するステップをさらに備える、請求項3又は4に記載の方法。 - 前記スイッチトファブリック基板が、前記主装置の前記主制御基板により送信された前記クラスタ構成情報を受信及び保存する前記ステップの後、
前記スイッチトファブリック基板が前記メンバ装置の前記主制御基板により送信された要求応答信号に対する応答信号を検出した場合、前記主制御基板の監視モジュールが前記主監視モジュールとして使用されることを決定するステップ;及び
前記主制御基板が、前記クラスタシステム内の前記主装置の前記主制御基板に前記クラスタ構成情報要求を送信するステップ;及び
前記主装置の前記主制御基板が、前記主装置の前記主制御基板により送信される前記クラスタ構成情報を受信及び保存するステップ;
をさらに備える、請求項3から5のいずれか1項に記載の方法。 - 前記スイッチトファブリック基板が前記要求応答信号の応答信号を受信しなかった後、
前記メンバ装置の前記スイッチトファブリック基板が、前記メンバ装置の前記スイッチトファブリック基板が前記主装置のスイッチトファブリック基板に接続されているかどうか決定するステップをさらに備える、請求項1から6のいずれか1項に記載の方法。 - メンバ装置であって、
前記メンバ装置のスイッチトファブリック基板が、前記メンバ装置の主制御基板に対して要求応答信号に応答することを要求する前記要求応答信号を送信することを可能とするように構成される要求応答信号送信部;及び
前記スイッチトファブリック基板が前記要求応答信号の応答信号を受信しない場合に、前記スイッチトファブリック基板が前記メンバ装置の主監視モジュールのアドレスを主装置の主制御基板に送信することを可能にする主監視モジュールアドレス送信部;を備える、
メンバ装置。 - 前記スイッチトファブリック基板が前記主監視モジュールの前記アドレスを決定することを可能とするように構成される決定部をさらに備え、
前記主監視モジュールは、前記スイッチトファブリック基板のうちの一つのスイッチトファブリック基板に配置されるか、又は前記スイッチトファブリック基板のうちのいずれのスイッチトファブリック基板にも置かれていない、
請求項8に記載のメンバ装置。 - 前記主監視モジュールが前記スイッチトファブリック基板のうちの一つのスイッチトファブリック基板に配置される場合、
前記決定部は、前記主監視モジュールが配置される前記スイッチトファブリック基板が、クラスタシステムのクラスタ構成情報を持たないかどうかを決定するようにさらに構成され、
前記メンバ装置は、
前記主監視モジュールが配置される前記スイッチトファブリック基板が前記クラスタシステムの前記クラスタ構成情報を持たないと前記決定部が決定した場合、前記スイッチトファブリック基板が、前記クラスタシステムの前記主装置の前記主制御基板に、クラスタ構成情報要求を送信することにより、前記主装置の前記主制御基板が前記要求に応答し、前記スイッチトファブリック基板に前記クラスタ構成情報を送信できるように構成される、クラスタ構成情報要求送信部;及び
前記主装置の前記主制御基板が、前記要求に応答し、前記クラスタ構成情報を前記スイッチトファブリック基板に送信する場合、前記主装置の前記主制御基板により送信された前記クラスタ構成情報を前記スイッチトファブリック基板が受信及び保存することを可能とするように構成される保存部;
を備える、請求項9に記載のメンバ装置。 - 前記主監視モジュールが前記スイッチトファブリック基板のうちのいずれのスイッチトファブリック基板からも独立している場合、
前記決定部は、前記スイッチトファブリック基板のうちの一つのスイッチトファブリック基板に前記主監視モジュールが関連付けられていることを決定し、かつ前記主監視モジュールと関連付けられた前記スイッチトファブリック基板が前記クラスタシステムのクラスタ構成情報を持たないと決定するようにさらに構成され;
前記クラスタ構成情報要求送信部は、前記主監視モジュールと関連付けられた前記スイッチトファブリック基板が前記クラスタシステムの前記クラスタ構成情報を持たない場合に、前記主装置の前記主制御基板が前記要求に応答し、かつ前記クラスタ構成情報を前記スイッチトファブリック基板に送信するように、前記スイッチトファブリック基板が、前記クラスタシステムの前記主装置の前記主制御基板に対して、前記クラスタ構成情報要求を送信することを可能とするようにさらに構成され;かつ、
前記主装置の前記主制御基板が前記要求に応答し、かつ前記クラスタ構成情報を前記スイッチトファブリック基板に送信する場合に、前記保存部は、前記主装置の前記主制御基板により送信される前記クラスタ構成情報を前記スイッチトファブリック基板が受信及び保存することを可能とするようにさらに構成される、
請求項10に記載のメンバ装置。 - 前記保存部は、前記メンバ装置の他のスイッチトファブリック基板に前記クラスタ構成情報を同時に保存するようにさらに構成される、
請求項10又は11に記載のメンバ装置。 - 前記決定部は、前記スイッチトファブリック基板が前記メンバ装置の前記主制御基板により送信される要求応答信号に対する応答信号を検出した場合、前記主制御基板の監視モジュールが前記主監視モジュールとして使用されることを決定するようにさらに構成され;
前記クラスタ構成情報要求送信部は、前記主制御基板の前記監視モジュールが前記主監視モジュールとして使用されると前記決定部が決定した場合に、前記クラスタ構成情報を前記クラスタシステムの前記主装置の前記主制御基板に対して、前記主制御基板が送信することを可能とするようにさらに構成され;かつ
前記保存部は、前記主装置の前記主制御基板が前記要求に応答し、かつ前記クラスタ構成情報を送信する場合に、前記メンバ装置の前記主制御基板が前記主装置の前記主制御基板により送信される前記クラスタ構成情報を受信及び保存することを可能とするようにさらに構成される、
請求項10から12のいずれか1項に記載のメンバ装置。 - 前記決定部は、前記メンバ装置の前記スイッチトファブリック基板が前記主装置のスイッチトファブリック基板と接続されているかどうかを、前記メンバ装置の前記スイッチトファブリック基板が決定することを可能とするようにさらに構成される、
請求項9から13のいずれか1項に記載のメンバ装置。 - 一つの主装置と、一つ以上のメンバ装置とを含むクラスタシステムであって、前記主装置は主制御基板を備え、前記メンバ装置は主監視モジュールとスイッチトファブリック基板とを備え、
前記メンバ装置は、
前記スイッチトファブリック基板が、前記メンバ装置にある主制御基板に対して要求応答信号に応答することを要求する要求応答信号を送信することを可能とし;かつ
前記スイッチトファブリック基板が前記要求応答信号の応答信号を受信しない場合、前記スイッチトファブリック基板が前記主監視モジュールのアドレスを前記主装置の前記主制御基板に対して送信することを可能とするように構成される、
クラスタシステム。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201310739922.XA CN104753702B (zh) | 2013-12-27 | 2013-12-27 | 一种集群系统中的集群处理方法、装置及系统 |
CN201310739922.X | 2013-12-27 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015128293A JP2015128293A (ja) | 2015-07-09 |
JP6127039B2 true JP6127039B2 (ja) | 2017-05-10 |
Family
ID=52354682
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014262158A Active JP6127039B2 (ja) | 2013-12-27 | 2014-12-25 | クラスタシステムにおけるクラスタ処理の方法及び装置、及びシステム |
Country Status (6)
Country | Link |
---|---|
US (1) | US9792238B2 (ja) |
EP (1) | EP2890055B1 (ja) |
JP (1) | JP6127039B2 (ja) |
KR (1) | KR101615577B1 (ja) |
CN (1) | CN104753702B (ja) |
ES (1) | ES2613155T3 (ja) |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6738818B1 (en) * | 1999-12-27 | 2004-05-18 | Intel Corporation | Centralized technique for assigning I/O controllers to hosts in a cluster |
CN1146270C (zh) * | 2001-06-27 | 2004-04-14 | 华为技术有限公司 | 一种装置自动获取ip地址的方法 |
KR20040069216A (ko) | 2002-01-15 | 2004-08-04 | 마츠시타 덴끼 산교 가부시키가이샤 | 라우팅 장치, 및 라우팅 장치의 설정 방법 |
CN1238974C (zh) * | 2002-02-07 | 2006-01-25 | 华为技术有限公司 | 通信设备可靠维护的方法 |
US6988224B2 (en) | 2002-10-31 | 2006-01-17 | Hewlett-Packard Development Company, L.P. | Measurement apparatus |
CA2504170C (en) | 2002-11-27 | 2016-06-21 | Oracle International Corporation | Clustering system and method having interconnect |
CN1266882C (zh) | 2002-12-04 | 2006-07-26 | 华为技术有限公司 | 一种网络设备的管理方法 |
CN100574240C (zh) * | 2007-04-30 | 2009-12-23 | 华为技术有限公司 | 基于以太网总线的接入设备及其主从框通信方法 |
CN103004157B (zh) * | 2011-07-21 | 2015-03-11 | 华为技术有限公司 | 网络设备加入集群系统的接口注册方法和设备 |
WO2012162953A1 (zh) * | 2011-08-19 | 2012-12-06 | 华为技术有限公司 | 一种路由器集群的板间通信方法、路由器和路由器集群 |
US8868672B2 (en) | 2012-05-14 | 2014-10-21 | Advanced Micro Devices, Inc. | Server node interconnect devices and methods |
CN102750324A (zh) * | 2012-05-28 | 2012-10-24 | 华为技术有限公司 | 文件存储系统、装置及文件存取方法 |
EP3068179B1 (en) * | 2013-12-13 | 2021-02-03 | Huawei Technologies Co., Ltd. | Interference coordination method, device and system |
US9363282B1 (en) * | 2014-01-28 | 2016-06-07 | Infoblox Inc. | Platforms for implementing an analytics framework for DNS security |
-
2013
- 2013-12-27 CN CN201310739922.XA patent/CN104753702B/zh active Active
-
2014
- 2014-12-18 US US14/575,896 patent/US9792238B2/en active Active
- 2014-12-18 EP EP14198882.4A patent/EP2890055B1/en active Active
- 2014-12-18 ES ES14198882.4T patent/ES2613155T3/es active Active
- 2014-12-24 KR KR1020140188205A patent/KR101615577B1/ko active IP Right Grant
- 2014-12-25 JP JP2014262158A patent/JP6127039B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
ES2613155T3 (es) | 2017-05-22 |
US9792238B2 (en) | 2017-10-17 |
CN104753702A (zh) | 2015-07-01 |
EP2890055B1 (en) | 2016-11-16 |
KR101615577B1 (ko) | 2016-04-26 |
KR20150077350A (ko) | 2015-07-07 |
CN104753702B (zh) | 2018-11-20 |
JP2015128293A (ja) | 2015-07-09 |
EP2890055A1 (en) | 2015-07-01 |
US20150186316A1 (en) | 2015-07-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7418627B2 (en) | Cluster system wherein failover reset signals are sent from nodes according to their priority | |
JP4961833B2 (ja) | クラスタシステム、負荷分散方法、最適化クライアントプログラム、及び調停サーバプログラム | |
US7925817B2 (en) | Computer system and method for monitoring an access path | |
US8713352B2 (en) | Method, system and program for securing redundancy in parallel computing system | |
JP5561622B2 (ja) | 多重化システム、データ通信カード、状態異常検出方法、及びプログラム | |
CN108633311A (zh) | 一种基于调用链的并发控制的方法、装置及控制节点 | |
JP2006195821A (ja) | 情報処理システムの制御方法、情報処理システム、ダイレクトメモリアクセス制御装置、プログラム | |
JP2016518654A (ja) | サーバ制御方法及びサーバ制御装置 | |
JP5998577B2 (ja) | クラスタ監視装置、クラスタ監視方法、及びプログラム | |
US20160036654A1 (en) | Cluster system | |
JPH10207855A (ja) | 共有ディスク型多重系システム | |
US20150143159A1 (en) | Failover in a data center that includes a multi-density server | |
JP2016167213A (ja) | ブレード装置およびブレード装置管理方法 | |
TWI439856B (zh) | 具故障備援以管理共享資源之方法與多電腦系統 | |
JP6127039B2 (ja) | クラスタシステムにおけるクラスタ処理の方法及び装置、及びシステム | |
JP6703045B2 (ja) | 機器ラック及び機器ラックからの状態報告を保証する方法 | |
JP6148039B2 (ja) | 情報処理装置、bmc切り替え方法、bmc切り替えプログラム | |
JP2006252429A (ja) | コンピュータシステム、コンピュータシステムの診断方法およびコンピュータシステムの制御プログラム | |
JP5691248B2 (ja) | タスク引継プログラム、処理装置及びコンピュータ・システム | |
JP5464886B2 (ja) | 計算機システム | |
JP2006244016A (ja) | コンピュータシステム及びアクセスパスの管理方法 | |
JP6112205B2 (ja) | 情報処理システム、装置、方法及びプログラム | |
JP4432975B2 (ja) | パケット通信デバイス、パケット通信方法、およびパケット通信プログラム | |
CN115632934A (zh) | 集群主节点的选择方法、装置及存储介质 | |
JP2016184188A (ja) | 管理装置、管理方法とそのプログラム、および、情報処理システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160129 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160209 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160509 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160816 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161116 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170314 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170410 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6127039 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |