JP5861735B2 - デジタル放送の受信装置および受信方法 - Google Patents

デジタル放送の受信装置および受信方法 Download PDF

Info

Publication number
JP5861735B2
JP5861735B2 JP2014085436A JP2014085436A JP5861735B2 JP 5861735 B2 JP5861735 B2 JP 5861735B2 JP 2014085436 A JP2014085436 A JP 2014085436A JP 2014085436 A JP2014085436 A JP 2014085436A JP 5861735 B2 JP5861735 B2 JP 5861735B2
Authority
JP
Japan
Prior art keywords
video
video signal
output
reproduction
video data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP2014085436A
Other languages
English (en)
Other versions
JP2014150573A5 (ja
JP2014150573A (ja
Inventor
比呂志 山木
比呂志 山木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP2014085436A priority Critical patent/JP5861735B2/ja
Publication of JP2014150573A publication Critical patent/JP2014150573A/ja
Publication of JP2014150573A5 publication Critical patent/JP2014150573A5/ja
Application granted granted Critical
Publication of JP5861735B2 publication Critical patent/JP5861735B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Description

この発明は、デジタル放送の受信装置に係わるものであり、より詳しくはMPEG2の圧縮映像データ等の復号に係わる。
図4は日経マイクロデバイス1997年5月号66ページに記載された従来の映像信号処
理装置を示す図である。この図4において、1はアンテナ、2はチューナ、3は復調器、
4はデマルチプレクサ、51および52はデコーダ、6はディスプレイプロセッサ、7は
映像出力である。
図10は、従来のデマルチプレクサ4を示す図である。この図10において、400はト
ランスポートストリームのパケットを分離する分配器、402はトランスポートストリー
ムの入力、403は圧縮音声データ出力、404はその他のデータ出力、405は圧縮映
像データ出力である。
図11は従来のディスプレイプロセッサ6を示す図である。この図11において、7は映
像出力、620はスイッチ、621はデコード領域を判定する判定部、631および63
2はそれぞれデコーダ51および52の復号結果の入力、641および642は復号デー
タを蓄積するメモリである。
アンテナ1は、受信したRF信号をチューナ2に出力する。但し、アンテナ1が衛星放送
アンテナの場合には、その衛星放送アンテナに付属するコンバータからのIF信号を出力
する。チューナ2ではこのRF信号あるいはIF信号に対して周波数選択処理を行うこと
で選局が行われる。そして、取り出された信号は、復調器3によってトランスポートスト
リームに復元される。さらに、この復元されたトランスポートストリームは、デマルチプ
レクサ4の分配器400によって、そのトランスポートストリームを構成しているデータ
、例えば、圧縮映像や圧縮音声のデータが分離される。そして、分離された映像のデータ
は、デコーダ51,52に出力される。なお、デコーダを2つ備えているのは、高精細映
像はこれをデコードするために必要な処理量が大きいため、現在実用化されているデコー
ダ1個だけではデコードしきれないからである。
受けとった映像データが高精細映像(ここでは、1080iとする)であれば、デコーダ
51,52が分担してこの映像データを復号する。例えば、画面を上下2つに分け、一方
で上半分を、もう一方で下半分を復号する。受け取った映像データが標準映像(ここでは
、480iとする)であれば、一方のデコーダだけで復号を行う。復号結果は、この後、
ディスプレイプロセッサ6に渡される。なお、この場合、デコーダ51は、デコード後の
映像データと共に映像フォーマットを示す情報をデコード結果としてディスプレイプロセ
ッサ6に渡す。
ディスプレイプロセッサ6は、デコーダ51,52から渡された復号結果をそれぞれメモ
リ641,642に蓄積する。そして、メモリ641,642に蓄積された復号結果を読
み出すことで、一の画面を構成する。この場合の読み出し方は、そのときの映像の種類、
表示の態様によって異なる。
この時の映像が高精細映像(1080i)の場合は、メモリ641およびメモリ642に
蓄積された復号結果を組み合わせることで一の画面を構成する。この組み合わせは、スイ
ッチ620によって、所定のタイミングで、映像データを読み出すメモリを切り替えるこ
とで実現する。例えば、画面上半分のデータを出力するときにはメモリ641から読み出
しを行わせるように、また、画面下半分のデータを出力するときにはメモリ642から読
み出しを行わせるように、スイッチ620を切り替える。
これに対しこの時の映像が標準映像(480i)の場合は、デコーダ51からのみ復号結
果が出力される。ディスプレイプロセッサ6はこれをメモリ641に蓄積するとともに、
これをそのまま読み出して一画面を構成する。この場合には、スイッチ620は常にメモ
リ641を選択した状態になっている。
なお、スイッチ620の選択状態は、すなわち、このときの映像の種類は、以下のように
して判別されている。すなわち、デコーダ51から出力され、メモリ641に格納されて
いる復号結果中には、その映像の映像フォーマットを示す情報が含まれている。ディスプ
レイプロセッサ6内の判定部621がこの情報を読み出してその内容を判定することで、
そのときの映像の種類を判別する。そして、その判別結果に応じて、スイッチ620が切
り替わる。
従来の映像信号処理装置では、高精細映像を復号していないときには、一方のデコーダ、
前述した例では、デコーダ52を全く使用しておらず無駄になっていた。また、高精細映
像の伝送が行われていないときには複数の480iまたは480pの映像信号が伝送され
ている可能性が高いにも関わらず、いずれか一方の映像しか見ることができないという問
題があった。2つの映像を同時に見るためには図9に示した回路全体を2系統備える必要
があり、コスト的に実現が困難であった。
本発明は、デコーダの稼働率が高く、また、一画面で復数のデジタル映像を楽しむことが
可能な映像信号処理装置を提供することを目的とする。
本発明は上記目的を達成するためになされたものであり、解像度が異なる複数種類の映像信号を含むデジタル放送を受信し、前記映像信号に係る映像を再生表示するデジタル放送の受信装置であって、前記複数種類の映像信号は、ヘッダ部に識別情報を有するパケットから構成され、解像度が高い第1の映像信号と、該第1の映像信号より解像度が低い第2の映像信号とを含み、前記第1の映像信号及び前記第2の映像信号は、それぞれが一つの映像信号からなり、前記第1の映像信号または前記第2の映像信号のいずれかに係る映像を表示する表示手段と、前記第1の映像信号を再生する第1の再生手段と、前記第2の映像信号を再生する第2の再生手段と、前記第1の映像信号または前記第2の映像信号のいずれであるかを判別して、いずれかの映像信号を前記第1の再生手段または前記第2の再生手段に出力する分離手段とを備え、前記第1の再生手段は、前記第2の再生手段を4つ並列に並べて構成され、前記分離手段は、4つの出力ポートを有し、前記第1の映像信号に係るデジタル放送を受信した場合には、前記4つの出力ポートから前記表示手段に表示される映像に係る映像データを出力し、前記第1の再生手段を構成する4つの前記第2の再生手段の各々は、前記表示手段に表示される映像を4分割して得られる各区分に対応した映像データを分担して再生し、前記分離手段は、前記第2の映像信号に係るデジタル放送を受信した場合には、前記表示手段で表示される映像に対応した映像データを前記4つの出力ポートのうちの1つから出力し、前記分離手段からの出力を受けた前記第2の再生手段は、前記第2の映像信号に係る映像データを単独で再生することを特徴とするデジタル放送の受信装置が提供される。
本発明のデジタル放送の受信装置によれば、受信する映像情報に応じて、柔軟に対応できる。また、稼働率が高く無駄の無いシステムを提供することができるという効果が得られる。
本発明の実施の形態1における映像信号処理装置の構成を示すブロック図である。 実施の形態1におけるデマルチプレクサの構成を示すブロック図である。 実施の形態1におけるディスプレイプロセッサの構成を示すブロック図である。 従来の映像信号処理装置の構成を示すブロック図である。 本発明の実施の形態2における映像信号処理装置の構成を示すブロック図である。 実施の形態2におけるデマルチプレクサの構成を示すブロック図である。 実施の形態2におけるディスプレイプロセッサの構成を示すブロック図である。 本発明の実施の形態3における映像信号処理装置の構成を示すブロック図である。 本発明の実施の形態4における映像信号処理装置の構成を示すブロック図である。 従来のデマルチプレクサの構成を示すブロック図である。 従来のディスプレイプロセッサの構成を示すブロック図である。
本発明の実施の形態を図面を用いて説明する。
実施の形態1.本実施の形態1は、MPEG2(Moving Picture Exp
erts Group Phase 2)に準拠した映像データを処理する映像信号処理
装置である。特に本実施の形態においては、デコードに要する単位時間当たりの処理量の
多い映像信号については複数のデコーダによって分担してデコードし、一方、デコードに
要する単位時間当たりの処理量の少ない映像信号が複数含まれる場合はひとつひとつのデ
コーダで、それぞれ異なる映像信号をデコードすることを主な特徴としている。デコード
に要する単位時間当たりの処理量は、基本的には画像の解像度が高いほど多い。しかし、
この処理量は、解像度のみによって定まるものではなく、伝送時の伝送レート、圧縮方法
などによっても異なるため、本実施の形態では、デコードする前においてはMPEG2に
おいて規定されているプロファイル及びレベルに基づいて、またデコード後においては映
像フォーマットに基づいて、分担の仕方をあらかじめ設定している。
以下、実施の形態1を図1、図2および図3を用いて詳細に説明する。
本実施の形態1の映像信号処理装置は、図1に示すとおり、デマルチプレクサ4、デコー
ダ51,52、ディスプレイプロセッサ6を備えて構成されている。なお、従来例と同じ
機能構成部分には、同じ符号を付して説明を省略する。アンテナ1、チューナ2、復調器
3は従来と同様である。
デマルチプレクサ4は、復調器3から入力されるトランスポートストリームのパケットに
含まれている情報に基づいて、送られてきたデータの内容、例えば、映像であるか否か、
また、映像の解像度等を判別し、それぞれを分離して出力するものである。MPEG2に
おいては、パケットのヘッダ部分にパケットを識別するためのID番号が付与されている
。また、各パケットの内容が、映像なのか、音声なのかといったことを識別するための情
報として、ID=0のパケットにはプログラムアソシエーションテーブルが、また、ID
=1のパケットにはプログラムマップテーブルが設けられている。デマルチプレクサ4は
、このプログラムアソシエーションテーブル、プログラムマップテーブルに記載されてい
る情報に基づいて、前述した判別を行うようになっている。また、デマルチプレクサ4が
分離した映像データの構造は、MPEG2で規定された階層構造になっている。つまり、
先頭に設けられたシーケンスヘッダやシーケンスエクステンションには、デコーダに要求
される能力を規定したプロファイルおよびレベル、映像フォーマットを示す情報、例えば
、横方向の画素数や走査線数が記述されている。
本実施の形態におけるデマルチプレクサ4は、具体的には、図2に示すとおり、分配器4
00、スイッチ401を備えて構成されている。また、出力として、圧縮音声データ出力
403、その他のデータ出力404、圧縮映像データ出力405,406を備えている。
図2におけるスイッチ401は、出力405,406から出力される圧縮映像データを切
り替えるためのものである。特に本実施の形態1においては、出力405,406からど
のような圧縮映像データを出力するかは、実際には、MPEG2において規定されている
プロファイル及びレベルに応じて、デマルチプレクサ4内においてあらかじめ設定されて
いる。本実施の形態では、高精細映像の場合には、出力405と出力406との両方から
同じ圧縮映像データを出力するようになっている。標準映像(480i)や480pの映
像が複数含まれる場合には、デマルチプレクサ4は、そのうちの2つを選んで、出力40
5,406から別々に出力するようになっている。なお、出力405はデコーダ51に、
一方、出力406はデコーダ52に入力されている。
デコーダ51,52は、デマルチプレクサ4から入力された圧縮映像データをデコードす
るためのものである。このデコーダ51,52は、入力された圧縮映像データのシーケン
スヘッダ等に記載されている映像フォーマットに応じて、デコードを施すデータ領域を自
ら判断する機能を備えている。いずれの領域をデコードするかは、その映像の映像フォー
マットに応じてあらかじめデコーダ51,52内において設定されている。具体的には、
デコーダ51は、高精細映像(本実施の形態では1080iあるいは720p)が入力さ
れてきた場合には、その上半分だけをデコードし、通常の標準画像が入力されてきた場合
には全体をデコードするように設定されている。これに対し、デコーダ52は、高精細映
像が入力されてきた場合には、その下半分だけをデコードし、通常の標準画像が入力され
てきた場合には全体をデコードするように設定されている。つまり、互いに同じ圧縮映像
データが入力されるデコーダは、互いに分担してその圧縮映像データをデコードすること
になるように、デコードを行う領域が設定されている。デコーダ51,52は、それぞれ
が少なくとも高精細映像の半分をデコードするのに必要且つ十分な能力を備えている。
なお、デコーダの能力(プロファイルおよびレベル)と、MPEG2に準拠した映像デー
タとの対応関係は以下の通りである。すなわち、メインプロファイル@メインレベルが4
80iの映像に対応する。メインプロファイル@ハイレベル(1440)が480pの映
像に対応する。メインプロファイル@ハイレベルが高精細映像(1080i、720p)
の映像に対応する。
デコーダ51,52は、デコード結果をディスプレイプロセッサ6に出力するが、このデ
コード結果には、デコード後の映像データの他に、前述したシーケンスヘッダ等に含まれ
ていた映像フォーマットも含まれている。
ディスプレイプロセッサ6は、デコーダ51,52からのデコード結果を受け取り、この
デコード結果に含まれている映像データによって一つの画面を構成するものである。ディ
スプレイプロセッサ6は、図3に示すとおり、メモリ641,642、判定部621、ス
イッチ620、フィルタ650,651を備えて構成されている。
メモリ641は、デコーダ51から送られてきたデコード結果を蓄積するものである。メ
モリ642は、デコーダ52から送られてきたデコード結果を蓄積するものである。
判定部621およびスイッチ620は、メモリ641,642に蓄積されたデコード結果
に含まれている映像フォーマットに応じてそのとき読み出すデータの出所(メモリ641
、メモリ642)を切り替えるものである。この判定部621等の動作の仕方によって一
画面の構成の仕方、例えば、画面全体に一つの映像を表示するか、あるいは、一画面を左
右二つに分けてそれぞれの領域に異なる映像を表示させるか、といったことが決定される
ことになる。これらの動作の仕方、つまり、スイッチ620の切り替えは、映像フォーマ
ットに応じてあらかじめディスプレイプロセッサ6内において設定されている。
フィルタ650,651は、映像データの画素補間を行うものである。これらフィルタ6
50,651によって画素補間を行うことで、映像データの解像度が表示装置の解像度と
異なっている場合でも、表示装置の画面全体に映像を表示させることができる。
特許請求の範囲において言う「分離部」とは、本実施の形態においてはデマルチプレクサ
4に相当する。「デコード部」はデコーダ51,52に相当する。「表示処理部」はディ
スプレイプロセッサ6に相当する。「多重化圧縮映像信号」とはトランスポートストリー
ムに相当する。「出力ポート」とは、デマルチプレクサ4の出力405,406に相当す
る。「復号映像データ」とは、デコーダ51,52の出力するデコード結果に相当する。
次に動作を説明する。
アンテナ1によって受信されたRF信号がチューナ2に出力される。但し、アンテナ1が
衛星放送アンテナの場合には、その衛星放送アンテナに付属するコンバータからのIF信
号がチューナ2に出力される。チューナ2ではこのRF信号あるいはIF信号に対して周
波数選択処理、すなわち、選局が行なわれる。そして、取り出された信号は、復調器3に
よってトランスポートストリームに復元される。そして、このトランスポートストリーム
は、デマルチプレクサ4の入力402へ出力されることになる。
デマルチプレクサ4は、復調器3から入力されたトランスポートストリームのパケットか
ら映像データ、音声データ等を分離する。分離された各データは、分配器400によって
振り分けられて、それぞれに対応する出力403,404等から出力される。この場合、
圧縮映像データについては、さらに、その圧縮映像データのプロファイルおよびレベルに
応じてスイッチ401が切り替わることで、出力405,406から出力する圧縮映像デ
ータが切り替えられる。具体的には、データが高精細映像の場合には、出力405と出力
406との両方から同じ圧縮映像データを出力する。一方、標準映像(480i)や48
0pの映像が複数含まれる場合には、デマルチプレクサ4は、そのうちの2つを選んで、
出力405,406から別々に出力する。この場合、デマルチプレクサ4が分離した映像
データの構造は、MPEG2で規定された階層構造になっており、シーケンスヘッダやシ
ーケンスエクステンションには、プロファイル及びレベル、映像フォーマットを示す情報
(例えば、横方向の画素数や走査線数、アスペクト比、フレームレート、インタレース/
プログレッシブ)等が記述されている。
デコーダ51,52は、そのときデマルチプレクサ4から入力された映像データのシーケ
ンスヘッダ等を確認することでその映像の映像フォーマットを確認する。そして、その映
像フォーマットに応じてあらかじめ設定されている領域のみをデコードする。高精細映像
が入力されている場合、デコードすることを設定されている領域はデコーダ51とデコー
ダ52とで互いに異なっている。従って、結果として、デコーダ51とデコーダ52とは
互いに分担して高精細映像の全体をデコードすることになる。デコーダ51,52は、こ
のデコード後の映像データおよび映像フォーマット等を含んだデコード結果を、ディスプ
レイプロセッサ6へ出力する。
ディスプレイプロセッサ6は、デコーダ51,52から入力されたデコード結果を、それ
ぞれメモリ641とメモリ642に蓄積する。ディスプレイプロセッサ6の判定部621
はデコード結果に含まれていた映像フォーマットを判定し、その判定結果に応じて所定の
タイミングでスイッチ620を切り替えることで一つの映像を構成する。すなわち、元の
映像が一つの高精細映像であった場合、従来例と同じように、スイッチ620を1フィー
ルドの半分の位置で切り替えてひとつの画面を構成する。一方、デコーダ51とデコーダ
52が別々の映像を復号している場合は、スイッチ620を1ラインの半分の位置で切り
替える。これにより、一つの画面の右半分の領域と左半分の領域とに分け、領域ごとに異
なる映像を表示させることができる。なお、図には示していない操作部においてユーザに
よる選択指示を受け付けた場合には、複数の映像のうちいずれか選択された映像だけを表
示する。
2つの映像信号を一画面の左右に表示した場合、映像データとディスプレイの解像度とが
マッチしないこともある。例えば、水平1920画素・垂直1080ラインの高精細ディ
スプレイに、水平720画素・垂直480ラインで構成される標準映像を2つ表示させる
場合、画面いっぱいには表示されない。しかし、フィルタ650,651によって画素補
間を行えば画面全体に表示できる。デコーダが復号しているのが高精細映像である場合、
フィルタ650,651は無効状態となる。しかし、一画面全体に1つの標準映像を表示
する場合、あるいは、一画面に2つの標準映像を左右に並べて表示する場合等には、フィ
ルタ650等が画素補間を行うことで、入力された標準映像を1920×1080の画像
に変換する。
一度に2つ以上の映像を表示する場合には、音声についてはユーザによる選択を受け付け
、選択された映像の圧縮音声データのみを分配器400が分離し音声データ出力403か
ら出力する。
以上説明した本実施の形態1の映像信号処理装置によれば、デコードに要する単位時間当
たりの処理量が大きい映像信号のときは複数のデコーダを使って復号し、デコードに要す
る単位時間当たりの処理量が小さい映像信号が複数含まれる場合は、ひとつひとつのデコ
ーダで、それぞれの映像信号を復号する。また、ディスプレイプロセッサは単一または複
数の復号映像信号を一つの画面上に、一つまたは画面を分割して表示できる。従って、デ
コーダ等をより有効に活用できる。
本実施の形態では各デコーダについてデコードする領域をあらかじめ設定しておくことで
、各デコーダは互いに連絡を取り合うことなく分担してデコードを行っていた。しかし、
分担の仕方は、本実施の形態に限定されるものではない。例えば、独立した制御部を設け
、該制御部が映像フォーマットを判定した上で、各デコーダにデコードを担当させる領域
をその都度指示するようにしてもよい。
実施の形態2.本実施の形態2は、4つのデコーダを備え、これらを映像データのプロフ
ァイル及びレベル、映像フォーマット等に応じて使い分けることを主な特徴としている。
本実施の形態2の構成は、デコーダを4つ備えていることに対応して、デマルチプレクサ
4の出力、ディスプレイプロセッサ6内のメモリ等が4系統に分かれている点を除き、実
施の形態1と同様である。従って、以下の説明は実施の形態1とは異なる点を中心に行う
図5は、実施の形態2における映像信号処理装置の概要を示すブロック図である。図6は
、本実施の形態2におけるデマルチプレクサ4の構成を示すブロック図である。図7は、
実施の形態2のディスプレイプロセッサ6の構成を示すブロック図である。図5において
51,52,53,54はデコーダである。図6において、400は、a,b,c,d4
系統の出力を備えた分配器である。401は、系統a,b,c,dから出力されたデータ
のうち、出力405,406,407,408から出力させる圧縮映像データを切り替え
るスイッチである。このスイッチ401の設定状態は、プロファイル及びレベルに応じて
あらかじめ決定されており、具体的には、表1に示したとおりとなっている。図7におい
て、631,632,633,634はデコーダからのデコード結果入力、641,64
2,643,644はメモリ、661,662はスイッチ、671,672はメモリであ
る。
Figure 0005861735
デマルチプレクサ4は、圧縮映像データの出力を4系統(a,b,c,d)備えている点
を除き、基本的には実施の形態1と同様のものである。
デマルチプレクサ4では、内部の分配器400およびスイッチ401が連携して作動する
ことで、所定の圧縮映像データをあらかじめ定められた所定の系統から出力する。
分離された圧縮映像データが一つの高精細映像についてのものであれば、分配器400は
これを系統aに出力する。スイッチ401の状態は、表1に示すとおり、入力される映像
のフォーマットに応じて変化する。表1に示されているとおり、この場合には、出力40
5,406,407,408のすべてに系統aの圧縮映像データを出力させる。
分離された圧縮映像データが2つの480pの線順次映像についてのものであれば、分配
器400は一方の圧縮映像データを系統aに、また他方の圧縮映像データを系統cに出力
する。この場合、表1に示されているとおり、スイッチ401は系統aに入力された圧縮
映像データを出力405,406に、また、系統cに入力された圧縮映像データを出力4
07,408に出力させる。
分離された圧縮映像データが一つの480pの線順次映像についてのものと2つの標準映
像についてのものとであれば、分配器400は、系統aに480pの線順次映像の圧縮映
像データを、また系統cには一方の標準映像の圧縮映像データを、系統dには他方の標準
映像の圧縮映像データを出力する。この場合、表1に示されているとおり、スイッチ40
1は系統aに入力された480pの線順次映像の圧縮映像データを出力405,406に
出力させる。また、系統cに入力された480iの標準映像信号を出力407に、また、
系統dに入力された480iの標準映像の圧縮映像データを出力408に出力させる。
分離された圧縮映像データが4つの標準映像についてのものであれば、分配器400は、
系統a、b、c、dのそれぞれに標準映像の圧縮映像データを1つずつ割り当てて出力す
る。この場合、表1に示されているとおり、スイッチ401は系統aに入力された標準映
像の圧縮映像データを出力405に出力させる。同様に、系統bに入力された標準映像の
圧縮映像データを出力406に、系統cに入力された標準映像の圧縮映像データを出力4
07に、また、系統dに入力された標準映像の圧縮映像データを出力408に出力させる
出力405,406,407,408から出力された圧縮映像データはそれぞれデコーダ
51,52,53,54に入力され、ここで復号される。この場合、出力405に出力さ
れた圧縮映像データはデコーダ51に、出力406に出力された圧縮映像データはデコー
ダ52に、出力407に出力された圧縮映像データはデコーダ53に、出力408に出力
された圧縮映像データはデコーダ54に入力されている。
この場合、各デコーダ間における復号する領域の分担は、以下のようになっている。圧縮
映像データが高精細映像についてのものである場合、垂直方向について映像を4分割し、
各区分をデコーダ51,52,53,54が一つずつ分担する。また、480p線順次映
像についてのものである場合、垂直方向について映像を2分割し、ひとつのデコーダが上
半分を、他方のデコーダが下半分を受け持つように分担する。各デコーダがいずれの区分
をデコードするかは、各デコーダ内において映像フォーマットに応じてあらかじめ設定さ
れている。なお、ひとつひとつのデコーダは、1080iの映像の4分の1を復号する能
力があれば、標準映像信号(480i)についても余裕を持って復号できる。このように
して復号された映像データは、ディスプレイプロセッサ6へ出力される。
ディスプレイプロセッサ6は4つのデコーダ51,52,53,54から入力されたデコ
ード結果から、元の映像フォーマットに沿って画面を構成する。以下ディスプレイプロセ
ッサ6内部での動作を図6を用いて詳細に述べる。
ディスプレイプロセッサ6の入力631にはデコーダ51の出力するデコード結果が入力
されており、入力されたデータはメモリ641に蓄積される。同様に、デコーダ52のデ
コード結果は、入力632を通じてメモリ642に蓄積される。デコーダ53のデコード
結果は、入力633を通じてメモリ643に蓄積される。デコーダ54のデコード結果は
、入力634を通じてメモリ644に蓄積される。
ディスプレイプロセッサ6は、この時入力されている映像の映像フォーマットに応じてス
イッチ661,662,620を切り替えることで一つの画面を構成する。スイッチ66
1,662,620の設定内容を表2に示した。
Figure 0005861735
例えば、この時の映像データが高精細映像についてのものであれば、メモリ641には、
一つの画像の上側4分の1が蓄積されている。同様に、メモリ642,643,644に
も、一つの画像の4分の1ずつが順に蓄積されている。従って、スイッチ661をメモリ
641からメモリ642へデータが連続するように切り替えることで、画面の上半分を構
成する。そして、構成した上半分の画像をメモリ671に蓄積する。同様に、スイッチ6
62をメモリ643からメモリ644へデータが連続するように切り替えることで、画面
の下半分を構成する。そして、構成した下半分の画像をメモリ672に蓄積する。さらに
、スイッチ620を実施の形態1と同様に、フィールドの半分の位置で切り替えることで
一画面を構成する。スイッチ661,662,62の切り替えは、デコード結果に含まれ
ている映像フォーマットを判定部621が判定した結果に基づいて行われる。
この時の映像データが2つの異なる480p線順次映像についてのものであれば、画面を
左右に二分割し、各映像を左右に並べて表示させる。この場合、一方の映像の上半分がメ
モリ641に、また、下半分がメモリ642に蓄積されている。従って、スイッチ661
をフィールドの半分の位置で切り替えることで一画面を構成し、この構成した画面をメモ
リ671に蓄積する。他方の映像についても、上半分がメモリ643に、また、下半分が
メモリ644に蓄積されている。従って、同様にスイッチ662をフィールドの半分の位
置で切り替えることで一画面を構成し、この構成した映像をメモリ672に蓄積する。さ
らに、1ラインの半分の位置でスイッチ620を切り替えることで、メモリ671に蓄積
された映像と、メモリ672に蓄積された映像とを、画面の左右に分けて表示する。
この時の映像データが、1つの480p線順次映像と2つの異なる480i線順次映像と
の合計3つについてのものであれば、このうちの1つあるいは2つを選択して表示させる
。映像を2つ表示させる場合には、画面を左右に二分割し、2つの映像を左右に並べて表
示させる。この場合、480pの映像の上半分がメモリ641に、また、下半分がメモリ
642に蓄積されている。従って、スイッチ661をフィールドの半分の位置で切り替え
ることで一映像を構成し、この構成した映像をメモリ671に蓄積する。2つの480i
の映像については、一方がメモリ643に、また、他方がメモリ644に蓄積されている
。従って、スイッチ662によってメモリ643とメモリ644とのいずれかを選択した
状態にすることで、いずれか一方の映像のみを読み出してメモリ672に蓄積する。さら
に、1ラインの半分の位置でスイッチ620を切り替えることで、メモリ671に蓄積さ
れた映像と、メモリ672に蓄積された映像とを、画面の左右に分けて表示する。この場
合、メモリ672に蓄積された映像は、フィルタ651によって処理されることで480
pに変換されて出力される。
この時の映像データが4つの480i標準映像についてのものである場合には、メモリ6
41,642,643,644にはそれぞれ一つの標準映像が蓄積されている。従って、
この場合には、画面を上下左右の4分割し、それぞれの領域に映像を一つずつ表示させる
。このような表示は、スイッチ661およびスイッチ662をそれぞれフィールド半分の
位置で切り替えるとともに、スイッチ620を1ラインの半分で切り替えることで可能で
ある。あるいは、逆にスイッチ661およびスイッチ662を1ラインの半分で切り替え
るとともに、スイッチ620をフィールド半分で切り替えることでも可能である。
但し、上述したいずれの場合についてもユーザの選択に従って、いずれか1個の映像のみ
を表示させることが可能になっていることは言うまでもない。
実施の形態3.本実施の形態3は、デコーダのみならずデマルチプレクサも複数持つこと
によって、複数のトランスポートストリームからそれぞれ別個に映像データを取り出しさ
らにデコーダによって別々に復号している点が上述した実施の形態とは異なる。また、後
述するスイッチ8によって、デマルチプレクサとデコーダとの対応関係を変更可能にした
ことを特徴としている。以下、詳細に説明する。
図8に実施の形態3をあらわすブロック図を示す。図8において、41,42はデマルチ
プレクサ、8はスイッチである。また、本実施の形態3における復調器3はひとつの物理
チャンネルから2つのトランスポートストリームを出力できる能力を備えている。
ひとつの物理チャンネルに2つ以上のトランスポートストリームが含まれる場合は、復調
器3は所定個数(この実施の形態では2つ)のトランスポートストリームを分離し、それ
ぞれのトランスポートストリームを別々のデマルチプレクサ41,42へ出力する。この
とき、デコードに要する単位時間の処理量の大きい高精細映像についてはデマルチプレク
サ41側へ出力する。実際には、復調器3内においてMPEG2において規定されている
プロファイル及びレベルに応じて出力先があらかじめ設定されており、その設定に従って
出力先を選択している。
デマルチプレクサ41,42は図10に示される従来と同様のデマルチプレクサであり、
それぞれ圧縮映像データを分離して出力する。
通常、スイッチ8は、デコーダ52をデマルチプレクサ41に接続している。但し、デコ
ーダ51から制御信号501が出力されているときだけは、デコーダ52をデマルチプレ
クサ42の側にデコーダ52を接続するようにその状態が切り替わる。デマルチプレクサ
41の出力が高精細映像についての圧縮映像データであった場合、デコーダ51は制御信
号501を出力しない。従って、デコーダ51およびデコーダ52には、共に、デマルチ
プレクサ41の出力である高精細映像の圧縮映像データが入力される。一方、デマルチプ
レクサ41の出力が標準映像(480i)についての圧縮映像データであった場合、デコ
ーダ51は制御信号501をスイッチ8に対して出力する。スイッチ8はこれに応じて、
デマルチプレクサ41の側に切り替わる。その結果、デコーダ51にはデマルチプレクサ
41の出力が、一方、デコーダ52にはデマルチプレクサ42の出力が、入力されること
になる。デコーダ51,52の出力は、これ以降、実施の形態1と同様に処理されて、映
像出力7から出力される。
なお、特許請求の範囲において言う「切替手段」は、本実施の形態においては、デコーダ
51およびスイッチ8によって実現されている。
実施の形態4.本実施の形態4の映像信号処理装置は、チューナ、復調器、デマルチプレ
クサについても複数備えた例である。
図9に実施の形態4をあらわすブロック図を示す。図9において21,22はチューナ、
31,32は復調器であり、その外の部分は実施の形態3と同様の構成である。
複数の物理チャンネル(BSとCSといったネットワークが異なる場合も含まれる)から
の複数のトランスポートストリームを受け取る場合は、それぞれ、別々のチューナ、復調
器、デマルチプレクサを経て複数(図では2つ)の圧縮映像データを得る。これ以降は実
施の形態3と同様である。
以上説明した実施の形態では、デマルチプレクサ、デコーダ等を2個あるいは4個備えて
いた。しかし、これらの個数はこれに限定されるものではない。
上述した実施の形態では、MPEG2に準拠した映像データを処理する装置について説明
した。しかし、本発明の適用の対象となるのは、MPEG2に準拠した映像データを処理
する装置に限られるものではない。また、一つの圧縮映像データに対して割り当てるデコ
ーダの個数も上述した例に限定されるものではない。その圧縮映像データのデコードに要
する単位時間当たりの処理量、デコーダの処理能力に応じて設定すればよい。
1 アンテナ、 2 チューナ、 3 復調器、 4 デマルチプレクサ、6 ディスプ
レイプロセッサ、 8 スイッチ、 21,22 チューナ、 31,32 復調器、
41,42 デマルチプレクサ、 51,52,53,54 デコーダ、 400 分配
器、 401 スイッチ、 620 スイッチ、621 判定部、 641,642,6
43,644,671,672 メモリ、 661,662 スイッチ、 650,65
1 フィルタ。

Claims (2)

  1. 解像度が異なる複数種類の映像信号を含むデジタル放送を受信し、前記映像信号に係る映像を再生表示するデジタル放送の受信装置であって、
    前記複数種類の映像信号は、ヘッダ部に識別情報を有するパケットから構成され、解像度が高い第1の映像信号と、該第1の映像信号より解像度が低い第2の映像信号とを含み、
    前記第1の映像信号及び前記第2の映像信号は、それぞれが一つの映像信号からなり、前記第1の映像信号または前記第2の映像信号のいずれかに係る映像を表示する表示手段と、
    前記第1の映像信号を再生する第1の再生手段と、
    前記第2の映像信号を再生する第2の再生手段と、
    前記第1の映像信号または前記第2の映像信号のいずれであるかを判別して、いずれかの映像信号を前記第1の再生手段または前記第2の再生手段に出力する分離手段とを備え、
    前記第1の再生手段は、前記第2の再生手段を4つ並列に並べて構成され、
    前記分離手段は、4つの出力ポートを有し、前記第1の映像信号に係るデジタル放送を受信した場合には、前記4つの出力ポートから前記表示手段に表示される映像に係る映像データを出力し、
    前記第1の再生手段を構成する4つの前記第2の再生手段の各々は、前記表示手段に表示される映像を4分割して得られる各区分に対応した映像データを分担して再生し、
    前記分離手段は、前記第2の映像信号に係るデジタル放送を受信した場合には、前記表示手段で表示される映像に対応した映像データを前記4つの出力ポートのうちの1つから出力し、
    前記分離手段からの出力を受けた前記第2の再生手段は、前記第2の映像信号に係る映像データを単独で再生することを特徴とするデジタル放送の受信装置。
  2. 解像度が異なる複数種類の映像信号を含むデジタル放送を受信し、前記映像信号に係る映像を再生表示するデジタル放送の受信方法であって、
    前記複数種類の映像信号は、ヘッダ部に識別情報を有するパケットから構成され、解像度が高い第1の映像信号と、該第1の映像信号より解像度が低い第2の映像信号とを含み、
    それぞれが一つの映像信号である前記第1の映像信号または前記第2の映像信号のいずれかに係る映像を表示する表示ステップと、
    前記第1の映像信号を再生する第1の再生ステップと、
    前記第2の映像信号を再生する第2の再生ステップと、
    前記第1の映像信号または前記第2の映像信号のいずれであるかを判別して、出力する分離ステップとを有し、
    前記第1の再生ステップは、前記第2の再生ステップを4つ並列に実施するものであり、
    前記第1の映像信号を再生する場合には、
    前記分離ステップは、4つの出力ポートから並列に前記表示ステップで表示される映像に係る映像データを出力し、
    前記第1の再生ステップは、該第1の再生ステップを構成する4つの前記第2の再生ステップの各々で、前記表示ステップで表示される映像を4分割して得られる各区分に対応した映像データを再生し、
    前記第2の映像信号を再生する場合には、
    前記分離ステップは、前記第2の映像信号に係る映像データを出力し、
    前記第2の再生ステップは、第1の再生ステップを構成する4つの前記第2の再生ステップのうちのいずれか一つで前記第2の映像信号に係る映像データを再生することを特徴とするデジタル放送の受信方法。
JP2014085436A 2014-04-17 2014-04-17 デジタル放送の受信装置および受信方法 Expired - Lifetime JP5861735B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2014085436A JP5861735B2 (ja) 2014-04-17 2014-04-17 デジタル放送の受信装置および受信方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2014085436A JP5861735B2 (ja) 2014-04-17 2014-04-17 デジタル放送の受信装置および受信方法

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2013107679A Division JP5664699B2 (ja) 2013-05-22 2013-05-22 情報再生装置および情報再生方法

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP2014230272A Division JP5920442B2 (ja) 2014-11-13 2014-11-13 デジタル衛星放送の受信装置および受信方法
JP2015090494A Division JP6023989B2 (ja) 2015-04-27 2015-04-27 デジタル放送の受信装置および受信方法

Publications (3)

Publication Number Publication Date
JP2014150573A JP2014150573A (ja) 2014-08-21
JP2014150573A5 JP2014150573A5 (ja) 2015-01-15
JP5861735B2 true JP5861735B2 (ja) 2016-02-16

Family

ID=51573160

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2014085436A Expired - Lifetime JP5861735B2 (ja) 2014-04-17 2014-04-17 デジタル放送の受信装置および受信方法

Country Status (1)

Country Link
JP (1) JP5861735B2 (ja)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH06326994A (ja) * 1993-05-18 1994-11-25 Hitachi Ltd 画像符号化および復号化装置
US5623311A (en) * 1994-10-28 1997-04-22 Matsushita Electric Corporation Of America MPEG video decoder having a high bandwidth memory
JPH08289265A (ja) * 1995-04-13 1996-11-01 Sony Corp 受信装置

Also Published As

Publication number Publication date
JP2014150573A (ja) 2014-08-21

Similar Documents

Publication Publication Date Title
JP5018515B2 (ja) 情報処理装置、情報処理方法、表示制御装置、表示制御方法、およびプログラム
CN103125123B (zh) 再现装置、再现方法、集成电路、广播系统及广播方法
US20090322858A1 (en) Picture signal processing device, television receiving apparatus and method of controlling apparatus
WO2004002145A1 (ja) 復号装置及び復号方法
KR100689474B1 (ko) 다중 화면을 제공하는 트랜스포트 스트림 수신 장치 및 그제어 방법
US8892888B2 (en) Multiple stream decrypting and decoding systems and related methods thereof
JP4553996B2 (ja) 情報再生装置および情報再生方法
JP2000041197A (ja) テレビジョン受信機
JP5321676B2 (ja) 情報再生装置および情報再生方法
JP4947198B2 (ja) 情報再生装置および情報再生方法
JP2008098710A (ja) デジタル放送受信機
JP4947192B2 (ja) 情報再生装置および情報再生方法
JP5861735B2 (ja) デジタル放送の受信装置および受信方法
JP6023989B2 (ja) デジタル放送の受信装置および受信方法
JP5920442B2 (ja) デジタル衛星放送の受信装置および受信方法
JP2008118704A (ja) 映像信号処理装置および映像信号処理方法
JP5664699B2 (ja) 情報再生装置および情報再生方法
JP5494639B2 (ja) 情報再生装置および情報再生方法
JP2005184788A (ja) 信号処理装置
JP2016116243A (ja) 映像表示装置および映像表示方法
EP1126724A2 (en) Decoding apparatus, and synchronous reproduction control method
US20060132504A1 (en) Content combining apparatus and method
JP2008118703A (ja) 映像信号処理装置および映像信号処理方法
JP2006191538A (ja) 圧縮ストリーム復号装置及び圧縮ストリーム復号方法
JP2000013712A (ja) マルチ画面表示装置

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20141119

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20150219

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20150331

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150427

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20151124

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20151207

EXPY Cancellation because of completion of term