JP5805364B2 - Light source driving device, optical scanning device, and image forming apparatus - Google Patents

Light source driving device, optical scanning device, and image forming apparatus Download PDF

Info

Publication number
JP5805364B2
JP5805364B2 JP2009162723A JP2009162723A JP5805364B2 JP 5805364 B2 JP5805364 B2 JP 5805364B2 JP 2009162723 A JP2009162723 A JP 2009162723A JP 2009162723 A JP2009162723 A JP 2009162723A JP 5805364 B2 JP5805364 B2 JP 5805364B2
Authority
JP
Japan
Prior art keywords
data
light emitting
circuit
light
light source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009162723A
Other languages
Japanese (ja)
Other versions
JP2011016296A (en
Inventor
二瓶 靖厚
靖厚 二瓶
石田 雅章
雅章 石田
大森 淳史
淳史 大森
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP2009162723A priority Critical patent/JP5805364B2/en
Publication of JP2011016296A publication Critical patent/JP2011016296A/en
Application granted granted Critical
Publication of JP5805364B2 publication Critical patent/JP5805364B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Laser Beam Printer (AREA)
  • Mechanical Optical Scanning Systems (AREA)
  • Facsimile Scanning Arrangements (AREA)

Description

本発明は、光源駆動装置、光走査装置及び画像形成装置に係り、更に詳しくは、複数の発光部を駆動する光源駆動装置、該光源駆動装置を有する光走査装置、及び該光走査装置を備える画像形成装置に関する。   The present invention relates to a light source driving device, an optical scanning device, and an image forming apparatus, and more specifically, includes a light source driving device that drives a plurality of light emitting units, an optical scanning device having the light source driving device, and the optical scanning device. The present invention relates to an image forming apparatus.

レーザプリンタやデジタル複写機などの画像形成装置では、画像形成速度の向上(高速化)及び書込密度の向上(高画質化)の要求が高まり、これらの要求を達成する方法の一つとして、複数の光束を射出できるマルチビーム光源を利用して、複数の光束により被走査面上を走査する方法が考えられた。   In image forming apparatuses such as laser printers and digital copiers, there is an increasing demand for improvement in image formation speed (high speed) and improvement in writing density (high image quality). As one of the methods for achieving these demands, A method of scanning a surface to be scanned with a plurality of light beams using a multi-beam light source capable of emitting a plurality of light beams has been considered.

ところで、複数の発光部を有するマルチビーム光源では、走査線間隔を狭くするため、各発光部を、主走査方向に対応する方向に関して互いにずらして配置することが行われている。この場合には、複数の走査線における書き込み開始位置をそろえるために、各発光部の点灯タイミングを制御することが必要となる。   By the way, in a multi-beam light source having a plurality of light emitting units, in order to narrow the scanning line interval, the light emitting units are arranged so as to be shifted from each other in the direction corresponding to the main scanning direction. In this case, it is necessary to control the lighting timing of each light emitting unit in order to align the writing start positions in a plurality of scanning lines.

例えば、特許文献1には、同期検出手段の検出信号に同期して生成された画像クロックに基づいて、光源手段の少なくとも1つの発光部の点灯タイミングを決定し、かつ他の発光部の点灯タイミングを画像クロックの計数値を変更することで決定して、光源手段の複数の発光部の点灯を制御する制御手段を備える画像形成装置が開示されている。   For example, in Patent Document 1, the lighting timing of at least one light emitting unit of the light source unit is determined based on the image clock generated in synchronization with the detection signal of the synchronization detecting unit, and the lighting timing of the other light emitting units. An image forming apparatus including a control unit that controls the lighting of a plurality of light emitting units of a light source unit by determining the value by changing the count value of the image clock.

ところで、画像形成装置では、出荷後に温度変化や経時変化などにより、光学部品の光学特性が変化したり、光学部品間の位置関係が変化することがある。そして、これにより、被走査面上における光スポット位置が所望の位置からずれることがある。これは、例えば、主走査方向に関する画像データの書き出し位置のずれを招くこととなる。しかしながら、特許文献1に開示されている画像形成装置では、上記書き出し位置のずれを精度良くリアルタイムに補正するのは困難であった。   By the way, in the image forming apparatus, the optical characteristics of the optical components may change or the positional relationship between the optical components may change due to temperature change or aging change after shipment. As a result, the light spot position on the surface to be scanned may deviate from the desired position. For example, this causes a shift in the writing position of the image data in the main scanning direction. However, in the image forming apparatus disclosed in Patent Document 1, it is difficult to accurately correct the deviation in the writing position in real time.

本発明は、かかる事情の下になされたもので、その第1の目的は、複数の発光部の点灯タイミングを高い精度でリアルタイムに制御することができる光源駆動装置を提供することにある。   The present invention has been made under such circumstances, and a first object thereof is to provide a light source driving device capable of controlling lighting timings of a plurality of light emitting units with high accuracy in real time.

また、本発明の第2の目的は、高密度の光走査を精度良く行うことができる光走査装置を提供することにある。   A second object of the present invention is to provide an optical scanning device capable of performing high-density optical scanning with high accuracy.

また、本発明の第3の目的は、高品質の画像を高速で形成することができる画像形成装置を提供することにある。   A third object of the present invention is to provide an image forming apparatus capable of forming a high quality image at high speed.

本発明は、第1の観点からすると、少なくとも主走査方向に対応する方向に関する位置が互いに異なって配列されている複数の発光部を有し、該複数の発光部からの複数の光束により被走査面に画像情報を書き込む光走査装置に用いられる光源駆動装置であって、互いに位相が異なる複数の高周波クロック信号を生成する高周波クロック生成回路と;前記光走査装置による1走査に要する時間が所望の時間となるように画素クロック信号の信号レベルの遷移タイミングを規定する位相データを作成する位相データ作成回路と;前記高周波クロック生成回路からの高周波クロック信号と前記位相データ作成回路からの位相データとに基づいて、前記画素クロック信号を生成する画素クロック生成回路と;前記画像情報に応じて前記複数の発光部に対応した複数の書込用データを作成する書込用データ作成回路と;前記複数の発光部に対応し、前記複数の高周波クロック信号の位相差に対応する時間を単位として前記複数の光束による前記被走査面への書き込み開始タイミングのずれ量を補正する複数の補正データを取得するとともに、前記複数の書込用データ、前記位相データ及び前記複数の補正データから前記複数の発光部に対応する複数の変調データを作成し、前記複数の変調データを順次出力する変調データ制御回路と;前記変調データ制御回路から出力される前記変調データに基づいて対応する前記発光部を駆動する駆動回路と;を備え、前記変調データ制御回路は、前記変調データを出力する際、相前後する2つの前記画素クロック信号のうち前の画素クロック信号のタイミングで、該変調データを構成する複数のデータの一部を出力し、後の画素クロック信号のタイミングで前記複数のデータの残部を出力することを含む光源駆動装置である。 From a first aspect, the present invention has a plurality of light emitting units arranged at least in positions corresponding to the main scanning direction, and is scanned by a plurality of light beams from the plurality of light emitting units. A light source driving device used in an optical scanning device that writes image information on a surface, a high frequency clock generation circuit that generates a plurality of high frequency clock signals having different phases, and a time required for one scan by the optical scanning device is desired A phase data generating circuit that generates phase data that defines the transition timing of the signal level of the pixel clock signal so as to be time; a high-frequency clock signal from the high-frequency clock generating circuit, and phase data from the phase data generating circuit based on the pixel clock generating circuit for generating the picture element clock signal and; wherein the plurality of light emitting portions in accordance with image information Corresponding to the writing data creating circuit for creating a plurality of the writing data; corresponding to the plurality of light emitting portions, wherein by the plurality of light beams in units of time corresponding to the phase difference of the plurality of high-frequency clock signal together acquire a plurality of correction data for correcting the deviation amount of writing start timing of the scanning surface, the plurality of the writing data, from the phase data and the plurality of correction data, corresponding to the plurality of light emitting portions a drive circuit for driving the onset light portion corresponding on the basis of the modulated data output from the modulation data control circuit; create multiple modulation data, the modulation data control circuit and for sequentially outputting the plurality of modulated data ; wherein the modulation data control circuit, when outputting the modulated data, data of the previous pixel clock signal of the two of the pixel clock signal for tandem In timing, which is a light source driving device comprises outputting a plurality of output portions of the data, the remainder of the plurality of data at the timing of the pixel clock signal after constituting the modulation data.

これによれば、複数の発光部の点灯タイミングを従来よりも高い精度でリアルタイムに制御することが可能となる。   According to this, it becomes possible to control the lighting timing of the plurality of light emitting units in real time with higher accuracy than in the past.

本発明は、第2の観点からすると、複数の光束により被走査面を複数の走査線に沿って主走査方向に走査する光走査装置であって、少なくとも前記走査線の方向に対応する方向に関する位置が互いに異なって配列されている複数の発光部を有する光源と;前記光源を駆動する本発明の光源駆動装置と;前記光源からの複数の光束を前記被走査面上に集光するとともに、前記被走査面上の複数の光スポットを前記複数の走査線に沿って主走査方向に移動させる光学系と;を備える光走査装置である。   From a second viewpoint, the present invention is an optical scanning device that scans a surface to be scanned in a main scanning direction along a plurality of scanning lines with a plurality of light beams, and at least relates to a direction corresponding to the direction of the scanning lines. A light source having a plurality of light emitting portions arranged at different positions; a light source driving device of the present invention for driving the light source; and condensing a plurality of light beams from the light source on the scanned surface; And an optical system that moves a plurality of light spots on the surface to be scanned along the plurality of scanning lines in a main scanning direction.

これによれば、本発明の光源駆動装置を備えているため、結果として、高密度の光走査を精度良く行うことが可能となる。   According to this, since the light source drive device of the present invention is provided, as a result, high-density optical scanning can be performed with high accuracy.

本発明は、第3の観点からすると、少なくとも1つの像担持体と;前記少なくとも1つの像担持体に対して画像情報に応じて変調された光束を走査する少なくとも1つの本発明の光走査装置と;を備える画像形成装置である。   According to a third aspect of the present invention, there is provided at least one image carrier; and at least one optical scanning device according to the present invention that scans the at least one image carrier with a light beam modulated according to image information. And an image forming apparatus.

これによれば、本発明の光走査装置を備えているため、結果として、高品質の画像を高速で形成することが可能となる。   According to this, since the optical scanning device of the present invention is provided, as a result, a high-quality image can be formed at high speed.

本発明の一実施形態に係るレーザプリンタの概略構成を説明するための図である。It is a figure for demonstrating schematic structure of the laser printer which concerns on one Embodiment of this invention. 図1における光走査装置を示す概略図である。It is the schematic which shows the optical scanning device in FIG. 図2における光源に含まれる面発光レーザアレイを説明するための図である。It is a figure for demonstrating the surface emitting laser array contained in the light source in FIG. 複数の発光部を同時に点灯させたときに感光体ドラムの表面に形成される複数の光スポットを説明するための図である。It is a figure for demonstrating the several light spot formed on the surface of a photoreceptor drum when a some light emission part is lighted simultaneously. 走査制御装置の構成を説明するためのブロック図である。It is a block diagram for demonstrating the structure of a scanning control apparatus. 互いに位相が異なる2つの高周波クロック信号を説明するための波形図である。It is a wave form diagram for demonstrating two high frequency clock signals from which a phase mutually differs. 位相データを説明するための図(その1)である。FIG. 6 is a diagram (part 1) for describing phase data; 位相データを説明するための図(その2)である。FIG. 5 is a second diagram for explaining phase data; 図5における画素クロック生成回路の動作を説明するためのタイミングチャートである。6 is a timing chart for explaining the operation of the pixel clock generation circuit in FIG. 5. 図5における画像データ作成回路の動作を説明するためのタイミングチャートである。6 is a timing chart for explaining the operation of the image data creation circuit in FIG. 5. 図5における書込制御回路の構成を説明するための図である。FIG. 6 is a diagram for illustrating a configuration of a write control circuit in FIG. 5. 図11における2点間計測回路の動作を説明するためのタイミングチャート(その1)である。12 is a timing chart (part 1) for explaining the operation of the two-point measuring circuit in FIG. 図11における2点間計測回路の動作を説明するためのタイミングチャート(その2)である。12 is a timing chart (part 2) for explaining the operation of the two-point measuring circuit in FIG. 図11における同期点灯制御回路の動作を説明するためのタイミングチャート(その1)である。12 is a timing chart (No. 1) for explaining the operation of the synchronous lighting control circuit in FIG. 図11における同期点灯制御回路の動作を説明するためのタイミングチャート(その2)である。12 is a timing chart (part 2) for explaining the operation of the synchronous lighting control circuit in FIG. 図11における補正データ作成回路の構成を説明するための図である。It is a figure for demonstrating the structure of the correction data creation circuit in FIG. 補正データ作成回路の動作を説明するためのタイミングチャートである。It is a timing chart for demonstrating operation | movement of a correction data creation circuit. 書き込み開始時に感光体ドラムの表面に形成される各光スポット位置を説明するための図である。It is a figure for demonstrating each light spot position formed on the surface of a photoconductor drum at the time of a writing start. 図11における変換データ作成・補正回路の構成を説明するための図である。It is a figure for demonstrating the structure of the conversion data creation and correction circuit in FIG. 図19におけるデータ作成・補正回路の構成を説明するための図である。It is a figure for demonstrating the structure of the data preparation and correction circuit in FIG. 画像データと変換データとの関係を説明するための図である。It is a figure for demonstrating the relationship between image data and conversion data. 位相データが“00”のときに、補正データの下位4ビットとデータ選択回路から出力される選択データとの関係を説明するための図である。It is a figure for demonstrating the relationship between the lower 4 bits of correction data, and the selection data output from a data selection circuit, when phase data is "00". 位相データが“01”のときに、補正データの下位4ビットとデータ選択回路から出力される選択データとの関係を説明するための図である。It is a figure for demonstrating the relationship between the lower 4 bits of correction data, and the selection data output from a data selection circuit, when phase data is "01". 位相データが“11”のときに、補正データの下位4ビットとデータ選択回路から出力される選択データとの関係を説明するための図である。It is a figure for demonstrating the relationship between the lower 4 bits of correction data, and the selection data output from a data selection circuit, when phase data is "11". データ作成・補正回路の動作を説明するためのタイミングチャート(その1)である。4 is a timing chart (part 1) for explaining the operation of the data creation / correction circuit; データ作成・補正回路の動作を説明するためのタイミングチャート(その2)である。12 is a timing chart (part 2) for explaining the operation of the data creation / correction circuit. データ作成・補正回路の動作を説明するためのタイミングチャート(その3)である。12 is a timing chart (part 3) for explaining the operation of the data creation / correction circuit; 図11におけるPWMデータ作成回路の構成を説明するための図である。It is a figure for demonstrating the structure of the PWM data creation circuit in FIG. 図28におけるデータ作成回路の動作を説明するためのタイミングチャート(その1)である。FIG. 29 is a timing chart (No. 1) for explaining the operation of the data creation circuit in FIG. 28; FIG. 図28におけるデータ作成回路の動作を説明するためのタイミングチャート(その2)である。FIG. 29 is a timing chart (No. 2) for explaining the operation of the data creation circuit in FIG. 28; FIG. 図28におけるデータ作成回路の動作を説明するためのタイミングチャート(その3)である。FIG. 29 is a timing chart (No. 3) for explaining the operation of the data creation circuit in FIG. 28; FIG. 図28におけるデータ作成回路の動作を説明するためのタイミングチャート(その4)である。FIG. 29 is a timing chart (No. 4) for explaining the operation of the data creation circuit in FIG. 28; FIG. 追加データの挿入位置の変形例を説明するための図である。It is a figure for demonstrating the modification of the insertion position of additional data. カラープリンタの概略構成を示す図である。1 is a diagram illustrating a schematic configuration of a color printer.

以下、本発明の一実施形態を図1〜図32に基づいて説明する。図1には、本発明の一実施形態に係る画像形成装置としてのレーザプリンタ1000の概略構成が示されている。   Hereinafter, an embodiment of the present invention will be described with reference to FIGS. FIG. 1 shows a schematic configuration of a laser printer 1000 as an image forming apparatus according to an embodiment of the present invention.

このレーザプリンタ1000は、光走査装置1010、感光体ドラム1030、帯電チャージャ1031、現像ローラ1032、転写チャージャ1033、除電ユニット1034、クリーニングユニット1035、トナーカートリッジ1036、給紙コロ1037、給紙トレイ1038、レジストローラ対1039、定着ローラ1041、排紙ローラ1042、排紙トレイ1043、通信制御装置1050、及び上記各部を統括的に制御するプリンタ制御装置1060などを備えている。なお、これらは、プリンタ筐体1044の中の所定位置に収容されている。   The laser printer 1000 includes an optical scanning device 1010, a photosensitive drum 1030, a charging charger 1031, a developing roller 1032, a transfer charger 1033, a charge eliminating unit 1034, a cleaning unit 1035, a toner cartridge 1036, a paper feeding roller 1037, a paper feeding tray 1038, A registration roller pair 1039, a fixing roller 1041, a paper discharge roller 1042, a paper discharge tray 1043, a communication control device 1050, a printer control device 1060 that comprehensively controls the above-described units, and the like are provided. These are housed in predetermined positions in the printer housing 1044.

通信制御装置1050は、ネットワークなどを介した上位装置(例えばパソコン)との双方向の通信を制御する。   The communication control device 1050 controls bidirectional communication with a host device (for example, a personal computer) via a network or the like.

感光体ドラム1030は、円柱状の部材であり、その表面には感光層が形成されている。すなわち、感光体ドラム1030の表面が被走査面である。そして、感光体ドラム1030は、図1における矢印方向に回転するようになっている。   The photosensitive drum 1030 is a cylindrical member, and a photosensitive layer is formed on the surface thereof. That is, the surface of the photoconductor drum 1030 is a scanned surface. The photosensitive drum 1030 rotates in the direction of the arrow in FIG.

帯電チャージャ1031、現像ローラ1032、転写チャージャ1033、除電ユニット1034及びクリーニングユニット1035は、それぞれ感光体ドラム1030の表面近傍に配置されている。そして、感光体ドラム1030の回転方向に沿って、帯電チャージャ1031→現像ローラ1032→転写チャージャ1033→除電ユニット1034→クリーニングユニット1035の順に配置されている。   The charging charger 1031, the developing roller 1032, the transfer charger 1033, the charge removal unit 1034, and the cleaning unit 1035 are each disposed in the vicinity of the surface of the photosensitive drum 1030. Then, along the rotation direction of the photosensitive drum 1030, the charging charger 1031 → the developing roller 1032 → the transfer charger 1033 → the discharging unit 1034 → the cleaning unit 1035 are arranged in this order.

帯電チャージャ1031は、感光体ドラム1030の表面を均一に帯電させる。   The charging charger 1031 uniformly charges the surface of the photosensitive drum 1030.

光走査装置1010は、帯電チャージャ1031で帯電された感光体ドラム1030の表面に、上位装置からの画像情報に基づいて変調された光束を照射する。これにより、感光体ドラム1030の表面に、画像情報に対応した潜像が形成される。ここで形成された潜像は、感光体ドラム1030の回転に伴って現像ローラ1032の方向に移動する。なお、この光走査装置1010の構成については後述する。   The optical scanning device 1010 irradiates the surface of the photosensitive drum 1030 charged by the charging charger 1031 with a light beam modulated based on image information from the host device. As a result, a latent image corresponding to the image information is formed on the surface of the photosensitive drum 1030. The latent image formed here moves in the direction of the developing roller 1032 as the photosensitive drum 1030 rotates. The configuration of the optical scanning device 1010 will be described later.

トナーカートリッジ1036にはトナーが格納されており、該トナーは現像ローラ1032に供給される。   The toner cartridge 1036 stores toner, and the toner is supplied to the developing roller 1032.

現像ローラ1032は、感光体ドラム1030の表面に形成された潜像にトナーカートリッジ1036から供給されたトナーを付着させて画像情報を顕像化させる。ここでトナーが付着した潜像(以下では、便宜上「トナー像」ともいう)は、感光体ドラム1030の回転に伴って転写チャージャ1033の方向に移動する。   The developing roller 1032 causes the toner supplied from the toner cartridge 1036 to adhere to the latent image formed on the surface of the photosensitive drum 1030 to visualize the image information. Here, the latent image to which the toner is attached (hereinafter also referred to as “toner image” for the sake of convenience) moves in the direction of the transfer charger 1033 as the photosensitive drum 1030 rotates.

給紙トレイ1038には記録紙1040が格納されている。この給紙トレイ1038の近傍には給紙コロ1037が配置されており、該給紙コロ1037は、記録紙1040を給紙トレイ1038から1枚づつ取り出し、レジストローラ対1039に搬送する。該レジストローラ対1039は、給紙コロ1037によって取り出された記録紙1040を一旦保持するとともに、該記録紙1040を感光体ドラム1030の回転に合わせて感光体ドラム1030と転写チャージャ1033との間隙に向けて送り出す。   Recording paper 1040 is stored in the paper feed tray 1038. A paper feed roller 1037 is disposed in the vicinity of the paper feed tray 1038, and the paper feed roller 1037 takes out the recording paper 1040 one by one from the paper feed tray 1038 and conveys it to the registration roller pair 1039. The registration roller pair 1039 temporarily holds the recording paper 1040 taken out by the paper supply roller 1037, and in the gap between the photosensitive drum 1030 and the transfer charger 1033 according to the rotation of the photosensitive drum 1030. Send it out.

転写チャージャ1033には、感光体ドラム1030の表面上のトナーを電気的に記録紙1040に引きつけるために、トナーとは逆極性の電圧が印加されている。この電圧により、感光体ドラム1030の表面のトナー像が記録紙1040に転写される。ここで転写された記録紙1040は、定着ローラ1041に送られる。   A voltage having a polarity opposite to that of the toner is applied to the transfer charger 1033 in order to electrically attract the toner on the surface of the photosensitive drum 1030 to the recording paper 1040. With this voltage, the toner image on the surface of the photosensitive drum 1030 is transferred to the recording paper 1040. The recording sheet 1040 transferred here is sent to the fixing roller 1041.

定着ローラ1041では、熱と圧力とが記録紙1040に加えられ、これによってトナーが記録紙1040上に定着される。ここで定着された記録紙1040は、排紙ローラ1042を介して排紙トレイ1043に送られ、排紙トレイ1043上に順次スタックされる。   In the fixing roller 1041, heat and pressure are applied to the recording paper 1040, whereby the toner is fixed on the recording paper 1040. The recording paper 1040 fixed here is sent to the paper discharge tray 1043 via the paper discharge roller 1042 and is sequentially stacked on the paper discharge tray 1043.

除電ユニット1034は、感光体ドラム1030の表面を除電する。   The neutralization unit 1034 neutralizes the surface of the photosensitive drum 1030.

クリーニングユニット1035は、感光体ドラム1030の表面に残ったトナー(残留トナー)を除去する。残留トナーが除去された感光体ドラム1030の表面は、再度帯電チャージャ1031に対向する位置に戻る。   The cleaning unit 1035 removes the toner remaining on the surface of the photosensitive drum 1030 (residual toner). The surface of the photosensitive drum 1030 from which the residual toner has been removed returns to the position facing the charging charger 1031 again.

プリンタ制御装置1060は、不図示のフロントパネルを有している。ユーザは、該フロントパネルを介して画像形成条件を入力できるようになっている。   The printer control device 1060 has a front panel (not shown). The user can input image forming conditions via the front panel.

次に、前記光走査装置1010の構成について説明する。   Next, the configuration of the optical scanning device 1010 will be described.

この光走査装置1010は、図2に示されるように、光源14、カップリングレンズ15、開口板16、シリンドリカルレンズ17、ポリゴンミラー13、fθレンズ11a、トロイダルレンズ11b、2つの光検知センサ(18a、18b)、2つの光検知用ミラー(19a、19b)及び走査制御装置22(図2では図示省略、図5参照)などを備えている。そして、これらは、光学ハウジング21の所定位置に組み付けられている。   As shown in FIG. 2, the optical scanning device 1010 includes a light source 14, a coupling lens 15, an aperture plate 16, a cylindrical lens 17, a polygon mirror 13, an fθ lens 11a, a toroidal lens 11b, two light detection sensors (18a). 18b) includes two light detection mirrors (19a, 19b), a scanning control device 22 (not shown in FIG. 2, see FIG. 5), and the like. These are assembled at predetermined positions of the optical housing 21.

なお、本明細書では、XYZ3次元直交座標系において、感光体ドラム1030の長手方向に沿った方向をY軸方向、ポリゴンミラー13の回転軸方向をZ軸方向として説明する。また、以下では、便宜上、主走査方向に対応する方向を「主走査対応方向」と略述し、副走査方向に対応する方向を「副走査対応方向」と略述する。   In this specification, in the XYZ three-dimensional orthogonal coordinate system, the direction along the longitudinal direction of the photosensitive drum 1030 is described as the Y-axis direction, and the rotation axis direction of the polygon mirror 13 is described as the Z-axis direction. In the following, for convenience, the direction corresponding to the main scanning direction is abbreviated as “main scanning corresponding direction”, and the direction corresponding to the sub scanning direction is abbreviated as “sub scanning corresponding direction”.

そして、光源14における光束の射出方向をW方向、光源14における主走査対応方向をM方向とする。なお、光源14における副走査対応方向はZ軸方向に平行な方向である。   The light emission direction of the light source 14 is defined as the W direction, and the main scanning corresponding direction of the light source 14 is defined as the M direction. Note that the sub-scanning corresponding direction in the light source 14 is a direction parallel to the Z-axis direction.

光源14は、一例として図3に示されるように、16個の発光部(ch1〜ch16)が2次元的に配列されて1つの基板上に形成された2次元アレイ100を有している。   As shown in FIG. 3 as an example, the light source 14 includes a two-dimensional array 100 in which 16 light emitting units (ch1 to ch16) are two-dimensionally arranged and formed on one substrate.

そして、発光部ch1、ch5、ch9、ch13を一列目発光部、発光部ch2、ch6、ch10、ch14を二列目発光部、発光部ch3、ch7、ch11、ch15を三列目発光部、発光部ch4、ch8、ch12、ch16を四列目発光部ともいう。ここでは、主走査対応方向に関して、各列の間隔は等間隔であり、一例として30μmとしている。   The light emitting units ch1, ch5, ch9, and ch13 are the first row light emitting units, the light emitting units ch2, ch6, ch10, and ch14 are the second row light emitting units, and the light emitting units ch3, ch7, ch11, and ch15 are the third row light emitting units. The parts ch4, ch8, ch12, and ch16 are also referred to as a fourth row light emitting part. Here, with respect to the main scanning corresponding direction, the intervals between the columns are equal, and as an example, 30 μm.

さらに、この2次元アレイ100は、すべての発光部を副走査対応方向に伸びる仮想線上に正射影したときに、隣接する発光部の間隔が等間隔となるように配置されている。なお、本明細書では、「発光部の間隔」とは2つの発光部の中心間距離をいうものとする。従って、感光体ドラム1030の表面を、同時に16本の光束で走査することが可能である。   Further, the two-dimensional array 100 is arranged such that the intervals between adjacent light emitting portions are equal when all the light emitting portions are orthogonally projected onto a virtual line extending in the sub-scanning corresponding direction. In the present specification, the “interval between the light emitting portions” refers to the distance between the centers of the two light emitting portions. Therefore, it is possible to scan the surface of the photosensitive drum 1030 with 16 light beams at the same time.

また、各発光部は、発振波長が780nm帯の垂直共振器型の面発光レーザ(Vertical Cavity Surface Emitting Laser:VCSEL)である。すなわち、2次元アレイ100は、いわゆる面発光レーザアレイである。   Each light emitting unit is a vertical cavity surface emitting laser (VCSEL) having an oscillation wavelength of 780 nm band. That is, the two-dimensional array 100 is a so-called surface emitting laser array.

図2に戻り、カップリングレンズ15は、光源14から射出された光束を略平行光とする。   Returning to FIG. 2, the coupling lens 15 converts the light beam emitted from the light source 14 into substantially parallel light.

開口板16は、開口部を有し、カップリングレンズ15を介した光束のビーム径を規定する。   The aperture plate 16 has an aperture and defines the beam diameter of the light beam through the coupling lens 15.

シリンドリカルレンズ17は、開口板16の開口部を通過した光束を、ポリゴンミラー13の偏向反射面近傍にZ軸方向に関して結像する。   The cylindrical lens 17 forms an image of the light beam that has passed through the opening of the aperture plate 16 in the vicinity of the deflection reflection surface of the polygon mirror 13 in the Z-axis direction.

光源14とポリゴンミラー13との間の光路上に配置される光学系は、偏向器前光学系とも呼ばれている。本実施形態では、偏向器前光学系は、カップリングレンズ15と開口板16とシリンドリカルレンズ17とから構成されている。   The optical system arranged on the optical path between the light source 14 and the polygon mirror 13 is also called a pre-deflector optical system. In the present embodiment, the pre-deflector optical system includes a coupling lens 15, an aperture plate 16, and a cylindrical lens 17.

ポリゴンミラー13は、4面鏡を有し、各鏡がそれぞれ偏向反射面となる。このポリゴンミラー13は、Z軸方向に平行な軸まわりに等速回転し、シリンドリカルレンズ17からの光束を偏向する。   The polygon mirror 13 has a four-sided mirror, and each mirror serves as a deflection reflection surface. The polygon mirror 13 rotates at a constant speed around an axis parallel to the Z-axis direction and deflects the light beam from the cylindrical lens 17.

fθレンズ11aは、ポリゴンミラー13で偏向された光束の光路上に配置されている。   The fθ lens 11 a is disposed on the optical path of the light beam deflected by the polygon mirror 13.

トロイダルレンズ11bは、fθレンズ11aを介した光束の光路上に配置されている。そして、このトロイダルレンズ11bを介した光束が感光体ドラム1030の表面に照射され、光スポットが形成される。この光スポットは、ポリゴンミラー13の回転に伴って感光体ドラム1030の長手方向に移動する。すなわち、感光体ドラム1030の表面を走査する。このときの光スポットの移動方向が「主走査方向」である。また、感光体ドラム1030の回転方向が「副走査方向」である。   The toroidal lens 11b is disposed on the optical path of the light beam through the fθ lens 11a. Then, a light beam through the toroidal lens 11b is irradiated on the surface of the photosensitive drum 1030, and a light spot is formed. This light spot moves in the longitudinal direction of the photosensitive drum 1030 as the polygon mirror 13 rotates. That is, the surface of the photosensitive drum 1030 is scanned. The moving direction of the light spot at this time is the “main scanning direction”. The rotation direction of the photosensitive drum 1030 is the “sub-scanning direction”.

ポリゴンミラー13と感光体ドラム1030との間の光路上に配置される光学系は、走査光学系とも呼ばれている。本実施形態では、走査光学系は、fθレンズ11aとトロイダルレンズ11bとから構成されている。なお、fθレンズ11aとトロイダルレンズ11bの間の光路上、及びトロイダルレンズ11bと感光体ドラム1030の間の光路上の少なくとも一方に、少なくとも1つの折り返しミラーが配置されても良い。   The optical system arranged on the optical path between the polygon mirror 13 and the photosensitive drum 1030 is also called a scanning optical system. In the present embodiment, the scanning optical system includes an fθ lens 11a and a toroidal lens 11b. Note that at least one folding mirror may be disposed on at least one of the optical path between the fθ lens 11a and the toroidal lens 11b and the optical path between the toroidal lens 11b and the photosensitive drum 1030.

16個の発光部(ch1〜ch16)を同時に点灯させると、図4に示されるように、発光部ch1からの光による光スポットsp1、発光部ch2からの光による光スポットsp2、発光部ch3からの光による光スポットsp3、・・・・・、発光部ch16からの光による光スポットsp16が感光体ドラム1030の表面に形成される。   When the 16 light emitting units (ch1 to ch16) are turned on at the same time, as shown in FIG. 4, the light spot sp1 by the light from the light emitting unit ch1, the light spot sp2 by the light from the light emitting unit ch2, and the light emitting unit ch3. ,..., And a light spot sp16 due to light from the light emitting portion ch16 is formed on the surface of the photosensitive drum 1030.

以下では、便宜上、光スポットsp1、sp5、sp9、sp13を「一列目スポット」、光スポットsp2、sp6、sp10、sp14を「二列目スポット」、光スポットsp3、sp7、sp11、sp15を「三列目スポット」、光スポットsp4、sp8、sp12、sp16を「四列目スポット」ともいう。   In the following, for convenience, the light spots sp1, sp5, sp9, and sp13 are referred to as “first row spot”, the light spots sp2, sp6, sp10, and sp14 are referred to as “second row spot”, and the light spots sp3, sp7, sp11, and sp15 are referred to as “three spots”. The “column spot” and the light spots sp4, sp8, sp12, and sp16 are also referred to as “fourth column spot”.

図2に戻り、光検知センサ18aには、ポリゴンミラー13で偏向され、走査光学系を介した光束のうち1走査における書き込み開始前の光束の一部が、光検知用ミラー19aを介して入射する。光検知センサ18aは、受光量が所定のレベル以下のときには「ハイレベル」であり、受光量が所定のレベルをこえたときに「ローレベル」に変化する信号(以下、「先端同期検知信号」という)を生成し、走査制御装置22に出力する。   Returning to FIG. 2, a part of the light beam before the start of writing in one scan out of the light beam that is deflected by the polygon mirror 13 and passes through the scanning optical system enters the light detection sensor 18a via the light detection mirror 19a. To do. The light detection sensor 18a is “high level” when the amount of received light is below a predetermined level, and changes to “low level” when the amount of received light exceeds a predetermined level (hereinafter referred to as “tip synchronization detection signal”). Are generated and output to the scanning control device 22.

また、光検知センサ18bには、ポリゴンミラー13で偏向され、走査光学系を介した光束のうち1走査における書き込み終了後の光束の一部が、光検知用ミラー19bを介して入射する。光検知センサ18bは、受光量が所定のレベル以下のときには「ハイレベル」であり、受光量が所定のレベルをこえたときに「ローレベル」に変化する信号(以下、「後端同期検知信号」という)を生成し、走査制御装置22に出力する。   Further, a part of the light beam after completion of writing in one scan out of the light beam that is deflected by the polygon mirror 13 and passes through the scanning optical system enters the light detection sensor 18b through the light detection mirror 19b. The light detection sensor 18b is “high level” when the amount of received light is below a predetermined level, and changes to “low level” when the amount of received light exceeds a predetermined level (hereinafter referred to as “rear end synchronization detection signal”). Is generated and output to the scanning control device 22.

走査制御装置22は、一例として図5に示されるように、高周波クロック生成回路213、位相データ作成回路214、画素クロック生成回路215、画像データ作成回路216、書込制御回路219、光源駆動回路221などを有している。なお、図5における矢印は、代表的な信号や情報の流れを示すものであり、各ブロックの接続関係の全てを表すものではない。   As shown in FIG. 5 as an example, the scanning control device 22 includes a high-frequency clock generation circuit 213, a phase data generation circuit 214, a pixel clock generation circuit 215, an image data generation circuit 216, a write control circuit 219, and a light source drive circuit 221. Etc. Note that the arrows in FIG. 5 indicate the flow of typical signals and information, and do not represent the entire connection relationship of each block.

高周波クロック生成回路213は、互いに位相の異なる複数の高周波クロック信号を生成する。ここでは、一例として図6に示されるように、位相が180度異なる2つの高周波クロック信号(VCLK、VCLK)を生成するものとする。そこで、高周波クロック信号VCLKと高周波クロック信号VCLKの位相差に対応する時間は、高周波クロック信号の1/2周期である。ここで生成された各高周波クロック信号は、画素クロック生成回路215及び書込制御回路219に供給される。なお、2つの高周波クロック信号を区別する必要がないときは、総称して高周波クロック信号VCLKという。また、以下では、便宜上、高周波クロック信号VCLKと高周波クロック信号VCLKの位相差に対応する時間を、略して「位相差対応時間」ともいう。 The high frequency clock generation circuit 213 generates a plurality of high frequency clock signals having different phases. Here, as an example, as shown in FIG. 6, it is assumed that two high-frequency clock signals (VCLK 1 , VCLK 2 ) whose phases are different by 180 degrees are generated. Therefore, the time corresponding to the phase difference between the high frequency clock signal VCLK 1 and the high frequency clock signal VCLK 2 is ½ period of the high frequency clock signal. Each high-frequency clock signal generated here is supplied to the pixel clock generation circuit 215 and the write control circuit 219. When there is no need to distinguish between the two high-frequency clock signals, they are collectively referred to as a high-frequency clock signal VCLK. Hereinafter, for convenience, the time corresponding to the phase difference between the high frequency clock signal VCLK 1 and the high frequency clock signal VCLK 2 is also referred to as “phase difference corresponding time” for short.

位相データ作成回路214は、先端同期検知信号と後端同期検知信号とから1走査に要した時間を求め、該時間が所望の時間となるように、画素(ドット)データの出力基準となる画素クロック信号PCLKにおける信号レベルの遷移タイミング(ここでは、立ち上がりタイミング)を規定する位相データを生成する。   The phase data creation circuit 214 obtains the time required for one scan from the leading edge synchronization detection signal and the trailing edge synchronization detection signal, and the pixel that becomes the output reference of the pixel (dot) data so that the time becomes a desired time. Phase data that defines the transition timing (here, the rising timing) of the signal level in the clock signal PCLK is generated.

ここでは、位相データは2ビットのデータであり、図7に示されるように、位相データが“00”のときは、遷移タイミングは基準の遷移タイミングと同じであり、位相データが“01”のときは、遷移タイミングは基準の遷移タイミングを1/16PCLK分だけ遅らせることを意味し、位相データが“11”のときは、遷移タイミングは基準の遷移タイミングを1/16PCLK分だけ進ませることを意味している。   Here, the phase data is 2-bit data. As shown in FIG. 7, when the phase data is “00”, the transition timing is the same as the reference transition timing, and the phase data is “01”. The transition timing means that the reference transition timing is delayed by 1/16 PCLK. When the phase data is “11”, the transition timing means that the reference transition timing is advanced by 1/16 PCLK. doing.

画素クロック生成回路215は、位相データ作成回路214からの位相データと高周波クロック生成回路213からの高周波クロック信号VCLKに基づいて、画素クロック信号PCLKを生成する。ここでは、一例として図8に示されるように、位相データが“00”のときは、画素クロック信号PCLKは高周波クロック信号VCLKの8分周相当のクロック信号としている。 The pixel clock generation circuit 215 generates the pixel clock signal PCLK based on the phase data from the phase data generation circuit 214 and the high frequency clock signal VCLK 1 from the high frequency clock generation circuit 213. Here, as an example, as shown in FIG. 8, when the phase data is “00”, the pixel clock signal PCLK is a clock signal corresponding to the frequency divided by 8 of the high-frequency clock signal VCLK 1 .

また、画素クロック生成回路215は、一例として図9に示されるように、ラインクリア信号LCLRも生成する。なお、図9は、位相データが“00”のときのタイミングチャートである。   The pixel clock generation circuit 215 also generates a line clear signal LCLR as shown in FIG. 9 as an example. FIG. 9 is a timing chart when the phase data is “00”.

画素クロック生成回路215で生成された画素クロック信号PCLK及びラインクリア信号LCLRは、先端同期検知信号に同期して、画像データ作成回路216及び書込制御回路219に供給される。   The pixel clock signal PCLK and the line clear signal LCLR generated by the pixel clock generation circuit 215 are supplied to the image data creation circuit 216 and the write control circuit 219 in synchronization with the leading edge synchronization detection signal.

具体的には、図9に示されるように、先端同期検知信号が「ハイレベル」から「ローレベル」に変化した直後の高周波クロック信号VCLKの立ち上がりタイミングを基点(1クロック目)とし、高周波クロック信号VCLKの10クロック目の立ち上がりタイミングに同期して、位相データに応じた画素クロック信号PCLKを出力している。また、この同期した画素クロック信号PCLKの最初の立ち上がりタイミングでラインクリア信号LCLRを「ローレベル」から「ハイレベル」に変化させ、画素クロック信号PCLKの次の立ち上がりタイミングでラインクリア信号LCLRを「ハイレベル」から「ローレベル」に変化させている。 Specifically, as shown in FIG. 9, the rising timing of the high frequency clock signal VCLK 1 immediately after the leading edge synchronization detection signal changes from “high level” to “low level” is used as a base point (first clock), and the high frequency The pixel clock signal PCLK corresponding to the phase data is output in synchronization with the rising timing of the 10th clock of the clock signal VCLK 1 . Further, the line clear signal LCLR is changed from “low level” to “high level” at the first rising timing of the synchronized pixel clock signal PCLK, and the line clear signal LCLR is changed to “high” at the next rising timing of the pixel clock signal PCLK. “Level” is changed to “Low level”.

図5に戻り、画像データ作成回路216は、プリンタ制御装置1060を介して上位装置から受信した画像情報をラスター展開するとともに、所定の中間調処理などを行った後、画素クロック信号PCLKを基準とした各画素の階調を表す画像データを発光部毎に作成する。そして、画像データ作成回路216は、一例として図10に示されるように、ラインクリア信号LCLRの「ローレベル」から「ハイレベル」への変化を検出すると、画素クロック信号PCLKの立ち上がりタイミングに同期して、1番目の画素データ(ID1)から順に画像データ(S216〜S21616)を書込制御回路219に出力する。なお、ここでは、1画素データは4ビットデータであるものとする。また、画像データS216は発光部ch1に対応する画像データであり、画像データS216は発光部ch2に対応する画像データであり、・・・・、画像データS21616は発光部ch16に対応する画像データである。 Returning to FIG. 5, the image data creation circuit 216 raster-develops image information received from the host device via the printer control device 1060, performs predetermined halftone processing, and the like, and then uses the pixel clock signal PCLK as a reference. Image data representing the gradation of each pixel is generated for each light emitting unit. Then, as shown in FIG. 10 as an example, the image data generation circuit 216 detects the change of the line clear signal LCLR from “low level” to “high level”, and synchronizes with the rising timing of the pixel clock signal PCLK. Thus, the image data (S216 1 to S216 16 ) are output to the write control circuit 219 in order from the first pixel data (ID1). Here, it is assumed that one pixel data is 4-bit data. Further, the image data S216 1 is image data corresponding to the light emitting unit ch1, the image data S216 2 is image data corresponding to the light emitting unit ch2,..., And the image data S216 16 corresponds to the light emitting unit ch16. Image data.

書込制御回路219は、一例として図11に示されるように、変換データ作成回路219a、PWMデータ作成回路219b、同期点灯制御回路219c、2点間計測回路219d、補正データ作成回路219eなどを有している。   As shown in FIG. 11 as an example, the write control circuit 219 includes a conversion data creation circuit 219a, a PWM data creation circuit 219b, a synchronous lighting control circuit 219c, a two-point measurement circuit 219d, a correction data creation circuit 219e, and the like. doing.

2点間計測回路219dは、2つのカウンタ(第1カウンタ、第2カウンタ)を有しており、先端同期検知信号の立ち上がりタイミングと後端同期検知信号の立ち上がりタイミングの時間間隔を計測し、その計測データDintを補正データ作成回路219eに出力する。また、2点間計測回路219dは、計測終了を通知するための計測終了信号Dfinを同期点灯制御回路219c及び補正データ作成回路219eに出力する。   The two-point measuring circuit 219d has two counters (first counter and second counter), and measures the time interval between the leading edge synchronization detection signal rising timing and the trailing edge synchronization detection signal rising timing, The measurement data Dint is output to the correction data creation circuit 219e. The two-point measurement circuit 219d outputs a measurement end signal Dfin for notifying the end of measurement to the synchronous lighting control circuit 219c and the correction data creation circuit 219e.

この2点間計測回路219dの動作について図12及び図13のタイミングチャートを用いて説明する。なお、図13は、図12における後端同期検知信号が「ハイレベル」から「ローレベル」に変化するタイミング近傍の詳細なタイミングチャートである。   The operation of the two-point measuring circuit 219d will be described with reference to the timing charts of FIGS. FIG. 13 is a detailed timing chart near the timing when the rear end synchronization detection signal in FIG. 12 changes from “high level” to “low level”.

(1−1)ラインクリア信号LCLRが「ローレベル」から「ハイレベル」に変化すると、画素クロック信号PCLKの次の立ち上がりタイミングで、第1カウンタの値及び第2カウンタの値をそれぞれ「0」にリセットする。第1カウンタの値は、画素クロック信号PCLKの立ち上がりタイミングに同期してカウントアップされる。一方、第2カウンタの値は、高周波クロック信号VCLK及び高周波クロック信号VCLKの立ち上がりタイミングに同期してカウントアップされる(図13参照)。 (1-1) When the line clear signal LCLR changes from “low level” to “high level”, the value of the first counter and the value of the second counter are set to “0” at the next rising timing of the pixel clock signal PCLK. Reset to. The value of the first counter is counted up in synchronization with the rising timing of the pixel clock signal PCLK. On the other hand, the value of the second counter is counted up in synchronization with the rising timing of the high frequency clock signal VCLK 1 and the high frequency clock signal VCLK 2 (see FIG. 13).

(1−2)後端同期検知信号が「ハイレベル」から「ローレベル」に変化すると、その時の第1カウンタの値と第2カウンタの値を求める。なお、図13では、第1カウンタの値は「X」、第2カウンタの値は「10」となっている。 (1-2) When the rear end synchronization detection signal changes from “high level” to “low level”, the value of the first counter and the value of the second counter at that time are obtained. In FIG. 13, the value of the first counter is “X”, and the value of the second counter is “10”.

(1−3)第1カウンタの値と第2カウンタの値を計測データDintとして補正データ作成回路219eに出力する。また、計測データDintを出力すると同時に、計測終了信号Dfinを「ローレベル」から「ハイレベル」に変更する。なお、以下では、計測データDintの内容を示すときには、(第1カウンタの値、第2カウンタの値)という形で表すものとする。 (1-3) The value of the first counter and the value of the second counter are output as measurement data Dint to the correction data creation circuit 219e. At the same time as the measurement data Dint is output, the measurement end signal Dfin is changed from “low level” to “high level”. In the following description, the contents of the measurement data Dint are expressed in the form of (the value of the first counter, the value of the second counter).

(1−4)画素クロック信号PCLKの次の立ち上がりタイミングに同期して、計測終了信号Dfinを「ハイレベル」から「ローレベル」に変更する。 (1-4) In synchronization with the next rising timing of the pixel clock signal PCLK, the measurement end signal Dfin is changed from “high level” to “low level”.

図11に戻り、同期点灯制御回路219cは、光検知センサ18aで検知される光を射出する発光部(以下では、便宜上「先端同期発光部」ともいう)、及び光検知センサ18bで検知される光を射出する発光部(以下では、便宜上「後端同期発光部」ともいう)をそれぞれ選択し、該選択された発光部を点灯させるための複数の同期点灯信号(ch1同期点灯信号〜ch16同期点灯信号)を生成する。ここで生成された複数の同期点灯信号は、PWMデータ作成回路219bに出力される。なお、ch1同期点灯信号は発光部ch1に対応し、ch2同期点灯信号は発光部ch2に対応し、・・・・・、ch16同期点灯信号は発光部ch16に対応している。   Returning to FIG. 11, the synchronous lighting control circuit 219 c is detected by a light emitting unit that emits light detected by the light detection sensor 18 a (hereinafter, also referred to as “tip synchronized light emitting unit” for convenience) and the light detection sensor 18 b. A light emitting unit that emits light (hereinafter, also referred to as “rear end synchronized light emitting unit” for convenience) is selected, and a plurality of synchronized lighting signals (ch1 synchronized lighting signal to ch16 synchronized) for lighting the selected light emitting unit are selected. Lighting signal). The plurality of synchronous lighting signals generated here are output to the PWM data generation circuit 219b. The ch1 synchronized lighting signal corresponds to the light emitting unit ch1, the ch2 synchronized lighting signal corresponds to the light emitting unit ch2, and the ch16 synchronized lighting signal corresponds to the light emitting unit ch16.

また、同期点灯制御回路219cは、先端同期発光部を特定するための先端ch情報Dfch、及び後端同期発光部を特定するための後端ch情報Dechを、補正データ作成回路219eに通知する。   Further, the synchronous lighting control circuit 219c notifies the correction data creation circuit 219e of the front end ch information Dfch for specifying the front end synchronized light emitting unit and the rear end ch information Dech for specifying the rear end synchronized light emitting unit.

この同期点灯制御回路219cの動作について図14のタイミングチャートを用いて説明する。ここでは、一例として、先端同期発光部及び後端同期発光部は、いずれも発光部ch1であるものとする。   The operation of the synchronous lighting control circuit 219c will be described with reference to the timing chart of FIG. Here, as an example, both the front-end synchronized light emitting unit and the rear-end synchronized light emitting unit are assumed to be the light emitting unit ch1.

(2−1)ラインクリア信号LCLRが「ローレベル」から「ハイレベル」に変化すると、画素クロック信号PCLKの次の立ち上がりタイミングに同期して、内部のカウンタの値を「0」にリセットする。このカウンタの値は、画素クロック信号PCLKの立ち上がりタイミングに同期してカウントアップされる。 (2-1) When the line clear signal LCLR changes from “low level” to “high level”, the value of the internal counter is reset to “0” in synchronization with the next rising timing of the pixel clock signal PCLK. The counter value is counted up in synchronization with the rising timing of the pixel clock signal PCLK.

(2−2)カウンタの値が、あらかじめ設定されている後端同期検知のための点灯タイミングに対応する値(Mとする)になると、ch1同期点灯信号を「ローレベル」から「ハイレベル」に変更する。これにより、発光部ch1が点灯される。同時に、後端ch情報Dechとして「1」を通知する。なお、ch2同期点灯信号〜ch16同期点灯信号は、いずれも「ローレベル」のままである。 (2-2) When the value of the counter reaches a value (M) corresponding to a preset lighting timing for rear end synchronization detection, the ch1 synchronous lighting signal is changed from “low level” to “high level”. Change to As a result, the light emitting unit ch1 is turned on. At the same time, “1” is notified as the rear end channel information Dech. Note that the ch2 synchronized lighting signal to the ch16 synchronized lighting signal all remain at “low level”.

(2−3)2点間計測回路219dからの計測終了信号Dfinが「ローレベル」から「ハイレベル」に変化すると、画素クロック信号PCLKの次の立ち上がりタイミングで、ch1同期点灯信号を「ハイレベル」から「ローレベル」に変更する。これにより、発光部ch1が消灯される。 (2-3) When the measurement end signal Dfin from the two-point measuring circuit 219d changes from “low level” to “high level”, the ch1 synchronous lighting signal is set to “high level” at the next rising timing of the pixel clock signal PCLK. To "low level". Thereby, the light emitting unit ch1 is turned off.

(2−4)カウンタの値が、あらかじめ設定されている先端同期検知のための点灯タイミングに対応する値(Nとする)になると、ch1同期点灯信号を「ローレベル」から「ハイレベル」に変更する。これにより、発光部ch1が点灯される。同時に、先端ch情報Dfchとして「1」を通知する。なお、ch2同期点灯信号〜ch16同期点灯信号は、いずれも「ローレベル」のままである。 (2-4) When the value of the counter reaches a value (N) corresponding to a preset lighting timing for tip synchronization detection, the ch1 synchronous lighting signal is changed from “low level” to “high level”. change. As a result, the light emitting unit ch1 is turned on. At the same time, “1” is notified as the tip ch information Dfch. Note that the ch2 synchronized lighting signal to the ch16 synchronized lighting signal all remain at “low level”.

(2−5)ラインクリア信号LCLRが「ローレベル」から「ハイレベル」に変化すると、画素クロック信号PCLKの次の立ち上がりタイミングに同期して、カウンタの値を「0」にリセットするとともに、ch1同期点灯信号を「ハイレベル」から「ローレベル」に変更する。これにより、発光部ch1が消灯される。 (2-5) When the line clear signal LCLR changes from “low level” to “high level”, the counter value is reset to “0” in synchronization with the next rising timing of the pixel clock signal PCLK, and ch1 Change the synchronized lighting signal from “high level” to “low level”. Thereby, the light emitting unit ch1 is turned off.

なお、先端同期発光部と後端同期発光部は、互いに異なる発光部であっても良い。例えば、発光部ch1が先端同期発光部であり、発光部ch2が後端同期発光部である場合のタイミングチャートが図15に示されている。この場合には、上記(2−2)及び(2−3)では、ch1同期点灯信号に代えてch2同期点灯信号の信号レベルが変更される。   Note that the front-end synchronized light emitting section and the rear-end synchronized light emitting section may be different light emitting sections. For example, FIG. 15 shows a timing chart in the case where the light emitting unit ch1 is the front end synchronized light emitting unit and the light emitting unit ch2 is the rear end synchronized light emitting unit. In this case, in the above (2-2) and (2-3), the signal level of the ch2 synchronous lighting signal is changed instead of the ch1 synchronous lighting signal.

図11に戻り、補正データ作成回路219eは、計測データDint、計測終了信号Dfin、先端ch情報Dfch、及び後端ch情報Dechに基づいて、各発光部における補正データを個別に作成する。   Returning to FIG. 11, the correction data creation circuit 219e individually creates correction data for each light emitting unit based on the measurement data Dint, the measurement end signal Dfin, the leading end ch information Dfch, and the trailing end ch information Dech.

ここでは、補正データ作成回路219eは、図16に示されるように、計測データ判別回路219e、メモリ219e、補正データ演算回路219eを有している。 Here, as shown in FIG. 16, the correction data creation circuit 219e includes a measurement data determination circuit 219e 1 , a memory 219e 2 , and a correction data calculation circuit 219e 3 .

計測データ判別回路219eは、計測終了信号Dfinから計測終了を検知すると、先端ch情報Dfchから特定される発光部と後端ch情報Dechから特定される発光部が同じ発光部であるか否かを判断する。そして、先端ch情報Dfchから特定される発光部と後端ch情報Dechから特定される発光部が同じ発光部であれば、入力される計測データDintを「基準データ」としてメモリ219eに保持する。なお、このときの先端ch情報Dfchも「基準発光部データ」としてメモリ219eに保持する。一方、先端ch情報Dfchから特定される発光部と後端ch情報Dechから特定される発光部が異なる発光部であれば、先端ch情報Dfchから特定される発光部とメモリ219eに保持されている「基準発光部データ」から特定される発光部が同じ発光部であるか否かを判断する。そして、先端ch情報Dfchから特定される発光部と「基準発光部データ」から特定される発光部が同じ発光部であれば、補正データ演算回路219eに補正データの演算を指示する。一方、先端ch情報Dfchから特定される発光部と「基準発光部データ」から特定される発光部が異なる発光部であれば、計測データ判別回路219eは、何もしない。 When the measurement data discriminating circuit 219e 1 detects the end of measurement from the measurement end signal Dfin, it is determined whether or not the light emitting unit specified from the front ch information Dfch and the light emitting unit specified from the rear ch information Dech are the same light emitting unit. Judging. If the light emitting unit specified from the front ch information Dfch and the light emitting unit specified from the rear ch information Dech are the same light emitting unit, the input measurement data Dint is stored in the memory 219e 2 as “reference data”. . Note that the tip ch information Dfch at this time is also stored in the memory 219e 2 as “reference light emitting unit data”. On the other hand, if the light emitting part specified from the front ch information Dfch and the light emitting part specified from the rear ch information Dech are different light emitting parts, the light emitting part specified from the front ch information Dfch and the memory 219e 2 are held. It is determined whether or not the light emitting parts specified from the “reference light emitting part data” are the same light emitting part. If the light emitting unit specified from the tip ch information Dfch and the light emitting unit specified from the “reference light emitting unit data” are the same light emitting unit, the correction data calculation circuit 219e 3 is instructed to calculate correction data. On the other hand, if the light emitting unit specified from the tip ch information Dfch and the light emitting unit specified from the “reference light emitting unit data” are different light emitting units, the measurement data determination circuit 219e 1 does nothing.

補正データ演算回路219eは、計測データ判別回路219eの指示に基づいて、メモリ219eに保持されている「基準データ」とそのときの計測データDintとの差を、後端ch情報Dechから特定される発光部における補正データDmodとして求める。例えば、メモリ219eに保持されている基準データが(X1、Y1)であり、そのときの計測データDintが(X2、Y2)であるとすると、次の(1)式から補正データDmodを求める。なお、(1)式における「16」は、画素クロック信号の1周期(以下では、「1画素クロック」ともいう)が高周波クロック信号の1/2周期(以下では、「1/2高周波クロック」ともいう)の16個分に相当するためである。 The correction data calculation circuit 219e 3 calculates the difference between the “reference data” held in the memory 219e 2 and the measurement data Dint at that time from the rear end ch information Dech based on the instruction of the measurement data determination circuit 219e 1. The correction data Dmod in the specified light emitting unit is obtained. For example, if the reference data stored in the memory 219e 2 is (X1, Y1) and the measurement data Dint at that time is (X2, Y2), the correction data Dmod is obtained from the following equation (1). . Note that “16” in equation (1) indicates that one period of the pixel clock signal (hereinafter also referred to as “one pixel clock”) is ½ period of the high-frequency clock signal (hereinafter “1/2 high-frequency clock”). This is because it corresponds to 16).

Dmod=(X1×16+Y1)−(X2×16+Y2) ……(1) Dmod = (X1 × 16 + Y1) − (X2 × 16 + Y2) (1)

そこで、例えば、上記(1)式から得られた補正データDmodを11ビット(bit)の2進数で表すと、下位4ビット(ビット3〜ビット0)が1/2高周波クロックを単位とする値、上位7ビット(ビット10〜ビット4)が1画素クロックを単位とする値となる。   Therefore, for example, when the correction data Dmod obtained from the above equation (1) is represented by an 11-bit binary number, the lower 4 bits (bit 3 to bit 0) are values in units of 1/2 high-frequency clock. The upper 7 bits (bit 10 to bit 4) are values in units of one pixel clock.

補正データ作成回路219eの具体的な動作について図17のタイミングチャートを用いて説明する。なお、ここでは、先端同期発光部は、1走査目〜16走査目のいずれにおいても発光部ch1であり、後端同期発光部は、1走査目が発光部ch1、2走査目が発光部ch2、3走査目が発光部ch3、・・・・・、16走査目が発光部ch16であるものとする。なお、図17には、紙面の都合により、3走査目までが示されている。   A specific operation of the correction data generation circuit 219e will be described with reference to the timing chart of FIG. Here, the front end synchronized light emitting unit is the light emitting unit ch1 in any of the first to 16th scans, and the rear end synchronized light emitting unit is the light emitting unit ch1 for the first scan and the light emitting unit ch2 for the second scan. It is assumed that the third scan is the light emitting unit ch3,..., And the 16th scan is the light emitting unit ch16. Note that FIG. 17 shows up to the third scan due to space limitations.

(3−1)1走査目において、計測終了信号Dfinから計測終了を検知すると、先端ch情報Dfchから特定される発光部と後端ch情報Dechから特定される発光部とを比較する。ここでは、先端ch情報Dfchから特定される発光部及び後端ch情報Dechから特定される発光部は、いずれも発光部ch1であるため、入力される計測データ(ここでは、(X1、Y1)とする)を「基準データ」として保持する。 (3-1) When the measurement end is detected from the measurement end signal Dfin in the first scan, the light emitting unit specified from the front end ch information Dfch is compared with the light emitting unit specified from the rear end ch information Dech. Here, since the light emitting part specified from the front ch information Dfch and the light emitting part specified from the rear ch information Dech are both light emitting parts ch1, input measurement data (here, (X1, Y1)) Are stored as “reference data”.

(3−2)2走査目において、計測終了信号Dfinから計測終了を検知すると、先端ch情報Dfchから特定される発光部と後端ch情報Dechから特定される発光部とを比較する。ここでは、先端ch情報Dfchから特定される発光部は発光部ch1であり、後端ch情報Dechから特定される発光部は発光部ch2であるため、「基準データ」(X1、Y1)と入力される計測データ(ここでは、(X2、Y2)とする)との差を求め、発光部ch2の補正データDmod2として出力する。 (3-2) In the second scan, when the measurement end is detected from the measurement end signal Dfin, the light emitting unit specified from the front end ch information Dfch is compared with the light emitting unit specified from the rear end ch information Dech. Here, since the light emitting unit specified from the front end ch information Dfch is the light emitting unit ch1, and the light emitting unit specified from the rear end ch information Dech is the light emitting unit ch2, “reference data” (X1, Y1) is input. The difference from the measured data (here, (X2, Y2)) is obtained and output as the correction data Dmod2 of the light emitting unit ch2.

(3−3)3走査目において、計測終了信号Dfinから計測終了を検知すると、先端ch情報Dfchから特定される発光部と後端ch情報Dechから特定される発光部とを比較する。ここでは、先端ch情報Dfchから特定される発光部は発光部ch1であり、後端ch情報Dechから特定される発光部は発光部ch3であるため、「基準データ」(X1、Y1)と入力される計測データ(ここでは、(X3、Y3)とする)との差を求め、発光部ch3の補正データDmod3として出力する。 (3-3) When the measurement end is detected from the measurement end signal Dfin in the third scan, the light emitting unit specified from the front end ch information Dfch and the light emitting unit specified from the rear end ch information Dech are compared. Here, since the light emitting unit specified from the front end ch information Dfch is the light emitting unit ch1, and the light emitting unit specified from the rear end ch information Dech is the light emitting unit ch3, “reference data” (X1, Y1) is input. The difference from the measured data (here, (X3, Y3)) is obtained and output as correction data Dmod3 of the light emitting unit ch3.

以下、4走査目〜16走査目において、計測終了信号Dfinから計測終了を検知すると、同様にして、発光部ch4〜発光部ch16の補正データ(Dmod4〜Dmod16)を出力する。   Hereinafter, when the measurement end is detected from the measurement end signal Dfin in the 4th to 16th scans, similarly, correction data (Dmod4 to Dmod16) of the light emitting units ch4 to ch16 are output.

なお、上記補正データの取得は、実際の書込の前に実施され、そこで取得された補正データを用いて、以降の書込が行われる。また、それ以外でも、任意に補正データの取得を行うことができるようになっている。   The correction data is acquired before the actual writing, and the subsequent writing is performed using the correction data acquired there. In addition, correction data can be arbitrarily acquired.

図11に戻り、変換データ作成回路219aは、画像データ作成回路216からの画像データ(S216〜S21616)、追加データ信号及び位相データに基づいて、選択データ(Sa〜Sa16)を生成する。また、入力される補正データ(Dmod1〜Dmod16)に基づいて、選択データ(Sa〜Sa16)の出力タイミングを補正する。これにより、各発光部による書き込み開始時の光スポット(sp1〜sp16)は、図18に示されるように、主走査方向に関して、感光体ドラム1030上で同じ位置に揃うこととなる。 Returning to FIG. 11, the conversion data generation circuit 219a generates selection data (Sa 1 to Sa 16 ) based on the image data (S216 1 to S216 16 ), the additional data signal, and the phase data from the image data generation circuit 216. To do. Further, the output timing of the selection data (Sa 1 to Sa 16 ) is corrected based on the input correction data (Dmod 1 to Dmod 16 ). As a result, the light spots (sp1 to sp16) at the start of writing by the respective light emitting units are aligned at the same position on the photosensitive drum 1030 in the main scanning direction as shown in FIG.

なお、追加データ信号は、前記フロントパネルを介してユーザから指定された追加データに対応した信号であり、プリンタ制御装置1060から変換データ作成回路219aに供給される。ここでは、追加データは1ビットデータであり、指定された追加データが“0”のときは、「ローレベル」信号が追加データ信号として供給され、指定された追加データが“1”のときは、「ハイレベル」信号が追加データ信号として供給される。   The additional data signal is a signal corresponding to additional data designated by the user via the front panel, and is supplied from the printer control device 1060 to the conversion data creation circuit 219a. Here, the additional data is 1-bit data. When the designated additional data is “0”, the “low level” signal is supplied as the additional data signal, and when the designated additional data is “1”. , A “high level” signal is provided as an additional data signal.

この変換データ作成回路219aは、図19に示されるように、ch1用データ作成・補正回路219a、ch2用データ作成・補正回路219a、ch3用データ作成・補正回路219a、・・・・・、ch16用データ作成・補正回路219a16を有している。 As shown in FIG. 19, the conversion data creation circuit 219a includes a ch1 data creation / correction circuit 219a 1 , a ch2 data creation / correction circuit 219a 2 , a ch3 data creation / correction circuit 219a 3 ,. - has a data creating and correcting circuit 219a 16 for ch16.

ch1用データ作成・補正回路219aは、選択データSaを生成し、ch2用データ作成・補正回路219aは、選択データSaを生成し、ch3用データ作成・補正回路219aは、選択データSaを生成し、・・・・・、ch16用データ作成・補正回路219a16は、選択データSa16を生成する。 ch1 data creating and correcting circuit 219a 1 generates selection data Sa 1, data creating and correcting circuit 219a 2 For ch2 generates selection data Sa 2, the data creating and correcting circuit 219a 3 for ch3, selected It generates data Sa 3, · · · · ·, data creating and correcting circuit 219a 16 for ch16 generates selection data Sa 16.

各データ作成・補正回路は、いずれも同様な構成を有している。   Each data creation / correction circuit has the same configuration.

ここでは、各データ作成・補正回路は、図20に示されるように、遅延回路a2−1、FF回路a2−2、第1データ変換回路a2−3、第2データ変換回路a2−4、データ選択回路a2−5を有している。   Here, as shown in FIG. 20, each data creation / correction circuit includes a delay circuit a2-1, an FF circuit a2-2, a first data conversion circuit a2-3, a second data conversion circuit a2-4, data It has a selection circuit a2-5.

遅延回路a2−1は、入力される画像データを、1画素クロック単位で、入力される補正データの上位7ビット(bit10〜bit4)の値分だけ遅延させ、遅延画像データAとして出力する。   The delay circuit a2-1 delays the input image data by the value of the upper 7 bits (bit 10 to bit 4) of the input correction data in units of one pixel clock, and outputs the delayed image data A.

FF回路a2−2は、遅延画像データAをさらに1画素クロック分だけ遅延させ、遅延画像データBとして出力する。   The FF circuit a2-2 further delays the delayed image data A by one pixel clock and outputs it as delayed image data B.

第1データ変換回路a2−3は、入力される遅延画像データAを、図21に示される変換テーブルに基づいて変換し、変換データAとして出力する。   The first data conversion circuit a2-3 converts the input delayed image data A based on the conversion table shown in FIG.

第2データ変換回路a2−4は、入力される遅延画像データBを、図21に示される変換テーブルに基づいて変換し、変換データBとして出力する。   The second data conversion circuit a2-4 converts the input delayed image data B based on the conversion table shown in FIG.

ここでは、変換データA及び変換データBにおける1画素データは、いずれも16ビットデータであり、パラレルデータとしてデータ選択回路a2−5に出力される。   Here, one pixel data in the conversion data A and the conversion data B is 16-bit data, and is output to the data selection circuit a2-5 as parallel data.

データ選択回路a2−5は、位相データが“00”のときは、図22に示される選択テーブルを参照し、入力される補正データの下位4ビット(bit3〜bit0)の値に応じて、変換データA及び変換データBから合計で16ビットのデータを選択する。そして、変換データAから選択されたデータを上位ビット、変換データBから選択されたデータを下位ビットにして、16ビット(bit15〜bit0)とし、ビット16(bit16)に0を付加して、17ビット(bit16〜bit0)の選択データを生成する。   When the phase data is “00”, the data selection circuit a2-5 refers to the selection table shown in FIG. 22 and converts it according to the value of the lower 4 bits (bit3 to bit0) of the input correction data. A total of 16-bit data is selected from data A and converted data B. Then, the data selected from the conversion data A is the upper bit, the data selected from the conversion data B is the lower bit, 16 bits (bit 15 to bit 0), 0 is added to bit 16 (bit 16), and 17 Selection data of bits (bit 16 to bit 0) is generated.

例えば、補正データの下位4ビットが「0000」であれば、変換データAのビット15〜ビット0が選択され、補正データの下位4ビットが「0001」であれば、変換データAのビット14〜ビット0と変換データBのビット15が選択される。また、補正データの下位4ビットが「0010」であれば、変換データAのビット13〜ビット0と変換データBのビット15、ビット14が選択され、補正データの下位4ビットが「0011」であれば、変換データAのビット12〜ビット0と変換データBのビット15〜ビット13が選択される。   For example, if the lower 4 bits of the correction data are “0000”, bits 15 to 0 of the conversion data A are selected. If the lower 4 bits of the correction data are “0001”, bits 14 to of the conversion data A are selected. Bit 0 and bit 15 of conversion data B are selected. If the lower 4 bits of the correction data are “0010”, bits 13 to 0 of the conversion data A and bits 15 and 14 of the conversion data B are selected, and the lower 4 bits of the correction data are “0011”. If there is, bits 12 to 0 of conversion data A and bits 15 to 13 of conversion data B are selected.

データ選択回路a2−5は、位相データが“01”のときは、図23に示される選択テーブルを参照し、入力される補正データの下位4ビット(bit3〜bit0)の値に応じて、変換データA及び変換データBから合計で16ビットのデータを選択する。そして、変換データAから選択されたデータを上位ビット、変換データBから選択されたデータを下位ビットにし、それらの間に追加データ信号から得られる追加データを挿入して、17ビット(bit16〜bit0)の選択データを生成する。   When the phase data is “01”, the data selection circuit a2-5 refers to the selection table shown in FIG. 23 and converts it according to the value of the lower 4 bits (bit3 to bit0) of the input correction data. A total of 16-bit data is selected from data A and converted data B. Then, the data selected from the conversion data A is the upper bit, the data selected from the conversion data B is the lower bit, and additional data obtained from the additional data signal is inserted between them, and 17 bits (bit 16 to bit 0). ) Selection data is generated.

例えば、補正データの下位4ビットが「0000」であれば、変換データAのビット15〜ビット0が選択され、補正データの下位4ビットが「0001」であれば、変換データAのビット14〜ビット0と変換データBのビット15が選択される。また、補正データの下位4ビットが「0010」であれば、変換データAのビット13〜ビット0と変換データBのビット15、ビット14が選択され、補正データの下位4ビットが「0011」であれば、変換データAのビット12〜ビット0と変換データBのビット15〜ビット13が選択される。   For example, if the lower 4 bits of the correction data are “0000”, bits 15 to 0 of the conversion data A are selected. If the lower 4 bits of the correction data are “0001”, bits 14 to of the conversion data A are selected. Bit 0 and bit 15 of conversion data B are selected. If the lower 4 bits of the correction data are “0010”, bits 13 to 0 of the conversion data A and bits 15 and 14 of the conversion data B are selected, and the lower 4 bits of the correction data are “0011”. If there is, bits 12 to 0 of conversion data A and bits 15 to 13 of conversion data B are selected.

データ選択回路a2−5は、位相データが“11”のときは、図24に示される選択テーブルを参照し、入力される補正データの下位4ビット(bit3〜bit0)の値に応じて、変換データA及び変換データBから合計で15ビットのデータを選択する。そして、変換データAから選択されたデータを上位ビット、変換データBから選択されたデータを下位ビットにして、15ビット(bit14〜bit0)とし、ビット15(bit15)とビット16(bit16)に0を付加して、17ビット(bit16〜bit0)の選択データ[16:0]を生成する。   When the phase data is “11”, the data selection circuit a2-5 refers to the selection table shown in FIG. 24 and converts it according to the value of the lower 4 bits (bit3 to bit0) of the input correction data. A total of 15-bit data is selected from data A and converted data B. Then, the data selected from the conversion data A is the upper bit, the data selected from the conversion data B is the lower bit, 15 bits (bit 14 to bit 0), and bits 15 (bit 15) and bit 16 (bit 16) are set to 0. Is added to generate selection data [16: 0] of 17 bits (bit 16 to bit 0).

各データ作成・補正回路の動作について図25〜図27を用いて説明する。ここでは、一例として、補正データは2進数で「00001101100」であるものとする。すなわち、補正データの上位7ビットは10進数で「6」、下位4ビットは2進数で「1100」である。   The operation of each data creation / correction circuit will be described with reference to FIGS. Here, as an example, the correction data is assumed to be “0000101101100” in binary. That is, the upper 7 bits of the correction data are “6” in decimal, and the lower 4 bits are “1100” in binary.

画像データが入力されると、補正データの上位7ビットが「6」であるため、遅延画像データAは、画像データに対して“6”画素クロック分だけ遅延したデータとなる。例えば、T1のタイミングで入力された画像データ(IDnとする)は、“T1+6”画素クロックであるT2のタイミングでの遅延画像データAのデータとなる。また、遅延画像データBは、遅延画像データAが“1”画素クロック分だけ遅延されたデータなので、T2のタイミングでは、画像データIDnの1つ前の画像データ(IDn−1とする)が遅延画像データBのデータとなる。   When the image data is input, since the upper 7 bits of the correction data are “6”, the delayed image data A is data delayed by “6” pixel clocks with respect to the image data. For example, the image data (IDn) input at the timing of T1 becomes the data of the delayed image data A at the timing of T2, which is the “T1 + 6” pixel clock. Further, the delayed image data B is data obtained by delaying the delayed image data A by “1” pixel clock, and therefore, the image data immediately before the image data IDn (IDn−1) is delayed at the timing T2. It becomes the data of the image data B.

“T2+1”画素クロックであるT3のタイミングでは、変換データAは、画像データIDnが変換されたデータ(MDnとする)であり、変換データBは、画像データIDn−1が変換されたデータ(MDn−1とする)である。   At the timing of T3 which is the “T2 + 1” pixel clock, the conversion data A is data (MDn) obtained by converting the image data IDn, and the conversion data B is data (MDn) obtained by converting the image data IDn−1. −1).

このとき、図25に示されるように、位相データが“00”であれば、補正データの下位4ビットが2進数で「1100」であるため、データ選択回路a2−5では、変換データAのビット3〜ビット0と変換データBのビット15〜ビット4が選択される。そして、{0、MDn[3:0]、MDn−1[15:4]}が選択データ[16:0]として出力される。   At this time, as shown in FIG. 25, if the phase data is “00”, the lower 4 bits of the correction data are “1100” in binary, so the data selection circuit a2-5 receives the conversion data A Bits 3 to 0 and bits 15 to 4 of the conversion data B are selected. Then, {0, MDn [3: 0], MDn-1 [15: 4]} is output as selection data [16: 0].

また、このとき、図26に示されるように、位相データが“01”であれば、補正データの下位4ビットが2進数で「1100」であるため、データ選択回路a2−5では、変換データAのビット3〜ビット0と変換データBのビット15〜ビット4が選択される。そして、{MDn[3:0]、追加データ、MDn−1[15:4]}が選択データ[16:0]として出力される。   At this time, as shown in FIG. 26, if the phase data is “01”, the lower 4 bits of the correction data are “1100” in binary, so the data selection circuit a2-5 converts the conversion data Bits 3 to 0 of A and bits 15 to 4 of conversion data B are selected. Then, {MDn [3: 0], additional data, MDn-1 [15: 4]} is output as selection data [16: 0].

さらに、このとき、図27に示されるように、位相データが“11”であれば、補正データの下位4ビットが2進数で「1100」であるため、データ選択回路a2−5では、変換データAのビット3〜ビット1と変換データBのビット15〜ビット4が選択される。そして、{0、0、MDn[3:1]、MDn−1[15:4]}が選択データ[16:0]として出力される。すなわち、変換データAのbit0が削除される。   Furthermore, at this time, as shown in FIG. 27, if the phase data is “11”, the lower 4 bits of the correction data are “1100” in binary, so the data selection circuit a2-5 converts the conversion data Bits 3 to 1 of A and bits 15 to 4 of conversion data B are selected. Then, {0, 0, MDn [3: 1], MDn-1 [15: 4]} is output as selection data [16: 0]. That is, bit 0 of the conversion data A is deleted.

なお、本実施形態では、発光部ch1の発光タイミングを基準としているため、発光部ch1の補正データDmod1は「00000000000」である。   In the present embodiment, since the light emission timing of the light emitting unit ch1 is used as a reference, the correction data Dmod1 of the light emitting unit ch1 is “00000000000000”.

図11に戻り、PWMデータ作成回路219bは、変換データ作成回路219aからの選択データ(Sa〜Sa16)をシリアルのPWMデータ(Sb〜Sb16)に変換する。 Returning to FIG. 11, the PWM data creation circuit 219b converts the selection data (Sa 1 to Sa 16 ) from the conversion data creation circuit 219a into serial PWM data (Sb 1 to Sb 16 ).

このPWMデータ作成回路219bは、図28に示されるように、選択データSaをPWMデータSbに変換するch1用データ作成回路219b、選択データSaをPWMデータSbに変換するch2用データ作成回路219b、選択データSaをPWMデータSbに変換するch3用データ作成回路219b、・・・・・、選択データSa16をPWMデータSb16に変換するch16用データ作成回路219b16を有している。各データ作成回路は、いずれも同様な構成を有している。 As shown in FIG. 28, the PWM data creation circuit 219b is a ch1 data creation circuit 219b 1 that converts the selection data Sa 1 into PWM data Sb 1 and a ch2 that converts the selection data Sa 2 into PWM data Sb 2 . data creating circuit 219b 2, selected data Sa 3 the PWM data Sb 3 data generating circuit for ch3 converted to 219b 3, · · · · ·, data creating circuit 219b for ch16 to convert the selected data Sa 16 to the PWM data Sb 16 16 . Each data creation circuit has the same configuration.

各データ作成回路の動作について説明する。   The operation of each data creation circuit will be described.

位相データが“00”であれば、一例として図29及び図30に示されるように、17ビットの選択データのうち、ビット15〜ビット0の16ビットが変調データとして、高周波クロック信号VCLK及び高周波クロック信号VCLKの立ち上がりタイミング、すなわち、1/2高周波クロック毎に下位側から1ビットずつ出力される。 If the phase data is “00”, as shown in FIG. 29 and FIG. 30 as an example, among the 17-bit selection data, 16 bits from bit 15 to bit 0 are used as modulation data, and the high-frequency clock signal VCLK 1 and The rising timing of the high frequency clock signal VCLK 2 , that is, one bit is output from the lower side for every 1/2 high frequency clock.

なお、図29は、選択データにおけるビット15〜ビット0が、変換データAのビット15〜ビット0からなる場合を示し、図30は、選択データにおけるビット15〜ビット0が、変換データAのビット3〜ビット0と変換データBのビット15〜ビット4とからなる場合を示している。図30においてMDn[0]が出力されるタイミングは、図29と比較すると1/2高周波クロック単位で12個分だけ遅延して出力されている。このように、1/2高周波クロックの精度で、各発光部の書き出しタイミングを遅延させることが可能となる。   29 shows a case where bit 15 to bit 0 in the selection data are composed of bit 15 to bit 0 of the conversion data A, and FIG. 30 shows that bit 15 to bit 0 in the selection data are bits of the conversion data A. A case is shown in which 3 to bit 0 and bit 15 to bit 4 of conversion data B are included. In FIG. 30, the timing at which MDn [0] is output is delayed by 12 by 1/2 high frequency clock unit as compared with FIG. In this way, it is possible to delay the writing start timing of each light emitting unit with an accuracy of 1/2 high frequency clock.

位相データが“01”であれば、一例として図31に示されるように、17ビットの選択データが変調データとして、高周波クロック信号VCLK及び高周波クロック信号VCLKの立ち上がりタイミング、すなわち、1/2高周波クロック毎に下位側から1ビットずつ出力される。 If the phase data is “01”, as shown in FIG. 31 as an example, the rising timing of the high-frequency clock signal VCLK 1 and the high-frequency clock signal VCLK 2 , that is, 1/2, One bit is output from the lower side for each high-frequency clock.

位相データが“11”であれば、一例として図32に示されるように、17ビットの選択データのうち、ビット14〜ビット0の15ビットが変調データとして、高周波クロック信号VCLK及び高周波クロック信号VCLKの立ち上がりタイミング、すなわち、1/2高周波クロック毎に下位側から1ビットずつ出力される。 If the phase data is “11”, as shown in FIG. 32 as an example, among the 17-bit selection data, 15 bits from bit 14 to bit 0 are the modulation data, and the high-frequency clock signal VCLK 1 and the high-frequency clock signal The rising timing of VCLK 2 , that is, one bit is output from the lower side for every 1/2 high frequency clock.

また、各データ作成回路では、入力される同期点灯信号が「ハイレベル」の時は、PWMデータは強制的に「ハイレベル」とされる。   In each data generation circuit, when the input synchronous lighting signal is “high level”, the PWM data is forcibly set to “high level”.

図11に戻り、光源駆動回路221は、複数の発光部(ch1〜ch16)に対応する複数の駆動部(ch1駆動部〜ch16駆動部)を有している。そして、各駆動部には、PWMデータ作成回路219bからの対応するPWMデータが入力される。各駆動部の出力信号は、対応する発光部に供給される。すなわち、発光部ch1はPWMデータSbに基づいてch1駆動部により駆動され、発光部ch2はPWMデータSbに基づいてch2駆動部により駆動され、・・・・・・、発光部ch16はPWMデータSb16に基づいてch16駆動部により駆動される。 Returning to FIG. 11, the light source driving circuit 221 has a plurality of driving units (ch1 driving unit to ch16 driving unit) corresponding to the plurality of light emitting units (ch1 to ch16). The corresponding PWM data from the PWM data creation circuit 219b is input to each drive unit. The output signal of each driving unit is supplied to the corresponding light emitting unit. That is, the light emitting unit ch1 is driven by the ch1 drive unit based on the PWM data Sb 1, the light emitting unit ch2 is driven by the ch2 driver based on the PWM data Sb 2, · · · · · ·, the light emitting unit ch16 is PWM It is driven by ch16 drive unit based on the data Sb 16.

以上の説明から明らかなように、本実施形態に係る光走査装置1010では、走査制御装置22によって光源駆動装置が構成されている。   As is clear from the above description, in the optical scanning device 1010 according to the present embodiment, the light source driving device is configured by the scanning control device 22.

以上説明したように、本実施形態に係る走査制御装置22によると、互いに位相が異なる2つの高周波クロック信号(VCLK、VCLK)を生成する高周波クロック生成回路213と、高周波クロック生成回路213からの高周波クロック信号と位相データとに基づいて画素クロック信号PCLKを生成する画素クロック生成回路215と、画像情報に応じて複数の発光部に対応した複数の画像データ(書込用データ)を作成する画像データ作成回路216と、複数の書込用データ及び位相データから複数の発光部に対応した複数の変調データを作成し、該複数の変調データの出力タイミングを「位相差対応時間」を単位として個別に調整する書込制御回路219と、書込制御回路219から出力される複数のPWMデータに基づいて複数の発光部を駆動する光源駆動回路221とを備えている。そこで、複数の発光部の点灯タイミングを従来よりも高い精度でリアルタイムに制御することが可能となる。 As described above, according to the scanning control device 22 according to the present embodiment, the high-frequency clock generation circuit 213 that generates two high-frequency clock signals (VCLK 1 and VCLK 2 ) having different phases from each other, and the high-frequency clock generation circuit 213 The pixel clock generation circuit 215 that generates the pixel clock signal PCLK based on the high-frequency clock signal and the phase data, and a plurality of image data (writing data) corresponding to the plurality of light emitting units according to the image information A plurality of modulation data corresponding to a plurality of light emitting units is generated from a plurality of writing data and phase data with the image data generation circuit 216, and the output timing of the plurality of modulation data is set in units of “phase difference corresponding time”. Based on the write control circuit 219 to be individually adjusted and a plurality of PWM data output from the write control circuit 219 And a light source driving circuit 221 for driving a plurality of light emitting units. Therefore, it is possible to control the lighting timing of the plurality of light emitting units in real time with higher accuracy than in the past.

また、本実施形態に係る光走査装置1010によると、走査制御装置22を有しているため、高密度の光走査を精度良く行うことが可能となる。   Further, according to the optical scanning device 1010 according to the present embodiment, since the scanning control device 22 is included, high-density optical scanning can be performed with high accuracy.

また、温度変化や経時変化などにより、光学部品の光学特性が変化したり、光学部品間の位置関係が変化しても、走査制御装置22ではそれに応じた適切な補正データをほぼリアルタイムで求めることができるため、複数の走査線における書き出し位置を安定的に揃えることができる。   Further, even if the optical characteristics of the optical components change due to temperature changes or changes over time, or the positional relationship between the optical components changes, the scanning control device 22 obtains appropriate correction data according to the changes in almost real time. Therefore, it is possible to stably align the writing positions on a plurality of scanning lines.

また、本実施形態に係るレーザプリンタ1000によると、高密度の光走査を精度良く行うことができる光走査装置1010を備えているため、結果として、高品質の画像を高速で形成することが可能となる。   In addition, the laser printer 1000 according to the present embodiment includes the optical scanning device 1010 that can accurately perform high-density optical scanning, and as a result, a high-quality image can be formed at high speed. It becomes.

なお、上記実施形態では、追加データがユーザによって指定される場合について説明したが、これに限らず、追加データがユーザによって指定されていないときに、データ選択回路a2−5が、変換データのデータパターンに応じて生成したデータを追加データとしても良い。例えば、データ選択回路a2−5は、“0”及び“1”のうち、選択データにおいて追加データを除いたときの“0”の数と“1”の数の割合に対する影響が少ないほうを追加データとしても良い。   In the above-described embodiment, the case where the additional data is designated by the user has been described. However, the present invention is not limited to this, and when the additional data is not designated by the user, the data selection circuit a2-5 performs conversion data data. Data generated according to the pattern may be used as additional data. For example, the data selection circuit a2-5 adds “0” and “1” which has less influence on the ratio between the number of “0” and the number of “1” when the additional data is excluded from the selection data. It is good as data.

また、上記実施形態では、データ選択回路a2−5は、位相データが“01”のとき、変換データAから選択されたデータを上位ビット、変換データBから選択されたデータを下位ビットにし、それらの間に追加データを挿入して、17ビット(bit16〜bit0)の選択データを生成する場合について説明したが、これに限らず、図33に示されるように、最上位ビットに追加データを挿入しても良い。この場合にも、上述したように、変換データのデータパターンに応じて生成したデータを追加データとしても良い。これにより、追加データが常に選択データのビット16になるので、追加データを挿入するための回路が簡単な構成となる。   In the above embodiment, when the phase data is “01”, the data selection circuit a2-5 sets the data selected from the conversion data A as the upper bits and the data selected from the conversion data B as the lower bits. In the above description, additional data is inserted to generate selection data of 17 bits (bit 16 to bit 0). However, the present invention is not limited to this, and additional data is inserted into the most significant bit as shown in FIG. You may do it. Also in this case, as described above, data generated according to the data pattern of the conversion data may be added data. As a result, the additional data always becomes the bit 16 of the selection data, so that the circuit for inserting the additional data has a simple configuration.

また、上記実施形態では、複数の高周波クロック信号として、互いに位相が180度異なる2つの高周波クロック信号を用いる場合について説明したが、本発明がこれに限定されるものではない。例えば、位相差がより小さい複数の高周波クロック信号を使うことにより、さらに細かい時間精度で複数の走査線における書き出し位置を揃えることが可能となる。   In the above-described embodiment, the case where two high-frequency clock signals having phases different from each other by 180 degrees are used as the plurality of high-frequency clock signals has been described. However, the present invention is not limited to this. For example, by using a plurality of high-frequency clock signals having a smaller phase difference, it is possible to align the writing positions on the plurality of scanning lines with finer time accuracy.

また、上記実施形態では、1回の走査で1つの計測データを求める場合について説明したが、これに限定されるものではない。例えば、1回の走査で3つの計測データを求めても良い。   Moreover, although the said embodiment demonstrated the case where one measurement data was calculated | required by one scan, it is not limited to this. For example, three measurement data may be obtained in one scan.

また、上記実施形態では、発光部ch1による書き出し位置を基準とする場合について説明したが、本発明がこれに限定されるものではない。   In the above embodiment, the case where the writing position by the light emitting unit ch1 is used as a reference has been described, but the present invention is not limited to this.

また、上記実施形態において、同一列内の発光部(例えば、発光部ch1、ch5、ch9、ch13)で、それらの書き出し位置にほとんど差がない場合には、前記先端ch情報Dfchに代えて、列を特定することができる先端列情報を用いても良い。同様に、前記後端ch情報Dechに代えて、列を特定することができる後端列情報を用いても良い。この場合には、列ごとに補正データが作成されることとなる。   Further, in the above embodiment, when there is almost no difference in the writing position of the light emitting units (for example, the light emitting units ch1, ch5, ch9, ch13) in the same row, instead of the tip ch information Dfch, Tip row information that can identify the row may be used. Similarly, instead of the rear end ch information Dech, rear end column information that can specify a column may be used. In this case, correction data is created for each column.

また、上記実施形態では、一列目発光部、二列目発光部、三列目発光部、四列目発光部が、M方向に関して等間隔である場合について説明したが、これに限定されるものではない。   Moreover, although the said embodiment demonstrated the case where the 1st row light emission part, the 2nd row light emission part, the 3rd row light emission part, and the 4th row light emission part were equidistant about M direction, it is limited to this. is not.

また、上記実施形態では、位相データによって遷移タイミングを1/16PCLK分だけ遅らせる、あるいは1/16PCLK分だけ進ませる場合について説明したが、これに限定されるものではない。例えば、2/16PCLK分だけ遅らせても良い。この場合は、追加データは2ビットデータとなる。また、例えば、2/16PCLK分だけ進ませても良い。この場合は、変調データは、選択データから2ビット削除されることとなる。   In the above embodiment, the case where the transition timing is delayed by 1/16 PCLK by the phase data or advanced by 1/16 PCLK has been described, but the present invention is not limited to this. For example, it may be delayed by 2/16 PCLK. In this case, the additional data is 2-bit data. For example, it may be advanced by 2/16 PCLK. In this case, the modulation data is deleted by 2 bits from the selection data.

また、上記実施形態では、2次元アレイ100が16個の発光部を有する場合について説明したが、これに限定されるものではない。   Moreover, although the said embodiment demonstrated the case where the two-dimensional array 100 had 16 light emission parts, it is not limited to this.

なお、上記実施形態では、画像形成装置としてレーザプリンタ1000の場合について説明したが、これに限定されるものではない。要するに、光走査装置1010を備えた画像形成装置であれば、結果として、高品質の画像を高速で形成することが可能となる。   In the above embodiment, the case of the laser printer 1000 as the image forming apparatus has been described. However, the present invention is not limited to this. In short, an image forming apparatus including the optical scanning device 1010 can form a high-quality image at high speed as a result.

例えば、レーザ光によって発色する媒体(例えば、用紙)に直接、レーザ光を照射する画像形成装置であっても良い。   For example, an image forming apparatus that directly irradiates laser light onto a medium (for example, paper) that develops color with laser light may be used.

また、像担持体として銀塩フィルムを用いた画像形成装置であっても良い。この場合には、光走査により銀塩フィルム上に潜像が形成され、この潜像は通常の銀塩写真プロセスにおける現像処理と同等の処理で可視化することができる。そして、通常の銀塩写真プロセスにおける焼付け処理と同等の処理で印画紙に転写することができる。このような画像形成装置は光製版装置や、CTスキャン画像等を描画する光描画装置として実施できる。   Further, an image forming apparatus using a silver salt film as the image carrier may be used. In this case, a latent image is formed on the silver salt film by optical scanning, and this latent image can be visualized by a process equivalent to a developing process in a normal silver salt photographic process. Then, it can be transferred to photographic paper by a process equivalent to a printing process in a normal silver salt photographic process. Such an image forming apparatus can be implemented as an optical plate making apparatus or an optical drawing apparatus that draws a CT scan image or the like.

また、一例として図34に示されるように、複数の感光体ドラムを備えるカラープリンタ2000であっても良い。   As an example, as shown in FIG. 34, a color printer 2000 including a plurality of photosensitive drums may be used.

このカラープリンタ2000は、4色(ブラック、シアン、マゼンタ、イエロー)を重ね合わせてフルカラーの画像を形成するタンデム方式の多色カラープリンタであり、ブラック用の「感光体ドラムK1、帯電装置K2、現像装置K4、クリーニングユニットK5、及び転写装置K6」と、シアン用の「感光体ドラムC1、帯電装置C2、現像装置C4、クリーニングユニットC5、及び転写装置C6」と、マゼンタ用の「感光体ドラムM1、帯電装置M2、現像装置M4、クリーニングユニットM5、及び転写装置M6」と、イエロー用の「感光体ドラムY1、帯電装置Y2、現像装置Y4、クリーニングユニットY5、及び転写装置Y6」と、光走査装置2010と、転写ベルト2080と、定着ユニット2030などを備えている。   The color printer 2000 is a tandem multicolor printer that forms a full-color image by superimposing four colors (black, cyan, magenta, and yellow). The black “photosensitive drum K1, charging device K2, "Developing device K4, cleaning unit K5, and transfer device K6", cyan "photosensitive drum C1, charging device C2, developing device C4, cleaning unit C5, and transfer device C6", and magenta "photosensitive drum" M1, charging device M2, developing device M4, cleaning unit M5, and transfer device M6 ”,“ photosensitive drum Y1, charging device Y2, developing device Y4, cleaning unit Y5, and transfer device Y6 ”for yellow, and light A scanning device 2010, a transfer belt 2080, a fixing unit 2030, and the like are provided.

各感光体ドラムは、図34中の矢印の方向に回転し、各感光体ドラムの周囲には、回転方向に沿ってそれぞれ帯電装置、現像装置、転写装置、クリーニングユニットが配置されている。各帯電装置は、対応する感光体ドラムの表面を均一に帯電する。帯電装置によって帯電された各感光体ドラム表面に光走査装置2010により光が照射され、各感光体ドラムに静電潜像が形成されるようになっている。そして、対応する現像装置により各感光体ドラム表面にトナー像が形成される。さらに、対応する転写装置により、記録紙に各色のトナー像が転写され、最終的に定着ユニット2030により記録紙に画像が定着される。   Each photoconductor drum rotates in the direction of the arrow in FIG. 34, and a charging device, a developing device, a transfer device, and a cleaning unit are arranged around each photoconductor drum along the rotation direction. Each charging device uniformly charges the surface of the corresponding photosensitive drum. The surface of each photoconductive drum charged by the charging device is irradiated with light by the optical scanning device 2010, and an electrostatic latent image is formed on each photoconductive drum. Then, a toner image is formed on the surface of each photosensitive drum by a corresponding developing device. Further, the toner image of each color is transferred onto the recording paper by the corresponding transfer device, and finally the image is fixed on the recording paper by the fixing unit 2030.

光走査装置2010は、前記光源14と同様な光源、及び前記走査制御装置22と同様な走査制御装置を、色毎に有している。従って、光走査装置2010は、前記光走査装置1010と同様な効果を有することができる。そして、カラープリンタ2000は、前記レーザプリンタ1000と同様な効果を有することができる。   The optical scanning device 2010 has a light source similar to the light source 14 and a scanning control device similar to the scanning control device 22 for each color. Accordingly, the optical scanning device 2010 can have the same effect as the optical scanning device 1010. The color printer 2000 can have the same effect as the laser printer 1000.

なお、このカラープリンタ2000において、前記光走査装置2010に代えて、色毎に前記光走査装置1010と同様な光走査装置を用いても良い。   In this color printer 2000, instead of the optical scanning device 2010, an optical scanning device similar to the optical scanning device 1010 may be used for each color.

以上説明したように、本発明の光源駆動装置によれば、複数の発光部の発光タイミングを高い精度でリアルタイムに制御するのに適している。また、本発明の光走査装置によれば、高密度の光走査を精度良く行うのに適している。また、本発明の画像形成装置によれば、高品質の画像を高速で形成するのに適している。   As described above, the light source driving device of the present invention is suitable for controlling the light emission timings of a plurality of light emitting units in real time with high accuracy. The optical scanning device of the present invention is suitable for performing high-density optical scanning with high accuracy. The image forming apparatus of the present invention is suitable for forming a high quality image at high speed.

11a…fθレンズ(光学系の一部)、11b…トロイダルレンズ(光学系の一部)、13…ポリゴンミラー(光学系の一部)、14…光源、15…カップリングレンズ(光学系の一部)、17…シリンドリカルレンズ(光学系の一部)、22…走査制御装置(光源駆動装置)、100…2次元アレイ(面発光レーザアレイ)、213…高周波クロック生成回路、215…画素クロック生成回路、216…画像データ作成回路(書込用データ作成回路)、219…書込制御回路(変調データ制御回路)、221…光源駆動回路(駆動回路)、1000…レーザプリンタ(画像形成装置)、1010…光走査装置、1030…感光体ドラム(像担持体)、2000…カラープリンタ(画像形成装置)、2010…光走査装置、ch1〜ch16…発光部、K1,C1,M1,Y1…感光体ドラム(像担持体)。   11a ... fθ lens (part of optical system), 11b ... toroidal lens (part of optical system), 13 ... polygon mirror (part of optical system), 14 ... light source, 15 ... coupling lens (one part of optical system) Part), 17 ... cylindrical lens (part of optical system), 22 ... scanning control device (light source driving device), 100 ... two-dimensional array (surface emitting laser array), 213 ... high frequency clock generation circuit, 215 ... pixel clock generation Circuit 216 image data creation circuit (write data creation circuit) 219 write control circuit (modulation data control circuit) 221 light source drive circuit (drive circuit) 1000 laser printer (image forming apparatus) DESCRIPTION OF SYMBOLS 1010 ... Optical scanning apparatus, 1030 ... Photosensitive drum (image carrier), 2000 ... Color printer (image forming apparatus), 2010 ... Optical scanning apparatus, ch1-ch16 Emitting portion, K1, C1, M1, Y1 ... photosensitive drum (image bearing member).

特開2003−276234号公報JP 2003-276234 A

Claims (9)

少なくとも主走査方向に対応する方向に関する位置が互いに異なって配列されている複数の発光部を有し、該複数の発光部からの複数の光束により被走査面に画像情報を書き込む光走査装置に用いられる光源駆動装置であって、
互いに位相が異なる複数の高周波クロック信号を生成する高周波クロック生成回路と;
前記光走査装置による1走査に要する時間が所望の時間となるように画素クロック信号の信号レベルの遷移タイミングを規定する位相データを作成する位相データ作成回路と;
前記高周波クロック生成回路からの高周波クロック信号と前記位相データ作成回路からの位相データとに基づいて、前記画素クロック信号を生成する画素クロック生成回路と;
前記画像情報に応じて前記複数の発光部に対応した複数の書込用データを作成する書込用データ作成回路と;
前記複数の発光部に対応し、前記複数の高周波クロック信号の位相差に対応する時間を単位として前記複数の光束による前記被走査面への書き込み開始タイミングのずれ量を補正する複数の補正データを取得するとともに、前記複数の書込用データ、前記位相データ及び前記複数の補正データから前記複数の発光部に対応する複数の変調データを作成し、前記複数の変調データを順次出力する変調データ制御回路と;
前記変調データ制御回路から出力される前記変調データに基づいて対応する前記発光部を駆動する駆動回路と;を備え
前記変調データ制御回路は、前記変調データを出力する際、相前後する2つの前記画素クロック信号のうち前の画素クロック信号のタイミングで、該変調データを構成する複数のデータの一部を出力し、後の画素クロック信号のタイミングで前記複数のデータの残部を出力することを含む光源駆動装置。
Used in an optical scanning device having a plurality of light emitting units arranged at least in different positions corresponding to the main scanning direction and writing image information on a surface to be scanned with a plurality of light beams from the plurality of light emitting units. A light source driving device,
A high-frequency clock generation circuit that generates a plurality of high-frequency clock signals having different phases from each other;
A phase data creating circuit that creates phase data that defines the transition timing of the signal level of the pixel clock signal so that the time required for one scan by the optical scanning device is a desired time;
On the basis of the phase data from the high-frequency clock signal and the phase data generating circuit from the high-frequency clock generating circuit, and the pixel clock generating circuit for generating the picture element clock signal;
A writing data creation circuit for creating a plurality of writing data corresponding to the plurality of light emitting units according to the image information;
Corresponding to said plurality of light emitting portions, a plurality of correction data for correcting the amount of deviation of the writing start timing to the plurality of the by the light beam scanned surface in units of time corresponding to the phase difference of the plurality of high-frequency clock signal together acquire the plurality of the writing data, from said phase data and said plurality of correction data, modulated data to create a plurality of modulation data corresponding to the plurality of light emitting portions to sequentially output the plurality of modulated data A control circuit;
A drive circuit for driving the onset light portion corresponding on the basis of the modulated data output from the modulation data control circuit; equipped with,
When outputting the modulation data, the modulation data control circuit outputs a part of a plurality of data constituting the modulation data at the timing of the previous pixel clock signal among the two pixel clock signals that are in succession. A light source driving device including outputting a remaining portion of the plurality of data at a timing of a later pixel clock signal .
前記変調データ制御回路は、前記位相データが信号レベルの遷移タイミングを基準のタイミングよりも進ませるデータのとき、
書込用データが変換された所定のデータ長の変換データに対して、前記複数の高周波クロック信号の位相差に対応する時間を単位としたときの前記遷移タイミングの進み量に応じた量のデータを削除し、変調データを作成することを特徴とする請求項1に記載の光源駆動装置。
The modulation data control circuit, when the phase data is data that advances the transition timing of the signal level more than the reference timing,
The amount of data corresponding to the advance amount of the transition timing when the time corresponding to the phase difference of the plurality of high-frequency clock signals is used as the unit for the converted data of the predetermined data length obtained by converting the write data The light source driving apparatus according to claim 1, wherein modulation data is created by deleting the data.
前記変調データ制御回路は、前記位相データが信号レベルの遷移タイミングを基準のタイミングよりも遅らせるデータのとき、
書込用データが変換された所定のデータ長の変換データに対して、前記複数の高周波クロック信号の位相差に対応する時間を単位としたときの前記遷移タイミングの遅れ量に応じた量のデータを追加して、変調データを作成することを特徴とする請求項1又は2に記載の光源駆動装置。
The modulation data control circuit, when the phase data is data that delays the transition timing of the signal level from the reference timing,
The amount of data corresponding to the amount of delay of the transition timing when the time corresponding to the phase difference of the plurality of high-frequency clock signals is used as the unit for the converted data of the predetermined data length converted from the write data The light source driving apparatus according to claim 1, wherein modulation data is created by adding
前記遷移タイミングの遅れ量に応じた量のデータは、前記変換データの最後に追加されることを特徴とする請求項3に記載の光源駆動装置。   The light source driving device according to claim 3, wherein the amount of data corresponding to the delay amount of the transition timing is added at the end of the conversion data. 前記遷移タイミングの遅れ量に応じた量のデータは、前記変換データのデータパターンに応じたデータであることを特徴とする請求項3又は4に記載の光源駆動装置。   5. The light source driving device according to claim 3, wherein the amount of data corresponding to the delay amount of the transition timing is data corresponding to a data pattern of the conversion data. 複数の光束により被走査面を複数の走査線に沿って主走査方向に走査する光走査装置であって、
少なくとも前記走査線の方向に対応する方向に関する位置が互いに異なって配列されている複数の発光部を有する光源と;
前記光源を駆動する請求項1〜5のいずれか一項に記載の光源駆動装置と;
前記光源からの複数の光束を前記被走査面上に集光するとともに、前記被走査面上の複数の光スポットを前記複数の走査線に沿って主走査方向に移動させる光学系と;を備える光走査装置。
An optical scanning device that scans a scanned surface in a main scanning direction along a plurality of scanning lines with a plurality of light beams,
A light source having a plurality of light emitting portions arranged at least in positions corresponding to the direction corresponding to the direction of the scanning line;
The light source driving device according to any one of claims 1 to 5, which drives the light source;
An optical system for condensing a plurality of light beams from the light source on the surface to be scanned and moving a plurality of light spots on the surface to be scanned in the main scanning direction along the plurality of scanning lines. Optical scanning device.
前記光源は、面発光レーザアレイを含むことを特徴とする請求項6に記載の光走査装置。   The optical scanning device according to claim 6, wherein the light source includes a surface emitting laser array. 少なくとも1つの像担持体と;
前記少なくとも1つの像担持体に対して画像情報に応じて変調された光束を走査する少なくとも1つの請求項6又は7に記載の光走査装置と;を備える画像形成装置。
At least one image carrier;
An image forming apparatus comprising: at least one optical scanning device according to claim 6 or 7 that scans the light beam modulated according to image information with respect to the at least one image carrier.
前記画像情報は、多色のカラー画像情報であることを特徴とする請求項8に記載の画像形成装置。
The image forming apparatus according to claim 8, wherein the image information is multicolor color image information.
JP2009162723A 2009-07-09 2009-07-09 Light source driving device, optical scanning device, and image forming apparatus Expired - Fee Related JP5805364B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009162723A JP5805364B2 (en) 2009-07-09 2009-07-09 Light source driving device, optical scanning device, and image forming apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009162723A JP5805364B2 (en) 2009-07-09 2009-07-09 Light source driving device, optical scanning device, and image forming apparatus

Publications (2)

Publication Number Publication Date
JP2011016296A JP2011016296A (en) 2011-01-27
JP5805364B2 true JP5805364B2 (en) 2015-11-04

Family

ID=43594476

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009162723A Expired - Fee Related JP5805364B2 (en) 2009-07-09 2009-07-09 Light source driving device, optical scanning device, and image forming apparatus

Country Status (1)

Country Link
JP (1) JP5805364B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6049502B2 (en) 2013-02-28 2016-12-21 キヤノン株式会社 Optical scanning device and image forming apparatus using the same

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4494705B2 (en) * 2002-04-18 2010-06-30 コニカミノルタビジネステクノロジーズ株式会社 Image forming apparatus
JP4603234B2 (en) * 2002-09-24 2010-12-22 株式会社リコー Pixel clock and pulse modulation signal generating apparatus, optical scanning apparatus, and image forming apparatus
JP4341908B2 (en) * 2004-01-07 2009-10-14 株式会社リコー Pixel clock and pulse modulation signal generation apparatus, optical scanning apparatus, and image forming apparatus
JP2007079291A (en) * 2005-09-15 2007-03-29 Ricoh Co Ltd Optical writing controller, optical writing apparatus, image forming apparatus, and optical writing control method

Also Published As

Publication number Publication date
JP2011016296A (en) 2011-01-27

Similar Documents

Publication Publication Date Title
JP5402072B2 (en) Light source driving device, optical scanning device, and image forming apparatus
US8237760B2 (en) Light-source driving device, optical scanning device, and counting method
JP5194802B2 (en) Light source driving device, optical scanning device, and image forming apparatus
KR100846379B1 (en) Image formation device and method
JP6214705B2 (en) Image forming apparatus
JP2005198006A (en) Pixel clock and pulse modulation signal generator, optical scanner and image forming apparatus
JP2010122473A (en) Light source device, optical scanning device, and image forming apparatus
CN104246621A (en) Image forming apparatus
JP5544887B2 (en) Optical scanning apparatus and image forming apparatus
JP5429682B2 (en) Light source driving device, optical scanning device, and image forming apparatus
JP5805364B2 (en) Light source driving device, optical scanning device, and image forming apparatus
US8194113B2 (en) Pulse-modulation-signal generating device, light-source device, and optical scanning device
JP4847121B2 (en) Image forming apparatus
US7433074B2 (en) Image forming apparatus and image forming method
JP2005028871A (en) Beam light scanning device and image formation device
JP2010048853A (en) Method of measurement, optical scanner, and image forming apparatus
JP2021115807A (en) Image formation device
JP2006251242A (en) Optical scanner, method of optical scanning and optical scanning program
JP2013020071A (en) Image forming device and image forming device control method
JP7361552B2 (en) Optical scanning device and image forming device
JP2004286862A (en) Light beam scanning circuit, light beam scanner, and image forming device
JP2008216519A (en) Optical scanner, method of optical scanning and image forming apparatus
JP2006116716A (en) Optical scanner, pixel clock generation method of optical scanner and image forming apparatus
JP5151974B2 (en) Optical scanning apparatus and image forming apparatus
JP2005103928A (en) Image forming apparatus

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120525

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130829

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20130903

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20131024

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20131112

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140109

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20140424

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140724

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20140731

A912 Removal of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20140822

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150806

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20150902

R150 Certificate of patent or registration of utility model

Ref document number: 5805364

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees